處理裝置制造方法
【專利摘要】一種處理裝置包括,至少一輸入輸出接腳、一輸出級(jí)、一處理單元、一儲(chǔ)存單元以及一判斷單兀。輸出級(jí)接收一第一輸入輸出電壓以及一第二輸入輸出電壓。處理單兀多次檢測第一輸入輸出電壓,用以產(chǎn)生多個(gè)處理結(jié)果。儲(chǔ)存單元儲(chǔ)存處理結(jié)果。判斷單元讀取儲(chǔ)存單元,用以根據(jù)奇數(shù)次的處理結(jié)果,產(chǎn)生一控制信號(hào)。輸出級(jí)根據(jù)控制信號(hào),控制輸入輸出接腳的位準(zhǔn)。以此,減少在電壓較小是處理裝置輸出數(shù)據(jù)的時(shí)間。
【專利說明】處理裝置
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明是有關(guān)于一種處理裝置,特別是有關(guān)于一種可根據(jù)輸入輸出電壓調(diào)整驅(qū)動(dòng) 能力的處理裝置。
【背景技術(shù)】
[0002] 圖8為已知處理裝置的輸入輸出電壓與輸出數(shù)據(jù)的時(shí)間對(duì)應(yīng)關(guān)系,其中橫軸為處 理裝置的輸入輸出電壓,縱軸為處理裝置輸出數(shù)據(jù)的時(shí)間。如圖所示,當(dāng)輸入輸出電壓較大 時(shí),處理裝置輸出數(shù)據(jù)的時(shí)間較短。然而,當(dāng)輸入輸出電壓較小時(shí),處理裝置輸出數(shù)據(jù)的時(shí) 間較長。為了縮短處理裝置輸出數(shù)據(jù)的時(shí)間,已知的方法是增加處理裝置內(nèi)的驅(qū)動(dòng)器的數(shù) 量,并利用一模擬低通濾波器,以減少噪聲干擾。但模擬濾波器的體積較大,將會(huì)減少處理 裝置內(nèi)可使用的空間。
【發(fā)明內(nèi)容】
[0003] 本發(fā)明的目的在于提供一種處理裝置,用以減少噪聲干擾,同時(shí)又不同于模擬濾 波器的大體積,不會(huì)減少處理裝置內(nèi)可使用的空間。
[0004] 本發(fā)明提供一種處理裝置,包括至少一輸入輸出接腳、一輸出級(jí)、一處理單元、一 儲(chǔ)存單兀以及一判斷單兀。輸出級(jí)接收一第一輸入輸出電壓以及一第二輸入輸出電壓。處 理單元多次檢測第一輸入輸出電壓,用以產(chǎn)生多個(gè)處理結(jié)果。儲(chǔ)存單元儲(chǔ)存處理結(jié)果。判斷 單元讀取儲(chǔ)存單元,用以根據(jù)奇數(shù)次的處理結(jié)果,產(chǎn)生一控制信號(hào)。輸出級(jí)根據(jù)控制信號(hào), 控制輸入輸出接腳的位準(zhǔn)。
[0005] 本發(fā)明的有益技術(shù)效果在于:較少了當(dāng)輸入輸出電壓較小時(shí)其處理裝置輸出數(shù)據(jù) 的時(shí)間,在減少噪聲干擾的同時(shí),不會(huì)減少處理裝置內(nèi)可使用的空間。
[0006] 為讓本發(fā)明的特征和優(yōu)點(diǎn)能更明顯易懂,下文特舉出較佳實(shí)施例,并配合所附附 圖,作詳細(xì)說明如下:
【專利附圖】
【附圖說明】
[0007] 圖1為本發(fā)明的處理裝置的一可能實(shí)施例。
[0008] 圖2為處理結(jié)果與控制信號(hào)之間的對(duì)應(yīng)關(guān)系。
[0009] 圖3A及圖3B為輸出級(jí)的控制示意圖。
[0010] 圖4為本發(fā)明的處理單元的一可能實(shí)施例。
[0011] 圖5為本發(fā)明的儲(chǔ)存單元的一可能實(shí)施例。
[0012] 圖6為本發(fā)明的判斷單元的一可能實(shí)施例。
[0013] 圖7為本發(fā)明的輸出級(jí)的一可能實(shí)施例。
[0014] 圖8為已知處理裝置的輸入輸出電壓與輸出數(shù)據(jù)的時(shí)間對(duì)應(yīng)關(guān)系。
[0015] 附圖標(biāo)記
[0016] 100:處理裝置; 706、708、710 :堆疊電路;
[0017] 102:處理單元; 712、714 :晶體管;
[0018] 104:判斷單元; VI0、GND :輸入輸出電壓;
[0019] 106:輸出級(jí); SP1?SP3 :處理結(jié)果;
[0020] 108 :儲(chǔ)存單元; SC :控制信號(hào);
[0021] 110 :主體單元; 0E :致能信號(hào);
[0022] 112 :輸入輸出接腳; D0UT :數(shù)據(jù);
[0023] 402 :電壓模塊; tl?t4 :時(shí)間點(diǎn);
[0024] 404 :比較模塊; SD1?SD3 :檢測信號(hào);
[0025] 406 :檢測電路; SV1?SV3 :電壓位準(zhǔn);
[0026] 408 :降壓電路; REF :參考位準(zhǔn);
[0027] 502、504、506 :D 型觸發(fā)器; CLK :時(shí)脈信號(hào);
[0028] 602 :邏輯模塊; S01?S03 :判斷結(jié)果;
[0029] 604 :判斷模塊; SW1、SW2 :切換信號(hào)。
[0030] 606、608、610 :邏輯門; 702 :緩沖單元;
[0031] 704 :驅(qū)動(dòng)單元;
【具體實(shí)施方式】
[0032] 圖1為本發(fā)明的處理裝置的一可能實(shí)施例。如圖所示,處理裝置100包括,一處理 單元102、一判斷單元104、一輸出級(jí)(output stage) 106、一儲(chǔ)存單元108以及一主體單元 110。在本實(shí)施例中,處理裝置1〇〇具有一輸入輸出(input/out put)接腳112,但并非用以 限制本發(fā)明。在其它實(shí)施例中,處理裝置100可能具有多個(gè)輸入輸出接腳。
[0033] 處理單元102多次檢測輸入輸出電壓VI0,并處理檢測后的結(jié)果,用以產(chǎn)生多個(gè)處 理結(jié)果。本發(fā)明并不限定處理單元102何時(shí)檢測輸入輸出電壓VI0。在一可能實(shí)施例中, 每當(dāng)輸入輸出接腳112輸出1位元(bit)數(shù)據(jù)后,處理單元102便檢測輸入輸出電壓VI0。 在其它實(shí)施例中,處理單元102每隔一固定或不固定的時(shí)間,檢測輸入輸出電壓VI0。
[0034] 儲(chǔ)存單元108儲(chǔ)存處理單元102所產(chǎn)生的多個(gè)處理結(jié)果。在本實(shí)施例中,儲(chǔ)存單 元108儲(chǔ)存處理單元102所產(chǎn)生的連續(xù)處理結(jié)果。本發(fā)明并不限定儲(chǔ)存單元108所儲(chǔ)存的 處理結(jié)果的數(shù)量。在一可能實(shí)施例中,儲(chǔ)存單元108所儲(chǔ)存的處理結(jié)果的數(shù)量為奇數(shù)。
[0035] 舉例而言,假設(shè)儲(chǔ)存單元108已儲(chǔ)存處理結(jié)果SP1?SP3。當(dāng)處理單元102產(chǎn)生處 理結(jié)果S P4時(shí),儲(chǔ)存單元108將清除處理結(jié)果SP1,并儲(chǔ)存處理結(jié)果SP4。此時(shí),儲(chǔ)存單元108 是儲(chǔ)存處理結(jié)果S P2?SP4。因此,儲(chǔ)存單元108所儲(chǔ)存的處理結(jié)果的數(shù)量保持在奇數(shù)。
[0036] 在另一實(shí)施例中,儲(chǔ)存單元108儲(chǔ)存處理單元102所產(chǎn)生的所有處理結(jié)果,并不刪 除任何處理結(jié)果。換句話說,當(dāng)處理單元102產(chǎn)生處理結(jié)果S P5時(shí),儲(chǔ)存單元108儲(chǔ)存處理 結(jié)果SP1?SP5。在其它實(shí)施例中,儲(chǔ)存單元108還儲(chǔ)存至少一預(yù)設(shè)值。稍后將說明預(yù)設(shè)值 的作用。
[0037] 判斷單元104根據(jù)儲(chǔ)存單元108所儲(chǔ)存的處理結(jié)果,產(chǎn)生一控制信號(hào)S。。在一可 能實(shí)施例中,判斷單元104為一數(shù)字濾波器(Digital filter)。在另一實(shí)施例中,判斷單元 104具有編輯儲(chǔ)存單元108的功能。舉例而言,判斷單元104可刪除或修改儲(chǔ)存單元108所 儲(chǔ)存的處理結(jié)果。本發(fā)明并不限定判斷單元104如何根據(jù)處理結(jié)果,產(chǎn)生控制信號(hào)S。。在一 可能實(shí)施例中,判斷單元104是根據(jù)至少一運(yùn)算式,計(jì)算儲(chǔ)存單元108所儲(chǔ)存的處理結(jié)果。 在本實(shí)施例中,判斷單元104是根據(jù)奇數(shù)次的處理結(jié)果,并以取大數(shù)原則,產(chǎn)生控制信號(hào)S。。
[0038] 圖2為處理結(jié)果與控制信號(hào)之間的對(duì)應(yīng)關(guān)系。當(dāng)處理結(jié)果SP1?SP3為111時(shí),控 制信號(hào)S c為1。當(dāng)處理結(jié)果SP1?SP3為101時(shí),由于1的數(shù)量比0的數(shù)量多,因此,控制信 號(hào)S c為1。當(dāng)處理結(jié)果SP1?SP3為010時(shí),由于0的數(shù)量比1的數(shù)量多,因此,控制信號(hào)s c 為0。當(dāng)處理結(jié)果SP1?SP3為000時(shí),控制信號(hào)Sc為0。
[0039] 在本實(shí)施例中,由于判斷單元104是根據(jù)三處理結(jié)果,產(chǎn)生控制信號(hào)S。,故可預(yù)防 處理單元102發(fā)生一次誤判,也就是誤判輸入輸出電壓VI0的位準(zhǔn)。在另一實(shí)施例中,當(dāng) 判斷單元104根據(jù)五次處理結(jié)果,產(chǎn)生控制信號(hào)S。時(shí),則可預(yù)防處理單元102發(fā)生兩次誤 判。另外,當(dāng)判斷單元104根據(jù)更多的處理結(jié)果,產(chǎn)生控制信號(hào)S。時(shí),則可大幅提高數(shù)據(jù)準(zhǔn) 確度。
[0040] 在其它實(shí)施例中,在一初始狀態(tài)下,當(dāng)處理單元102只產(chǎn)生處理結(jié)果SP1時(shí),判斷單 元104將根據(jù)儲(chǔ)存單元108所儲(chǔ)存的第一、第二預(yù)設(shè)值以及處理結(jié)果S P1,產(chǎn)生控制信號(hào)Sc。 在處理單元102產(chǎn)生處理結(jié)果SP2后,判斷單元104將根據(jù)儲(chǔ)存單元108所儲(chǔ)存的第二預(yù)設(shè) 值以及處理結(jié)果S P1?SP2,產(chǎn)生控制信號(hào)Sc。當(dāng)處理單元102產(chǎn)生處理結(jié)果SP3后,判斷單 元104將根據(jù)儲(chǔ)存單元108所儲(chǔ)存的處理結(jié)果S P1?SP3,產(chǎn)生控制信號(hào)S。。在本實(shí)施例中, 第一及第二預(yù)設(shè)值是事先儲(chǔ)存在儲(chǔ)存單元108之中。
[0041] 在一可能實(shí)施例中,若第一及第二預(yù)設(shè)值為10時(shí),則判斷單元104將根據(jù)處理單 元102所產(chǎn)生的處理結(jié)果S P1,產(chǎn)生相對(duì)應(yīng)的控制信號(hào)S。。舉例而言,若處理單元102所產(chǎn) 生的處理結(jié)果SP1為1,由于第一、第二預(yù)設(shè)值及處理結(jié)果S P1為101,因此,控制信號(hào)Sc為1。 相反地,若處理單元102所產(chǎn)生的處理結(jié)果S P1為0,由于第一、第二預(yù)設(shè)值及處理結(jié)果SP1為 100,因此,控制信號(hào)S。將為0。
[0042] 請(qǐng)回到圖1,輸出級(jí)106接收輸入輸出電壓VI0以及GND,并根據(jù)控制信號(hào)S。,控制 輸入輸出接腳112的位準(zhǔn)。在本實(shí)施例中,處理裝置100僅具有單一輸出級(jí)106。在其它實(shí) 施例中,處理裝置100具有多個(gè)輸出級(jí),其分別控制一輸入輸出接腳的位準(zhǔn)。由于每一輸出 級(jí)的動(dòng)作方式均相同,故以下僅說明單一輸出級(jí)106的動(dòng)作方式。
[0043] 圖3A及圖3B為輸出級(jí)的控制示意圖。請(qǐng)參考圖3A,在時(shí)間點(diǎn)tl,一致能信號(hào)0E 由低位準(zhǔn)變化至高位準(zhǔn)。由于數(shù)據(jù)DTOT為高位準(zhǔn),因此,輸出級(jí)106根據(jù)控制信號(hào)S。,在時(shí) 間點(diǎn)t2,令輸入輸出接腳112的位準(zhǔn)D 112等于數(shù)據(jù)DTOT的位準(zhǔn)。此時(shí),輸入輸出接腳112的 位準(zhǔn)D112將由低位準(zhǔn)變化至高位準(zhǔn)。
[0044] 在本實(shí)施例中,時(shí)間點(diǎn)tl?t2間的持續(xù)時(shí)間是由控制信號(hào)S。所控制。判斷單元 104根據(jù)多次的處理結(jié)果,控制輸出級(jí)106切換輸入輸出接腳112的位準(zhǔn)的時(shí)間。因此,可 預(yù)防處理單元102誤判所造成的影響。再者,通過控制輸出級(jí)106切換輸入輸出接腳112 的位準(zhǔn)的時(shí)間,便可使輸入輸出接腳112的位準(zhǔn)不受到輸入輸出電壓VI0的影響。在一可 能實(shí)施例中,不論輸入輸出電壓VI0的大小,時(shí)間點(diǎn)tl?t2間的持續(xù)時(shí)間可維持在一固定 值。因此,可增加處理裝置100的穩(wěn)定性。
[0045] 圖3B為輸出級(jí)的另一控制時(shí)序圖。如圖所示,致能信號(hào)0E持續(xù)為高位準(zhǔn)。在時(shí) 間點(diǎn)t3,數(shù)據(jù)D TOT由低位準(zhǔn)變化至高位準(zhǔn)。因此,輸出級(jí)106根據(jù)控制信號(hào)S。,在時(shí)間點(diǎn)t4, 令輸入輸出接腳112的位準(zhǔn)D 112等于數(shù)據(jù)DTOT的位準(zhǔn),故輸入輸出接腳112的位準(zhǔn)D112將由 低位準(zhǔn)變化至高位準(zhǔn)。在本實(shí)施例中,時(shí)間點(diǎn)tl?t2間的持續(xù)時(shí)間是等于時(shí)間點(diǎn)t3?t4 間的持續(xù)時(shí)間。
[0046] 請(qǐng)參考圖1,主體單元110根據(jù)輸入指令I(lǐng)N,提供致能信號(hào)0E與數(shù)據(jù)DQUT予輸出 級(jí)106。本發(fā)明并不限定主體單元110的內(nèi)部架構(gòu)。在一可能實(shí)施例中,主體單元110具有 一記憶胞陣列(未顯示),用以儲(chǔ)存主要的數(shù)據(jù)。主體單元110根據(jù)輸入指令I(lǐng)N,獲取記憶 胞陣列所儲(chǔ)存的數(shù)據(jù),并將獲取后的結(jié)果(即數(shù)據(jù)D OTT)提供予輸出級(jí)106。輸出級(jí)106再 根據(jù)致能信號(hào)0E與控制信號(hào)S。,控制輸入輸出接腳112的位準(zhǔn)。
[0047] 圖4為本發(fā)明的處理單元的一可能實(shí)施例。如圖所示,處理單元102包括一電壓 模塊402以及一比較模塊404。電壓模塊402在不同時(shí)間下,檢測輸入輸出電壓VI0,并根 據(jù)檢測結(jié)果,產(chǎn)生多個(gè)電壓位準(zhǔn)。為方便說明,圖4僅顯示電壓位準(zhǔn)S V1?SV3,并非用以限 制本發(fā)明。在其它實(shí)施例中,電壓模塊402所產(chǎn)生的電壓位準(zhǔn)的數(shù)量與電壓模塊402檢測 輸入輸出電壓VI0的次數(shù)有關(guān)。
[0048] 在本實(shí)施例中,電壓模塊402包括一檢測電路406以及一降壓電路408。檢測電路 406檢測輸入輸出電壓VI0,用以產(chǎn)生多個(gè)檢測信號(hào)。為方便說明,假設(shè),檢測電路406檢測 三次的輸入輸出電壓VI0,因此,檢測電路406產(chǎn)生檢測信號(hào)S D1?SD3。本發(fā)明并不限定檢 測電路406的內(nèi)部電路架構(gòu)。只要能夠檢測電壓的電路,均可作為檢測電路406。
[0049] 降壓電路408處理檢測信號(hào)SD1?SD3,用以產(chǎn)生電壓位準(zhǔn)S V1?SV3。本發(fā)明并不限 定降壓電路408的電路架構(gòu)。只要能夠降低電壓位準(zhǔn)的電路架構(gòu),均可作為降壓電壓408。 在一可能實(shí)施例中,降壓電路408具有一分壓器(voltage di vider)。在另一實(shí)施例中,可 省略降壓電路408,直接將檢測信號(hào)SD1?SD3提供予比較模塊404。在其它實(shí)施例中,當(dāng)檢 測信號(hào)S D1?SD3過低時(shí),可利用一升壓電路(未顯示)取代降壓電路408。
[0050] 比較模塊404將電壓位準(zhǔn)SV1?SV3與一參考位準(zhǔn)REF作比較,用以產(chǎn)生處理結(jié)果 SP1?SP3。本發(fā)明并不限定比較模塊404的內(nèi)部電路架構(gòu)。只要能夠進(jìn)行位準(zhǔn)比較的電路 架構(gòu),均可作為比較模塊404。
[0051] 圖5為本發(fā)明的儲(chǔ)存單元的一可能實(shí)施例。在本實(shí)施例中,儲(chǔ)存單元108為數(shù)據(jù) 暫存器,其可能由多個(gè)D型觸發(fā)器所構(gòu)成,但并非用以限制本發(fā)明。在其它實(shí)施例中,儲(chǔ)存 單元108可為其它種類的存儲(chǔ)器,如揮發(fā)性存儲(chǔ)器。
[0052] 為方便說明,圖5僅顯示D型觸發(fā)器502、504及506,但并非用以限制本發(fā)明。在 其它實(shí)施例中,儲(chǔ)存單元108具有其它數(shù)量或其它種類的觸發(fā)器。在一可能實(shí)施例中,觸發(fā) 器的數(shù)量為奇數(shù)。在本實(shí)施例中,當(dāng)時(shí)脈信號(hào)CLK提供三脈沖后,觸發(fā)器502、504及506分 別輸出處理信號(hào)sP3?SP1。
[0053] 圖6為本發(fā)明的判斷單元的一可能實(shí)施例。在本實(shí)施例中,判斷單元104是從多個(gè) 處理結(jié)果中,得知1和0的數(shù)量哪個(gè)比較多。如圖所示,判斷單元104包括一邏輯模塊602 以及一判斷模塊604。邏輯模塊602根據(jù)處理結(jié)果S P1?SP3,產(chǎn)生多個(gè)判斷結(jié)果&?\3。 在本實(shí)施例中,邏輯模塊602包括邏輯門606、608及610。本發(fā)明并不限定邏輯門的數(shù)量。 在一可能實(shí)施例中,邏輯門的數(shù)量為單數(shù)或偶數(shù)。
[0054] 邏輯門606根據(jù)處理結(jié)果SP3及SP2,產(chǎn)生判斷結(jié)果S Q1。邏輯門608根據(jù)處理結(jié)果 SP2&SP1,產(chǎn)生判斷結(jié)果Sm。邏輯門610根據(jù)處理結(jié)果SP1&S P3,產(chǎn)生判斷結(jié)果。在本實(shí) 施例中,邏輯門606、608及610均為與非門(NAND)。在其它實(shí)施例中,可利用其它邏輯門組 合,達(dá)到與非門的特性。
[0055] 判斷模塊604根據(jù)判斷結(jié)果Sra?,產(chǎn)生控制信號(hào)S。。在本實(shí)施例中,判斷模塊 604為一與非門,但并非用以限制本發(fā)明。在其它實(shí)施例中,也可利用其它邏輯門組合,達(dá)到 與非門的特性。
[0056] 圖7為本發(fā)明的輸出級(jí)的一可能實(shí)施例。如圖所示,輸出級(jí)106包括一緩沖單元 702及一驅(qū)動(dòng)單元704。緩沖器702根據(jù)控制信號(hào)S。、數(shù)據(jù)及致能信號(hào)0E,產(chǎn)生切換信 號(hào)SWi及SW 2。在本實(shí)施例中,緩沖單元702根據(jù)控制信號(hào)SC,決定產(chǎn)生切換信號(hào)SWi及SW2 的時(shí)間點(diǎn)。在一可能實(shí)施例中,切換信號(hào)SWi及sw2為反相信號(hào)。
[0057] 驅(qū)動(dòng)單元704包括堆疊電路706、708及710。本發(fā)明并不限定堆疊電路的數(shù)量。 在其它實(shí)施例中,驅(qū)動(dòng)單元704具有其它數(shù)量的堆疊電路。由于堆疊電路706、708及710 的架構(gòu)均相同,故以下將以堆疊電路706為例。如圖所示,堆疊電路706包括晶體管712及 714。
[0058] 晶體管712根據(jù)切換信號(hào)SWi,令輸入輸出接腳112的位準(zhǔn)等于輸入輸出電壓VI0。 晶體管714根據(jù)切換信號(hào)SW 2,令輸入輸出接腳112的位準(zhǔn)等于輸入輸出電壓GND。在本實(shí) 施例中,晶體管712及714分別為P型及N型,但并非用以限制本發(fā)明。在其它實(shí)施例中, 晶體管712及714均為P型或N型,或是晶體管712為N型,而晶體管714為P。
[0059] 在本實(shí)施例中,堆疊電路706、708及710是通過相同的傳輸線,接收相同的切換信 號(hào)(如SW 1&SW2),但并非用以限制本發(fā)明。在另一實(shí)施例中,堆疊電路706、708及710分 別根據(jù)不同的傳輸線,接收不同的切換信號(hào)。在其它實(shí)施例中,緩沖單元702根據(jù)控制信號(hào) SC,控制堆疊電路706、708及710內(nèi)的晶體管的導(dǎo)通數(shù)量及時(shí)間,便可在不同的輸入輸出電 壓VI0下,適當(dāng)?shù)乜刂戚斎胼敵鼋幽_112的位準(zhǔn),進(jìn)行達(dá)到控制處理裝置100輸出數(shù)據(jù)的時(shí) 間,并且可避免因處理單元102誤判所造成的影響。
[0060] 除非另作定義,在此所有詞匯(包含技術(shù)與科學(xué)詞匯)均屬本發(fā)明所屬【技術(shù)領(lǐng)域】 中相關(guān)技術(shù)人員的一般理解。此外,除非明白表示,詞匯于一般字典中的定義應(yīng)解釋為與其 相關(guān)【技術(shù)領(lǐng)域】的文章中意義一致,而不應(yīng)解釋為理想狀態(tài)或過分正式的語態(tài)。
[0061] 雖然本發(fā)明已以較佳實(shí)施例揭露如上,然其并非用以限定本發(fā)明,任何本領(lǐng)域相 關(guān)技術(shù)人員,在不脫離本發(fā)明的權(quán)利要求,當(dāng)可作些許的更動(dòng)與潤飾,因此本發(fā)明的保護(hù)范 圍當(dāng)視上述的權(quán)利要求書為準(zhǔn)。
【權(quán)利要求】
1. 一種處理裝置,其特征在于,所述處理裝置包括: 至少一輸入輸出接腳; 一輸出級(jí),接收一第一輸入輸出電壓以及一第二輸入輸出電壓; 一處理單元,多次檢測所述第一輸入輸出電壓,用以產(chǎn)生多個(gè)處理結(jié)果; 一儲(chǔ)存單元,儲(chǔ)存該等處理結(jié)果;以及 一判斷單元,讀取所述儲(chǔ)存單元,用以根據(jù)奇數(shù)次的處理結(jié)果,產(chǎn)生一控制信號(hào),其中 所述輸出級(jí)根據(jù)所述控制信號(hào),控制所述輸入輸出接腳的位準(zhǔn)。
2. 根據(jù)權(quán)利要求1所述的處理裝置,其特征在于,所述處理單元包括: 一電壓模塊,在不同時(shí)間下,檢測所述第一輸入輸出電壓,并根據(jù)檢測結(jié)果,產(chǎn)生多個(gè) 電壓位準(zhǔn);以及 一比較模塊,將該等電壓位準(zhǔn)與一參考位準(zhǔn)作比較,用以產(chǎn)生該等處理結(jié)果。
3. 根據(jù)權(quán)利要求2所述的處理裝置,其特征在于,所述電壓模塊包括: 一檢測電路,檢測所述第一輸入輸出電壓,用以產(chǎn)生多個(gè)檢測信號(hào);以及 一降壓電路,處理該等檢測信號(hào),用以產(chǎn)生該等電壓位準(zhǔn)。
4. 根據(jù)權(quán)利要求3所述的處理裝置,其特征在于,所述降壓電路為一分壓器。
5. 根據(jù)權(quán)利要求1所述的處理裝置,其特征在于,所述儲(chǔ)存單元包括多個(gè)D型觸發(fā)器。
6. 根據(jù)權(quán)利要求4所述的處理裝置,其特征在于,該等D型觸發(fā)器的數(shù)量是奇數(shù)。
7. 根據(jù)權(quán)利要求1所述的處理裝置,其特征在于,所述判斷單元具有一邏輯模塊,所述 邏輯模塊根據(jù)該等處理結(jié)果,產(chǎn)生多個(gè)判斷結(jié)果。
8. 根據(jù)權(quán)利要求7所述的處理裝置,其特征在于,所述判斷單元更包括一判斷模塊,所 述判斷模塊根據(jù)該等判斷結(jié)果,產(chǎn)生所述控制信號(hào)。
9. 根據(jù)權(quán)利要求1所述的處理裝置,其特征在于,所述輸出級(jí)還接收一數(shù)據(jù),并根據(jù)所 述控制信號(hào),令所述輸入輸出接腳的位準(zhǔn)等于所述數(shù)據(jù)。
10. 根據(jù)權(quán)利要求9所述的處理裝置,其特征在于,所述輸出級(jí)包括: 一驅(qū)動(dòng)單元,包括: 一第一晶體管,根據(jù)一第一切換信號(hào),令所述輸入輸出接腳的位準(zhǔn)等于所述第一輸入 輸出電壓; 一第二晶體管,根據(jù)一第二切換信號(hào),令所述輸入輸出接腳的位準(zhǔn)等于所述第二輸入 輸出電壓;以及 一緩沖單元,根據(jù)所述控制信號(hào),產(chǎn)生所述第一及第二切換信號(hào)。
【文檔編號(hào)】H03K19/0175GK104218937SQ201310221683
【公開日】2014年12月17日 申請(qǐng)日期:2013年6月5日 優(yōu)先權(quán)日:2013年6月5日
【發(fā)明者】廖偉智 申請(qǐng)人:華邦電子股份有限公司