亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

一種延遲鎖相方法和電路的制作方法

文檔序號(hào):7541783閱讀:151來源:國知局
一種延遲鎖相方法和電路的制作方法
【專利摘要】本發(fā)明提供了一種延遲鎖相方法和電路,其中,所述方法包括:將參考時(shí)鐘信號(hào)送到主延遲線進(jìn)行延遲;對延遲后的所述參考時(shí)鐘信號(hào)進(jìn)行相位檢測;根據(jù)相位檢測結(jié)果,控制所述參考時(shí)鐘信號(hào)經(jīng)過主延遲線或從延遲線進(jìn)行延遲鎖相。本發(fā)明能夠在寬動(dòng)態(tài)信號(hào)頻率范圍內(nèi)實(shí)現(xiàn)信號(hào)的自動(dòng)鎖定。
【專利說明】一種延遲鎖相方法和電路

【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及集成電路領(lǐng)域,尤其涉及一種延遲鎖相方法和電路。

【背景技術(shù)】
[0002]目前,延遲鎖相電路在集成電路領(lǐng)域被廣泛使用,主要用于對一些電路中的關(guān)鍵信號(hào),例如時(shí)鐘信號(hào),產(chǎn)生精確的相移,最終使得信號(hào)間的相位關(guān)系得到調(diào)整,例如待采樣的數(shù)據(jù)和采樣信號(hào),從而獲得最佳的采樣點(diǎn)。已有的發(fā)明專利,通過數(shù)字或者模擬電路的方式,雖然都實(shí)現(xiàn)了延遲鎖相的功能,但是均未涉及到如何在寬動(dòng)態(tài)信號(hào)頻率范圍內(nèi)實(shí)現(xiàn)信號(hào)自動(dòng)鎖定。


【發(fā)明內(nèi)容】

[0003]本發(fā)明的目的是提供一種延遲鎖相方法和電路,在寬動(dòng)態(tài)?目號(hào)頻率范圍內(nèi)實(shí)現(xiàn){目號(hào)的自動(dòng)鎖定。
[0004]為了實(shí)現(xiàn)上述目的,本發(fā)明實(shí)施例提供了一種延遲鎖相電路,所述電路包括:
[0005]主延遲線;
[0006]從延遲線;
[0007]相位檢測電路,用于對經(jīng)過主延遲線延遲后的參考時(shí)鐘信號(hào)進(jìn)行相位檢測;
[0008]控制電路,用于根據(jù)所述相位檢測結(jié)果,控制所述參考時(shí)鐘信號(hào)經(jīng)過主延遲線或從延遲線進(jìn)行延遲鎖相。
[0009]上述的延遲鎖相電路,其中,所述主延遲線和從延遲線由多個(gè)延遲單元組成。
[0010]上述的延遲鎖相電路,其中,所述相位檢測電路具體為:
[0011]確定經(jīng)過主延遲線進(jìn)行延遲的所述參考時(shí)鐘信號(hào)延遲的周期數(shù),所述周期數(shù)為整周期或半周期。
[0012]上述的延遲鎖相電路,其中,所述周期數(shù)為整周期時(shí),根據(jù)經(jīng)過主延遲線進(jìn)行延遲的所述參考時(shí)鐘信號(hào)中相鄰的正沿相位確定所述相位檢測結(jié)果;
[0013]所述周期數(shù)為半周期時(shí),根據(jù)經(jīng)過主延遲線進(jìn)行延遲的所述參考時(shí)鐘信號(hào)中相鄰的負(fù)沿相位確定所述相位檢測結(jié)果。
[0014]上述的延遲鎖相電路,其中,所述控制電路具體包括:
[0015]計(jì)算電路,用于根據(jù)所述相位檢測結(jié)果,計(jì)算滿足延遲條件時(shí)的延遲單元的目標(biāo)個(gè)數(shù);
[0016]判斷電路,用于判斷所述主延遲線中的延遲單元個(gè)數(shù)能否低于所述目標(biāo)個(gè)數(shù);
[0017]主控制電路,用于當(dāng)所述判斷結(jié)果指示所述主延遲線中的延遲單元個(gè)數(shù)不低于所述目標(biāo)個(gè)數(shù)時(shí),控制所述參考時(shí)鐘信號(hào)經(jīng)過主延遲線進(jìn)行延遲鎖相,并控制所述主延遲線中處于工作狀態(tài)的延遲單元個(gè)數(shù)為所述目標(biāo)個(gè)數(shù);
[0018]從控制電路,用于當(dāng)所述判斷結(jié)果指示所述主延遲線中的延遲單元個(gè)數(shù)低于所述目標(biāo)個(gè)數(shù)時(shí),控制所述參考時(shí)鐘信號(hào)經(jīng)過從延遲線進(jìn)行延遲鎖相,所述從延遲線中的處于工作狀態(tài)的延遲單元個(gè)數(shù)為預(yù)設(shè)值。
[0019]上述的延遲鎖相電路,其中,所述延遲條件具體為延遲單個(gè)周期的第一延遲條件。
[0020]上述的延遲鎖相電路,其中,當(dāng)所述主延遲線的延遲單元個(gè)數(shù)不滿足延遲所述第一延遲條件時(shí),所述延遲條件具體為延遲半個(gè)周期的第二延遲條件。
[0021 ] 為了實(shí)現(xiàn)上述目的,本發(fā)明實(shí)施例還提供了一種延遲鎖相方法,所述方法包括:
[0022]將參考時(shí)鐘信號(hào)送到主延遲線進(jìn)行延遲;
[0023]對延遲后的所述參考時(shí)鐘信號(hào)進(jìn)行相位檢測;
[0024]根據(jù)相位檢測結(jié)果,控制所述參考時(shí)鐘信號(hào)經(jīng)過主延遲線或從延遲線進(jìn)行延遲鎖相。
[0025]上述的延遲鎖相方法,其中,所述主延遲線和從延遲線由多個(gè)延遲單元組成。
[0026]上述的延遲鎖相方法,其中,所述對延遲后的所述參考時(shí)鐘信號(hào)進(jìn)行相位檢測具體為:
[0027]確定經(jīng)過主延遲線的所述參考時(shí)鐘信號(hào)延遲的周期數(shù),所述周期數(shù)為整周期或半周期。
[0028]上述的延遲鎖相方法,其中,所述周期數(shù)為整周期時(shí),根據(jù)經(jīng)過主延遲線進(jìn)行延遲的所述參考時(shí)鐘信號(hào)中相鄰的正沿相位確定所述相位檢測結(jié)果;
[0029]所述周期數(shù)為半周期時(shí),根據(jù)經(jīng)過主延遲線進(jìn)行延遲的所述參考時(shí)鐘信號(hào)中相鄰的負(fù)沿相位確定所述相位檢測結(jié)果。
[0030]上述的延遲鎖相方法,其中,所述根據(jù)所述相位檢測結(jié)果,控制所述參考時(shí)鐘信號(hào)進(jìn)行主延遲線或從延遲線進(jìn)行延遲鎖相具體為:
[0031]根據(jù)所述相位檢測結(jié)果,計(jì)算滿足延遲條件時(shí)的延遲單元的目標(biāo)個(gè)數(shù);
[0032]判斷所述主延遲線中的延遲單元個(gè)數(shù)能否低于所述目標(biāo)個(gè)數(shù);
[0033]當(dāng)所述判斷結(jié)果指示所述主延遲線中的延遲單元個(gè)數(shù)不低于所述目標(biāo)個(gè)數(shù)時(shí),控制所述參考時(shí)鐘信號(hào)經(jīng)過主延遲線進(jìn)行延遲鎖相,并控制所述主延遲線中處于工作狀態(tài)的延遲單元個(gè)數(shù)為所述目標(biāo)個(gè)數(shù);
[0034]否則,控制所述參考時(shí)鐘信號(hào)經(jīng)過從延遲線進(jìn)行延遲鎖相,所述從延遲線中的處于工作狀態(tài)的延遲單元個(gè)數(shù)為預(yù)設(shè)值。
[0035]上述的延遲鎖相方法,其中,所述延遲條件具體為延遲單個(gè)周期的第一延遲條件。
[0036]上述的延遲鎖相方法,其中,當(dāng)所述主延遲線的延遲單元個(gè)數(shù)不滿足延遲所述第一延遲條件時(shí),所述延遲條件具體為延遲半個(gè)周期的第二延遲條件。
[0037]本發(fā)明實(shí)施例具有相位檢測電路,用于對延遲后的參考時(shí)鐘信號(hào)進(jìn)行相位檢測,進(jìn)一步地,由控制電路根據(jù)相位檢測結(jié)果,在寬動(dòng)態(tài)信號(hào)頻率范圍內(nèi),自動(dòng)控制所述參考時(shí)鐘信號(hào)經(jīng)過主延遲線或從延遲線進(jìn)行延遲鎖相。

【專利附圖】

【附圖說明】
[0038]圖1為本發(fā)明實(shí)施例提供的延遲鎖相電路的結(jié)構(gòu)示意圖;
[0039]圖2為本發(fā)明實(shí)施例提供的延遲線示意圖;
[0040]圖3為本發(fā)明實(shí)施例提供的相位檢測電路的示意圖;
[0041]圖4為本發(fā)明實(shí)施例提供的延遲鎖相電路優(yōu)選的結(jié)構(gòu)示意圖;
[0042]圖5為本發(fā)明實(shí)施例提供的延遲鎖相方法的流程示意圖。

【具體實(shí)施方式】
[0043]為使本發(fā)明實(shí)施例要解決的技術(shù)問題、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合附圖及具體實(shí)施例進(jìn)行詳細(xì)描述。
[0044]本發(fā)明實(shí)施例提供了一種延遲鎖相電路,所述電路如圖1所示,包括:
[0045]主延遲線;
[0046]從延遲線;
[0047]相位檢測電路,用于對經(jīng)過主延遲線延遲后的參考時(shí)鐘信號(hào)進(jìn)行相位檢測;
[0048]控制電路,用于根據(jù)所述相位檢測結(jié)果,控制所述參考時(shí)鐘信號(hào)經(jīng)過主延遲線或從延遲線進(jìn)行延遲鎖相。
[0049]本發(fā)明實(shí)施例提供的延遲鎖相電路,具有一相位檢測電路,用于對延遲后的參考時(shí)鐘信號(hào)進(jìn)行相位檢測,進(jìn)一步地,由延遲鎖相電路中的控制電路根據(jù)相位檢測結(jié)果,在寬動(dòng)態(tài)信號(hào)頻率范圍內(nèi),自動(dòng)控制所述參考時(shí)鐘信號(hào)經(jīng)過主延遲線或從延遲線進(jìn)行延遲鎖相,達(dá)到本發(fā)明的目的。
[0050]上述的延遲鎖相電路中,所述主延遲線和從延遲線如圖2所示,由多個(gè)延遲單元組成。
[0051]主延遲線和從延遲線均由若干個(gè)延遲單元組成,一般來說,延遲單元的個(gè)數(shù)是固定的,輸入延遲線的信號(hào)經(jīng)過延遲線后,會(huì)獲取到若干的延遲。延遲單元的電路可以用基本的門電路進(jìn)行構(gòu)造,用于產(chǎn)生對參考時(shí)鐘信號(hào)延遲的效果。
[0052]上述的延遲鎖相電路中,所述相位檢測電路具體為:
[0053]確定經(jīng)過主延遲線進(jìn)行延遲的所述參考時(shí)鐘信號(hào)延遲的周期數(shù),所述周期數(shù)為整周期或半周期。
[0054]如圖3所示,所述周期數(shù)為整周期時(shí),根據(jù)經(jīng)過主延遲線進(jìn)行延遲的所述參考時(shí)鐘信號(hào)中相鄰的正沿相位確定所述相位檢測結(jié)果;
[0055]所述周期數(shù)為半周期時(shí),根據(jù)經(jīng)過主延遲線進(jìn)行延遲的所述參考時(shí)鐘信號(hào)中相鄰的負(fù)沿相位確定所述相位檢測結(jié)果。
[0056]上述的延遲鎖相電路中,所述控制電路具體包括:
[0057]計(jì)算電路,用于根據(jù)所述相位檢測結(jié)果,計(jì)算滿足延遲條件時(shí)的延遲單元的目標(biāo)個(gè)數(shù);
[0058]判斷電路,用于判斷所述主延遲線中的延遲單元個(gè)數(shù)能否低于所述目標(biāo)個(gè)數(shù);
[0059]主控制電路,用于當(dāng)所述判斷結(jié)果指示所述主延遲線中的延遲單元個(gè)數(shù)不低于所述目標(biāo)個(gè)數(shù)時(shí),控制所述;
[0060]從控制電路,用于當(dāng)所述判斷結(jié)果指示所述主延遲線中的延遲單元個(gè)數(shù)低于所述目標(biāo)個(gè)數(shù)時(shí),控制所述參考時(shí)鐘信號(hào)經(jīng)過從延遲線進(jìn)行延遲鎖相,所述從延遲線中的處于工作狀態(tài)的延遲單元個(gè)數(shù)為預(yù)設(shè)值。
[0061]根據(jù)相位檢測電路獲得的相位檢測結(jié)果,計(jì)算足延遲條件時(shí)的延遲單元的目標(biāo)個(gè)數(shù),當(dāng)延遲鎖相電路中的主延遲線的延遲能力能夠滿足延遲條件時(shí),即所述主延遲線中的延遲單元個(gè)數(shù)不低于所述目標(biāo)個(gè)數(shù)時(shí),通過主控制電路,控制參考時(shí)鐘信號(hào)經(jīng)過主延遲線進(jìn)行延遲鎖相,并且保證所述主延遲線中處于工作狀態(tài)的延遲單元個(gè)數(shù)達(dá)到目標(biāo)個(gè)數(shù);當(dāng)延遲鎖相電路中的主延遲線的延遲能力不能夠滿足延遲條件時(shí),就自動(dòng)控制參考時(shí)鐘信號(hào)經(jīng)過從延遲線進(jìn)行延遲鎖相,這里可以直接通過預(yù)設(shè)延遲值(可以通過寄存器提前配置好)給從延遲線。
[0062]上述延遲條件具體為延遲單個(gè)周期的第一延遲條件。
[0063]一般情況下,檢測電路會(huì)先檢測到半個(gè)周期對應(yīng)的延遲單元個(gè)數(shù),再檢測到一個(gè)周期的延遲單元個(gè)數(shù)。在本發(fā)明實(shí)施例中,如果參考時(shí)鐘信號(hào)的頻率較高,需要的延遲單元較少,優(yōu)選地,可以獲取到滿足延遲單個(gè)周期的第一延遲條件,但是,如果單個(gè)周期的延遲時(shí)間超出主延遲線最大的延遲能力時(shí),主延遲線就不再具備單個(gè)周期的鎖定能力,這個(gè)時(shí)候可以使用半個(gè)周期鎖定值。
[0064]S卩,當(dāng)所述主延遲線的延遲單元個(gè)數(shù)不滿足延遲所述第一延遲條件時(shí),所述延遲條件具體為延遲半個(gè)周期的第二延遲條件。
[0065]此時(shí),對應(yīng)的情況時(shí),參考時(shí)鐘信號(hào)頻率很低,數(shù)據(jù)的采樣窗口非常大,采樣信號(hào)可以在很寬的范圍對數(shù)據(jù)進(jìn)行采樣,并不需要在數(shù)據(jù)的中間位置去采樣,因此,我們可以直接通過指定固定的延遲值(可以通過寄存器提前配置好)給從延遲線。即,在延遲半個(gè)周期的第二延遲條件不滿足時(shí),直接旁路主延遲線,而用預(yù)先設(shè)定的值去控制從延遲線的延遲。
[0066]綜合上述過程,本發(fā)明實(shí)施例還提供了一種優(yōu)選地延遲鎖存電路,如圖4所示:
[0067]一般參考時(shí)鐘信號(hào)經(jīng)主延遲線進(jìn)行延遲,延遲后的參考時(shí)鐘信號(hào)經(jīng)相位檢測電路進(jìn)行相位檢測,檢測的結(jié)果送主控制電路。主控制電路對主延遲線的延遲進(jìn)行控制,并判決相位檢測的結(jié)果,最終計(jì)算出單個(gè)時(shí)鐘周期的延遲單元個(gè)數(shù),并反饋延遲鎖相電路鎖定的狀態(tài);從控制電路獲取到主延遲線提供的信息,如單個(gè)周期的延遲單元數(shù)、是否需要使用旁路模式延遲碼等,從而計(jì)算出從延遲線的延遲。在延遲半個(gè)周期的第二延遲條件不滿足時(shí),直接旁路主延遲線。
[0068]為了實(shí)現(xiàn)上述目的,本發(fā)明實(shí)施例還提供了一種延遲鎖相方法,所述方法如圖5所示,包括:
[0069]步驟51,將參考時(shí)鐘信號(hào)送到主延遲線進(jìn)行延遲;
[0070]步驟52,對延遲后的所述參考時(shí)鐘信號(hào)進(jìn)行相位檢測;
[0071]步驟53,根據(jù)相位檢測結(jié)果,控制所述參考時(shí)鐘信號(hào)經(jīng)過主延遲線或從延遲線進(jìn)行延遲鎖相。
[0072]上述的延遲鎖相方法,其中,所述主延遲線和從延遲線由多個(gè)延遲單元組成。
[0073]上述的延遲鎖相方法,其中,所述對延遲后的所述參考時(shí)鐘信號(hào)進(jìn)行相位檢測具體為:
[0074]確定經(jīng)過主延遲線的所述參考時(shí)鐘信號(hào)延遲的周期數(shù),所述周期數(shù)為整周期或半周期。
[0075]上述的延遲鎖相方法,其中,所述周期數(shù)為整周期時(shí),根據(jù)經(jīng)過主延遲線進(jìn)行延遲的所述參考時(shí)鐘信號(hào)中相鄰的正沿相位確定所述相位檢測結(jié)果;
[0076]所述周期數(shù)為半周期時(shí),根據(jù)經(jīng)過主延遲線進(jìn)行延遲的所述參考時(shí)鐘信號(hào)中相鄰的負(fù)沿相位確定所述相位檢測結(jié)果。
[0077]上述的延遲鎖相方法,其中,所述根據(jù)所述相位檢測結(jié)果,控制所述參考時(shí)鐘信號(hào)進(jìn)行主延遲線或從延遲線進(jìn)行延遲鎖相具體為:
[0078]根據(jù)所述相位檢測結(jié)果,計(jì)算滿足延遲條件時(shí)的延遲單元的目標(biāo)個(gè)數(shù);
[0079]判斷所述主延遲線中的延遲單元個(gè)數(shù)能否低于所述目標(biāo)個(gè)數(shù);
[0080]當(dāng)所述判斷結(jié)果指示所述主延遲線中的延遲單元個(gè)數(shù)不低于所述目標(biāo)個(gè)數(shù)時(shí),控制所述參考時(shí)鐘信號(hào)經(jīng)過主延遲線進(jìn)行延遲鎖相,并控制所述主延遲線中處于工作狀態(tài)的延遲單元個(gè)數(shù)為所述目標(biāo)個(gè)數(shù);
[0081]否則,控制所述參考時(shí)鐘信號(hào)經(jīng)過從延遲線進(jìn)行延遲鎖相,所述從延遲線中的處于工作狀態(tài)的延遲單元個(gè)數(shù)為預(yù)設(shè)值。
[0082]上述的延遲鎖相方法,其中,所述延遲條件具體為延遲單個(gè)周期的第一延遲條件。
[0083]上述的延遲鎖相方法,其中,當(dāng)所述主延遲線的延遲單元個(gè)數(shù)不滿足延遲所述第一延遲條件時(shí),所述延遲條件具體為延遲半個(gè)周期的第二延遲條件。
[0084]以上所述僅是本發(fā)明的優(yōu)選實(shí)施方式,應(yīng)當(dāng)指出,對于本【技術(shù)領(lǐng)域】的普通技術(shù)人員來說,在不脫離本發(fā)明原理的前提下,還可以做出若干改進(jìn)和潤飾,這些改進(jìn)和潤飾也應(yīng)視為本發(fā)明的保護(hù)范圍。
【權(quán)利要求】
1.一種延遲鎖相電路,其特征在于,所述電路包括: 主延遲線; 從延遲線; 相位檢測電路,用于對經(jīng)過主延遲線延遲后的參考時(shí)鐘信號(hào)進(jìn)行相位檢測; 控制電路,用于根據(jù)所述相位檢測結(jié)果,控制所述參考時(shí)鐘信號(hào)經(jīng)過主延遲線或從延遲線進(jìn)行延遲鎖相。
2.如權(quán)利要求1所述的延遲鎖相電路,其特征在于,所述主延遲線和從延遲線由多個(gè)延遲單元組成。
3.如權(quán)利要求2所述的延遲鎖相電路,其特征在于,所述相位檢測電路具體為: 確定經(jīng)過主延遲線進(jìn)行延遲的所述參考時(shí)鐘信號(hào)延遲的周期數(shù),所述周期數(shù)為整周期或半周期。
4.如權(quán)利要求3所述的延遲鎖相電路,其特征在于,所述周期數(shù)為整周期時(shí),根據(jù)經(jīng)過主延遲線進(jìn)行延遲的所述參考時(shí)鐘信號(hào)中相鄰的正沿相位確定所述相位檢測結(jié)果; 所述周期數(shù)為半周期時(shí),根據(jù)經(jīng)過主延遲線進(jìn)行延遲的所述參考時(shí)鐘信號(hào)中相鄰的負(fù)沿相位確定所述相位檢測結(jié)果。
5.如權(quán)利要求3所述的延遲鎖相電路,其特征在于,所述控制電路具體包括: 計(jì)算電路,用于根據(jù)所述相位檢測結(jié)果,計(jì)算滿足延遲條件時(shí)的延遲單元的目標(biāo)個(gè)數(shù); 判斷電路,用于判斷所述主延遲線中的延遲單元個(gè)數(shù)能否低于所述目標(biāo)個(gè)數(shù); 主控制電路,用于當(dāng)所述判斷結(jié)果指示所述主延遲線中的延遲單元個(gè)數(shù)不低于所述目標(biāo)個(gè)數(shù)時(shí),控制所述參考時(shí)鐘信號(hào)經(jīng)過主延遲線進(jìn)行延遲鎖相,并控制所述主延遲線中處于工作狀態(tài)的延遲單元個(gè)數(shù)為所述目標(biāo)個(gè)數(shù); 從控制電路,用于當(dāng)所述判斷結(jié)果指示所述主延遲線中的延遲單元個(gè)數(shù)低于所述目標(biāo)個(gè)數(shù)時(shí),控制所述參考時(shí)鐘信號(hào)經(jīng)過從延遲線進(jìn)行延遲鎖相,所述從延遲線中的處于工作狀態(tài)的延遲單元個(gè)數(shù)為預(yù)設(shè)值。
6.如權(quán)利要求5所述的延遲鎖相電路,其特征在于,所述延遲條件具體為延遲單個(gè)周期的第一延遲條件。
7.如權(quán)利要求6所述的延遲鎖相電路,其特征在于,當(dāng)所述主延遲線的延遲單元個(gè)數(shù)不滿足延遲所述第一延遲條件時(shí),所述延遲條件具體為延遲半個(gè)周期的第二延遲條件。
8.—種延遲鎖相方法,其特征在于,所述方法包括: 將參考時(shí)鐘信號(hào)送到主延遲線進(jìn)行延遲; 對延遲后的所述參考時(shí)鐘信號(hào)進(jìn)行相位檢測; 根據(jù)相位檢測結(jié)果,控制所述參考時(shí)鐘信號(hào)經(jīng)過主延遲線或從延遲線進(jìn)行延遲鎖相。
9.如權(quán)利要求8所述的延遲鎖相方法,其特征在于,所述主延遲線和從延遲線由多個(gè)延遲單元組成。
10.如權(quán)利要求9所述的延遲鎖相方法,其特征在于,所述對延遲后的所述參考時(shí)鐘信號(hào)進(jìn)行相位檢測具體為: 確定經(jīng)過主延遲線的所述參考時(shí)鐘信號(hào)延遲的周期數(shù),所述周期數(shù)為整周期或半周期。
11.如權(quán)利要求10所述的延遲鎖相方法,其特征在于,所述周期數(shù)為整周期時(shí),根據(jù)經(jīng)過主延遲線進(jìn)行延遲的所述參考時(shí)鐘信號(hào)中相鄰的正沿相位確定所述相位檢測結(jié)果; 所述周期數(shù)為半周期時(shí),根據(jù)經(jīng)過主延遲線進(jìn)行延遲的所述參考時(shí)鐘信號(hào)中相鄰的負(fù)沿相位確定所述相位檢測結(jié)果。
12.如權(quán)利要求10所述的延遲鎖相方法,其特征在于,所述根據(jù)所述相位檢測結(jié)果,控制所述參考時(shí)鐘信號(hào)進(jìn)行主延遲線或從延遲線進(jìn)行延遲鎖相具體為: 根據(jù)所述相位檢測結(jié)果,計(jì)算滿足延遲條件時(shí)的延遲單元的目標(biāo)個(gè)數(shù); 判斷所述主延遲線中的延遲單元個(gè)數(shù)能否低于所述目標(biāo)個(gè)數(shù); 當(dāng)所述判斷結(jié)果指示所述主延遲線中的延遲單元個(gè)數(shù)不低于所述目標(biāo)個(gè)數(shù)時(shí),控制所述參考時(shí)鐘信號(hào)經(jīng)過主延遲線進(jìn)行延遲鎖相,并控制所述主延遲線中處于工作狀態(tài)的延遲單元個(gè)數(shù)為所述目標(biāo)個(gè)數(shù); 否則,控制所述參考時(shí)鐘信號(hào)經(jīng)過從延遲線進(jìn)行延遲鎖相,所述從延遲線中的處于工作狀態(tài)的延遲單元個(gè)數(shù)為預(yù)設(shè)值。
13.如權(quán)利要求12所述的延遲鎖相方法,其特征在于,所述延遲條件具體為延遲單個(gè)周期的第一延遲條件。
14.如權(quán)利要求13所述的延遲鎖相方法,其特征在于,當(dāng)所述主延遲線的延遲單元個(gè)數(shù)不滿足延遲所述第一延遲條件時(shí),所述延遲條件具體為延遲半個(gè)周期的第二延遲條件。
【文檔編號(hào)】H03L7/08GK104168016SQ201310181862
【公開日】2014年11月26日 申請日期:2013年5月16日 優(yōu)先權(quán)日:2013年5月16日
【發(fā)明者】嚴(yán)龍軍 申請人:中興通訊股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會(huì)獲得點(diǎn)贊!
1