1.一種供電管理裝置,其特征在于,包括:
切換單元、電池、電池供電單元和至少一個(gè)轉(zhuǎn)換單元;
所述切換單元分別與外部供電設(shè)備、所述電池供電單元以及所述至少一個(gè)轉(zhuǎn)換單元相連,所述電池與所述電池供電單元相連;
所述切換單元,用于當(dāng)接收到所述外部供電設(shè)備輸入的第一供電信號(hào)時(shí),向所述至少一個(gè)轉(zhuǎn)換單元輸出所述第一供電信號(hào),當(dāng)沒有接收到所述外部供電設(shè)備輸入的所述第一供電信號(hào)且接收到所述電池供電單元輸入的第二供電信號(hào)時(shí),向所述至少一個(gè)轉(zhuǎn)換單元輸出所述第二供電信號(hào);
所述電池,用于向所述電池供電單元輸出電池電信號(hào);
所述電池供電單元,用于根據(jù)所述電池輸入的所述電池電信號(hào),向所述切換單元輸出所述第二供電信號(hào);
所述轉(zhuǎn)換單元,用于根據(jù)所述切換單元輸入的所述第一供電信號(hào)或所述第二供電信號(hào),輸出電壓值為所述轉(zhuǎn)換單元對(duì)應(yīng)的預(yù)設(shè)電壓值的電信號(hào)。
2.根據(jù)權(quán)利要求1所述的裝置,其特征在于,
進(jìn)一步包括:
處理器,與所述電池供電單元相連,用于向所述電池供電單元發(fā)送轉(zhuǎn)換信號(hào);
所述電池供電單元,用于在接收到所述處理器發(fā)來的轉(zhuǎn)換信號(hào)時(shí),將所述電池輸入的所述電池電信號(hào)轉(zhuǎn)換為所述第二供電信號(hào)。
3.根據(jù)權(quán)利要求1所述的裝置,其特征在于,
所述切換單元,包括:
第一MOS管,所述第一MOS管的漏極與所述電池供電單元相連,所述第一MOS管的源極與所述至少一個(gè)轉(zhuǎn)換單元相連,通過所述第一MOS管的漏極接收所述第二供電信號(hào);
第一二極管,所述第一二極管的正極與所述外部供電設(shè)備相連,所述第一二極管的負(fù)極與所述第一MOS管的源極相連,通過所述第一二極管的正極接收所述第一供電信號(hào);
第一電阻,所述第一電阻的第一端與所述第一MOS管的柵極相連,所述第一電阻的第二端與所述第一二極管的正極相連;
第一電容,所述第一電容的第一端與所述第一電阻的第一端相連,所述第一電容的第二端與所述第一電阻的第二端相連。
4.根據(jù)權(quán)利要求2所述的裝置,其特征在于,
進(jìn)一步包括:電池充電管理單元;
所述處理器和所述電池充電管理單元均與所述電池相連;
所述處理器,進(jìn)一步用于檢測(cè)所述電池的電量,當(dāng)檢測(cè)到所述電池的電量小于等于預(yù)設(shè)電量閾值時(shí),向所述電池充電管理單元發(fā)送充電信號(hào);
所述電池充電管理單元,用于在接收到所述處理器發(fā)來的所述充電信號(hào)時(shí),對(duì)所述電池進(jìn)行充電。
5.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述轉(zhuǎn)換單元包括:
降壓轉(zhuǎn)換芯片,所述降壓轉(zhuǎn)換芯片的輸入引腳與所述切換單元相連,用于接收所述切換單元輸入的所述第一供電信號(hào)或所述第二供電信號(hào);
電感,所述電感的第一端與所述降壓轉(zhuǎn)換芯片的輸出引腳相連,所述電感的第二端輸出所述轉(zhuǎn)換單元對(duì)應(yīng)的預(yù)設(shè)電壓值的電信號(hào);
第二電容,所述第二電容的正極與所述輸入引腳相連,所述第二電容的負(fù)極接地;
第三電容,所述第三電容的第一端與所述輸入引腳相連,所述第三電容的第二端接地;
第四電容,所述第四電容的第一端與所述輸入引腳相連,所述第四電容的第二端接地;
第二電阻,所述第二電阻的第一端與所述降壓轉(zhuǎn)換芯片的使能引腳相連,所述第二電阻的第二端與所述輸入引腳相連;
第三二極管,所述第三二極管的負(fù)極與所述降壓轉(zhuǎn)換芯片的輸出引腳相連,所述第三二極管的正極接地;
第五電容,所述第五電容的第一端與所述電感的第二端相連,所述第五電容的第二端接地;
第六電容,所述第六電容的第一端與所述電感的第二端相連,所述第六電容的第二端接地;
第三電阻,所述第三電阻的第一端與所述電感的第二端相連,所述第三電阻的第二端與所述降壓轉(zhuǎn)換芯片的反饋引腳相連;
第四電阻,所述第四電阻的第一端與所述第三電阻的第二端相連,所述第四電阻的第二端接地。
6.根據(jù)權(quán)利要求1所述的裝置,其特征在于,
所述至少一個(gè)轉(zhuǎn)換單元,包括:第一轉(zhuǎn)換單元,用于根據(jù)所述切換單元輸出的所述第一供電信號(hào)或所述第二供電信號(hào),輸出電壓值為3.3v的第三供電信號(hào);
和/或,
所述至少一個(gè)轉(zhuǎn)換單元,包括:第二轉(zhuǎn)換單元,用于根據(jù)所述切換單元輸出的所述第一供電信號(hào)或所述第二供電信號(hào),輸出電壓值為5v的第四供電信號(hào)。
7.根據(jù)權(quán)利要求1-6中任一所述的裝置,其特征在于,
進(jìn)一步包括:供電輸出單元,用于輸出電壓為12v的第五供電信號(hào);
所述供電輸出單元,包括:
第二二極管,所述第二二極管的正極與所述外部供電設(shè)備相連,所述第二二極管的負(fù)極與所述供電輸出單元的供電輸出端相連;
第二MOS管,所述第二MOS管的柵極接地,所述第二MOS管的源極與所述供電輸出端相連,所述第二MOS管的漏極與所述電池供電單元相連;
其中,通過所述第二二極管的正極接收所述第一供電信號(hào),通過所述第二MOS管的漏極接收所述第二供電信號(hào),所述第一供電信號(hào)和所述第二供電信號(hào)均為電壓值為12v的電信號(hào)。
8.根據(jù)權(quán)利要求2中任一所述的裝置,其特征在于,
所述電池供電單元,包括:
控制三極管,所述控制三極管的基極與所述處理器相連,所述控制三極管的發(fā)射極接地,通過所述控制三極管的基極接收所述轉(zhuǎn)換信號(hào);
第三MOS管,所述第三MOS管的柵極與所述控制三極管的集電極相連,所述第三MOS管的源極與所述電池相連;
轉(zhuǎn)換芯片,所述轉(zhuǎn)換芯片的輸入端與所述第三MOS管的漏極相連,用于在接收到所述第三MOS管的漏極發(fā)來的電池電信號(hào)時(shí),輸出所述第二供電信號(hào)。
9.根據(jù)權(quán)利要求2所述的裝置,其特征在于,
進(jìn)一步包括:至少一個(gè)串口,每個(gè)所述串口與所述處理器相連;
和/或,
進(jìn)一步包括:至少一個(gè)通用輸入輸出GPIO接口,每個(gè)所述GPIO接口均與所述處理器相連;
和/或,
進(jìn)一步包括:至少一個(gè)在線系統(tǒng)可編程ISP接口,每個(gè)所述ISP接口與所述處理器相連;
和/或,
進(jìn)一步包括:至少一個(gè)低電壓差分信號(hào)LVDS接口,每個(gè)所述LVDS接口與所述處理器相連。
10.根據(jù)權(quán)利要求2所述的裝置,其特征在于,
進(jìn)一步包括:四個(gè)串口、一個(gè)GPIO接口、一個(gè)LVDS接口和主板接口;
所述四個(gè)串口、一個(gè)GPIO接口和一個(gè)LVDS接口均與所述處理器相連;
每個(gè)所述串口的輸入引腳和輸出引腳均與所述主板接口相連;
所述GPIO接口的每個(gè)輸入輸出引腳均與所述主板接口相連;
所述LVDS接口的輸出輸出引腳和使能引腳均與所述主板接口相連。