專利名稱:一種bios芯片擴(kuò)展裝置及對應(yīng)主板、計(jì)算機(jī)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明屬于計(jì)算機(jī)領(lǐng)域,尤其涉及一種BIOS芯片擴(kuò)展裝置及對應(yīng)主板、計(jì)算機(jī)。
背景技術(shù):
對于計(jì)算機(jī)來說,BIOS芯片有著非常重要的作用,其主要負(fù)責(zé)電腦的啟動及重要 硬件的控制。在計(jì)算機(jī)出廠前,需要對各種硬件進(jìn)行測試,從而會頻繁地操作BIOS并重啟計(jì)算 機(jī)。這樣,BIOS芯片中的程序就容易被損壞。常用的恢復(fù)BIOS芯片程序的方法為將BIOS 芯片從主板上取下,并用燒錄器將正確的程序燒錄到BIOS中,再重新將BIOS芯片焊接到主 板上。這種恢復(fù)BIOS芯片程序的方法不僅較大地影響B(tài)IOS芯片的使用壽命,并且對主板 焊盤的損傷較大。中國專利(公開號CN201015041)公開了一種BIOS芯片擴(kuò)展裝置。該裝置包括一 BIOS芯片,與主機(jī)相連的第一接頭,與燒錄器相連的第二接頭,所述第一接頭與所述BIOS 芯片之間連接一控制所述第一接頭與所述BIOS芯片之間通斷的跳線開關(guān)。該專利揭露的 BIOS芯片擴(kuò)展裝置,可以實(shí)現(xiàn)在測試過程中代替電腦主機(jī)板上的BIOS芯片啟動電腦,并可 修復(fù)主機(jī)板上被損壞的BIOS芯片。采用現(xiàn)有技術(shù)的方案時,該擴(kuò)展裝置的電路較為復(fù)雜,并且需要在主板上設(shè)置與 該BIOS芯片擴(kuò)展裝置配合的特殊接口,導(dǎo)致該BIOS芯片擴(kuò)展裝置的成本較高。
發(fā)明內(nèi)容
本發(fā)明的目的在于提供一種BIOS芯片擴(kuò)展裝置,旨在解決現(xiàn)有的BIOS擴(kuò)展裝置 電路設(shè)計(jì)較為復(fù)雜、需要在主板上設(shè)置特殊接口的問題。本發(fā)明是這樣實(shí)現(xiàn)的,一種BIOS芯片擴(kuò)展裝置,包括BIOS芯片,所述裝置還包括 與BIOS芯片相連的母頭連接器,以配合可連接到主板上自帶的BIOS芯片信號引腳的公頭 連接器。進(jìn)一步地,所述公頭連接器通過焊接的方式與主板上自帶的BIOS芯片信號引腳 相連。進(jìn)一步地,所述母頭連接器的所有插槽,分別與所述BIOS芯片擴(kuò)展裝置上的BIOS 芯片的所有引腳一一對應(yīng)連接。進(jìn)一步地,所述母頭連接器包括8個插槽,所述8個插槽分別與BIOS芯片擴(kuò)展裝 置上的BIOS芯片的片選信號引腳CS#、數(shù)據(jù)輸出引腳DATA OUT、寫保護(hù)信號引腳W/P、接地 引腳VSS、信號輸入引腳DATA IN、時鐘信號引腳CLK、等待狀態(tài)信號引腳H0LD#、電源信號引 腳VCC相連。本發(fā)明的另一目的在于提供一種與BIOS芯片擴(kuò)展裝置配合的主板,所述主板包 括BIOS芯片,所述主板上還設(shè)置有與所述BIOS芯片擴(kuò)展裝置相配合的連接器。進(jìn)一步地,所述連接器包括多個針腳,所述多個針腳中的一個片選信號針腳用于與主板上的BIOS芯片相連,剩余的針腳用于與BIOS芯片擴(kuò)展裝置的母頭連接器一一對應(yīng) 相連。進(jìn)一步地,所述剩余的針腳為8個,分別為片選信號針腳、數(shù)據(jù)輸出針腳、寫保護(hù) 信號針腳、接地針腳、信號輸入針腳、時鐘信號針腳、等待狀態(tài)信號針腳、電源信號針腳。本發(fā)明的另一目的在于提供一種計(jì)算機(jī),所述計(jì)算機(jī)采用上述的與BIOS芯片擴(kuò) 展裝置配合的主板。在本發(fā)明的實(shí)施例中,通過母頭連接器與設(shè)置在主板上的公頭連接器的配合,可 將該BIOS芯片擴(kuò)展裝置插接到主板上,由BIOS芯片擴(kuò)展裝置上的BIOS芯片引導(dǎo)主板的啟 動。母頭連接器的插槽、主板上公頭連接器的針腳,都與主板上自帶的BIOS芯片的信號腳 一一對應(yīng),從而使BIOS芯片擴(kuò)展裝置所需元件更加簡單,使主板上無需進(jìn)行復(fù)雜的電路設(shè) 計(jì)和特殊的接口設(shè)計(jì),降低了設(shè)計(jì)的復(fù)雜度,節(jié)省了成本。
圖1是本發(fā)明實(shí)施例提供的BIOS芯片擴(kuò)展裝置的結(jié)構(gòu)示意圖;圖2是本發(fā)明實(shí)施例提供的一種與BIOS芯片擴(kuò)展裝置配合的主板的結(jié)構(gòu)示意圖。
具體實(shí)施例方式為了使本發(fā)明的目的、技術(shù)方案及優(yōu)點(diǎn)更加清楚明白,以下結(jié)合附圖及實(shí)施例,對 本發(fā)明進(jìn)行進(jìn)一步詳細(xì)說明。應(yīng)當(dāng)理解,此處所描述的具體實(shí)施例僅僅用以解釋本發(fā)明,并 不用于限定本發(fā)明。參閱圖1,圖1示出了本發(fā)明實(shí)施例提供的BIOS芯片擴(kuò)展裝置的結(jié)構(gòu)。該BIOS芯片擴(kuò)展裝置1包括BIOS芯片11,及與該BIOS芯片11相連的母頭連接 器12。作為本發(fā)明的實(shí)施例,該母頭連接器12上的所有插槽分別與該BIOS芯片11的所有 引腳一一對應(yīng)連接。例如,對于8引腳的BIOS芯片11,可選用包括8個插槽的母頭連接器 12。這8個插槽分別與BIOS芯片11的片選信號引腳CS#、數(shù)據(jù)輸出引腳DATA OUT、寫保護(hù) 信號引腳W/P、接地引腳VSS、信號輸入引腳DATA IN、時鐘信號引腳CLK、等待狀態(tài)信號引腳 H0LD#、電源信號引腳VCC —一對應(yīng)相連。本發(fā)明第一實(shí)施例提供一種與BIOS芯片擴(kuò)展裝置相配合的主板結(jié)構(gòu),在該主板 上裝有一個主板自帶的BIOS芯片。當(dāng)主板自帶的BIOS芯片損壞時,可以將其從主板上取下 來,并在該位置上安裝一個公頭連接器。該公頭連接器為插針結(jié)構(gòu),可與BIOS芯片擴(kuò)展裝 置1上的母頭連接器12的插槽配合安裝。將BIOS芯片擴(kuò)展裝置1上的母頭連接器12與 主板上的公頭連接器插接在一起,使用BIOS芯片擴(kuò)展裝置1上的BIOS芯片12來引導(dǎo)計(jì)算 機(jī),從而可以實(shí)現(xiàn)用BIOS芯片擴(kuò)展裝置1替代損壞的主板自帶的BIOS芯片。優(yōu)選的,本實(shí) 施例選用8引腳的BIOS芯片,選用8個插槽的母頭連接器,相應(yīng)的公頭連接器也具有8個 針腳。作為本發(fā)明的實(shí)施例,該公頭連接器通過焊接的方式與主板上BIOS信號引腳相連。 該公頭連接器與主板上的BIOS芯片信號各引腳相連。BIOS芯片擴(kuò)展裝置可通過母頭連接器與設(shè)置在主板上的公頭連接器相配合,從而 實(shí)現(xiàn)BIOS芯片擴(kuò)展裝置替代損壞的主板自帶的BIOS芯片。與現(xiàn)有技術(shù)相比,本發(fā)明實(shí)施 例提供的BIOS芯片擴(kuò)展裝置,不需要在主板上設(shè)置特殊的接口,也不需要進(jìn)行復(fù)雜的電路設(shè)計(jì),只需在損壞的主板BIOS安裝槽位上安裝一個公頭連接器,就可以將BIOS芯片擴(kuò)展裝 置連接到主板上,并且用來引導(dǎo)主板啟動,結(jié)構(gòu)簡單,使用靈活,成本低。并且,如果BIOS芯 片擴(kuò)展裝置上的BIOS芯片損壞,直接更換該BIOS芯片擴(kuò)展裝置即可。操作時,使BIOS芯 片擴(kuò)展裝置的母頭連接器與主板上的公頭連接器脫離,將新的BIOS芯片擴(kuò)展裝置的母頭 連接器與主板上的公頭連接器連接即可,從而可非常方便地更換損壞的BIOS芯片。本發(fā)明第二實(shí)施例提供了另一種與BIOS芯片擴(kuò)展裝置相配合的主板的結(jié)構(gòu),如 圖2所示,為了便于說明,僅示出了與本發(fā)明實(shí)施例相關(guān)的部分。該主板包括BIOS芯片2 和公頭連接器3,公頭連接器3可與BIOS芯片擴(kuò)展裝置1上的母頭連接器12相配合連接。 該主板可應(yīng)用于計(jì)算機(jī)中。公頭連接器3包括多個針腳及一跳帽31,該多個針腳中的一個片選信號針腳CSl 用于與主板上的BIOS芯片2相連,剩余的針腳用于與BIOS芯片擴(kuò)展裝置1的母頭連接器 12相連。以包括8個插槽的母頭連接器為例(結(jié)合圖1),該公頭連接器3 —共包括9個針 腳,1個片選信號針腳CSl與主板BIOS芯片2相連,剩余的8個針腳分別為片選信號針腳 CS2、數(shù)據(jù)輸出針腳、寫保護(hù)信號針腳、接地針腳、信號輸入針腳、時鐘信號針腳、等待狀態(tài)信 號針腳、電源信號針腳,與BIOS芯片擴(kuò)展裝置1的母頭連接器12的8個插槽一一對應(yīng)相連。利用跳帽31可實(shí)現(xiàn)對主板BIOS芯片2或者BIOS芯片擴(kuò)展裝置1上的BIOS芯片 12的選擇使用。當(dāng)設(shè)置跳帽31跳接到CSl端時(即在公頭連接器3的CSl和CS2針腳上 插接跳帽31),主板南橋芯片輸出片選信號到CS2,通過跳帽31到達(dá)CSl端,從而選擇使用 主板BIOS芯片2,由主板自帶的BIOS芯片啟動計(jì)算機(jī)。當(dāng)取掉跳帽31時,該主板選擇使用 BIOS芯片擴(kuò)展裝置1上的BIOS芯片12,由BIOS芯片擴(kuò)展裝置1上的BIOS芯片啟動計(jì)算 機(jī)。在實(shí)際使用過程中,當(dāng)主板自帶的BIOS芯片2損壞時,將BIOS芯片擴(kuò)展裝置1通 過其母頭連接器12與主板上的公頭連接器3插接,從而將BIOS芯片擴(kuò)展裝置1連接到主 板上,可以通過BIOS芯片擴(kuò)展裝置上的BIOS芯片引導(dǎo)啟動主板。另一方面,可以通過刷寫工具將BIOS芯片擴(kuò)展裝置上的BIOS芯片中的數(shù)據(jù)讀到 內(nèi)存中,利用該數(shù)據(jù)對主板上損壞的BIOS芯片進(jìn)行刷新修復(fù)。具體的做法是當(dāng)主板自帶 的BIOS芯片2損壞,主板無法開機(jī)時,取消跳帽31,將本發(fā)明實(shí)施例提供的BIOS芯片擴(kuò)展 裝置1通過其母頭連接器12插接到主板的公頭連接器3上,利用BIOS芯片擴(kuò)展裝置1上 的BIOS芯片11引導(dǎo)主板開機(jī),啟動DOS操作系統(tǒng)。進(jìn)入DOS操作系統(tǒng)后,在帶電的情況下 取下BIOS芯片擴(kuò)展裝置1,在連接器3的CSl和CS2針腳上重新插上跳帽31,并運(yùn)行DOS 操作系統(tǒng)下的刷寫工具,即可恢復(fù)主板上已損壞的BIOS。這樣,又可以重新利用主板上的 BIOS芯片2啟動主板。綜上所述,通過母頭連接器與設(shè)置在主板上的公頭連接器的配合,可將該BIOS芯 片擴(kuò)展裝置插接到主板上,由BIOS芯片擴(kuò)展裝置上的BIOS芯片引導(dǎo)主板的啟動。母頭連 接器的插槽、主板上公頭連接器的針腳,都與主板上自帶的BIOS芯片的信號腳一一對應(yīng), 從而使BIOS芯片擴(kuò)展裝置所需元件更加簡單,使主板上無需進(jìn)行復(fù)雜的電路設(shè)計(jì)和特殊 的接口設(shè)計(jì),降低了設(shè)計(jì)的復(fù)雜度,節(jié)省了成本。通過跳帽的使用與否,可以選擇主板由其 自帶的BIOS芯片或是由BIOS芯片擴(kuò)展裝置上的BIOS芯片啟動,并可通過刷寫工具來恢復(fù)主板上已損壞的BIOS芯片,使用戶可以自行修復(fù)損壞的BIOS,無須返廠維修。 以上所述僅為本發(fā)明的較佳實(shí)施例而已,并不用以限制本發(fā)明,凡在本發(fā)明的精神和原則之內(nèi)所作的任何修改、等同替換和改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。
權(quán)利要求
1.一種BIOS芯片擴(kuò)展裝置,包括BIOS芯片,其特征在于,所述裝置還包括與BIOS芯片 相連的母頭連接器,以配合可連接到主板上自帶的BIOS芯片信號引腳的公頭連接器。
2.如權(quán)利要求1所述的BIOS芯片擴(kuò)展裝置,其特征在于,所述公頭連接器通過焊接的 方式與主板上自帶的BIOS芯片信號引腳相連。
3.如權(quán)利要求1所述的BIOS芯片擴(kuò)展裝置,其特征在于,所述母頭連接器的所有插槽, 分別與所述BIOS芯片擴(kuò)展裝置上的BIOS芯片的所有引腳一一對應(yīng)連接。
4.如權(quán)利要求3所述的BIOS芯片擴(kuò)展裝置,其特征在于,所述母頭連接器包括8個插 槽,所述8個插槽分別與BIOS芯片擴(kuò)展裝置上的BIOS芯片的片選信號引腳CS#、數(shù)據(jù)輸出 引腳DATA OUT、寫保護(hù)信號引腳W/P、接地引腳VSS、信號輸入引腳DATA IN、時鐘信號引腳 CLK、等待狀態(tài)信號引腳H0LD#、電源信號引腳VCC相連。
5.一種與權(quán)利要求1所述的BIOS芯片擴(kuò)展裝置配合的主板,所述主板包括BIOS芯片, 其特征在于,所述主板上設(shè)置有與所述BIOS芯片擴(kuò)展裝置相配合的連接器。
6.如權(quán)利要求5所述的與BIOS芯片擴(kuò)展裝置配合的主板,其特征在于,所述連接器包 括多個針腳,所述多個針腳中的一個片選信號針腳用于與主板上的BIOS芯片相連,剩余的 針腳用于與BIOS芯片擴(kuò)展裝置的母頭連接器一一對應(yīng)相連。
7.如權(quán)利要求6所述的與BIOS芯片擴(kuò)展裝置配合的主板,其特征在于,所述剩余的 針腳為8個,分別為片選信號針腳、數(shù)據(jù)輸出針腳、寫保護(hù)信號針腳、接地針腳、信號輸入針 腳、時鐘信號針腳、等待狀態(tài)信號針腳、電源信號針腳。
8.一種計(jì)算機(jī),其特征在于,所述計(jì)算機(jī)采用權(quán)利要求5至7任一項(xiàng)所述的與BIOS芯 片擴(kuò)展裝置配合的主板。
全文摘要
本發(fā)明適用于計(jì)算機(jī)領(lǐng)域,提供了一種BIOS芯片擴(kuò)展裝置及對應(yīng)主板、計(jì)算機(jī),所述裝置包括BIOS芯片,所述裝置還包括與BIOS芯片相連的母頭連接器,以配合可連接到主板上自帶的BIOS芯片信號引腳的公頭連接器。在本發(fā)明的實(shí)施例中,通過母頭連接器與設(shè)置在主板上的公頭連接器的配合,可將該BIOS芯片擴(kuò)展裝置插接到主板上,由BIOS芯片擴(kuò)展裝置上的BIOS芯片引導(dǎo)主板的啟動。母頭連接器的插槽、主板上公頭連接器的針腳,都與主板上自帶的BIOS芯片的信號腳一一對應(yīng),從而使BIOS芯片擴(kuò)展裝置所需元件更加簡單,使主板上無需進(jìn)行復(fù)雜的電路設(shè)計(jì)和特殊的接口設(shè)計(jì),降低了設(shè)計(jì)的復(fù)雜度,節(jié)省了成本。
文檔編號H01R12/71GK102053884SQ20091019796
公開日2011年5月11日 申請日期2009年10月30日 優(yōu)先權(quán)日2009年10月30日
發(fā)明者汪永安 申請人:上海研祥智能科技有限公司