1.一種存儲器,包括:
配置成響應(yīng)于用于存取循環(huán)的時鐘的邊沿而生成第一時鐘和第二時鐘的控制電路;
配置成基于所述第一時鐘來接收用于第一存儲器訪問的輸入的第一輸入電路,其中所述第一輸入電路包括鎖存器;以及
配置成基于所述第二時鐘來接收用于第二存儲器訪問的輸入的第二輸入電路,其中所述第二輸入電路包括觸發(fā)器。
2.如權(quán)利要求1所述的存儲器,其特征在于,在所述存取循環(huán)中,所述第二存儲器訪問在所述第一存儲器訪問之后。
3.如權(quán)利要求2所述的存儲器,其特征在于,所述第二存儲器訪問是寫存儲器訪問。
4.如權(quán)利要求3所述的存儲器,其特征在于,所述用于第二存儲器訪問的輸入包括寫入數(shù)據(jù)。
5.如權(quán)利要求4所述的存儲器,其特征在于,所述第一存儲器訪問是讀存儲器訪問。
6.如權(quán)利要求4所述的存儲器,其特征在于,所述觸發(fā)器包括所述觸發(fā)器的第一鎖存器和所述觸發(fā)器的第二鎖存器。
7.如權(quán)利要求6所述的存儲器,其特征在于,所述第二輸入電路被配置成接收測試向量。
8.如權(quán)利要求6所述的存儲器,其特征在于,所述第二輸入電路被配置成:進(jìn)一步基于所述觸發(fā)器的所述第二鎖存器與所述觸發(fā)器的所述第一鎖存器斷開連接來接收所述用于第二存儲器訪問的輸入。
9.如權(quán)利要求6所述的存儲器,其特征在于,所述第二輸入電路被配置成響應(yīng)于控制所述觸發(fā)器的所述第二鎖存器的第三時鐘的邊沿而輸出所述用于第二存儲器訪問的輸入。
10.一種存儲器,包括:
用于響應(yīng)于用于存取循環(huán)的時鐘的邊沿而生成第一時鐘和第二時鐘的控制裝置;
用于基于所述第一時鐘來接收用于第一存儲器訪問的輸入的第一輸入裝置,其中所述第一輸入裝置包括鎖存器;以及
用于基于所述第二時鐘來接收用于第二存儲器訪問的輸入的第二輸入裝置,其中所述第二輸入裝置包括觸發(fā)器。
11.如權(quán)利要求10所述的存儲器,其特征在于,在所述存取循環(huán)中,所述第二存儲器訪問在所述第一存儲器訪問之后。
12.如權(quán)利要求11所述的存儲器,其特征在于,所述第二存儲器訪問是寫存儲器訪問。
13.如權(quán)利要求12所述的存儲器,其特征在于,所述用于第二存儲器訪問的輸入包括寫入數(shù)據(jù)。
14.如權(quán)利要求13所述的存儲器,其特征在于,所述第一存儲器訪問是讀存儲器訪問。
15.如權(quán)利要求13所述的存儲器,其特征在于,所述觸發(fā)器包括所述觸發(fā)器的第一鎖存器和所述觸發(fā)器的第二鎖存器。
16.如權(quán)利要求15所述的存儲器,其特征在于,所述第二輸入裝置被配置成鎖存測試向量。
17.如權(quán)利要求15所述的存儲器,其特征在于,所述第二輸入裝置被配置成:進(jìn)一步基于所述觸發(fā)器的所述第二鎖存器與所述第一觸發(fā)器的所述第一鎖存器斷開連接來接收所述用于第二存儲器訪問的輸入。
18.如權(quán)利要求15所述的存儲器,其特征在于,所述第二輸入裝置被配置成響應(yīng)于控制所述觸發(fā)器的所述第二鎖存器的第三時鐘的邊沿而輸出所述用于第二存儲器訪問的輸入。
19.一種用于操作存儲器的方法,包括:
響應(yīng)于用于存取循環(huán)的時鐘的邊沿而生成第一時鐘和第二時鐘;
由第一輸入電路基于所述第一時鐘來接收用于第一存儲器訪問的輸入,其中所述第一輸入電路包括鎖存器;以及
由第二輸入電路基于所述第二時鐘來接收用于第二存儲器訪問的輸入,其中所述第二輸入電路包括觸發(fā)器。
20.如權(quán)利要求19所述的方法,其特征在于,在所述存取循環(huán)中,所述第二存儲器訪問在所述第一存儲器訪問之后。
21.如權(quán)利要求20所述的方法,其特征在于,所述第二存儲器訪問是寫存儲器訪問。
22.如權(quán)利要求21所述的方法,其特征在于,所述用于第二存儲器訪問的輸入包括寫入數(shù)據(jù)。
23.如權(quán)利要求22所述的方法,其特征在于,所述第一存儲器訪問是讀存儲器訪問。
24.如權(quán)利要求22所述的方法,其特征在于,所述觸發(fā)器包括所述觸發(fā)器的第一鎖存器和所述觸發(fā)器的第二鎖存器。
25.如權(quán)利要求24所述的方法,其特征在于,進(jìn)一步包括由所述第二輸入電路來鎖存測試向量。
26.如權(quán)利要求24所述的方法,其特征在于,所述接收所述用于第二存儲器訪問的輸入是進(jìn)一步基于所述觸發(fā)器的所述第二鎖存器與所述觸發(fā)器的所述第一鎖存器斷開連接的。
27.如權(quán)利要求24所述的方法,其特征在于,進(jìn)一步包括:由所述第二輸入電路響應(yīng)于控制所述觸發(fā)器的所述第二鎖存器的第三時鐘的邊沿而輸出所述用于第二存儲器訪問的輸入。