用于集成電路的數(shù)字配置的裝置和方法
【專利摘要】本文提供了用于集成電路(IC)的數(shù)字配置的裝置和方法。在某些實(shí)現(xiàn)中,IC包括阻抗感測(cè)電路和至少一個(gè)管腳來用于數(shù)字配置。阻抗感測(cè)電路可以檢測(cè)電連接至該管腳的外部無源網(wǎng)絡(luò)的阻抗值,并且可以基于所檢測(cè)到的阻抗來數(shù)字化配置IC。例如,終端用戶可以將特定電阻的外部電阻器連接到該管腳,以及阻抗感測(cè)電路可以感測(cè)或檢測(cè)外部電阻器的電阻并基于所檢測(cè)到的阻抗來數(shù)字化配置IC。因此,終端用戶可以通過將對(duì)應(yīng)于期望的數(shù)字配置的無源外部組件連接到該管腳來數(shù)字化配置IC。在某些實(shí)現(xiàn)中,IC包括多個(gè)管腳,并且數(shù)字配置基于管腳中的每個(gè)上檢測(cè)到的阻抗。
【專利說明】用于集成電路的數(shù)字配置的裝置和方法
[0001]背景
[0002]領(lǐng)域
[0003]本發(fā)明的實(shí)施方案涉及電子設(shè)備,且更特別地涉及集成電路的數(shù)字配置。
[0004]相關(guān)技術(shù)的描述
[0005]集成電路(IC)可以包括用于配置IC的一個(gè)或多個(gè)管腳。例如,IC可以包括與總線相關(guān)聯(lián)的管腳,總線用于使用(例如)微處理器或電可擦除可編程只讀存儲(chǔ)器(EEPROM)對(duì)IC的狀態(tài)進(jìn)行順序編程?;蛘?,管腳可以選擇性地連結(jié)到高功率或低功率供電電壓以二元配置1C。在其它實(shí)現(xiàn)中,管腳可以用于使用模擬技術(shù)諸如通過使用電阻分壓器和/或電阻器組(R-組)配置來對(duì)IC編程。
[0006]常規(guī)IC配置方案會(huì)具有數(shù)額相對(duì)較大的開銷和/或費(fèi)用。例如,常規(guī)IC配置方案會(huì)占據(jù)相對(duì)較大的電路面積、具有相對(duì)較高的復(fù)雜度或者使用數(shù)量相對(duì)較大的管腳進(jìn)行配置。因此,存在對(duì)IC的改進(jìn)配置的需要,包括(例如)可以被配置具有減少的開銷和/或費(fèi)用的1C。
[0007]概要
[0008]在一個(gè)實(shí)施方案中,集成電路(IC)包括第一管腳和電連接到第一管腳的阻抗感測(cè)電路。阻抗感測(cè)電路被配置成當(dāng)?shù)谝煌獠繜o源網(wǎng)絡(luò)電連接到第一管腳時(shí)確定第一外部無源網(wǎng)絡(luò)的阻抗。阻抗感測(cè)電路被配置為基于所確定的阻抗將IC數(shù)字化配置成至少四種可能狀態(tài)中的一種。
[0009]在另一實(shí)施方案中,提供了一種數(shù)字化配置IC的方法。該方法包括使用IC的阻抗感測(cè)電路來確定第一外部無源網(wǎng)絡(luò)的阻抗并基于所確定的第一外部無源網(wǎng)絡(luò)的阻抗將IC數(shù)字化配置成至少四種可能狀態(tài)中的一種。第一外部無源網(wǎng)絡(luò)電連接到IC的第一管腳,以及第一外部無源網(wǎng)絡(luò)被布置在IC的外部。
[0010]附圖簡(jiǎn)述
[0011]圖1A是集成電路(IC)的一個(gè)實(shí)施方案的示意框圖。
[0012]圖1B是IC的另一實(shí)施方案的示意框圖。
[0013]圖2A是電阻感測(cè)電路的一個(gè)實(shí)施方案的示意框圖。
[0014]圖2B是電阻感測(cè)電路的另一實(shí)施方案的示意框圖。
[0015]圖3A是電阻感測(cè)電路的另一實(shí)施方案的示意框圖。
[0016]圖3B是電阻感測(cè)電路的另一實(shí)施方案的示意框圖。
[0017]圖3C是包括多個(gè)電阻感測(cè)電路的數(shù)字配置系統(tǒng)的一個(gè)實(shí)施方案的示意框圖。
[0018]圖3D是包括多個(gè)電阻感測(cè)電路的數(shù)字配置系統(tǒng)的另一實(shí)施方案的示意框圖。
[0019]圖4是根據(jù)一個(gè)實(shí)施方案的電阻感測(cè)電路的電路圖。
[0020]某些實(shí)施方案的詳述
[0021]某些實(shí)施方案的下列詳細(xì)描述呈現(xiàn)了本發(fā)明的具體實(shí)施方案的各種描述。然而,可以用由權(quán)利要求書定義和覆蓋的許多不同的方式來實(shí)施本發(fā)明。在本描述中,參考了附圖,其中相同的參考數(shù)字指示相同或功能類似的元件。[0022]包括無源數(shù)字配置的集成電路的綜述
[0023]集成電路(IC)可以包括用于設(shè)備的順序編程的管腳。例如,IC可以包括串行外圍接口(SPI),其用于當(dāng)IC初始化時(shí)對(duì)IC的寄存器編程。雖然順序編程可以允許使用數(shù)量相對(duì)較小的管腳來向IC提供數(shù)額相對(duì)較大的數(shù)字配置數(shù)據(jù),但是順序編程會(huì)具有相對(duì)較大的開銷,其可能對(duì)于某些應(yīng)用來說是成本非常高的?;蛘撸琁C可以包括通過用戶連結(jié)到高功率或低功率供電電壓以數(shù)字化配置IC的管腳。例如,管腳可以連接到高功率供電電壓以指示邏輯“ I ”或連接到低功率供電電壓以指示邏輯“O”,反之亦然。雖然二進(jìn)制配置可以向IC有效地傳送少量比特的配置數(shù)據(jù),但是當(dāng)數(shù)字配置數(shù)據(jù)的數(shù)額相對(duì)較大時(shí),這種配置方案可以使用數(shù)量相對(duì)較大的管腳。
[0024]本文提供了用于IC的數(shù)字配置的裝置和方法。在某些實(shí)現(xiàn)中,IC包括阻抗感測(cè)電路和至少一個(gè)管腳來用于數(shù)字配置。阻抗感測(cè)電路可以檢測(cè)電連接至該管腳的外部無源網(wǎng)絡(luò)的阻抗值,并且可以基于所檢測(cè)到的阻抗將IC數(shù)字化配置成至少四種可能狀態(tài)中的一種。例如,終端用戶可以將特定電阻的外部電阻器連接到該管腳,以及阻抗感測(cè)電路可以感測(cè)或檢測(cè)外部電阻器的電阻并基于所檢測(cè)到的阻抗來數(shù)字化配置1C。因此,終端用戶可以通過將與期望的數(shù)字配置相關(guān)聯(lián)的外部無源網(wǎng)絡(luò)連接到該管腳來數(shù)字化配置1C。在某些實(shí)現(xiàn)中,IC包括用于配置的多個(gè)管腳和阻抗感測(cè)電路,該電路基于每個(gè)管腳上檢測(cè)到的阻抗來數(shù)字化配置1C。相對(duì)于順序編程或二進(jìn)制配置方案,IC的無源數(shù)字配置可以降低數(shù)字配置的成本和/或開銷。
[0025]在某些實(shí)現(xiàn)中,外部無源網(wǎng)絡(luò)連接在管腳和多個(gè)參考電壓中的一個(gè)之間,以及阻抗感測(cè)電路進(jìn)一步被配置以確定外部無源網(wǎng)絡(luò)連接到參考電壓中的哪個(gè)并基于確定內(nèi)容來數(shù)字化配置1C。例如,外部無源網(wǎng)絡(luò)可以包括連接至管腳的第一端口或端子和電連接到參考電壓中的一個(gè)的第二端口或端子。以這種方式來配置阻抗感測(cè)電路可以進(jìn)一步提高可以從每個(gè)管腳確定的數(shù)字配置數(shù)據(jù)的數(shù)額。
[0026]圖1A是IClO的一個(gè)實(shí)施方案的示意框圖。IClO包括管腳1、阻抗感測(cè)電路2以及存儲(chǔ)器元件3。
[0027]存儲(chǔ)元件3用于儲(chǔ)存數(shù)字配置數(shù)據(jù)4,其包括對(duì)應(yīng)于IClO的數(shù)字狀態(tài)或配置的數(shù)據(jù)。例如,數(shù)字配置數(shù)據(jù)4可以用于配置IC10,使得IClO的操作行為根據(jù)數(shù)字配置數(shù)據(jù)4的狀態(tài)而不同。在一個(gè)實(shí)施方案中,數(shù)字配置數(shù)據(jù)4可以被配置成至少四種可能狀態(tài),且特別地被配置成五種或更多可能的狀態(tài)。存儲(chǔ)元件3可以包括寄存器、存儲(chǔ)器單元、觸發(fā)器、鎖存器和/或任何其它合適的存儲(chǔ)器元件,包括易失性和/或非易失性儲(chǔ)存設(shè)備。
[0028]阻抗感測(cè)電路2可以用于基于連接到管腳I的外部無源網(wǎng)絡(luò)將數(shù)字配置數(shù)據(jù)4修改或改變?yōu)榭赡軤顟B(tài)中的一種。例如,ICio的終端用戶可以將特定阻抗的外部無源網(wǎng)絡(luò)連接到管腳1,以及阻抗感測(cè)電路2可以確定或檢測(cè)外部無源網(wǎng)絡(luò)的阻抗。此外,阻抗感測(cè)電路2可以基于所檢測(cè)到的阻抗來改變或設(shè)置存儲(chǔ)器元件3的數(shù)字配置數(shù)據(jù)4。在某些實(shí)現(xiàn)中,外部無源網(wǎng)絡(luò)的所檢測(cè)到的阻抗被用于數(shù)字化配置IC10,但是IClO的操作是與外部無源網(wǎng)絡(luò)的阻抗不相關(guān)的別的方式。如本文所用的,外部無源網(wǎng)絡(luò)可以涉及IC外部的無源電子電路,其包括一個(gè)或多個(gè)電阻器、電感器和/或電容器。在一個(gè)實(shí)施方案中,外部無源網(wǎng)絡(luò)包括至少一個(gè)分立電阻器、分立電容器或分立電感器。
[0029]在某些實(shí)現(xiàn)中,阻抗感測(cè)電路2包括被配置以確定電連接至管腳I的外部電阻器的電阻的電阻感測(cè)電路。例如,阻抗感測(cè)電路2可以通過控制電阻器兩端的電壓并測(cè)量流入或流出外部電阻器的電流來確定電阻,或者通過控制流入或流出電阻器的電流并測(cè)量電阻器兩端的電壓來確定電阻。
[0030]雖然在某些實(shí)現(xiàn)中阻抗感測(cè)電路2可以包括電阻感測(cè)電路,但是本文的教導(dǎo)也可應(yīng)用于阻抗感測(cè)電路,其確定外部電容器的電容或確定外部電感器的電感。此外,在某些實(shí)現(xiàn)中,阻抗感測(cè)電路可以確定一個(gè)或多個(gè)電阻器、電容器和/或電感器的組合阻抗。在一個(gè)實(shí)施方案中,阻抗感測(cè)電路2被配置成基于在管腳I上產(chǎn)生電壓信號(hào)、具有受控變化率并測(cè)量響應(yīng)于該電壓信號(hào)而流入或流出電容器的電流來確定連接到管腳I的電容器的電容。在另一實(shí)施方案中,阻抗感測(cè)電路2被配置成基于在管腳I上產(chǎn)生電流信號(hào)、具有受控變化率并測(cè)量響應(yīng)于該電流信號(hào)的電感器兩端的電壓來確定連接到管腳I的電感器的電感。
[0031]阻抗感測(cè)電路2可以被配置為在任何合適的時(shí)間數(shù)字化配置IC10。例如,阻抗感測(cè)電路2可以在IC的電源起動(dòng)之后數(shù)字化配置IClO。在某些實(shí)現(xiàn)中,阻抗感測(cè)電路2可以被配置成依據(jù)IC復(fù)位和/或在另一指定時(shí)間或條件起動(dòng)。
[0032]在某些實(shí)現(xiàn)中,管腳I可以是專用配置管腳。在此類實(shí)現(xiàn)中,管腳I可以在IClO的數(shù)字配置后不進(jìn)行操作。然而,在其它配置中,可以在數(shù)字配置后使用管腳I進(jìn)行操作。例如,在阻抗感測(cè)電路2用于感測(cè)連接至管腳I的外部無源網(wǎng)絡(luò)的阻抗后,管腳I可以用于任何目的,其中外部無源網(wǎng)絡(luò)不會(huì)干擾。例如,管腳I可以用于二進(jìn)制數(shù)字輸入/輸出傳信。在某些實(shí)現(xiàn)中,當(dāng)ICio被數(shù)字化配置時(shí),驅(qū)動(dòng)或者以其它方式控制管腳I的電壓的電路被
田
ο
[0033]圖1B是IC20的另一實(shí)施方案的示意框圖。IC20包括第一至第三管腳Ia-1cJl抗感測(cè)電路2以及存儲(chǔ)器元件3。
[0034]圖1B的IC20類似于圖1A的IC10,除了 IC20示出包括三個(gè)管腳的實(shí)現(xiàn)。阻抗感測(cè)電路2可以用于檢測(cè)連接到第一至第三管腳Ia-1c中的每個(gè)的阻抗,并可以通過基于所檢測(cè)到的阻抗值來改變數(shù)字配置數(shù)據(jù)4而數(shù)字配置化IC20。
[0035]雖然圖1B示出使用三個(gè)管腳的數(shù)字配置方案,但是IC20可以使用更多或更少的管腳進(jìn)行數(shù)字配置。此外,雖然圖1B的阻抗感測(cè)電路2被配置成感測(cè)或確定連接到第一至第三管腳Ia-1c中的每個(gè)的外部無源網(wǎng)絡(luò)的阻抗,但是本文的教導(dǎo)可應(yīng)用于多個(gè)阻抗感測(cè)電路用于其中的實(shí)現(xiàn),諸如其中每個(gè)管腳使用單獨(dú)的阻抗感測(cè)電路的配置。
[0036]圖2A是電阻感測(cè)電路30的一個(gè)實(shí)施方案的示意框圖。電阻感測(cè)電路30包括電壓強(qiáng)制電路31和電流感測(cè)電路32。
[0037]電阻感測(cè)電路30示出圖1A和圖1B的阻抗感測(cè)電路2的一個(gè)實(shí)施方案。雖然為了清楚起見從圖2A中省略,但是電阻感測(cè)電路30和管腳I被包括在IC上,諸如圖1A的IClO0因此,電阻感測(cè)電路30用于修改或設(shè)置IC的數(shù)字配置數(shù)據(jù)。
[0038]外部電阻器可以連接在管腳I和參考電壓之間,以及電阻感測(cè)電路30可以檢測(cè)外部電阻器的電阻并基于所檢測(cè)到的阻抗將IC數(shù)字化配置成至少四種可能狀態(tài)中的一種。例如,在一個(gè)實(shí)施方案中,包括管腳I和電阻感測(cè)電路30的IC附著到電路板,以及特定電阻的分立電阻器附著到該電路板并用于數(shù)字化配置該1C。在某些實(shí)現(xiàn)中,可以封裝包括IC和外部電阻器的電路板。因此,在一些配置中,外部電阻器是分立電阻器,其具有在電子系統(tǒng)的制造期間選擇的電阻,以提供IC的期望的數(shù)字配置。通過提供可以以這種方式數(shù)字化配置的1C,該IC可以用作采用不同IC數(shù)字配置的應(yīng)用中的組件,同時(shí)避免需要制造適宜用于特定系統(tǒng)的多個(gè)IC變化和/或避免與常規(guī)數(shù)字配置方案相關(guān)聯(lián)的開銷和費(fèi)用。
[0039]電壓強(qiáng)制電路31可以用于將管腳I的電壓控制至強(qiáng)制或受控電壓,以及電流感測(cè)電路32可以用于測(cè)量或感測(cè)流入或流出管腳I的電流。另外,所測(cè)得或所感測(cè)到的電流可以用于基于歐姆定律確定外部電阻器的電阻。如下所述,電阻感測(cè)電路30可以用于將IC數(shù)字化配置成與所檢測(cè)到的電阻相關(guān)聯(lián)的數(shù)字配置代碼。在某些實(shí)施方案中,所檢測(cè)到的阻抗被用于選擇IClO的數(shù)字配置代碼,但是IClO的操作是與外部電阻器的電阻值不相關(guān)的別的方式。
[0040]分立電阻器可以具有標(biāo)稱電阻值和額定容差。例如,國際電工技術(shù)委員會(huì)(IEC)60063標(biāo)準(zhǔn)每十個(gè)基于它們的容差來定義電阻器的值,包括分別具有0.5%、1%、2%、5%、10%、20%和40%容差的E192、E96、E48、E24、E12、E6和E3系列電阻器的標(biāo)準(zhǔn)電阻值。每個(gè)E-系列中的電阻器的值由IEC60063標(biāo)準(zhǔn)定義,使得電阻器的誤差帶的重疊量相對(duì)較小。例如,對(duì)于具有20%容錯(cuò)度的E6系列中的電阻器,10 Ω、15 Ω、22 Ω、33 Ω、47 Ω和68 Ω的電阻器值具有誤差帶,其用相對(duì)較小的重疊量覆蓋或跨越電阻的十分之一。任何E-系列中定義的電阻可以通過使該E-系列中的每個(gè)電阻器的值乘以IOn來變換至或應(yīng)用至電阻的任意的十的倍數(shù),其中η是整數(shù)。
[0041]E系列中電阻器的某些子集具有不相重疊的誤差帶。例如,與每隔一個(gè)或每隔兩個(gè)電阻器相關(guān)聯(lián)的Ε6系列的子集具有不相重疊的誤差帶。另外,使用給定E系列中更嚴(yán)格容差的電阻器可以用于提供具有不相重疊的誤差帶的電阻器。例如,使用Ε6系列中10%容差的電阻器可以提供一組具有不相重疊的誤差帶的電阻器。
[0042]在某些實(shí)現(xiàn)中,IC的數(shù)字配置是基于使數(shù)字配置代碼與具有不相重疊的誤差帶的電阻器值相關(guān)聯(lián),諸如由來自IEC60063標(biāo)準(zhǔn)的那些電阻器的子集所定義的電阻器值和/或具有比與特定E系列相關(guān)聯(lián)的那些電阻器更嚴(yán)格的容差的電阻器。IC規(guī)范中電阻器值和數(shù)字配置代碼之間的對(duì)應(yīng)關(guān)系可以提供給終端用戶,并且終端用戶可以通過將特定電阻和容差的電阻器連接到管腳來對(duì)IC編程。由于此類電阻器編碼方案中電阻器的誤差帶是不相重疊的,電阻感測(cè)電路30可以用于檢測(cè)電阻器的電阻以確定數(shù)字配置代碼,同時(shí)防止或減少與電阻器變化相關(guān)聯(lián)的配置錯(cuò)誤。
[0043]雖然上面已經(jīng)描述了各種電阻器編碼方案,但是本文描述的電阻感測(cè)電路可以與任何合適的電阻器編碼方案使用,其中該組中的電阻器具有不相重疊的誤差帶。使用具有誤差帶之間的間隙或邊界的電阻器編碼方案會(huì)有助于防止數(shù)字配置代碼錯(cuò)誤地產(chǎn)生,例如當(dāng)外部電阻器的電阻在電阻器的額定容差之外時(shí)、由于老化、應(yīng)力和/或由于溫度或濕度的變化。
[0044]僅為了說明的目的,下面表1中顯示用于電阻感測(cè)電路30的使用具有Ε12容差的Ε6系列電阻器值的電阻器編碼方案的一個(gè)實(shí)現(xiàn)。
[0045]表1
[0046]
【權(quán)利要求】
1.一種集成電路(1C),其包括: 第一管腳;以及 阻抗感測(cè)電路,其電連接到所述第一管腳,其中所述阻抗感測(cè)電路被配置成當(dāng)?shù)谝煌獠繜o源網(wǎng)絡(luò)電連接到所述第一管腳時(shí)確定所述第一外部無源網(wǎng)絡(luò)的阻抗,并且其中所述阻抗感測(cè)電路被配置為基于所述確定的阻抗將所述IC數(shù)字化配置成至少四種可能狀態(tài)中的一種。
2.如權(quán)利要求1所述的1C,其中所述第一外部無源網(wǎng)絡(luò)包括第一外部電阻器,并且其中所述阻抗感測(cè)電路被配置成當(dāng)所述第一外部電阻器電連接到所述第一管腳時(shí)確定所述第一外部電阻器的電阻。
3.如權(quán)利要求2所述的1C,其中所述阻抗感測(cè)電路包括電壓強(qiáng)制電路和電流感測(cè)電路,其中所述電壓強(qiáng)制電路被配置成將所述第一管腳的電壓控制至第一受控電壓電平,以及其中所述電流感測(cè)電路被配置成當(dāng)所述第一管腳的所述電壓被控制至所述第一受控電壓電平時(shí)測(cè)量穿過所述第一外部電阻器的電流,以及其中所述阻抗感測(cè)電路還被配置成基于所述測(cè)得的電流來確定所述第一外部電阻器的所述電阻。
4.如權(quán)利要求3所述的1C,其中所述阻抗感測(cè)電路被配置成通過使所述測(cè)得的電流與多個(gè)閾值信號(hào)進(jìn)行比較來確定所述第一外部電阻器的所述電阻。
5.如權(quán)利要求3所述的1C,其中所述IC還包括第二管腳,并且其中所述阻抗感測(cè)電路還包括多路復(fù)用器,所述多路復(fù)用器被配置成將所述電壓強(qiáng)制電路選擇性地連接到所述第一管腳或所述第二管腳,并且其中所述阻抗感測(cè)電路被配置成當(dāng)?shù)诙獠侩娮杵麟娺B接到所述第二管腳時(shí)確定所述第二外部電阻器的電阻,以及其中所述阻抗感測(cè)電路還被配置成基于所述第二外部電阻器的所述確定的電阻來數(shù)字化配置所述1C。
6.如權(quán)利要求3所述的1C,其中所述阻抗感測(cè)電路包括電連接到所述第一管腳的灌電流晶體管,以及其中所述阻抗感測(cè)電路還包括電連接到所述第一管腳的拉電流晶體管,并且其中所述拉電流晶體管被配置成當(dāng)所述第一外部電阻器電連接在第一焊盤和第一電壓之間時(shí)測(cè)量穿過所述第一外部電阻器的所述電流,以及其中所述灌電流晶體管被配置成當(dāng)所述第一外部電阻器電連接在所述第一焊盤和第二電壓之間時(shí)測(cè)量穿過所述第一外部電阻器的所述電流。
7.如權(quán)利要求6所述的1C,其中所述灌電流晶體管電連接在所述第一電壓和所述第一管腳之間,以及其中所述拉電流晶體管電連接在所述第二電壓和所述第一管腳之間。
8.如權(quán)利要求2所述的1C,其中所述電阻器具有選自多個(gè)電阻器值的電阻,其中所述多個(gè)電阻器值中的每個(gè)對(duì)應(yīng)于所述IC的不同數(shù)字配置代碼。
9.如權(quán)利要求2所述的1C,其中所述阻抗感測(cè)電路包括電流強(qiáng)制電路和電壓感測(cè)電路。
10.如權(quán)利要求9所述的1C,其中所述阻抗感測(cè)電路被配置成通過使所述測(cè)得的電壓與多個(gè)閾值信號(hào)進(jìn)行比較來確定所述第一外部電阻器的所述電阻。
11.如權(quán)利要求9所述的1C,其中所述IC還包括第二管腳,并且其中所述阻抗感測(cè)電路還包括多路復(fù)用器,所述多路復(fù)用器被配置成將所述電流強(qiáng)制電路選擇性地連接到所述第一管腳或所述第二管腳,并且其中所述阻抗感測(cè)電路被配置成當(dāng)?shù)诙獠侩娮杵麟娺B接到所述第二管腳時(shí)確定所述第二外部電阻器的電阻,以及其中所述阻抗感測(cè)電路還被配置成基于所述第二外部電阻器的所述確定的電阻來數(shù)字化配置所述1C。
12.如權(quán)利要求1所述的1C,其中所述第一外部無源網(wǎng)絡(luò)包括電連接到所述第一管腳的第一端子和電連接到第一參考電壓的第二端子。
13.如權(quán)利要求12所述的1C,其中所述阻抗感測(cè)電路還被配置成確定所述參考電壓的電壓電平,并且其中所述阻抗感測(cè)電路還被配置成基于所述確定的電壓電平來數(shù)字化配置所述1C。
14.如權(quán)利要求1所述的1C,其中所述阻抗感測(cè)電路還被配置成確定所述第一管腳何時(shí)電浮動(dòng)。
15.如權(quán)利要求1所述的1C,還包括多個(gè)存儲(chǔ)器元件,其中所述阻抗感測(cè)電路被配置成基于所述第一外部無源組件的所述確定的阻抗來更改儲(chǔ)存在所述多個(gè)存儲(chǔ)器元件中的數(shù)字配置數(shù)據(jù)。
16.一種數(shù)字化配置集成電路(IC)的方法,所述方法包括: 使用所述IC的阻抗感測(cè)電路來確定第一外部無源網(wǎng)絡(luò)的阻抗,其中所述第一外部無源網(wǎng)絡(luò)電連接至所述IC的第一管腳,并且其中所述第一外部無源網(wǎng)絡(luò)被布置在所述IC的外部;以及 基于所述第一外部無源網(wǎng)絡(luò)的所述確定的阻抗將所述IC數(shù)字化配置成至少四種可能狀態(tài)中的一種。
17.如權(quán)利要求16所述的方法,其中所述第一外部無源網(wǎng)絡(luò)電連接在參考電壓和所述管腳之間?!?br>
18.如權(quán)利要求17所述的方法,其中所述方法還包括: 確定所述參考電壓的電壓電平;以及 基于所述確定的電壓電平來數(shù)字化配置所述1C。
19.如權(quán)利要求16所述的方法,還包括在數(shù)字化配置所述IC之后使用所述第一管腳進(jìn)行操作,其中使用所述第一管腳進(jìn)行操作包括使用所述第一管腳傳送來自所述IC的信號(hào)或使用所述第一管腳接收進(jìn)入所述IC的信號(hào)中的至少一種。
20.如權(quán)利要求16所述的方法,其中所述第一外部無源網(wǎng)絡(luò)包括第一外部電阻器,并且其中確定所述第一外部無源網(wǎng)絡(luò)的所述阻抗包括確定所述第一外部電阻器的電阻。
21.如權(quán)利要求20所述的方法,其中確定所述第一外部電阻器的所述電阻包括將流過所述第一外部電阻器的電流控制至第一受控電流電平并在流過所述第一外部電阻器的所述電流被控制至所述第一受控電流電平時(shí)測(cè)量所述第一外部電阻器兩端的電壓。
22.如權(quán)利要求20所述的方法,其中確定所述第一外部電阻器的所述電阻包括將所述第一管腳的電壓控制至第一受控電壓電平并在所述第一管腳被控制至所述第一受控電壓電平時(shí)測(cè)量穿過所述第一外部電阻器的電流。
23.如權(quán)利要求22所述的方法,其中確定所述第一外部電阻器的所述電阻還包括使所述測(cè)得的電流與多個(gè)閾值信號(hào)進(jìn)行比較。
24.如權(quán)利要求23所述的方法,其中產(chǎn)生所述閾值信號(hào)包括確定參考電阻器的電阻,并且基于所述結(jié)果來產(chǎn)生所述多個(gè)閾值信號(hào)。
25.如權(quán)利要求24所述的方法,還包括基于所述參考電阻器的所述電阻來數(shù)字化配置所述1C。
26.如權(quán)利要求24所述的方法,其中所述參考電阻器電連接在參考電壓和所述管腳之間,并且其中所述方法還包括: 確定所述參考電壓的電壓電平;以及 基于所述確定的電壓電平來數(shù)字化配置`所述1C。
【文檔編號(hào)】G11C11/4193GK103714850SQ201310453026
【公開日】2014年4月9日 申請(qǐng)日期:2013年9月26日 優(yōu)先權(quán)日:2012年9月28日
【發(fā)明者】R·P·納爾遜 申請(qǐng)人:美國亞德諾半導(dǎo)體公司