半導(dǎo)體存儲(chǔ)器件的制作方法
【專利摘要】本發(fā)明公開(kāi)了一種半導(dǎo)體存儲(chǔ)器件,所述半導(dǎo)體存儲(chǔ)器件包括(部分地):第一數(shù)據(jù)I/O塊和第二數(shù)據(jù)I/O塊。在寫(xiě)入操作期間,第一數(shù)據(jù)I/O塊將經(jīng)由第一焊盤供應(yīng)的輸入數(shù)據(jù)傳送第一全局I/O線,并且還產(chǎn)生寫(xiě)入內(nèi)部信號(hào)。第二數(shù)據(jù)I/O塊響應(yīng)于監(jiān)控使能信號(hào)而將寫(xiě)入內(nèi)部信號(hào)傳送到第二焊盤。在讀取操作期間,第一數(shù)據(jù)I/O塊將數(shù)據(jù)從第一全局I/O線供應(yīng)到第一焊盤,并且還產(chǎn)生讀取內(nèi)部信號(hào)。第二數(shù)據(jù)I/O塊響應(yīng)于監(jiān)控使能信號(hào)而將讀取內(nèi)部信號(hào)傳送到第二焊盤。
【專利說(shuō)明】半導(dǎo)體存儲(chǔ)器件
[0001]相關(guān)申請(qǐng)的交叉引用
[0002]本申請(qǐng)要求2012年8月20日向韓國(guó)知識(shí)產(chǎn)權(quán)局提交的申請(qǐng)?zhí)枮?0-2012-0090934的韓國(guó)專利申請(qǐng)的優(yōu)先權(quán),其全部?jī)?nèi)容通過(guò)引用合并于此。
【技術(shù)領(lǐng)域】
[0003]本發(fā)明的實(shí)施例涉及一種半導(dǎo)體存儲(chǔ)器件。
【背景技術(shù)】
[0004]計(jì)算機(jī)系統(tǒng)或電子通信系統(tǒng)隨著存儲(chǔ)容量的增加和這些系統(tǒng)中所使用的半導(dǎo)體存儲(chǔ)器件的更低的制造成本而繼續(xù)進(jìn)步。具體地,半導(dǎo)體存儲(chǔ)器件的高集成密度可以帶來(lái)半導(dǎo)體存儲(chǔ)器件的大容量數(shù)據(jù)存儲(chǔ)。半導(dǎo)體存儲(chǔ)器件(例如動(dòng)態(tài)隨機(jī)存取存儲(chǔ)(DRAM)器件)可以被配置成包括沿著行和列排列成彼此相交叉的多個(gè)字線和多個(gè)位線,并且多個(gè)存儲(chǔ)器單元可以設(shè)置在字線和位線的相應(yīng)的交叉點(diǎn)處。DRAM器件的每個(gè)存儲(chǔ)器單元可以被配置成包括單個(gè)單元晶體管和單個(gè)電容器,并且DRAM器件的存儲(chǔ)器單元可以構(gòu)成一個(gè)或更多個(gè)存儲(chǔ)器單元塊。在下文中簡(jiǎn)要地描述DRAM器件的操作。
[0005]如果互補(bǔ)的(例如,反相的)行地址選通(/RAS)信號(hào)在激活操作期間被使能,則可以將經(jīng)由行地址緩沖器供應(yīng)的行地址信號(hào)譯碼,以執(zhí)行在單元塊中選擇一個(gè)字線的行譯碼操作。在這種情況下,如果與選中的字線電連接的存儲(chǔ)器單元中的數(shù)據(jù)被加載到包括位線和互補(bǔ)位線的位線對(duì)上,則可以將通知感測(cè)放大器操作的時(shí)間點(diǎn)的信號(hào)使能,以驅(qū)動(dòng)被行地址信號(hào)選中的單元塊的感測(cè)放大器驅(qū)動(dòng)電路。另外,感測(cè)放大器的偏置電位可以被感測(cè)放大器驅(qū)動(dòng)電路改變成核心電位(Vcore )或接地電位(Vss ),并且感測(cè)放大器可以操作。如果感測(cè)放大器操作,則可以將位線電位和互補(bǔ)位線電位之間的小電位差放大成具有大電位差。
[0006]隨后,如果執(zhí)行讀取操作,則可以將由感測(cè)放大器放大的至少一個(gè)位線數(shù)據(jù)經(jīng)由被列地址信號(hào)選中并導(dǎo)通的列傳送晶體管傳送到輸入/輸出(I/o)線。此外,如果執(zhí)行寫(xiě)入操作,則可以將經(jīng)由I/o線供應(yīng)的數(shù)據(jù)經(jīng)由被列地址信號(hào)選中并導(dǎo)通的列傳送晶體管加載到位線上,并且可以將位線上的數(shù)據(jù)經(jīng)由被選中的字線導(dǎo)通的至少一個(gè)單元晶體管儲(chǔ)存在存儲(chǔ)器單元中。
[0007]如上所述,半導(dǎo)體存儲(chǔ)器件可以在寫(xiě)入模式中操作以將數(shù)據(jù)儲(chǔ)存在存儲(chǔ)器單元中,或者在讀取操作中操作以讀取儲(chǔ)存在存儲(chǔ)器單元中的數(shù)據(jù)。當(dāng)執(zhí)行寫(xiě)入操作和讀取操作時(shí),可以在半導(dǎo)體存儲(chǔ)器件中產(chǎn)生多個(gè)內(nèi)部信號(hào)。
【發(fā)明內(nèi)容】
[0008]示例性實(shí)施例針對(duì)一種半導(dǎo)體存儲(chǔ)器件。
[0009]根據(jù)一些實(shí)施例,一種半導(dǎo)體存儲(chǔ)器件包括:第一數(shù)據(jù)I/O塊和第二數(shù)據(jù)I/O塊。第一數(shù)據(jù)I/o塊執(zhí)行寫(xiě)入操作以將經(jīng)由第一焊盤供應(yīng)的第一輸入數(shù)據(jù)傳送到第一全局I/O線,并且還產(chǎn)生寫(xiě)入內(nèi)部信號(hào)。第二數(shù)據(jù)I/O塊響應(yīng)于監(jiān)控使能信號(hào)而將寫(xiě)入內(nèi)部信號(hào)傳送到第二焊盤。
[0010]根據(jù)另一些實(shí)施例,一種半導(dǎo)體存儲(chǔ)器件包括:第一數(shù)據(jù)I/O塊和第二數(shù)據(jù)I/O塊。第一數(shù)據(jù)I/o塊執(zhí)行讀取操作,由此將第一全局I/O線上的數(shù)據(jù)供應(yīng)到第一焊盤。第一數(shù)據(jù)I/o塊在讀取操作期間產(chǎn)生讀取內(nèi)部信號(hào)。第二數(shù)據(jù)I/O塊響應(yīng)于監(jiān)控使能信號(hào)而將讀取內(nèi)部信號(hào)傳送到第二焊盤。
[0011]根據(jù)另一些實(shí)施例,一種半導(dǎo)體存儲(chǔ)器件包括:第一數(shù)據(jù)輸入塊、第二數(shù)據(jù)輸入塊以及數(shù)據(jù)I/o塊。第一數(shù)據(jù)輸入塊緩沖經(jīng)由第一焊盤供應(yīng)的第一輸入數(shù)據(jù),以產(chǎn)生第一內(nèi)部輸入數(shù)據(jù)。另外,第一數(shù)據(jù)輸入塊執(zhí)行第一寫(xiě)入操作,以將第一內(nèi)部輸入數(shù)據(jù)加載到第一全局I/o線。此外,第一數(shù)據(jù)輸入塊在第一寫(xiě)入操作期間產(chǎn)生寫(xiě)入內(nèi)部信號(hào)。第二數(shù)據(jù)輸入塊緩沖經(jīng)由第二焊盤供應(yīng)的第二輸入數(shù)據(jù),以產(chǎn)生第二內(nèi)部輸入數(shù)據(jù)。第二數(shù)據(jù)輸入塊執(zhí)行第二寫(xiě)入操作,以將第二內(nèi)部輸入數(shù)據(jù)加載到第二全局I/o線上。數(shù)據(jù)I/O塊響應(yīng)于監(jiān)控使能信號(hào)而將寫(xiě)入內(nèi)部信號(hào)傳送到第三焊盤。數(shù)據(jù)I/o塊執(zhí)行第三寫(xiě)入操作,以將第二內(nèi)部輸入數(shù)據(jù)加載到第三全局I/o線上。
[0012]根據(jù)本發(fā)明的一個(gè)實(shí)施例的操作半導(dǎo)體存儲(chǔ)器件的方法包括(部分地)以下步驟:執(zhí)行寫(xiě)入操作以將第一輸入數(shù)據(jù)從第一焊盤傳送到第一全局I/o線;在寫(xiě)入操作期間產(chǎn)生寫(xiě)入內(nèi)部信號(hào);以及響應(yīng)于監(jiān)控使能信號(hào)而將寫(xiě)入內(nèi)部信號(hào)傳送到第二焊盤。
[0013]根據(jù)本發(fā)明的另一個(gè)實(shí)施例的操作半導(dǎo)體存儲(chǔ)器件的方法包括(部分地)以下步驟:執(zhí)行讀取操作以將數(shù)據(jù)從第一全局I/o線供應(yīng)到第一焊盤;產(chǎn)生讀取內(nèi)部信號(hào);以及響應(yīng)于監(jiān)控使能信號(hào)而將讀取內(nèi)部信號(hào)傳送到第二焊盤。
[0014]根據(jù)本發(fā)明的另一個(gè)實(shí)施例的操作半導(dǎo)體存儲(chǔ)器件的方法包括(部分地)以下步驟:緩沖經(jīng)由第一焊盤供應(yīng)的第一輸入數(shù)據(jù),以產(chǎn)生第一內(nèi)部輸入數(shù)據(jù);在第一寫(xiě)入操作期間將第一內(nèi)部輸入數(shù)據(jù)加載到第一全局I/o線上;在第一寫(xiě)入操作期間產(chǎn)生寫(xiě)入內(nèi)部信號(hào);緩沖經(jīng)由第二焊盤供應(yīng)的第二輸入數(shù)據(jù),以產(chǎn)生第二內(nèi)部輸入數(shù)據(jù);執(zhí)行第二寫(xiě)入操作以將第二內(nèi)部輸入數(shù)據(jù)加載到第二全局I/o線上;響應(yīng)于監(jiān)控使能信號(hào)而將寫(xiě)入內(nèi)部信號(hào)傳送到第三焊盤;以及執(zhí)行第三寫(xiě)入操作以將第二內(nèi)部輸入數(shù)據(jù)加載到第三全局I/o線上。
【專利附圖】
【附圖說(shuō)明】
[0015]結(jié)合附圖和所附詳細(xì)描述,本發(fā)明構(gòu)思的實(shí)施例將變得更加清楚,其中:
[0016]圖1是根據(jù)一個(gè)實(shí)施例的半導(dǎo)體存儲(chǔ)器件的框圖;
[0017]圖2是圖1的半導(dǎo)體存儲(chǔ)器件的第一監(jiān)控信號(hào)發(fā)生器的一個(gè)實(shí)例的電路圖;
[0018]圖3是圖1的半導(dǎo)體存儲(chǔ)器件的第一輸出單元的一個(gè)實(shí)例的電路圖;
[0019]圖4是根據(jù)另一個(gè)實(shí)施例的半導(dǎo)體存儲(chǔ)器件的框圖;
[0020]圖5是根據(jù)本發(fā)明的另一個(gè)實(shí)施例的半導(dǎo)體存儲(chǔ)器件的框圖;以及
[0021]圖6是圖5的半導(dǎo)體存儲(chǔ)器件的選擇輸入單元的一個(gè)實(shí)例的電路圖。
【具體實(shí)施方式】
[0022]在下文中將參照附圖來(lái)描述本發(fā)明構(gòu)思的實(shí)施例。然而,本文描述的實(shí)施例僅是出于說(shuō)明的目的,并非意圖限制本發(fā)明構(gòu)思的范圍。
[0023]圖1是根據(jù)一個(gè)實(shí)施例的半導(dǎo)體存儲(chǔ)器件的框圖。
[0024]如圖1所示,半導(dǎo)體存儲(chǔ)器件可以被配置成包括第一數(shù)據(jù)I/O塊1和第二數(shù)據(jù)1/0塊2。第一數(shù)據(jù)I/O塊1可以被配置成包括:第一焊盤11、第一輸入緩沖器12、第一寫(xiě)入路徑單元13、第一讀取路徑單元14、第一監(jiān)控信號(hào)發(fā)生器15以及第一輸出單元16。第二數(shù)據(jù)I/O塊2可以被配置成包括:第二焊盤21、第二輸入緩沖器22、第二寫(xiě)入路徑單元23、第二讀取路徑單元24、第二監(jiān)控信號(hào)發(fā)生器25以及第二輸出單元26。
[0025]第一輸入緩沖器12可以在第一數(shù)據(jù)I/O塊1在寫(xiě)入模式中操作時(shí)緩沖經(jīng)由第一焊盤11供應(yīng)的第一輸入數(shù)據(jù)DIN1以產(chǎn)生第一內(nèi)部輸入數(shù)據(jù)INT_DIN1。第一寫(xiě)入路徑單元13可以在第一數(shù)據(jù)I/O塊1在寫(xiě)入模式中操作時(shí)驅(qū)動(dòng)第一全局I/O線G101以將第一內(nèi)部輸入數(shù)據(jù)INT_DIN1傳送到第一全局I/O線G101。第一寫(xiě)入路徑單元13還可以在第一內(nèi)部輸入數(shù)據(jù)INT_DIN1被傳送到第一全局I/O線G101時(shí)產(chǎn)生并輸出寫(xiě)入內(nèi)部信號(hào)WT_INT。第一讀取路徑單元14可以在第一數(shù)據(jù)I/O塊1在讀取模式中操作時(shí)從加載到第一全局1/0線G101上的數(shù)據(jù)接收第一內(nèi)部輸出數(shù)據(jù)RDATA1和FDATA1。第一監(jiān)控信號(hào)發(fā)生器15可以在監(jiān)控使能信號(hào)M_EN被使能時(shí)緩沖讀取內(nèi)部信號(hào)RD_INT以產(chǎn)生第一監(jiān)控信號(hào)MSI。第一輸出單元16可以響應(yīng)于監(jiān)控使能信號(hào)M_EN而選擇性地輸出第一內(nèi)部輸出數(shù)據(jù)RDATA1和FDATA1或第一監(jiān)控信號(hào)MSI作為第一輸出數(shù)據(jù)D0UT1。第一輸出數(shù)據(jù)D0UT1可以經(jīng)由第一焊盤11供應(yīng)。第一輸出單元16可以在監(jiān)控使能信號(hào)M_EN被使能時(shí)輸出第一監(jiān)控信號(hào)MSI作為第一輸出數(shù)據(jù)D0UT1。第一輸出單元16可以在監(jiān)控使能信號(hào)M_EN被禁止時(shí)與內(nèi)部時(shí)鐘信號(hào)RCLK和FCLK同步地輸出第一內(nèi)部輸出數(shù)據(jù)RDATA1和FDATA1作為第一輸出數(shù)據(jù)D0UT1。監(jiān)控使能信號(hào)M_EN可以被使能以監(jiān)控寫(xiě)入內(nèi)部信號(hào)WT_INT和讀取內(nèi)部信號(hào)RD_INT。
[0026]第二輸入緩沖器22可以在第二數(shù)據(jù)I/O塊2在寫(xiě)入模式中操作時(shí)緩沖經(jīng)由第二焊盤21供應(yīng)的第二輸入數(shù)據(jù)DIN2以產(chǎn)生第二內(nèi)部輸入數(shù)據(jù)INT_DIN2。第二寫(xiě)入路徑單元23可以在第二數(shù)據(jù)I/O塊2在寫(xiě)入模式中操作時(shí)將第二內(nèi)部輸入數(shù)據(jù)INT_DIN2傳送到第二全局I/o線G102。第二讀取路徑單元24可以在第二數(shù)據(jù)I/O塊2在讀取模式中操作時(shí)從加載到第二全局I/O線G102上的數(shù)據(jù)接收第二內(nèi)部輸出數(shù)據(jù)RDATA2和FDATA2。第二讀取路徑單元24還可以在從加載到第二全局I/O線G102上的數(shù)據(jù)提取出第二內(nèi)部輸出數(shù)據(jù)RDATA2和FDATA2時(shí)產(chǎn)生并輸出讀取內(nèi)部信號(hào)RD_INT。第二監(jiān)控信號(hào)發(fā)生器25可以在監(jiān)控使能信號(hào)M_EN被使能時(shí)緩沖寫(xiě)入內(nèi)部信號(hào)WT_INT以產(chǎn)生第二監(jiān)控信號(hào)MS2。第二輸出單元26可以響應(yīng)于監(jiān)控使能信號(hào)M_EN而選擇性地輸出第二內(nèi)部輸出數(shù)據(jù)RDATA2和FDATA2或第二監(jiān)控信號(hào)MS2作為第二輸出數(shù)據(jù)D0UT2。第二輸出數(shù)據(jù)D0UT2可以經(jīng)由第二焊盤21供應(yīng)。第二輸出單元26可以在監(jiān)控使能信號(hào)M_EN被使能時(shí)輸出第二監(jiān)控信號(hào)MS2作為第二輸出數(shù)據(jù)D0UT2。第二輸出單元26可以在監(jiān)控使能信號(hào)M_EN被禁止時(shí)與內(nèi)部時(shí)鐘信號(hào)RCLK和FCLK同步地輸出第二內(nèi)部輸出數(shù)據(jù)RDATA2和FDATA2作為第二輸出數(shù)據(jù)D0UT2。
[0027]圖2是圖1的半導(dǎo)體存儲(chǔ)器件的第一監(jiān)控信號(hào)發(fā)生器15的一個(gè)實(shí)例的電路圖。圖3是圖1的半導(dǎo)體存儲(chǔ)器件的第一輸出單元16的一個(gè)實(shí)例的電路圖。
[0028]如圖2所示,第一監(jiān)控信號(hào)發(fā)生器15可以被配置成具有與非門ND11。與非門ND11可以接收監(jiān)控使能信號(hào)M_EN和讀取內(nèi)部信號(hào)RD_INT作為與它的兩個(gè)輸入信號(hào),并且可以產(chǎn)生第一監(jiān)控信號(hào)MSI作為它的輸出信號(hào)。當(dāng)監(jiān)控使能信號(hào)M_EN被使能成具有邏輯“高”電平時(shí),第一監(jiān)控信號(hào)發(fā)生器15可以反相地緩沖讀取內(nèi)部信號(hào)RD_INT并且可以輸出被反相地緩沖的讀取內(nèi)部信號(hào)RD_INT作為第一監(jiān)控信號(hào)MSI。第二監(jiān)控信號(hào)發(fā)生器25可以具有與第一監(jiān)控信號(hào)發(fā)生器15相同或相似的配置。即,第二監(jiān)控信號(hào)發(fā)生器25也可以被配置成具有與非門,所述與非門可以接收監(jiān)控使能信號(hào)M_EN和寫(xiě)入內(nèi)部信號(hào)WT_INT作為它的兩個(gè)輸入信號(hào),并且可以產(chǎn)生第二監(jiān)控信號(hào)MS2作為它的輸出信號(hào)。
[0029]如圖3中所示,第一輸出單元16可以被配置成包括內(nèi)部數(shù)據(jù)發(fā)送器161、監(jiān)控信號(hào)發(fā)送器162、鎖存器單元163以及輸出驅(qū)動(dòng)器164。內(nèi)部數(shù)據(jù)發(fā)送器161可以反相地緩沖第一內(nèi)部輸出數(shù)據(jù)RDATA1和FDATA1,并且可以在監(jiān)控使能信號(hào)M_EN被禁止成具有邏輯“低”電平時(shí)與內(nèi)部時(shí)鐘信號(hào)RCLK和FCLK同步地將被反相地緩沖的第一內(nèi)部輸出數(shù)據(jù)RDATA1和FDATA1傳送到內(nèi)部節(jié)點(diǎn)ND11。監(jiān)控信號(hào)發(fā)送器162可以反相地緩沖第一監(jiān)控信號(hào)MS1,并且可以在監(jiān)控使能信號(hào)M_EN被使能成具有邏輯“高”電平時(shí)將被反相地緩沖的第一監(jiān)控信號(hào)MSI傳送到內(nèi)部節(jié)點(diǎn)ND11。鎖存器單元163可以鎖存內(nèi)部節(jié)點(diǎn)ND11上的信號(hào),并且可以緩沖和輸出鎖存的信號(hào)。輸出驅(qū)動(dòng)器164可以響應(yīng)于鎖存器單兀163的輸出信號(hào)而產(chǎn)生第一輸出數(shù)據(jù)D0UT1。第二輸出單兀26可以具有與第一輸出單兀16大體相同的配置。換言之,第二輸出單兀26可以具有與第一輸出單兀16相同的電路。第一輸出單兀16與第二輸出單元26之間僅有的差別在于第一輸出單元16的I/O信號(hào)與第二輸出單元26的I/O信號(hào)不同。
[0030]在下文中,將對(duì)上述半導(dǎo)體存儲(chǔ)器件的監(jiān)控操作進(jìn)行描述。監(jiān)控操作可以包括第一數(shù)據(jù)I/o塊1在寫(xiě)入模式中操作時(shí)所執(zhí)行的第一監(jiān)控操作,以及第二數(shù)據(jù)I/O塊2在讀取模式中操作時(shí)所執(zhí)行的第二監(jiān)控操作。
[0031]首先,當(dāng)?shù)谝粩?shù)據(jù)I/O塊1在寫(xiě)入模式中操作時(shí),第二監(jiān)控信號(hào)發(fā)生器25可以緩沖由第一寫(xiě)入路徑單元13產(chǎn)生的寫(xiě)入內(nèi)部信號(hào)WT_INT以產(chǎn)生第二監(jiān)控信號(hào)MS2 (如果監(jiān)控使能信號(hào)M_EN被使能)。第二輸出單元26可以緩沖第二監(jiān)控信號(hào)MS2并且將被緩沖的第二監(jiān)控信號(hào)MS2傳送到第二焊盤21。
[0032]接著,當(dāng)?shù)诙?shù)據(jù)I/O塊2在讀取模式中操作時(shí),第一監(jiān)控信號(hào)發(fā)生器15可以緩沖由第二讀取路徑單元24產(chǎn)生的讀取內(nèi)部信號(hào)RD_INT以產(chǎn)生第一監(jiān)控信號(hào)MSI (如果監(jiān)控使能信號(hào)M_EN被使能)。第一輸出單元16可以緩沖第一監(jiān)控信號(hào)MS1,并且可以將被緩沖的第一監(jiān)控信號(hào)MSI傳送到第一焊盤11。
[0033]如上所述,第一數(shù)據(jù)I/O塊1在寫(xiě)入模式中操作時(shí)所產(chǎn)生的寫(xiě)入內(nèi)部信號(hào)WT_INT可以經(jīng)由第二焊盤21來(lái)驗(yàn)證。因此,第一數(shù)據(jù)I/O塊1的寫(xiě)入操作可以通過(guò)經(jīng)由與第一數(shù)據(jù)I/O塊1分開(kāi)的第二數(shù)據(jù)I/O塊2讀出寫(xiě)入內(nèi)部信號(hào)WT_INT來(lái)監(jiān)控。因而,與寫(xiě)入內(nèi)部信號(hào)WT_INT相關(guān)的設(shè)計(jì)余量可以通過(guò)監(jiān)控操作來(lái)驗(yàn)證,并且半導(dǎo)體存儲(chǔ)器件的故障分析可以更加容易地執(zhí)行。另外,第二數(shù)據(jù)I/O塊2在讀取模式中操作時(shí)所產(chǎn)生的讀取內(nèi)部信號(hào)RD_INT可以經(jīng)由第一焊盤11來(lái)驗(yàn)證。因此,第二數(shù)據(jù)I/O塊2的讀取操作可以通過(guò)經(jīng)由與第二數(shù)據(jù)I/O塊2分開(kāi)的第一數(shù)據(jù)I/O塊1讀出所述讀取內(nèi)部信號(hào)RD_INT來(lái)監(jiān)控。因而,與讀取內(nèi)部信號(hào)RD_INT相關(guān)的設(shè)計(jì)余量可以通過(guò)監(jiān)控操作來(lái)驗(yàn)證,并且半導(dǎo)體存儲(chǔ)器件的故障分析可以更加容易地執(zhí)行。
[0034]圖4是根據(jù)另一個(gè)實(shí)施例的半導(dǎo)體存儲(chǔ)器件200的框圖。[0035]如圖4中所示,根據(jù)本實(shí)施例的半導(dǎo)體存儲(chǔ)器件200可以被配置成包括數(shù)據(jù)輸入塊3和數(shù)據(jù)I/O塊4。數(shù)據(jù)輸入塊3可以被配置成包括第一焊盤31、第一輸入緩沖器32以及第一寫(xiě)入路徑單元33。數(shù)據(jù)I/O塊4可以被配置成包括第二焊盤41、第二輸入緩沖器42、第二寫(xiě)入路徑單元43、讀取路徑單元44、監(jiān)控信號(hào)發(fā)生器45以及輸出單元46。
[0036]第一輸入緩沖器32可以在數(shù)據(jù)輸入塊3在寫(xiě)入模式中操作時(shí)緩沖經(jīng)由第一焊盤31供應(yīng)的第一輸入數(shù)據(jù)DIN1以產(chǎn)生第一內(nèi)部輸入數(shù)據(jù)INT_DIN1。第一寫(xiě)入路徑單元33可以在數(shù)據(jù)輸入塊3在寫(xiě)入模式中操作時(shí)驅(qū)動(dòng)第一全局I/O線以將第一內(nèi)部輸入數(shù)據(jù)INT_DIN1傳送到第一全局I/O線G101。第一寫(xiě)入路徑單元33還可以在第一內(nèi)部輸入數(shù)據(jù)INT_DIN1被傳送到第一全局I/O線G101時(shí)產(chǎn)生并輸出寫(xiě)入內(nèi)部信號(hào)WT_INT。
[0037]第二輸入緩沖器42可以在數(shù)據(jù)I/O塊4在寫(xiě)入模式中操作時(shí)緩沖經(jīng)由第二焊盤41供應(yīng)的第二輸入數(shù)據(jù)DIN2以產(chǎn)生第二內(nèi)部輸入數(shù)據(jù)INT_DIN2。第二輸入緩沖器42可以在監(jiān)控使能信號(hào)M_EN被使能時(shí)響應(yīng)于緩沖關(guān)斷信號(hào)B0FF而中斷緩沖第二輸入數(shù)據(jù)DIN2。第二寫(xiě)入路徑單元43可以在數(shù)據(jù)I/O塊4在寫(xiě)入模式中操作時(shí)將第二內(nèi)部輸入數(shù)據(jù)INT_DIN2傳送到第二全局I/O線G102。讀取路徑單元44可以在數(shù)據(jù)I/O塊4在讀取模式中操作時(shí)從加載到第二全局I/O線G102上的數(shù)據(jù)接收內(nèi)部輸出數(shù)據(jù)INT_D0UT。監(jiān)控信號(hào)發(fā)生器45可以在監(jiān)控使能信號(hào)M_EN被使能時(shí)緩沖寫(xiě)入內(nèi)部信號(hào)WT_INT以產(chǎn)生監(jiān)控信號(hào)MS。監(jiān)控信號(hào)發(fā)生器45還可以在監(jiān)控使能信號(hào)M_EN被使能時(shí)產(chǎn)生用于中斷第二輸入緩沖器42的操作的緩沖關(guān)斷信號(hào)B0FF。輸出單元46可以響應(yīng)于監(jiān)控使能信號(hào)M_EN而選擇性地輸出內(nèi)部輸出數(shù)據(jù)INT_D0UT或監(jiān)控信號(hào)MS作為輸出數(shù)據(jù)D0UT。輸出數(shù)據(jù)D0UT可以經(jīng)由第二焊盤41供應(yīng)。輸出單元26可以在監(jiān)控使能信號(hào)M_EN被使能時(shí)輸出監(jiān)控信號(hào)MS作為輸出數(shù)據(jù)D0UT。可替選地,輸出單元26可以在監(jiān)控使能信號(hào)M_EN被禁止時(shí)輸出內(nèi)部輸出數(shù)據(jù)INT_D0UT作為輸出數(shù)據(jù)D0UT。如上所述,數(shù)據(jù)輸入塊3在寫(xiě)入模式中操作時(shí)所產(chǎn)生的寫(xiě)入內(nèi)部信號(hào)WT_INT可以經(jīng)由第二焊盤41來(lái)驗(yàn)證。因此,第一數(shù)據(jù)輸入塊3的寫(xiě)入操作可以通過(guò)經(jīng)由與數(shù)據(jù)輸入塊3分開(kāi)的數(shù)據(jù)I/O塊4讀出寫(xiě)入內(nèi)部信號(hào)WT_INT來(lái)監(jiān)控。因而,與寫(xiě)入內(nèi)部信號(hào)WT_INT有關(guān)的設(shè)計(jì)余量可以通過(guò)監(jiān)控操作來(lái)驗(yàn)證,并且半導(dǎo)體存儲(chǔ)器件的故障分析可以更加容易地執(zhí)行。另外,在監(jiān)控寫(xiě)入內(nèi)部信號(hào)WT_INT時(shí)第二輸入緩沖器42的操作可以中斷。這是為了防止在經(jīng)由第二焊盤41來(lái)監(jiān)控寫(xiě)入內(nèi)部信號(hào)WT_INT時(shí)寫(xiě)入內(nèi)部信號(hào)WT_INT被第二輸入緩沖器42的操作干擾。
[0038]圖5是說(shuō)明根據(jù)另一個(gè)實(shí)施例的半導(dǎo)體存儲(chǔ)器件300的配置的框圖。
[0039]如圖5中所示,半導(dǎo)體存儲(chǔ)器件300可以被配置成包括第一數(shù)據(jù)輸入塊5、第二數(shù)據(jù)輸入塊6以及數(shù)據(jù)I/O塊7。第一數(shù)據(jù)輸入塊5可以被配置成包括第一焊盤51、第一輸入緩沖器52以及第一寫(xiě)入路徑單元53。第二數(shù)據(jù)輸入塊6可以被配置成包括第二焊盤61、第二輸入緩沖器62以及第二寫(xiě)入路徑單元63。數(shù)據(jù)I/O塊7可以被配置成包括第三焊盤71、第三輸入緩沖器72、選擇輸入單元73、第三寫(xiě)入路徑單元74、讀取路徑單元75、監(jiān)控信號(hào)發(fā)生器76以及輸出單元77。
[0040]第一輸入緩沖器52可以在第一數(shù)據(jù)輸入塊5在寫(xiě)入模式中操作時(shí)緩沖經(jīng)由第一焊盤51供應(yīng)的第一輸入數(shù)據(jù)DIN1以產(chǎn)生第一內(nèi)部輸入數(shù)據(jù)INT_DIN1。第一寫(xiě)入路徑單元53可以在第一數(shù)據(jù)輸入塊5在寫(xiě)入模式中操作時(shí)驅(qū)動(dòng)第一全局I/O線G101以將第一內(nèi)部輸入數(shù)據(jù)INT_DIN1傳送到第一全局I/O線G101。第一寫(xiě)入路徑單元53還可以在第一內(nèi)部輸入數(shù)據(jù)INT_DIN1被傳送到第一全局I/O線G101時(shí)產(chǎn)生并輸出寫(xiě)入內(nèi)部信號(hào)WT_INT。
[0041]第二輸入緩沖器62可以在第二數(shù)據(jù)輸入塊6在寫(xiě)入模式中操作時(shí)緩沖經(jīng)由第二焊盤61供應(yīng)的第二輸入數(shù)據(jù)DIN2以產(chǎn)生第二內(nèi)部輸入數(shù)據(jù)INT_DIN2。第二寫(xiě)入路徑單元63可以在第二數(shù)據(jù)輸入塊6在寫(xiě)入模式中操作時(shí)將第二內(nèi)部數(shù)據(jù)INT_DIN2傳送到第二全局 I/O 線 G102。
[0042]第三輸入緩沖器72可以在數(shù)據(jù)I/O塊7在寫(xiě)入模式中操作時(shí)緩沖經(jīng)由第三焊盤71供應(yīng)的第三輸入數(shù)據(jù)DIN3以產(chǎn)生第三內(nèi)部輸入數(shù)據(jù)INT_DIN3。第三輸入緩沖器72可以在監(jiān)控使能信號(hào)M_EN被使能時(shí)響應(yīng)于緩沖關(guān)斷信號(hào)B0FF而中斷緩沖第三輸入數(shù)據(jù)DIN3。選擇輸入單元73可以響應(yīng)于監(jiān)控使能信號(hào)M_EN而選擇性地輸出第二內(nèi)部輸入數(shù)據(jù)INT_DIN2或第三內(nèi)部輸入數(shù)據(jù)INT_DIN3作為選擇輸入數(shù)據(jù)DIN_SEL。第三寫(xiě)入路徑單元74可以在數(shù)據(jù)I/O塊7在寫(xiě)入模式中操作時(shí)將選擇輸入數(shù)據(jù)DIN_SEL傳送到第三全局I/O線G103。讀取路徑單元75可以在數(shù)據(jù)I/O塊7在讀取模式中操作時(shí)從加載到第三全局I/O線G103上的數(shù)據(jù)接收內(nèi)部輸出數(shù)據(jù)INT_D0UT。監(jiān)控信號(hào)發(fā)生器76可以在監(jiān)控使能信號(hào)M_EN被使能時(shí)緩沖寫(xiě)入內(nèi)部信號(hào)WT_INT以產(chǎn)生監(jiān)控信號(hào)MS。監(jiān)控信號(hào)發(fā)生器76還可以在監(jiān)控使能信號(hào)M_EN被使能時(shí)產(chǎn)生用于中斷第三輸入緩沖器72的操作的緩沖關(guān)斷信號(hào)B0FF。輸出單元77可以響應(yīng)于監(jiān)控使能信號(hào)M_EN而選擇性地輸出內(nèi)部輸出數(shù)據(jù)INT_D0UT或監(jiān)控信號(hào)MS作為輸出數(shù)據(jù)D0UT。輸出數(shù)據(jù)D0UT可以經(jīng)由第三焊盤71供應(yīng)。輸出單元77可以在監(jiān)控使能信號(hào)M_EN被使能時(shí)輸出監(jiān)控信號(hào)MS作為輸出數(shù)據(jù)D0UT??商孢x地,輸出單元77可以在監(jiān)控使能信號(hào)M_EN被禁止時(shí)輸出內(nèi)部輸出數(shù)據(jù)INT_D0UT作為輸出數(shù)據(jù)D0UT。
[0043]圖6是說(shuō)明圖5中的半導(dǎo)體存儲(chǔ)器件300中包括的選擇輸入單元的一個(gè)實(shí)例的電路圖。
[0044]如圖6所示,選擇輸入單元73可以被配置成包括:傳輸門T71,所述傳輸門T71在監(jiān)控使能信號(hào)M_EN被使能成具有邏輯“高”電平時(shí)供應(yīng)第二內(nèi)部輸入數(shù)據(jù)INT_DIN2作為選擇輸入數(shù)據(jù)DIN_SEL ;以及傳輸門T72,所述傳輸門T72在監(jiān)控使能信號(hào)M_EN被禁止成具有邏輯“低”電平時(shí)供應(yīng)第三內(nèi)部輸入數(shù)據(jù)INT_DIN3作為選擇輸入數(shù)據(jù)DIN_SEL。
[0045]如上所述,第一數(shù)據(jù)輸入塊5在寫(xiě)入模式中操作時(shí)所產(chǎn)生的寫(xiě)入內(nèi)部信號(hào)WT_INT可以經(jīng)由第三焊盤71來(lái)驗(yàn)證。即,第一數(shù)據(jù)輸入塊5的寫(xiě)入操作可以通過(guò)經(jīng)由與第一數(shù)據(jù)輸入塊5分開(kāi)的數(shù)據(jù)I/O塊7讀出寫(xiě)入內(nèi)部信號(hào)WT_INT來(lái)監(jiān)控。因而,與寫(xiě)入內(nèi)部信號(hào)WT.1NT相關(guān)的設(shè)計(jì)余量可以通過(guò)監(jiān)控操作來(lái)驗(yàn)證,并且半導(dǎo)體存儲(chǔ)器件300的故障分析可以更加容易地執(zhí)行。另外,在監(jiān)控寫(xiě)入內(nèi)部信號(hào)WT_INT時(shí)可以中斷第三輸入緩沖器72的操作。這是為了防止在經(jīng)由第三焊盤71來(lái)監(jiān)控寫(xiě)入內(nèi)部信號(hào)WT_INT時(shí)寫(xiě)入內(nèi)部信號(hào)WT_INT被第三輸入緩沖器72的操作干擾。此外,根據(jù)本實(shí)施例,即使在經(jīng)由第三焊盤71來(lái)監(jiān)控寫(xiě)入內(nèi)部信號(hào)WT_INT時(shí),也可以通過(guò)傳送到選擇輸入單元73的第二內(nèi)部輸入數(shù)據(jù)INT_DIN2來(lái)執(zhí)行寫(xiě)入操作。因此,即使在數(shù)據(jù)I/O塊7從第二數(shù)據(jù)輸入塊6接收數(shù)據(jù)以執(zhí)行用于將數(shù)據(jù)傳送到第三全局I/O線G103的寫(xiě)入操作時(shí),也可以監(jiān)控第一數(shù)據(jù)輸入單元5的寫(xiě)入操作。因而,可以不需要額外和特定的時(shí)間來(lái)監(jiān)控第一數(shù)據(jù)輸入單元5的寫(xiě)入操作。
[0046]以上已經(jīng)出于示例性目的公開(kāi)了本發(fā)明構(gòu)思的示例性實(shí)施例。本領(lǐng)域的技術(shù)人員將理解的是,在不脫離所附權(quán)利要求所公開(kāi)的本發(fā)明構(gòu)思的范圍與精神的情況下,可以進(jìn)行各種修改、增加以及替換。
【權(quán)利要求】
1.一種半導(dǎo)體存儲(chǔ)器件,包括:第一數(shù)據(jù)I/o塊,所述第一數(shù)據(jù)I/O塊被配置成執(zhí)行寫(xiě)入操作以將第一輸入數(shù)據(jù)從第一焊盤傳送到第一全局I/o線,所述第一數(shù)據(jù)I/O塊還被配置成在所述寫(xiě)入操作期間產(chǎn)生寫(xiě)入內(nèi)部信號(hào);以及第二數(shù)據(jù)I/o塊,所述第二數(shù)據(jù)I/O塊被配置成響應(yīng)于監(jiān)控使能信號(hào)而將所述寫(xiě)入內(nèi)部信號(hào)傳送到第二焊盤。
2.如權(quán)利要求1所述的半導(dǎo)體存儲(chǔ)器件,其中,所述第一數(shù)據(jù)I/o塊包括:輸入緩沖器,所述輸入緩沖器被配置成在所述寫(xiě)入操作期間緩沖從所述第一焊盤接收的所述第一輸入數(shù)據(jù),并且供應(yīng)第一內(nèi)部輸入數(shù)據(jù);以及寫(xiě)入路徑單元,所述寫(xiě)入路徑單元被配置成響應(yīng)于所述第一內(nèi)部輸入數(shù)據(jù)而驅(qū)動(dòng)所述第一全局I/o線,所述寫(xiě)入路徑單元還被配置成產(chǎn)生所述寫(xiě)入內(nèi)部信號(hào)。
3.如權(quán)利要求2所述的半導(dǎo)體存儲(chǔ)器件,其中,所述第二數(shù)據(jù)I/O塊包括:監(jiān)控信號(hào)發(fā)生器,所述監(jiān)控信號(hào)發(fā)生器被配置成緩沖所述寫(xiě)入內(nèi)部信號(hào),并且響應(yīng)于所述監(jiān)控使能信號(hào)而產(chǎn)生監(jiān)控信號(hào);以及輸出單元,所述輸出單元被配置成響應(yīng)于所述監(jiān)控使能信號(hào)而將所述監(jiān)控信號(hào)傳送到所述第二焊盤。
4.如權(quán)利要求3所述的半導(dǎo)體存儲(chǔ)器件,其中,所述監(jiān)控信號(hào)發(fā)生器被配置成:當(dāng)所述監(jiān)控使能信號(hào)被使能時(shí),產(chǎn)生用于中斷經(jīng)由所述第二焊盤供應(yīng)第二輸入數(shù)據(jù)的緩沖操作的緩沖關(guān)斷信號(hào)。`
5.如權(quán)利要求4所述的半導(dǎo)體存儲(chǔ)器件,其中,所述輸出單元包括:內(nèi)部數(shù)據(jù)發(fā)送器,所述內(nèi)部數(shù)據(jù)發(fā)送器被配置成:當(dāng)所述監(jiān)控使能信號(hào)被禁止并且所述第二數(shù)據(jù)I/O塊在讀取模式中操作時(shí),與內(nèi)部時(shí)鐘同步地將內(nèi)部輸出數(shù)據(jù)傳送到內(nèi)部節(jié)點(diǎn);以及監(jiān)控信號(hào)發(fā)送器,所述監(jiān)控信號(hào)發(fā)送器被配置成:當(dāng)所述監(jiān)控使能信號(hào)被使能時(shí),將所述監(jiān)控信號(hào)傳送到所述內(nèi)部節(jié)點(diǎn)。
6.如權(quán)利要求5所述的半導(dǎo)體存儲(chǔ)器件,其中,所述輸出單元還包括:鎖存器單元,所述鎖存器單元被配置成鎖存所述內(nèi)部節(jié)點(diǎn)上的信號(hào);以及輸出驅(qū)動(dòng)器,所述輸出驅(qū)動(dòng)器被配置成響應(yīng)于鎖存的所述信號(hào)而產(chǎn)生輸出數(shù)據(jù)。
7.如權(quán)利要求1所述的半導(dǎo)體存儲(chǔ)器件,其中,所述第二數(shù)據(jù)I/O塊被配置成執(zhí)行將第二全局I/o線的數(shù)據(jù)輸出到所述第二焊盤的讀取操作,所述第二數(shù)據(jù)I/O塊還被配置成輸出在所述讀取操作期間產(chǎn)生的讀取內(nèi)部信號(hào)。
8.如權(quán)利要求7所述的半導(dǎo)體存儲(chǔ)器件,其中,所述第二數(shù)據(jù)I/O塊包括:讀取路徑單元,所述讀取路徑單元被配置成在所述讀取操作期間從所述第二全局I/O線接收內(nèi)部輸出數(shù)據(jù),以及輸出所述讀取內(nèi)部信號(hào)作為響應(yīng);以及輸出單元,所述輸出單元被配置成:當(dāng)所述監(jiān)控使能信號(hào)被禁止時(shí),響應(yīng)于內(nèi)部時(shí)鐘而將所述內(nèi)部輸出數(shù)據(jù)傳送到所述第二焊盤。
9.如權(quán)利要求7所述的半導(dǎo)體存儲(chǔ)器件,其中,所述第一數(shù)據(jù)I/O塊被配置成響應(yīng)于所述監(jiān)控使能信號(hào)而將所述讀取內(nèi)部信號(hào)傳送到所述第一焊盤。
10.如權(quán)利要求9所述的半導(dǎo)體存儲(chǔ)器件,其中,所述第一數(shù)據(jù)I/O塊包括:監(jiān)控信號(hào)發(fā)生器,所述監(jiān)控信號(hào)發(fā)生器被配置成響應(yīng)于所述監(jiān)控使能信號(hào)而緩沖所述讀取內(nèi)部信號(hào)以產(chǎn)生監(jiān)控信號(hào);以及輸出單元,所述輸出單元被配置成響應(yīng)于所述監(jiān)控使能信號(hào)而將所述監(jiān)控信號(hào)傳送到所述第一焊盤。
11.如權(quán)利要求10所述的半導(dǎo)體存儲(chǔ)器件,其中,所述輸出單元包括:內(nèi)部數(shù)據(jù)發(fā)送器,所述內(nèi)部數(shù)據(jù)發(fā)送器被配置成:當(dāng)所述監(jiān)控使能信號(hào)被禁止并且所述第一數(shù)據(jù)I/o塊在讀取模式中操作時(shí),與內(nèi)部時(shí)鐘同步地將內(nèi)部輸出數(shù)據(jù)傳送到內(nèi)部節(jié)點(diǎn);以及監(jiān)控信號(hào)發(fā)送器,所述監(jiān)控信號(hào)發(fā)送器被配置成:當(dāng)所述監(jiān)控使能信號(hào)被使能時(shí),將所述監(jiān)控信號(hào)傳送到所述內(nèi)部節(jié)點(diǎn)。
12.如權(quán)利要求11所述的半導(dǎo)體存儲(chǔ)器件,其中,所述輸出單元還包括:鎖存器單元,所述鎖存器單元被配置成鎖存所述內(nèi)部節(jié)點(diǎn)的信號(hào);以及輸出驅(qū)動(dòng)器,所述輸出驅(qū)動(dòng)器被配置成響應(yīng)于鎖存的所述信號(hào)而產(chǎn)生輸出數(shù)據(jù)。
13.一種半導(dǎo)體存儲(chǔ)器件,包括:第一數(shù)據(jù)I/o塊,所述第一數(shù)據(jù)I/O塊被配置成執(zhí)行讀取操作以將數(shù)據(jù)從第一全局1/0線供應(yīng)到第一焊盤,所述第一數(shù)據(jù)I/O塊還被配置成在所述讀取操作期間產(chǎn)生讀取內(nèi)部信號(hào);以及第二數(shù)據(jù)I/o塊,所述第二數(shù) 據(jù)I/O塊被配置成響應(yīng)于監(jiān)控使能信號(hào)而將所述讀取內(nèi)部信號(hào)傳送到第二焊盤。
14.如權(quán)利要求13所述的半導(dǎo)體存儲(chǔ)器件,其中,所述第一數(shù)據(jù)I/O塊包括:讀取路徑單元,所述讀取路徑單元被配置成在所述讀取操作期間從所述第一全局I/O線接收第一內(nèi)部輸出數(shù)據(jù),以及輸出所述讀取內(nèi)部信號(hào)作為響應(yīng);以及輸出單元,所述輸出單元被配置成:當(dāng)所述監(jiān)控使能信號(hào)被禁止時(shí),響應(yīng)于內(nèi)部時(shí)鐘而將所述內(nèi)部輸出數(shù)據(jù)傳送到所述第一焊盤。
15.如權(quán)利要求14所述的半導(dǎo)體存儲(chǔ)器件,其中,所述第二數(shù)據(jù)I/O塊包括:監(jiān)控信號(hào)發(fā)生器,所述監(jiān)控信號(hào)發(fā)生器被配置成響應(yīng)于所述監(jiān)控使能信號(hào)而緩沖所述讀取內(nèi)部信號(hào)并且產(chǎn)生監(jiān)控信號(hào);以及輸出單元,所述輸出單元被配置成響應(yīng)于所述監(jiān)控使能信號(hào)而將所述監(jiān)控信號(hào)傳送到所述第二焊盤。
16.如權(quán)利要求15所述的半導(dǎo)體存儲(chǔ)器件,其中,所述輸出單元包括:內(nèi)部數(shù)據(jù)發(fā)送器,所述內(nèi)部數(shù)據(jù)發(fā)送器被配置成:當(dāng)所述監(jiān)控使能信號(hào)被禁止并且所述第二數(shù)據(jù)I/O塊在讀取模式中操作時(shí),與所述內(nèi)部時(shí)鐘同步地將第二內(nèi)部輸出數(shù)據(jù)傳送到內(nèi)部節(jié)點(diǎn);以及監(jiān)控信號(hào)發(fā)送器,所述監(jiān)控信號(hào)發(fā)送器被配置成:當(dāng)所述監(jiān)控使能信號(hào)被使能時(shí),將所述監(jiān)控信號(hào)傳送到所述內(nèi)部節(jié)點(diǎn)。
17.如權(quán)利要求16所述的半導(dǎo)體存儲(chǔ)器件,其中,所述輸出單元還包括:鎖存器單元,所述鎖存器單元被配置成鎖存所述內(nèi)部節(jié)點(diǎn)上的信號(hào),以及輸出驅(qū)動(dòng)器,所述輸出驅(qū)動(dòng)器被配置成響應(yīng)于鎖存的所述信號(hào)而產(chǎn)生輸出數(shù)據(jù)。
18.一種半導(dǎo)體存儲(chǔ)器件,包括:第一數(shù)據(jù)輸入塊,所述第一數(shù)據(jù)輸入塊被配置成:緩沖經(jīng)由第一焊盤供應(yīng)的第一輸入數(shù)據(jù)以產(chǎn)生第一內(nèi)部輸入數(shù)據(jù);在第一寫(xiě)入操作期間將所述第一內(nèi)部輸入數(shù)據(jù)加載到第一全局I/o線上;以及在所述第一寫(xiě)入操作期間產(chǎn)生寫(xiě)入內(nèi)部信號(hào);第二數(shù)據(jù)輸入塊,所述第二數(shù)據(jù)輸入塊被配置成:緩沖經(jīng)由第二焊盤供應(yīng)的第二輸入數(shù)據(jù)以產(chǎn)生第二內(nèi)部輸入數(shù)據(jù);執(zhí)行第二寫(xiě)入操作以將所述第二內(nèi)部輸入數(shù)據(jù)加載到第二全局I/o線上;以及數(shù)據(jù)1/0塊,所述數(shù)據(jù)I/O塊被配置成:響應(yīng)于監(jiān)控使能信號(hào) 而將所述寫(xiě)入內(nèi)部信號(hào)傳送到第三焊盤;以及執(zhí)行第三寫(xiě)入操作以將所述第二內(nèi)部輸入數(shù)據(jù)加載到第三全局I/O線上。
19.如權(quán)利要求18所述的半導(dǎo)體存儲(chǔ)器件,其中,所述第一數(shù)據(jù)輸入塊包括:第一輸入緩沖器,所述第一輸入緩沖器被配置成:緩沖經(jīng)由所述第一焊盤供應(yīng)的所述第一輸入數(shù)據(jù);以及在所述第一寫(xiě)入操作期間輸出所述第一內(nèi)部輸入數(shù)據(jù);以及第一寫(xiě)入路徑單元,所述第一寫(xiě)入路徑單元被配置成:在所述第一寫(xiě)入操作期間響應(yīng)于所述第一內(nèi)部輸入數(shù)據(jù)而驅(qū)動(dòng)所述第一全局I/o線;以及當(dāng)所述第一全局I/o線被驅(qū)動(dòng)時(shí)產(chǎn)生所述寫(xiě)入內(nèi)部信號(hào)。
20.如權(quán)利要求19所述的半導(dǎo)體存儲(chǔ)器件,其中,所述第二數(shù)據(jù)輸入塊包括:第二輸入緩沖器,所述第二輸入緩沖器被配置成:緩沖經(jīng)由所述第二焊盤供應(yīng)的所述第二輸入數(shù)據(jù);以及在所述第二寫(xiě)入操作期間輸出所述第二內(nèi)部輸入數(shù)據(jù);以及第二寫(xiě)入路徑單元,所述第二寫(xiě)入路徑單元被配置成在所述第二寫(xiě)入操作期間響應(yīng)于所述第二內(nèi)部輸入數(shù)據(jù)而驅(qū)動(dòng)所述第二全局I/o線。
21.如權(quán)利要求20所述的半導(dǎo)體存儲(chǔ)器件,其中,所述數(shù)據(jù)I/O塊包括:監(jiān)控信號(hào)發(fā)生器,所述監(jiān)控信號(hào)發(fā)生器被配置成響應(yīng)于所述監(jiān)控使能信號(hào)而緩沖所述寫(xiě)入內(nèi)部信號(hào)以產(chǎn)生監(jiān)控信號(hào);以及輸出單元,所述輸出單元被配置成響應(yīng)于所述監(jiān)控使能信號(hào)而將所述監(jiān)控信號(hào)傳送到所述第三焊盤。
22.如權(quán)利要求21所述的半導(dǎo)體存儲(chǔ)器件,其中,所述監(jiān)控信號(hào)發(fā)生器被配置成產(chǎn)生用于中斷對(duì)經(jīng)由所述第三焊盤供應(yīng)的第三輸入數(shù)據(jù)進(jìn)行緩沖的操作的緩沖關(guān)斷信號(hào),以及當(dāng)所述監(jiān)控使能信號(hào)被使能時(shí)產(chǎn)生第三內(nèi)部輸入數(shù)據(jù)。
23.如權(quán)利要求22所述的半導(dǎo)體存儲(chǔ)器件,其中,所述數(shù)據(jù)I/O塊還包括:選擇單元,所述選擇單元被配置成響應(yīng)于所述監(jiān)控使能信號(hào)而選擇性地輸出所述第二內(nèi)部輸入數(shù)據(jù)或所述第三內(nèi)部輸入數(shù)據(jù);以及第三寫(xiě)入路徑單元,所述第三寫(xiě)入路徑單元被配置成將所述選擇單元的輸出傳送到所述第三全局I/o線。
24.如權(quán)利要求21所述的半導(dǎo)體存儲(chǔ)器件,其中,所述輸出單元包括:內(nèi)部數(shù)據(jù)發(fā)送器,所述內(nèi)部數(shù)據(jù)發(fā)送器被配置成:當(dāng)所述監(jiān)控使能信號(hào)被禁止并且所述數(shù)據(jù)I/O塊在讀取模式中操作時(shí),將內(nèi)部輸出數(shù)據(jù)傳送到內(nèi)部節(jié)點(diǎn);以及監(jiān)控信號(hào)發(fā)送器,所述監(jiān)控信號(hào)發(fā)送器被配置成:當(dāng)所述監(jiān)控使能信號(hào)被使能時(shí),將所述監(jiān)控信號(hào)傳送到所述內(nèi)部節(jié)點(diǎn)。
25.如權(quán)利要求24所述的半導(dǎo)體存儲(chǔ)器件,其中,所述輸出單元還包括:鎖存器單元,所述鎖存器單元被配置成鎖存所述內(nèi)部節(jié)點(diǎn)上的信號(hào);以及輸出驅(qū)動(dòng)器,所述輸出驅(qū)動(dòng)器被配置成響應(yīng)于鎖存的所述信號(hào)而產(chǎn)生輸出數(shù)據(jù)。
26.一種操作半導(dǎo)體存儲(chǔ)器件的方法,所述方法包括以下步驟:執(zhí)行寫(xiě)入操作以將第一輸入數(shù)據(jù)從第一焊盤傳送到第一全局I/O線;在所述寫(xiě)入操作期間產(chǎn)生寫(xiě)入內(nèi)部信號(hào);以及響應(yīng)于監(jiān)控使能信號(hào)而將所述寫(xiě)入內(nèi)部信號(hào)傳送到第二焊盤。
27.如權(quán)利要求26所述的方法,還包括以下步驟:緩沖從所述第一焊盤接收的所述第一輸入數(shù)據(jù);在所述寫(xiě)入操作期間供應(yīng)第一內(nèi)部輸入數(shù)據(jù);以及響應(yīng)于所述第一內(nèi)部 輸入數(shù)據(jù)而驅(qū)動(dòng)所述第一全局I/O線。
28.如權(quán)利要求27所述的方法,還包括以下步驟:緩沖所述寫(xiě)入內(nèi)部信號(hào);響應(yīng)于所述監(jiān)控使能信號(hào)而產(chǎn)生監(jiān)控信號(hào);以及響應(yīng)于所述監(jiān)控使能信號(hào)而將所述監(jiān)控信號(hào)傳送到所述第二焊盤。
29.一種操作半導(dǎo)體存儲(chǔ)器件的方法,所述方法包括以下步驟:執(zhí)行讀取操作以將數(shù)據(jù)從第一全局I/O線供應(yīng)到第一焊盤;產(chǎn)生讀取內(nèi)部信號(hào);以及響應(yīng)于監(jiān)控使能信號(hào)而將所述讀取內(nèi)部信號(hào)傳送到第二焊盤。
30.如權(quán)利要求29所述的方法,還包括以下步驟:緩沖所述讀取內(nèi)部信號(hào);響應(yīng)于所述監(jiān)控使能信號(hào)而產(chǎn)生監(jiān)控信號(hào);以及響應(yīng)于所述監(jiān)控使能信號(hào)而將所述監(jiān)控信號(hào)傳送到所述第二焊盤。
【文檔編號(hào)】G11C11/4063GK103632709SQ201310027791
【公開(kāi)日】2014年3月12日 申請(qǐng)日期:2013年1月24日 優(yōu)先權(quán)日:2012年8月20日
【發(fā)明者】金珍兒 申請(qǐng)人:愛(ài)思開(kāi)海力士有限公司