專利名稱:用于對(duì)自定時(shí)半導(dǎo)體存儲(chǔ)器施加壓力以檢測(cè)延遲故障的dft技術(shù)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及半導(dǎo)體存儲(chǔ)器測(cè)試領(lǐng)域,尤其涉及用于檢測(cè)半導(dǎo)體存儲(chǔ)器中延遲故障的可測(cè)試性設(shè)計(jì)(DFT)方法。
背景技術(shù):
集成電路的系統(tǒng)自動(dòng)測(cè)試變得越來(lái)越重要。隨著每個(gè)新一代的集成電路組件密度的發(fā)展,系統(tǒng)功能數(shù)和時(shí)鐘速度也大大增加。集成電路已經(jīng)達(dá)到了這樣的復(fù)雜性和速度,即甚至使用最完善最昂貴的常規(guī)測(cè)試方案都不能再檢測(cè)到處理缺陷。然而,用戶不接受在操作使用過(guò)程中表現(xiàn)出隱藏缺陷,由此出現(xiàn)例如不可靠的生命支持系統(tǒng)或飛機(jī)控制系統(tǒng)的那些產(chǎn)品。
自定時(shí)半導(dǎo)體存儲(chǔ)器在本領(lǐng)域中是公知的,優(yōu)選用在高速應(yīng)用場(chǎng)合中。由時(shí)鐘信號(hào)的正邊沿或負(fù)邊沿觸發(fā)自定時(shí)存儲(chǔ)器中的讀取和寫入循環(huán)。存儲(chǔ)器循環(huán)持續(xù)到其結(jié)束,不依賴于所述時(shí)鐘邊。應(yīng)用不同于50%的占空比具有檢測(cè)延遲故障的效果。小于50%的占空比能檢測(cè)在存儲(chǔ)器地址解碼器中產(chǎn)生緩慢上升行為的延遲故障。高于50%的占空比能檢測(cè)在存儲(chǔ)器地址解碼器中產(chǎn)生緩慢下降行為的延遲故障。此外,時(shí)鐘占空比還對(duì)讀出放大器、位線、預(yù)充電電路和放電電路施加壓力(stress),從而大致提高延遲故障的檢測(cè)。當(dāng)執(zhí)行修正測(cè)試圖案時(shí),“速度”測(cè)試對(duì)延遲故障施加了壓力,這是本領(lǐng)域中公知的。然而,對(duì)于高頻率執(zhí)行內(nèi)建自測(cè)試(BIST)意味著B(niǎo)IST面積的增加,這對(duì)于大多數(shù)應(yīng)用是不可接受的。然而,改變外部時(shí)鐘的占空比對(duì)檢測(cè)自定時(shí)半導(dǎo)體存儲(chǔ)器的延遲故障沒(méi)有效果,因?yàn)橥獠繒r(shí)鐘的正邊沿或負(fù)邊沿不能控制時(shí)鐘循環(huán)的結(jié)束。在自定時(shí)存儲(chǔ)器中,根據(jù)虛擬模塊(dummy blocks)在內(nèi)部確定讀取/寫入的結(jié)束。因此,不可能通過(guò)增加或減小外部時(shí)鐘的占空比來(lái)控制敏化操作,使得存儲(chǔ)器測(cè)試對(duì)于檢測(cè)緩慢上升和緩慢下降延遲成為很困難的事情。
需要提供一種方案來(lái)克服在自定時(shí)半導(dǎo)體存儲(chǔ)器中用于檢測(cè)緩慢上升和緩慢下降延遲的速度測(cè)試的缺點(diǎn)。
發(fā)明內(nèi)容
已經(jīng)發(fā)現(xiàn)本發(fā)明在速度測(cè)試以外的在自定時(shí)半導(dǎo)體存儲(chǔ)器中檢測(cè)緩慢上升和緩慢下降延遲方面有用。本發(fā)明提供了一種用于提高自定時(shí)半導(dǎo)體存儲(chǔ)器內(nèi)部塊的可控制性的技術(shù),從而占空比成為檢測(cè)緩慢上升和緩慢下降延遲的參數(shù)。
在依照本發(fā)明的一個(gè)實(shí)施方案中,提供了一種為自定時(shí)存儲(chǔ)器的內(nèi)部存儲(chǔ)器模塊提供內(nèi)部時(shí)鐘信號(hào)的方法。該方法包括從自定時(shí)存儲(chǔ)器的時(shí)鐘監(jiān)控器接收內(nèi)部時(shí)鐘信號(hào)、接收外部時(shí)鐘信號(hào)、和接收控制信號(hào)。根據(jù)控制信號(hào),在自定時(shí)存儲(chǔ)器的正常模式操作過(guò)程中為內(nèi)部存儲(chǔ)器模塊提供所述內(nèi)部時(shí)鐘信號(hào),并在自定時(shí)存儲(chǔ)器的測(cè)試模式過(guò)程中為內(nèi)部存儲(chǔ)器模塊提供所述外部時(shí)鐘信號(hào)。
在依照本發(fā)明另一個(gè)實(shí)施方案中,提供了一種包括內(nèi)部存儲(chǔ)器模塊的自定時(shí)存儲(chǔ)器。包括時(shí)鐘監(jiān)控器,用于接收外部時(shí)鐘信號(hào)并根據(jù)該外部時(shí)鐘信號(hào)為所述內(nèi)部存儲(chǔ)器模塊提供內(nèi)部時(shí)鐘信號(hào)。在時(shí)鐘監(jiān)控器與內(nèi)部存儲(chǔ)器模塊之間設(shè)置有測(cè)試系統(tǒng)。該測(cè)試系統(tǒng)包括與時(shí)鐘監(jiān)控器進(jìn)行信號(hào)通信的內(nèi)部時(shí)鐘信號(hào)輸入端口,用于接收內(nèi)部時(shí)鐘信號(hào)、用于接收外部時(shí)鐘信號(hào)的外部時(shí)鐘信號(hào)輸入端口、用于接收控制信號(hào)的控制信號(hào)輸入端口、與內(nèi)部存儲(chǔ)器模塊進(jìn)行信號(hào)通信的輸出端口、以及多路復(fù)用器,其與內(nèi)部時(shí)鐘信號(hào)輸入端口、外部時(shí)鐘信號(hào)輸入端口、控制信號(hào)輸入端口和所述輸出端口進(jìn)行信號(hào)通信,控制電路用于接收內(nèi)部時(shí)鐘信號(hào)、外部時(shí)鐘信號(hào)、和控制信號(hào),并根據(jù)該控制信號(hào),在自定時(shí)存儲(chǔ)器的正常模式操作過(guò)程中通過(guò)所述輸出端口為內(nèi)部存儲(chǔ)器模塊提供所述內(nèi)部時(shí)鐘信號(hào),以及在自定時(shí)存儲(chǔ)器的測(cè)試模式過(guò)程中為內(nèi)部存儲(chǔ)器模塊提供所述外部時(shí)鐘信號(hào)。
在依照本發(fā)明的另一個(gè)實(shí)施方案中,提供了一種自定時(shí)存儲(chǔ)器,包括至少內(nèi)部存儲(chǔ)器模塊、時(shí)鐘監(jiān)控器,用于接收外部時(shí)鐘信號(hào)并根據(jù)該外部時(shí)鐘信號(hào)為所述至少內(nèi)部存儲(chǔ)器模塊提供至少內(nèi)部時(shí)鐘信號(hào)、和設(shè)置在時(shí)鐘監(jiān)控器與所述至少內(nèi)部存儲(chǔ)器模塊之間的測(cè)試系統(tǒng)。該測(cè)試系統(tǒng)包括至少內(nèi)部時(shí)鐘信號(hào)輸入端口,其與時(shí)鐘監(jiān)控器進(jìn)行信號(hào)通信,用于接收至少內(nèi)部時(shí)鐘信號(hào)、用于接收外部時(shí)鐘信號(hào)的外部時(shí)鐘信號(hào)輸入端口、用于接收控制信號(hào)的控制信號(hào)輸入端口、與所述至少內(nèi)部存儲(chǔ)器模塊進(jìn)行信號(hào)通信的至少輸出端口、以及控制電路,其與所述至少內(nèi)部時(shí)鐘信號(hào)輸入端口、外部時(shí)鐘信號(hào)輸入端口、控制信號(hào)輸入端口和所述至少輸出端口進(jìn)行信號(hào)通信,該控制電路用于接收所述至少內(nèi)部時(shí)鐘信號(hào)、外部時(shí)鐘信號(hào)、和控制信號(hào),并根據(jù)該控制信號(hào),在自定時(shí)存儲(chǔ)器的正常模式操作過(guò)程中通過(guò)所述至少輸出端口為所述至少內(nèi)部存儲(chǔ)器模塊提供所述至少內(nèi)部時(shí)鐘信號(hào),以及在自定時(shí)存儲(chǔ)器的測(cè)試模式過(guò)程中為所述至少內(nèi)部存儲(chǔ)器模塊的至少一個(gè)提供所述外部時(shí)鐘信號(hào)。
本發(fā)明上面的概述不表示本發(fā)明的每個(gè)公開(kāi)的實(shí)施方案或每個(gè)方面。在下面的附圖和詳細(xì)描述中提供了其它方面和實(shí)施方案。
考慮到下面結(jié)合附圖的本發(fā)明各個(gè)實(shí)施方案的詳細(xì)描述,將會(huì)更加徹底地理解本發(fā)明,其中圖1(現(xiàn)有技術(shù))是示意性圖示地址解碼器的簡(jiǎn)化框圖,其具有用于產(chǎn)生內(nèi)部時(shí)鐘信號(hào)的時(shí)鐘監(jiān)控器;圖2是示意性示出圖1中所示地址解碼器的簡(jiǎn)化框圖,其具有依照本發(fā)明的測(cè)試系統(tǒng);圖3A-3C是示意性示出依照本發(fā)明各個(gè)實(shí)施方案的測(cè)試系統(tǒng)的簡(jiǎn)化框圖;圖4顯示了耦合了依照本發(fā)明實(shí)施方案測(cè)試系統(tǒng)的詳細(xì)的自定時(shí)存儲(chǔ)器框圖;和圖5是實(shí)現(xiàn)依照本發(fā)明的實(shí)施方案的步驟流程圖。
具體實(shí)施例方式
盡管本發(fā)明服從于各種變型和可選擇的形式,但在附圖中通過(guò)實(shí)施例的方式顯示了其具體細(xì)節(jié),并將詳細(xì)描述這些細(xì)節(jié)。然而應(yīng)當(dāng)理解本發(fā)明并不限于所述特定的實(shí)施方案。相反,本發(fā)明是要覆蓋落入由所附權(quán)利要求限定的本發(fā)明的精神和范圍內(nèi)的所有變型、等價(jià)物和可選擇的形式。
在自定時(shí)半導(dǎo)體存儲(chǔ)器中,由于自定時(shí)操作而使占空比效應(yīng)消失。內(nèi)部地確定讀取/寫入操作的終止。因此,不可能在自定時(shí)存儲(chǔ)器的內(nèi)部存儲(chǔ)器模塊中控制動(dòng)作的開(kāi)始或結(jié)束,使得存儲(chǔ)器測(cè)試對(duì)于檢測(cè)緩慢上升和緩慢下降延遲成為很困難的任務(wù)。
通過(guò)結(jié)合依照本發(fā)明用于測(cè)試自定時(shí)存儲(chǔ)器的測(cè)試系統(tǒng)克服了自定時(shí)存儲(chǔ)器的這個(gè)缺點(diǎn)。該測(cè)試系統(tǒng)基于可測(cè)試性設(shè)計(jì)(DFT)技術(shù),其能控制內(nèi)部存儲(chǔ)器模塊,從而使占空比成為用于檢測(cè)緩慢上升和緩慢下降延遲的參數(shù)。通過(guò)使用依照本發(fā)明的測(cè)試系統(tǒng)實(shí)現(xiàn)外部控制自定時(shí)存儲(chǔ)器的內(nèi)部功能的開(kāi)始和結(jié)束,可增加或減小用于檢測(cè)延遲故障的占空比。優(yōu)選地,該測(cè)試系統(tǒng)用于修改對(duì)延遲故障的檢測(cè)有顯著影響的內(nèi)部存儲(chǔ)器模塊的占空比。例如,通過(guò)控制地址解碼器,可檢測(cè)到由于弱的電阻性開(kāi)路缺陷而導(dǎo)致的存儲(chǔ)器字線中很小的延遲故障。
參照?qǐng)D1,顯示了由內(nèi)部時(shí)鐘信號(hào)PHIX控制的2到4地址解碼器125。地址解碼器150的控制邏輯,即時(shí)鐘監(jiān)控器152根據(jù)外部時(shí)鐘信號(hào)CL的正邊沿或負(fù)邊沿而啟動(dòng)??刂七壿?52于是產(chǎn)生內(nèi)部時(shí)鐘信號(hào)PHIX。根據(jù)內(nèi)部時(shí)鐘信號(hào)PHIX的正或負(fù)邊沿來(lái)控制字線的激活或停用。因而,字線的激活和停用不依賴于外部時(shí)鐘信號(hào)CL。因此,緩慢上升和緩慢下降延遲故障的檢測(cè)依賴于內(nèi)部時(shí)鐘信號(hào)PHIX的占空比,而不依賴于外部時(shí)鐘信號(hào)CL。芯片選擇CS是激活存儲(chǔ)器操作的信號(hào)。在一個(gè)示例存儲(chǔ)器中,當(dāng)CS是邏輯“1”時(shí),存儲(chǔ)器被激活用于讀取或?qū)懭氩僮?。在另一個(gè)示例存儲(chǔ)器中,當(dāng)CS是邏輯“0”時(shí),存儲(chǔ)器被激活用于讀取或?qū)懭氩僮?。因而,根?jù)存儲(chǔ)器的設(shè)計(jì),inv_2(109)可由緩沖器代替。
參照?qǐng)D2,顯示了連接到2到4地址解碼器125的依照本發(fā)明的測(cè)試系統(tǒng)100。測(cè)試系統(tǒng)100包括時(shí)鐘信號(hào)輸入端口104和106,用于分別接收來(lái)自時(shí)鐘監(jiān)控器152的內(nèi)部時(shí)鐘信號(hào)PHIX和外部時(shí)鐘信號(hào)CL。根據(jù)在控制輸入端口108處接收到的控制信號(hào),多路復(fù)用器110通過(guò)輸出端口102為地址解碼器125提供內(nèi)部時(shí)鐘信號(hào)107(PHIX)或外部時(shí)鐘信號(hào)CL。根據(jù)接收到的控制信號(hào),多路復(fù)用器110在正常模式中為地址解碼器125提供內(nèi)部時(shí)鐘信號(hào)PHIX,或者在測(cè)試模式過(guò)程中提供外部時(shí)鐘信號(hào)CL。通過(guò)在測(cè)試模式過(guò)程中為地址解碼器125直接施加外部時(shí)鐘信號(hào)CL,將測(cè)試系統(tǒng)100置于時(shí)鐘監(jiān)控器152和地址解碼器125之間能控制地址解碼器125的時(shí)鐘周期。因而,通過(guò)能檢測(cè)延遲故障的外部時(shí)鐘信號(hào)CL,可很容易地控制字線的激活和停用的開(kāi)始和結(jié)束。很明顯,測(cè)試系統(tǒng)很容易擴(kuò)展到覆蓋由內(nèi)部存儲(chǔ)器時(shí)鐘控制的多個(gè)內(nèi)部存儲(chǔ)器模塊,如讀出放大器、列和存儲(chǔ)體(bank)解碼器、預(yù)充電和放電電路、和輸入/輸出鎖存器。
參照?qǐng)D3A到3C,顯示了依照本發(fā)明三個(gè)實(shí)施方案的測(cè)試系統(tǒng)分別耦合到兩個(gè)內(nèi)部存儲(chǔ)器模塊150和151。為了簡(jiǎn)單起見(jiàn),圖3A到3C中的解釋限于兩個(gè)內(nèi)部存儲(chǔ)器模塊。很明顯,這些實(shí)施方案可以擴(kuò)展到兩個(gè)以上的內(nèi)部存儲(chǔ)器模塊。
在該方案中,如圖3A中所示,在時(shí)鐘監(jiān)控器152和每個(gè)內(nèi)部存儲(chǔ)器模塊150和151之間設(shè)置有兩個(gè)測(cè)試系統(tǒng)100,100’,即,一個(gè)測(cè)試系統(tǒng)用于分別控制一個(gè)內(nèi)部存儲(chǔ)器模塊150和151。緩沖器131將時(shí)鐘監(jiān)控器152耦合到測(cè)試系統(tǒng)100,100’的輸入。
可選擇地,如圖3B中所示,在時(shí)鐘監(jiān)控器152之間設(shè)置有分別具有兩個(gè)輸出端口201和202的一個(gè)測(cè)試系統(tǒng)200。根據(jù)在控制輸入端口208處接收到的控制信號(hào),多路復(fù)用器210通過(guò)輸出端口201和202為內(nèi)部存儲(chǔ)器模塊150和151分別提供在輸入端口204處接收到的內(nèi)部時(shí)鐘信號(hào)PHIX,或在輸入端口206處接收到的外部時(shí)鐘信號(hào)CL。根據(jù)接收到的控制信號(hào),測(cè)試系統(tǒng)200在正常模式中為內(nèi)部存儲(chǔ)器模塊150和151提供內(nèi)部時(shí)鐘信號(hào)PHIX,或者在測(cè)試模式過(guò)程中提供外部時(shí)鐘信號(hào)CL。緩沖器231將時(shí)鐘監(jiān)控器152的一個(gè)輸出耦合到測(cè)試系統(tǒng)200的輸入。
在一個(gè)實(shí)施方案中,如圖3C中所示,測(cè)試系統(tǒng)300通過(guò)輸入端口304和305分別接收用于內(nèi)部存儲(chǔ)器模塊150和151的兩個(gè)內(nèi)部時(shí)鐘信號(hào)。根據(jù)在控制輸入端口308處接收到的控制信號(hào),多路復(fù)用器310通過(guò)輸出端口301和302為內(nèi)部存儲(chǔ)器模塊150和151分別提供在輸入端口304和305處接收到的內(nèi)部時(shí)鐘信號(hào),或者在輸入端口306處接收到的外部時(shí)鐘信號(hào)CL。緩沖器331,332將時(shí)鐘監(jiān)控器152的輸出與測(cè)試系統(tǒng)300的輸入端304,305耦合。
參照?qǐng)D4,依照本發(fā)明實(shí)施方案的測(cè)試系統(tǒng)410耦合到自定時(shí)存儲(chǔ)器415。測(cè)試系統(tǒng)410產(chǎn)生用于地址解碼器的時(shí)鐘430和用于控制存儲(chǔ)器415的其它模塊的內(nèi)部時(shí)鐘425(PHIX)。測(cè)試系統(tǒng)410具有測(cè)試模式輸入411、外部時(shí)鐘信號(hào)的輸入412、和芯片選擇413。
在另一個(gè)實(shí)施方案中,控制信號(hào)輸入端口和外部時(shí)鐘信號(hào)輸入端口連接到在和存儲(chǔ)器的芯片相同的芯片上實(shí)現(xiàn)的測(cè)試電路。該測(cè)試電路控制測(cè)試系統(tǒng)的操作模式。例如,測(cè)試電路在測(cè)試模式過(guò)程中提供用于啟動(dòng)測(cè)試模式的控制信號(hào)、用于終止測(cè)試模式的控制信號(hào),以及其它任選的信號(hào)。在示例實(shí)施方案中,當(dāng)沒(méi)有接收到控制信號(hào)時(shí)測(cè)試系統(tǒng)以正常模式操作。在測(cè)試模式過(guò)程中提供控制信號(hào)例如實(shí)現(xiàn)了通過(guò)根據(jù)預(yù)定的測(cè)試圖案將提供的外部時(shí)鐘信號(hào)切換到不同的內(nèi)部存儲(chǔ)器模塊,使用一個(gè)測(cè)試系統(tǒng)測(cè)試多個(gè)內(nèi)部存儲(chǔ)器模塊。測(cè)試電路根據(jù)用于檢測(cè)延遲故障的預(yù)定測(cè)試圖案產(chǎn)生外部時(shí)鐘信號(hào),其例如具有比內(nèi)部存儲(chǔ)器模塊的50%占空比更低或更高的占空比,并在測(cè)試模式過(guò)程中將其提供給測(cè)試系統(tǒng)。
依照本發(fā)明的測(cè)試系統(tǒng)提供了一種易于實(shí)現(xiàn)的DFT技術(shù),用于在測(cè)試模式中用外部時(shí)鐘信號(hào)對(duì)內(nèi)部存儲(chǔ)器模塊施加壓力,顯著提高了在自定時(shí)存儲(chǔ)器中檢測(cè)延遲故障的能力。使用現(xiàn)有的技術(shù),測(cè)試系統(tǒng)的電路可以很容易地集成到現(xiàn)有設(shè)計(jì)的自定時(shí)半導(dǎo)體存儲(chǔ)器中。此外,測(cè)試系統(tǒng)顯著提高了測(cè)試能力,同時(shí)對(duì)于其實(shí)現(xiàn)僅要求最小的面積開(kāi)銷。圖5中顯示了實(shí)現(xiàn)本發(fā)明實(shí)施方案的過(guò)程。方法700為自定時(shí)存儲(chǔ)器的內(nèi)部存儲(chǔ)器模塊提供了外部時(shí)鐘信號(hào)。從自定時(shí)存儲(chǔ)器的時(shí)鐘監(jiān)控器接收(701)內(nèi)部時(shí)鐘信號(hào)。接收(720)外部時(shí)鐘信號(hào)。接收(730)控制信號(hào)。根據(jù)控制信號(hào)的狀態(tài)(740),在自定時(shí)存儲(chǔ)器的正常模式操作(750)過(guò)程中為內(nèi)部存儲(chǔ)器模塊提供所述內(nèi)部時(shí)鐘信號(hào),或者在自定時(shí)存儲(chǔ)器的測(cè)試模式(760)過(guò)程中為內(nèi)部存儲(chǔ)器模塊提供所述外部時(shí)鐘信號(hào)。
在不脫離由所附權(quán)利要求所確定的本發(fā)明的精神和范圍的情況下,本發(fā)明多個(gè)其它的實(shí)施方案對(duì)于本領(lǐng)域熟練技術(shù)人員來(lái)說(shuō)是顯而易見(jiàn)的。
權(quán)利要求
1.一種用于為自定時(shí)存儲(chǔ)器的內(nèi)部存儲(chǔ)器模塊提供外部時(shí)鐘信號(hào)的方法(700),包括從自定時(shí)存儲(chǔ)器的時(shí)鐘監(jiān)控器接收(710)內(nèi)部時(shí)鐘信號(hào);接收(720)外部時(shí)鐘信號(hào);接收(730)控制信號(hào);根據(jù)控制信號(hào)(740),在自定時(shí)存儲(chǔ)器的正常模式操作(750)過(guò)程中為內(nèi)部存儲(chǔ)器模塊提供所述內(nèi)部時(shí)鐘信號(hào),并在自定時(shí)存儲(chǔ)器的測(cè)試模式(760)過(guò)程中為內(nèi)部存儲(chǔ)器模塊提供所述外部時(shí)鐘信號(hào)。
2.根據(jù)權(quán)利要求1所述的用于為自定時(shí)存儲(chǔ)器的內(nèi)部存儲(chǔ)器模塊提供外部時(shí)鐘信號(hào)的方法,其中根據(jù)預(yù)定的測(cè)試圖案產(chǎn)生在測(cè)試模式過(guò)程中接收到的外部時(shí)鐘信號(hào)。
3.根據(jù)權(quán)利要求2所述的用于為自定時(shí)存儲(chǔ)器的內(nèi)部存儲(chǔ)器模塊提供外部時(shí)鐘信號(hào)的方法,其中在測(cè)試模式過(guò)程中接收到的外部時(shí)鐘信號(hào)包括低于所述內(nèi)部存儲(chǔ)器模塊的50%占空比的占空比。
4.根據(jù)權(quán)利要求2所述的用于為自定時(shí)存儲(chǔ)器的內(nèi)部存儲(chǔ)器模塊提供外部時(shí)鐘信號(hào)的方法,其中在測(cè)試模式過(guò)程中接收到的外部時(shí)鐘信號(hào)包括高于所述內(nèi)部存儲(chǔ)器模塊的50%占空比的占空比。
5.根據(jù)權(quán)利要求1所述的用于為自定時(shí)存儲(chǔ)器的內(nèi)部存儲(chǔ)器模塊提供外部時(shí)鐘信號(hào)的方法,其中在缺少控制信號(hào)的情況下將所述內(nèi)部時(shí)鐘信號(hào)提供給所述內(nèi)部存儲(chǔ)器模塊。
6.根據(jù)權(quán)利要求1所述的用于為自定時(shí)存儲(chǔ)器的內(nèi)部存儲(chǔ)器模塊提供外部時(shí)鐘信號(hào)的方法,其中提供表示啟動(dòng)測(cè)試模式的控制信號(hào)。
7.根據(jù)權(quán)利要求6所述的用于為自定時(shí)存儲(chǔ)器的內(nèi)部存儲(chǔ)器模塊提供外部時(shí)鐘信號(hào)的方法,其中提供表示終止測(cè)試模式的控制信號(hào)。
8.根據(jù)權(quán)利要求7所述的用于為自定時(shí)存儲(chǔ)器的內(nèi)部存儲(chǔ)器模塊提供外部時(shí)鐘信號(hào)的方法,其中至少在測(cè)試過(guò)程中提供控制信號(hào)。
9.一種自定時(shí)存儲(chǔ)器,包括內(nèi)部存儲(chǔ)器模塊(150);時(shí)鐘監(jiān)控器(152),用于接收外部時(shí)鐘信號(hào)并根據(jù)其為所述內(nèi)部存儲(chǔ)器模塊提供內(nèi)部時(shí)鐘信號(hào)(PHIX);設(shè)置在時(shí)鐘監(jiān)控器與內(nèi)部存儲(chǔ)器模塊之間的測(cè)試系統(tǒng)(100),該測(cè)試系統(tǒng)包括與時(shí)鐘監(jiān)控器(152)進(jìn)行信號(hào)通信的內(nèi)部時(shí)鐘信號(hào)輸入端口(PHIX),用于接收內(nèi)部時(shí)鐘信號(hào)(PHIX);用于接收外部時(shí)鐘信號(hào)的外部時(shí)鐘信號(hào)(CL)輸入端口;用于接收控制信號(hào)的控制信號(hào)(CS)輸入端口;與內(nèi)部存儲(chǔ)器模塊進(jìn)行信號(hào)通信的輸出端口(102);以及多路復(fù)用器(110),其與內(nèi)部時(shí)鐘信號(hào)(PHIX)輸入端口、外部時(shí)鐘信號(hào)輸入端口(CL)、控制信號(hào)輸入端口(CS)和輸出端口進(jìn)行信號(hào)通信,該控制電路用于接收內(nèi)部時(shí)鐘信號(hào)、外部時(shí)鐘信號(hào)、和控制信號(hào),并根據(jù)該控制信號(hào),在自定時(shí)存儲(chǔ)器的正常模式操作過(guò)程中通過(guò)所述輸出端口為內(nèi)部存儲(chǔ)器模塊提供所述內(nèi)部時(shí)鐘信號(hào),以及在自定時(shí)存儲(chǔ)器的測(cè)試模式過(guò)程中為內(nèi)部存儲(chǔ)器模塊提供所述外部時(shí)鐘信號(hào)。
10.根據(jù)權(quán)利要求9所述的自定時(shí)存儲(chǔ)器,其中所述時(shí)鐘監(jiān)控器包括用于接收外部時(shí)鐘信號(hào)的輸入端口,且其中該輸入端口與測(cè)試系統(tǒng)的外部時(shí)鐘信號(hào)輸入端口相連。
11.根據(jù)權(quán)利要求10所述的自定時(shí)存儲(chǔ)器,包括與測(cè)試系統(tǒng)進(jìn)行信號(hào)通信的測(cè)試電路,該測(cè)試電路用于為測(cè)試系統(tǒng)提供控制信號(hào),并用于在測(cè)試模式過(guò)程中為測(cè)試系統(tǒng)提供外部時(shí)鐘信號(hào)。
12.根據(jù)權(quán)利要求9所述的自定時(shí)存儲(chǔ)器,其中內(nèi)部存儲(chǔ)器模塊包括地址解碼器。
13.根據(jù)權(quán)利要求9所述的自定時(shí)存儲(chǔ)器,其中內(nèi)部存儲(chǔ)器模塊包括讀出放大器。
14.根據(jù)權(quán)利要求9所述的自定時(shí)存儲(chǔ)器,其中內(nèi)部存儲(chǔ)器模塊包括列和存儲(chǔ)體解碼器。
15.根據(jù)權(quán)利要求9所述的自定時(shí)存儲(chǔ)器,其中內(nèi)部存儲(chǔ)器模塊包括預(yù)充電和放電電路。
16.根據(jù)權(quán)利要求9所述的自定時(shí)存儲(chǔ)器,其中內(nèi)部存儲(chǔ)器模塊包括輸入/輸出鎖存器。
17.一種自定時(shí)存儲(chǔ)器,包括至少內(nèi)部存儲(chǔ)器模塊;時(shí)鐘監(jiān)控器,用于接收外部時(shí)鐘信號(hào)并根據(jù)其為所述至少內(nèi)部存儲(chǔ)器模塊提供至少內(nèi)部時(shí)鐘信號(hào);設(shè)置在時(shí)鐘監(jiān)控器與所述至少內(nèi)部存儲(chǔ)器模塊之間的測(cè)試系統(tǒng),該測(cè)試系統(tǒng)包括與時(shí)鐘監(jiān)控器進(jìn)行信號(hào)通信的至少內(nèi)部時(shí)鐘信號(hào)輸入端口,用于接收至少內(nèi)部時(shí)鐘信號(hào);用于接收外部時(shí)鐘信號(hào)的外部時(shí)鐘信號(hào)輸入端口;用于接收控制信號(hào)的控制信號(hào)輸入端口;與所述至少內(nèi)部存儲(chǔ)器模塊進(jìn)行信號(hào)通信的至少輸出端口;以及控制電路,其與所述至少內(nèi)部時(shí)鐘信號(hào)輸入端口、外部時(shí)鐘信號(hào)輸入端口、控制信號(hào)輸入端口和至少輸出端口進(jìn)行信號(hào)通信,該控制電路用于接收至少內(nèi)部時(shí)鐘信號(hào)、外部時(shí)鐘信號(hào)、和控制信號(hào),并根據(jù)該控制信號(hào)在自定時(shí)存儲(chǔ)器的正常模式操作過(guò)程中通過(guò)所述至少輸出端口為所述至少內(nèi)部存儲(chǔ)器模塊提供所述至少內(nèi)部時(shí)鐘信號(hào),以及在自定時(shí)存儲(chǔ)器的測(cè)試模式過(guò)程中為所述至少內(nèi)部存儲(chǔ)器模塊的至少一個(gè)提供所述外部時(shí)鐘信號(hào)。
18.根據(jù)權(quán)利要求17所述的自定時(shí)存儲(chǔ)器,其中所述控制電路包括多路復(fù)用器。
19.根據(jù)權(quán)利要求18所述的自定時(shí)存儲(chǔ)器,其中所述至少內(nèi)部存儲(chǔ)器模塊包括地址解碼器。
20.根據(jù)權(quán)利要求19所述的自定時(shí)存儲(chǔ)器,其中所述至少內(nèi)部存儲(chǔ)器模塊包括讀出放大器。
21.根據(jù)權(quán)利要求20所述的自定時(shí)存儲(chǔ)器,其中所述至少內(nèi)部存儲(chǔ)器模塊包括列和存儲(chǔ)體解碼器。
22.根據(jù)權(quán)利要求21所述的自定時(shí)存儲(chǔ)器,其中所述至少內(nèi)部存儲(chǔ)器模塊包括預(yù)充電和放電電路。
23.根據(jù)權(quán)利要求22所述的自定時(shí)存儲(chǔ)器,其中所述至少內(nèi)部存儲(chǔ)器模塊包括輸入/輸出鎖存器。
24.根據(jù)權(quán)利要求23所述的自定時(shí)存儲(chǔ)器,包括與測(cè)試系統(tǒng)進(jìn)行信號(hào)通信的測(cè)試電路,該測(cè)試電路用于為測(cè)試系統(tǒng)提供控制信號(hào),并在測(cè)試模式過(guò)程中為測(cè)試系統(tǒng)提供外部時(shí)鐘信號(hào)。
全文摘要
本發(fā)明涉及一種設(shè)置在自定時(shí)存儲(chǔ)器的時(shí)鐘監(jiān)控器(152)與內(nèi)部存儲(chǔ)器模塊(125)之間的測(cè)試系統(tǒng)(100)。在一個(gè)實(shí)施方案中,測(cè)試系統(tǒng)(100)接收來(lái)自時(shí)鐘監(jiān)控器(152)的內(nèi)部時(shí)鐘信號(hào)(104)、外部時(shí)鐘信號(hào)(CL)和控制信號(hào)(CS)。在自定時(shí)存儲(chǔ)器的正常模式操作過(guò)程中,測(cè)試系統(tǒng)的多路復(fù)用器(110)根據(jù)控制信號(hào)(CS)為內(nèi)部存儲(chǔ)器模塊(125)提供內(nèi)部時(shí)鐘信號(hào)(104),在自定時(shí)存儲(chǔ)器的測(cè)試模式(108)過(guò)程中為內(nèi)部存儲(chǔ)器模塊(125)提供外部時(shí)鐘信號(hào)(CL)。通過(guò)在測(cè)試模式過(guò)程中直接施加外部時(shí)鐘信號(hào)(CL),測(cè)試系統(tǒng)(100)能控制內(nèi)部存儲(chǔ)器模塊(125)的時(shí)鐘周期。因而,適當(dāng)?shù)貫閮?nèi)部存儲(chǔ)器模塊施加壓力能夠檢測(cè)較小的延遲故障。
文檔編號(hào)G11C29/00GK1926638SQ200580006885
公開(kāi)日2007年3月7日 申請(qǐng)日期2005年3月3日 優(yōu)先權(quán)日2004年3月5日
發(fā)明者M·阿齊曼, A·馬希 申請(qǐng)人:皇家飛利浦電子股份有限公司