專利名稱:光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種光盤機(jī)中的數(shù)據(jù)讀出系統(tǒng),且特別涉及一種光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng)。
背景技術(shù):
近年來科技不斷的進(jìn)步,如光盤機(jī)也不斷地增進(jìn)工作效能而研究其技術(shù)。如圖1的已知光盤機(jī)的數(shù)據(jù)讀出系統(tǒng)方塊圖所示,由讀取頭(pickup)(未示出)讀取光盤片的數(shù)據(jù)成為射頻信號(hào)輸入至放大器102,放大器102將放大的射頻信號(hào)輸出至均衡器(Equalizer)104。此時(shí),均衡器104接收到射頻信號(hào)后,輸出模擬信號(hào)至模擬/數(shù)字轉(zhuǎn)換器106與二進(jìn)制化電路(binarizing circuit)108,模擬/數(shù)字轉(zhuǎn)換器106將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),并輸出數(shù)字信號(hào)至維特比(Viterbi)譯碼器120。維特比譯碼器120將數(shù)字信號(hào)譯碼為位數(shù)據(jù)并輸出至解調(diào)器(demodulator)122,解調(diào)器122解調(diào)位數(shù)據(jù)為解調(diào)信號(hào)輸出至后級(jí)電路。同時(shí),二進(jìn)制化電路108接收模擬信號(hào)后,輸出二進(jìn)制數(shù)據(jù)至鎖相回路(phase locked loop)124,鎖相回路124參考二進(jìn)制數(shù)據(jù)以輸出時(shí)鐘脈沖信號(hào)至模擬/數(shù)字轉(zhuǎn)換器106與維特比譯碼器120,供模擬/數(shù)字轉(zhuǎn)換器106與維特比譯碼器120同步操作。
在圖1中,光盤機(jī)的數(shù)據(jù)讀出系統(tǒng)具有頻道模型“1+D+D2+D3+D4+...”的特性,為了使均衡器104在設(shè)計(jì)上較簡(jiǎn)單,其采用頻道模型為“1+D”。如此,將使維特比譯碼器120的特性變差,而無法正確地將光盤機(jī)所讀出的數(shù)據(jù)譯碼出來。
圖2示出了已知另一種光盤機(jī)的數(shù)據(jù)讀出系統(tǒng)方塊圖。在圖2中,由讀取頭(未示出)讀取光盤片的數(shù)據(jù)成為射頻信號(hào)輸入至放大器202,放大器202將放大的射頻信號(hào)輸出至模擬/數(shù)字轉(zhuǎn)換器204,模擬/數(shù)字轉(zhuǎn)換器106將射頻信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),并輸出數(shù)字信號(hào)至部分響應(yīng)(partialresponse)均衡器206。此時(shí),部分響應(yīng)均衡器206輸出數(shù)據(jù)至維特比譯碼器208。維特比譯碼器120將接收到的數(shù)據(jù)譯碼為位數(shù)據(jù)并輸出至解調(diào)器210,解調(diào)器210解調(diào)位數(shù)據(jù)為解調(diào)信號(hào)輸出至后級(jí)電路。同時(shí),自動(dòng)增益控制器(auto gain controller)212根據(jù)部分響應(yīng)均衡器206所輸出的數(shù)據(jù),以控制放大器202的放大增益;鎖相回路214參考部分響應(yīng)均衡器206所輸出的數(shù)據(jù),以輸出時(shí)鐘脈沖信號(hào)提供給模擬/數(shù)字轉(zhuǎn)換器204使用。
在圖2中,當(dāng)部分響應(yīng)均衡器206高速操作時(shí),部分響應(yīng)均衡器206會(huì)變的相當(dāng)復(fù)雜。部分響應(yīng)均衡器206用以補(bǔ)償讀取頭轉(zhuǎn)移函數(shù)(transferfunction)響應(yīng)與光盤片轉(zhuǎn)移函數(shù)響應(yīng),然而,對(duì)于光學(xué)系統(tǒng),不同的光盤片就有不同的光盤片轉(zhuǎn)移函數(shù)。因此,縱使不考慮部分響應(yīng)均衡器206內(nèi)部噪聲增加的問題,設(shè)計(jì)部分響應(yīng)均衡器206也是非常地困難。
因?yàn)锳CS單元是一個(gè)回授電路(feedback circuit),所以ACS單元是非常重要的路徑(path),故一般設(shè)計(jì)ACS單元時(shí),要保證ACS單元有足夠大的存儲(chǔ)位數(shù)目,以避免因溢位(overflow)所產(chǎn)生數(shù)據(jù)被擠出存儲(chǔ)位的錯(cuò)誤發(fā)生。而且,ACS單元的成本函數(shù)(cost function)是取樣數(shù)據(jù)與參考位階的差值再取平方。因此,當(dāng)取樣數(shù)據(jù)超過邊限值時(shí),會(huì)使得維特比譯碼器的解錯(cuò)誤率變差。
圖3示出了已知維特比譯碼器方塊圖。在圖3中,維特比譯碼器300中轉(zhuǎn)移量度(Transition Metric)計(jì)算器302接收參考信息(即參考位階)與均衡器(未示出)所輸出的2的補(bǔ)碼取樣數(shù)據(jù),并輸出一計(jì)算值(即branchmtric值)至維特比ACS(Add-Compare-Select,ACS)單元304,維特比ACS單元304接收此計(jì)算值以得到檢測(cè)數(shù)據(jù),并且輸出此檢測(cè)數(shù)據(jù)至維特比存儲(chǔ)單元306。維特比存儲(chǔ)單元306儲(chǔ)存此檢測(cè)數(shù)據(jù)并輸出至轉(zhuǎn)移參考測(cè)量(Transition Reference Measurement)308,轉(zhuǎn)移參考測(cè)量308同時(shí)接收檢測(cè)數(shù)據(jù)與取樣數(shù)據(jù),并且輸出脈沖至脈沖捕獲單元(Pulse CaptureUnit)310,以及輸出參考信息至后級(jí)電路,脈沖捕獲單元310接收此脈沖并輸出脈沖取樣至后級(jí)電路。
圖4示出了已知轉(zhuǎn)移參考測(cè)量方塊圖。在圖4中是以5位為例,當(dāng)輸入編碼數(shù)據(jù)至5比特流寄存器(5bits string register)402時(shí),且輸入路徑選擇至5位路徑寄存器(5bits path register)406,5比特流寄存器402再送編碼數(shù)據(jù)至5位比較器(5bits comparator)404,且5位路徑寄存器406再送路徑選擇至5位比較器404。5位比較器404比較編碼數(shù)據(jù)與路徑選擇之后,送出比較結(jié)果至門(gate)410與10位計(jì)數(shù)器(10bits counnter)414,然后10位計(jì)數(shù)器在計(jì)數(shù)之后輸出一計(jì)數(shù)至微處理器(未示出)。
當(dāng)輸入取樣數(shù)據(jù)至取樣延遲408時(shí),在延遲一段時(shí)間之后,將取樣數(shù)據(jù)送至門410與脈沖捕獲單元(未示出),門410分別將取樣信號(hào)與比較結(jié)果送至5比特流寄存器412,再由5比特流寄存器412送其總和至微處理器(未示出)。微處理器(未示出)根據(jù)總和與計(jì)數(shù)結(jié)果以調(diào)整參考信息(即參考位階),使中轉(zhuǎn)移量度計(jì)算器302(參考圖3)依據(jù)調(diào)整后的參考信息再一次進(jìn)行計(jì)算,以得到新的計(jì)算值(即branch mtric值)。
當(dāng)參考位階送至維特比譯碼器進(jìn)行計(jì)算時(shí),所需要的參考位階是由微處理器產(chǎn)生的,因此,會(huì)占用到微處理器的工作時(shí)間,而增加微處理器的工作負(fù)擔(dān),并使的收斂時(shí)間(converge time)變得較長(zhǎng)。
發(fā)明內(nèi)容
因此本發(fā)明提供了一種光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其系統(tǒng)不需要高速部分響應(yīng)均衡器,而維特比譯碼器可以高速操作及減少參考位階的收斂時(shí)間,也同時(shí)解決ACS電路因溢位問題而需要更多的位數(shù)量。
本發(fā)明提供的一種光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng)包括一信號(hào)重置裝置,可將所讀取的光盤片的數(shù)據(jù)重置為一射頻信號(hào)。一模擬數(shù)字轉(zhuǎn)換器,耦接至信號(hào)重置裝置,可根據(jù)一高頻時(shí)鐘脈沖信號(hào)將射頻信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)。一濾波器,耦接至信號(hào)重置裝置,可根據(jù)一低頻時(shí)鐘脈沖信號(hào),利用射頻信號(hào)來產(chǎn)生另一個(gè)數(shù)字信號(hào),以濾除模擬數(shù)字轉(zhuǎn)換器的數(shù)字信號(hào)中的直流值,以得到一濾波數(shù)字信號(hào)。一維特比譯碼器,耦接至濾波器,可根據(jù)一參考位階將濾波數(shù)字信號(hào)進(jìn)行運(yùn)算、比較、選擇及譯碼,以得到一譯碼信號(hào)。一調(diào)適參考位階調(diào)整器,耦接至維特比譯碼器,可將濾波數(shù)字信號(hào)與譯碼信號(hào)進(jìn)行比較,以得到一鎖相確認(rèn)位階與參考位階。以及,一鎖相回路裝置,耦接至調(diào)適參考位階調(diào)整器,可將濾波數(shù)字信號(hào)與鎖相確認(rèn)位階進(jìn)行比較,所產(chǎn)生的相位誤差用以調(diào)整所輸出的高頻時(shí)鐘脈沖信號(hào)與低頻時(shí)鐘脈沖信號(hào)。
本發(fā)明提供的另一種光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng)包括一信號(hào)重置裝置,可將所讀取的光盤片的數(shù)據(jù)重置為一射頻信號(hào)。一模擬數(shù)字轉(zhuǎn)換器,耦接至信號(hào)重置裝置,可根據(jù)一反相高頻時(shí)鐘脈沖信號(hào)將射頻信號(hào)轉(zhuǎn)換為一數(shù)字信號(hào)。一濾波器,耦接至信號(hào)重置裝置,可根據(jù)一低頻時(shí)鐘脈沖信號(hào),利用射頻信號(hào)來產(chǎn)生另一個(gè)數(shù)字信號(hào),濾除模擬數(shù)字轉(zhuǎn)換器的數(shù)字信號(hào)中的直流值,以得到一濾波數(shù)字信號(hào),并產(chǎn)生對(duì)應(yīng)于射頻信號(hào)在零點(diǎn)的方波信號(hào)。一維特比譯碼器,耦接至濾波器,根據(jù)一參考位階對(duì)濾波數(shù)字信號(hào)進(jìn)行運(yùn)算、比較、選擇及譯碼,以得到一譯碼信號(hào)。一調(diào)適參考位階調(diào)整器,耦接至維特比譯碼器,將濾波數(shù)字信號(hào)與譯碼信號(hào)進(jìn)行比較,以得到參考位階。一鎖相回路裝置,耦接至濾波器,可將方波信號(hào)與鎖相回路裝置所輸出的高頻時(shí)鐘脈沖信號(hào)進(jìn)行比較,所產(chǎn)生的相位誤差用以調(diào)整所輸出的高頻時(shí)鐘脈沖信號(hào)與低頻時(shí)鐘脈沖信號(hào)。以及,一反相器,耦接至鎖相回路裝置,可將高頻時(shí)鐘脈沖信號(hào)反相成為反相高頻時(shí)鐘脈沖信號(hào)。
本發(fā)明提出的一種光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其系統(tǒng)可具有一維特比譯碼器與一調(diào)適參考位階調(diào)整器,此維特比譯碼器根據(jù)一參考位階將一數(shù)字信號(hào)進(jìn)行運(yùn)算、比較、選擇及譯碼,以得到一譯碼信號(hào),此調(diào)適參考位階調(diào)整器耦接至維特比譯碼器,將數(shù)字信號(hào)與譯碼信號(hào)進(jìn)行比較,以得到參考位階,此調(diào)適參考位階調(diào)整器包括一延遲路徑單元,耦接至維特比譯碼器,可將數(shù)字信號(hào)進(jìn)行延遲,以得到一延遲數(shù)字信號(hào)。一數(shù)據(jù)式樣存儲(chǔ)器,耦接至維特比譯碼器,可根據(jù)譯碼信號(hào)送出對(duì)應(yīng)的數(shù)據(jù)式樣。一參考位階存儲(chǔ)器,耦接至數(shù)據(jù)式樣存儲(chǔ)器,將儲(chǔ)存在該參考位階存儲(chǔ)器的所有的該參考位階送至該維特比譯碼器,接收一新參考位階來更新對(duì)應(yīng)于該新參考位階的該參考位階,送出對(duì)應(yīng)于該數(shù)據(jù)式樣的該參考位階以作為一選擇位階信號(hào)。一參考比較器,耦接至延遲路徑單元,可將延遲數(shù)字信號(hào)與選擇位階信號(hào)進(jìn)行比較,以得到一計(jì)數(shù)控制信號(hào)。一低通濾波器,耦接至參考比較器,接收一選擇計(jì)數(shù)值,可根據(jù)計(jì)數(shù)控制信號(hào)來進(jìn)行向上/向下計(jì)數(shù)此選擇計(jì)數(shù)值,以得到一新計(jì)數(shù)值與一位階調(diào)整控制信號(hào),當(dāng)新計(jì)數(shù)值超過一定范圍時(shí),位階調(diào)整控制信號(hào)便會(huì)調(diào)整選擇位階,同時(shí)此新計(jì)數(shù)值被重置為0。一參考計(jì)數(shù)存儲(chǔ)器,耦接至低通濾波器與該數(shù)據(jù)式樣存儲(chǔ)器,可儲(chǔ)存此新計(jì)數(shù)值,根據(jù)數(shù)據(jù)式樣送出對(duì)應(yīng)的選擇計(jì)數(shù)值。以及,一位階調(diào)整器,耦接至低通濾波器,可根據(jù)位階調(diào)整控制信號(hào)以調(diào)整選擇位階信號(hào),而得到新的參考位階。
本發(fā)明提出的一種光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其系統(tǒng)具有一維特比譯碼器,此維特比譯碼器具有一加-比較-選擇單元,此加-比較-選擇單元包括數(shù)個(gè)第一加-比較-選擇單元,可計(jì)算一分支量度(branch metric)值與一路徑量度(path metric)值,以得到一計(jì)算路徑量度值,接收一重置信號(hào)重置這些第一加-比較-選擇單元的狀態(tài),接收一標(biāo)準(zhǔn)化信號(hào)以設(shè)定此計(jì)算路徑量度值的位。多個(gè)第二加-比較-選擇單元,耦接至這些第一加-比較-選擇單元,可計(jì)算分支量度值、路徑量度值與計(jì)算路徑量度值,以得到一新的計(jì)算路徑量度值與一比較信號(hào),接收重置信號(hào)重置這些第二加-比較-選擇單元的狀態(tài),接收標(biāo)準(zhǔn)化信號(hào)以設(shè)定新的計(jì)算路徑量度值的位。一邏輯門,耦接至這些第一加-比較-選擇單元與這些第二加-比較-選擇單元,可判斷這些第一加-比較-選擇單元的計(jì)算路徑量度值與這些第二加-比較-選擇單元的新計(jì)算路徑量度值的位,以送出一邏輯判斷信號(hào)。以及,一觸發(fā)器,耦接至邏輯門,接收邏輯判斷信號(hào),延遲一段時(shí)間后送出標(biāo)準(zhǔn)化信號(hào)。
其中,這些第一加-比較-選擇單元與這些第二加-比較-選擇單元進(jìn)行加、比較與選擇運(yùn)算而產(chǎn)生溢位的情況,在這些第一加-比較-選擇單元的計(jì)算路徑量度值與這些第二加-比較-選擇單元的新計(jì)算路徑量度值的位為‘1’時(shí),而邏輯門的判斷與觸發(fā)器送出標(biāo)準(zhǔn)化信號(hào),來使產(chǎn)生溢位情況的這些第一加-比較-選擇單元的計(jì)算路徑量度值與這些第二加-比較-選擇單元的新計(jì)算路徑量度值的最高連續(xù)的數(shù)個(gè)位保持為‘1’。
本發(fā)明提出的一種光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其系統(tǒng)可具有一維特比譯碼器,此維特比譯碼器包括一分支量度單元,可根據(jù)一參考位階將一數(shù)字信號(hào)進(jìn)行運(yùn)算,以得到一分支量度值,當(dāng)此數(shù)字信號(hào)超過一最大參考位階與一最小參考位階的范圍時(shí),則此分支量度值設(shè)定為0。一加-比較-選擇單元,耦接至分支量度單元,可將分支量度值累加至一格狀圖中數(shù)個(gè)路徑的一路徑量度值,比較出這些路徑所累加的最小的路徑量度值,并選擇最小的路徑量度值的路徑以成為一殘留路徑。以及,一路徑存儲(chǔ)單元,耦接至加-比較-選擇單元,可依據(jù)殘留路徑尋找一合并點(diǎn),根據(jù)此合并點(diǎn)對(duì)殘留路徑進(jìn)行譯碼以得到譯碼信號(hào)。
為使本發(fā)明的上述目的、特征、和優(yōu)點(diǎn)能更明顯易懂,下面結(jié)合附圖詳細(xì)說明本申請(qǐng)的舉較佳實(shí)施例。
圖1示出了已知光盤機(jī)的數(shù)據(jù)讀出系統(tǒng)方塊圖;圖2示出了已知另一種光盤機(jī)的數(shù)據(jù)讀出系統(tǒng)方塊圖;圖3示出了已知維特比譯碼器方塊圖;圖4示出了已知轉(zhuǎn)移參考測(cè)量方塊圖;圖5示出了本發(fā)明光盤機(jī)的數(shù)據(jù)讀出系統(tǒng)方塊圖;圖6示出了維特比譯碼檢測(cè)系統(tǒng)方塊圖;圖7示出了頻道位的格狀圖;圖8示出了ACS單元的方塊圖;圖9A示出了圖8中ACS_A的方塊圖;圖9B示出了圖8中ACS_B的方塊圖;圖10示出了本發(fā)明另一種光盤機(jī)的數(shù)據(jù)讀出系統(tǒng)方塊圖;圖11示出了圖10中增加串行轉(zhuǎn)并列轉(zhuǎn)換器的方塊圖。
具體實(shí)施例方式
第一實(shí)施例圖5示出了本發(fā)明光盤機(jī)的數(shù)據(jù)讀出系統(tǒng)方塊圖。在圖5中,信號(hào)重置裝置502將所讀取的光盤片的數(shù)據(jù)重置為射頻信號(hào)。模擬數(shù)字轉(zhuǎn)換器510耦接至信號(hào)重置裝置502,模擬數(shù)字轉(zhuǎn)換器510根據(jù)高頻時(shí)鐘脈沖信號(hào)CLK1將射頻信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)ADC1。濾波器504耦接至信號(hào)重置裝置502,濾波器504根據(jù)低頻時(shí)鐘脈沖信號(hào)CLK2,利用射頻信號(hào)來產(chǎn)生另一個(gè)數(shù)字信號(hào),以濾除模擬數(shù)字轉(zhuǎn)換器510的數(shù)字信號(hào)ADC1中的直流值,以得到一數(shù)字信號(hào)Vit_Din。
其中,濾波器504具有一模擬分割器512、一模擬數(shù)字轉(zhuǎn)換器514與一減法器518。模擬分割器512耦接信號(hào)重置裝置502,可將射頻信號(hào)轉(zhuǎn)換為一分割位階信號(hào)。模擬數(shù)字轉(zhuǎn)換器514耦接至模擬分割器512,可根據(jù)低頻時(shí)鐘脈沖信號(hào)CLK2將分割位階信號(hào)轉(zhuǎn)換為一數(shù)字信號(hào)ADC2。減法器518耦接至模擬數(shù)字轉(zhuǎn)換器514,可將數(shù)字信號(hào)ADC1與數(shù)字信號(hào)ADC2進(jìn)行減法運(yùn)算,以消除數(shù)字信號(hào)ADC1中的直流值而得到數(shù)字信號(hào)Vit_Din。
維特比譯碼器520耦接至濾波器504,可根據(jù)一參考位階將數(shù)字信號(hào)Vit_Din進(jìn)行運(yùn)算、比較、選擇及譯碼,以得到一譯碼信號(hào)Vit_Dout。調(diào)適參考位階調(diào)整器516耦接至維特比譯碼器520,可將數(shù)字信號(hào)Vit_Din與譯碼信號(hào)Vit_Dout進(jìn)行比較,以得到一鎖相確認(rèn)位階與參考位階。鎖相回路裝置524耦接至調(diào)適參考位階調(diào)整器516,可將數(shù)字信號(hào)Vit_Din與鎖相確認(rèn)位階進(jìn)行比較,所產(chǎn)生的相位誤差以調(diào)整所輸出的高頻時(shí)鐘脈沖信號(hào)CLK1與低頻時(shí)鐘脈沖信號(hào)CLK2。
在圖5中,因?yàn)闆]有使用均衡器的裝置,所以不會(huì)有均衡器的缺點(diǎn),例如電路設(shè)計(jì)復(fù)雜,系統(tǒng)在高速操作會(huì)受到限制等,圖5的系統(tǒng)結(jié)構(gòu)在設(shè)計(jì)上簡(jiǎn)單,而且可以高速操作。
圖6示出了維特比譯碼檢測(cè)系統(tǒng)方塊圖。在圖6中,維特比譯碼器600中的分支量度單元602接收由減法器518(參考圖5)所輸出的數(shù)字信號(hào)Vit_Din,分支量度單元602根據(jù)調(diào)適參考位階調(diào)整器610所送出的參考位階將數(shù)字信號(hào)Vit_Din進(jìn)行運(yùn)算,以得到一分支量度值,當(dāng)數(shù)字信號(hào)Vit_Din超過一最大參考位階或一最小參考位階的范圍時(shí),則分支量度單元602將所對(duì)應(yīng)的最大參考位階或最小參考位階的分支量度值設(shè)定為0。ACS單元604耦接至分支量度單元602,可將分支量度值累加至一格狀圖中數(shù)個(gè)路徑的路徑量度值,比較出這些路徑所累加的最小的路徑量度值,并選擇最小的路徑量度值的路徑以成為一殘留路徑(survival path)。路徑存儲(chǔ)單元604耦接至ACS單元604,可依據(jù)殘留路徑尋找一合并點(diǎn),根據(jù)此合并點(diǎn)對(duì)殘留路徑進(jìn)行譯碼以得到譯碼信號(hào)Vit_Dout。
調(diào)適參考位階調(diào)整器610中延遲路徑單元612耦接至Vitrerbi譯碼器600,在延遲一段時(shí)間之后送出一數(shù)字信號(hào)Vit_Din_Delay。數(shù)據(jù)式樣存儲(chǔ)器614耦接至Vitrerbi譯碼器600,可根據(jù)譯碼信號(hào)Vit_Dout送出對(duì)應(yīng)于此譯碼信號(hào)Vit_Dout的數(shù)據(jù)式樣Spot_Pat。參考位階存儲(chǔ)器618耦接至數(shù)據(jù)式樣存儲(chǔ)器614,將儲(chǔ)存在參考位階存儲(chǔ)器618中所有的參考位階Reference_Levels送至Vitrerbi譯碼器600中的分支量度單元602。參考位階存儲(chǔ)器618接收位階調(diào)整器624所送出的參考位階New_Reference_Level,用以更新儲(chǔ)存在參考位階存儲(chǔ)器618中且對(duì)應(yīng)于此參考位階New_Reference_Level的參考位階。參考位階存儲(chǔ)器618送出對(duì)應(yīng)于數(shù)據(jù)式樣spot_Pat的參考位階以做為信號(hào)Level_selected。其中參考位階Reference_Levels的部分信號(hào)作為鎖相確認(rèn)位階(如圖5所示)。參考比較器616耦接至延遲路徑單元612,可將數(shù)字信號(hào)Vit_Din_Delay與信號(hào)Level_Selected比較其大小,以得到一向上或向下計(jì)數(shù)的控制信號(hào)Counter_Ctl。低通濾波器620耦接至參考比較器616,可根據(jù)向上或向下計(jì)數(shù)的控制信號(hào)Counter_Ctl來計(jì)數(shù)一計(jì)數(shù)值CNT_Selected,以得到新的計(jì)數(shù)值New_Cnt與信號(hào)Level_Adjust_Ctl,當(dāng)新的計(jì)數(shù)值New_Cnt超過一定范圍時(shí),信號(hào)Level_Adjust_Ctl便會(huì)調(diào)整信號(hào)Level_Selected,同時(shí)新的計(jì)數(shù)值New_Cnt被重置為0。參考計(jì)數(shù)存儲(chǔ)器622耦接至低通濾波器620,可儲(chǔ)存新的計(jì)數(shù)值New_Cnt,并根據(jù)數(shù)據(jù)式樣Spot_Pat送出對(duì)應(yīng)的計(jì)數(shù)值CNT_Selected。位階調(diào)整器624耦接至低通濾波器620與數(shù)據(jù)式樣存儲(chǔ)器614,可根據(jù)信號(hào)Level_Adjust_Ctl以調(diào)整信號(hào)Level_Selected,而得到參考位階New_Reference_Level。
圖7示出了頻道位的格狀圖。在此以“B5B4B3B2B1”表示目前狀態(tài)(state)是由激光光點(diǎn)(laser light spot)所涵蓋的頻道位型式,而且B3是光點(diǎn)的中心點(diǎn)。以圖7為例,L-11”11000”表示激光光點(diǎn)是涵蓋頻道位型式“11000”。圖7的格狀圖是Masrkoff狀態(tài)轉(zhuǎn)移,當(dāng)有兩個(gè)或兩個(gè)以上的狀態(tài)選擇下一個(gè)狀態(tài)時(shí),在其中僅有一個(gè)有最高可能性的狀態(tài)被轉(zhuǎn)移到下一個(gè)狀態(tài)。這個(gè)轉(zhuǎn)移可能性是依據(jù)下列的路徑量度估算函數(shù)(cost function)定義分支量度估算函數(shù)BC+5是轉(zhuǎn)移到狀態(tài)L+5的估算。
BC+3是轉(zhuǎn)移到狀態(tài)L+3的估算。
BC+2是轉(zhuǎn)移到狀態(tài)L+2的估算。
BC+1是轉(zhuǎn)移到狀態(tài)L+1的估算。
BC-5是轉(zhuǎn)移到狀態(tài)L-5的估算。
BC-3是轉(zhuǎn)移到狀態(tài)L-3的估算。
BC-2是轉(zhuǎn)移到狀態(tài)L-2的估算。
BC-1是轉(zhuǎn)移到狀態(tài)L-1的估算。
定義Yi輸入至維特比譯碼器的數(shù)據(jù)以及Lx是狀態(tài)的參考位階BC+5=(Yi-L+5)2對(duì)于Yi<L+5=0 對(duì)于其它其上式表示當(dāng)Yi值大于最大參考位階的范圍時(shí),則將分支量度BC+5值設(shè)定為0。
BC+3=(Yi-L+3)2BC+2=(Yi-L+2)2BC+1=(Yi-L+1)2BC-5=(Yi-L-5)2對(duì)于Yi>L-5=0 對(duì)于其它其上式表示當(dāng)Yi值小于最小參考位階的范圍時(shí),則分支量度BC-5值設(shè)定為0。
BC-3=(Yi-L-3)2BC-2=(Yi-L-2)2BC-1=(Yi-L-1)2其中BCs表示一分支量度。
定義路徑量度是在時(shí)間ti點(diǎn)所累加的分支估算(branch cost)P+5i+1=BC+5+min{P+5i,P+31i}]]>P+30i+1=BC+3+min{P+5i,P+31i}]]>如果(P+5i<P+31i)h0=h1=1;另外h0=h1=0P+31i+1=BC+3+P+11i]]>P+2i+1=BC+2+P+11i]]>P+10i+1=BC+1+min{P+30i,P+2i}]]>如果(P+30i<P+2i)h2=1;另外h2=0P+11i+1=BC+1+P-10i]]>P-5i+1=BC-5+min{P-5i,P-31i}]]>P-30i+1=BC-3+min{P-5i,P-31i}]]>如果(P-5i<P-31i)h4=h5=1;另外h4=h5=0P-31i+1=BC-3+P-11i]]>P-2i+1=BC-2+P-11i]]>P-10i+1=BC-1+min{P-30i,P-2i}]]>如果(P-30i<P-2i)h3=1;另外h3=0P-11i+1=BC-1+P+10i]]>作為存儲(chǔ)器路徑有兩種方法,一種稱為寄存器混合(registershuffle),另一種稱為追溯(trace back),在本發(fā)明中兩種方法都可以使用,本實(shí)施例以寄存器混合的方法來說明較容易了解。其中存儲(chǔ)器路徑由h0、h1、h2、h3、h4與h5所控制。如圖8示出了ACS單元的方塊圖所示定義Pmaxi=max{Pji}]]>在每一個(gè)時(shí)間點(diǎn)i的每一個(gè)路徑j(luò)Pmini=min{Pji}]]>在每一個(gè)時(shí)間點(diǎn)i的每一個(gè)路徑j(luò)定義Pdiffi=Pmaxi-Pmini]]>對(duì)于每一個(gè)時(shí)間點(diǎn)i,存在一個(gè)邊限值Pdiff_bound≥Pdiffi是已知的理論。
定義Pdiff_bound+M=2N-1,其中M≥0,N是寄存器的位數(shù)。⇒Pmaxi=Pmini+Pdiff_bound=Pmini+((2N-1)-M)]]>當(dāng)Pmini>2N時(shí),而且Pmini-1<2NPmini=2N+B0,]]>其中B0≥0及Pmini<2N⇒Pmaxi=2N+B0+((2N-1)-M),]]>其中對(duì)于每一個(gè)路徑j(luò),B0<BC_max=max{BCj}對(duì)于(N+1)位的ACS(add-compare-select,ACS)806,當(dāng)與門802所有的輸入端皆為‘1’時(shí),表示所有的路徑量度值的最高有效位(mostsignificant bit)皆為‘1’,則與門802送出‘1’(即高電平)到D型觸發(fā)器(D-type flip flop)804,D型觸發(fā)器804在延遲一段時(shí)間后送出標(biāo)準(zhǔn)化(normalize)信號(hào)至ACS 806中所有的ACS單元,使所有的ACS單元所計(jì)算的路徑量度值進(jìn)行標(biāo)準(zhǔn)化操作。
圖9A示出了圖8中ACS_A的方塊圖。在圖9A中,ACS_A 900中的加法器902將路徑量度值Pm_Reg[N-10]與分支量度值BCi[M-10]相加得到路徑量度值Pi[N-10]。與門908的正相輸入端接收路徑量度值的最高位Pi[N-1],反相輸入端接收標(biāo)準(zhǔn)化信號(hào)Normalize,判斷最高位Pi[N-1]與標(biāo)準(zhǔn)化信號(hào)Normalize的情況,在輸出端輸出信號(hào)AND。D型觸發(fā)器904在輸入端D接收信號(hào)AND,在延遲一段時(shí)間后,由輸出端Q輸出路徑量度值的最高位Pi_Reg[N-1],在設(shè)定端S接收一設(shè)定信號(hào)SET_N-1,以設(shè)定路徑量度值最高位Pi_Reg[N-1],在重置端R接收重置信號(hào)Viterbi_Reset,以重置路徑量度值的最高位Pi_Reg[N-1]。與門910的正相輸入端接收路徑量度值的最高位Pi_Reg[N-1],反相輸入端接收標(biāo)準(zhǔn)化信號(hào)Normalize,在判斷最高位Pi_Reg[N-1]與標(biāo)準(zhǔn)化信號(hào)Normalize的情況,由輸出端輸出設(shè)定信號(hào)SET_N-1。
與門912的第一輸入端接收路徑量度值的最高位Pi_Reg[N-1],第二輸入端接收路徑量度值的第二高位Pi_Reg[N-2],在判斷最高位Pi_Reg[N-1]與第二高位Pi_Reg[N-2]的情況,由輸出端輸出設(shè)定信號(hào)SET_N-2。D型觸發(fā)器906的輸入端D接收路徑量度值第二高位Pi[N-2],在延遲一段時(shí)間后,由輸出端Q輸出路徑量度值第二高位Pi_Reg[N-2],在設(shè)定端S接收設(shè)定信號(hào)SET_N-2,以設(shè)定路徑量度值第二高位Pi_Reg[N-2],在重置端R接收重置信號(hào)Viterbi_Reset以重置路徑量度值第二高位Pi[N-2]。
以此類推,與門914的第一輸入端接收路徑量度值的第二低位Pi_Reg[1],第二輸入端接收路徑量度值的最低位Pi_Reg
,在判斷第二低位Pi_Reg[1]與最低位Pi_Reg
的情況,由輸出端輸出設(shè)定信號(hào)SET_0。D型觸發(fā)器916的輸入端D接收路徑量度值最低位Pi
,在延遲一段時(shí)間后,由輸出端Q輸出路徑量度值最低位Pi_Reg
,在設(shè)定端S接收設(shè)定信號(hào)SET_0,以設(shè)定路徑量度值最低位Pi_Reg
,在重置端R接收重置信號(hào)維特比_Reset以重置路徑量度值最低位Pi
。
在圖9A中,當(dāng)ACS_A 900在進(jìn)行標(biāo)準(zhǔn)化的操作時(shí),假設(shè)路徑量度值Pm_Reg[N-10]為‘1110’,而分支量度值BCi[M-10]為‘111’,此時(shí)路徑量度值Pm_Reg[N-10]與分支量度值BCi[M-10]相加結(jié)果為‘0101’,并且產(chǎn)生溢位(overflow)的情況。這時(shí),通過ACS_A 900將使路徑量度值Pm_Reg[N-10]依然是在數(shù)個(gè)Pi_Reg中保持最大值,即路徑量度值Pm_Reg[N-10]為‘1111’。如此可使維特比譯碼器(未示出)的譯碼特性完全不受影響,也由于容許溢位的情況發(fā)生,而ACS在應(yīng)用上可以使用較少的位數(shù),因此ACS的操作速度可以更快。
圖9B示出了圖8中ACS_B的方塊圖。在圖9B中,ACS_B 940中的加法器920將分支量度值BCi[M-10]與路徑量度值Pm_Reg[N-10]進(jìn)行加法運(yùn)算,以得到路徑量度值Pi1[N-10]。加法器922將分支量度值BCi[M-10]與路徑量度值Pn_Reg[N-10]進(jìn)行加法運(yùn)算,以得到路徑量度值Pi2[N-10]。比較器924比較路徑量度值Pm_Reg[N-10]與路徑量度值Pn_Reg[N-10]的大小,以產(chǎn)生一比較信號(hào)Camp。多任務(wù)器926接收路徑量度值Pi1[N-10]與路徑量度值Pi2[N-10],并接收比較信號(hào)Camp以選其中一值作為路徑量度值Pi[N-10]。與門934的正相輸入端接收路徑量度值Pi[N-10]的最高位Pi[N-1],反相輸入端接收標(biāo)準(zhǔn)化信號(hào)Normalize,與門934判斷最高位Pi[N-1]與標(biāo)準(zhǔn)化信號(hào)Normalize的情況,由輸出端輸出信號(hào)AND。D型觸發(fā)器930在輸入端D接收信號(hào)AND,在延遲一段時(shí)間后,由輸出端Q輸出路徑量度值的最高位Pi_Reg[N-1],在設(shè)定端S接收設(shè)定的設(shè)定信號(hào)SET_N-1,以設(shè)定路徑量度值的最高位Pi_Reg[N-1],在重置端R接收重置的信號(hào)Viterbi_Reset,以重置路徑量度值的最高位Pi_Reg[N-1]。與門936的正相輸入端接收路徑量度值的最高位Pi_Reg[N-1],該反相輸入端接收標(biāo)準(zhǔn)化信號(hào)Normalize,與門936判斷最高位Pi_Reg[N-1]與標(biāo)準(zhǔn)化信號(hào)Normalize的情況,由輸出端輸出設(shè)定信號(hào)SET_N-1。
與門942的第一輸入端接收路徑量度值的最高位Pi_Reg[N-1],第二輸入端接收路徑量度值的第二高位Pi_Reg[N-2],在判斷最高位Pi_Reg[N-1]與第二高位Pi_Reg[N-2]的情況,由輸出端輸出設(shè)定信號(hào)SET_N-2。D型觸發(fā)器932的輸入端D接收路徑量度值第二高位Pi[N-2],在延遲一段時(shí)間后,由輸出端Q輸出路徑量度值第二高位Pi_Reg[N-2],在設(shè)定端S接收設(shè)定信號(hào)SET_N-2,以設(shè)定路徑量度值第二高位Pi_Reg[N-2],在重置端R接收重置信號(hào)Viterbi_Reset以重置路徑量度值第二高位Pi[N-2]。
以此類推,與門944的第一輸入端接收路徑量度值的第二低位Pi_Reg[1],第二輸入端接收路徑量度值的最低位Pi_Reg
,在判斷第二低位Pi_Reg[1]與最低位Pi_Reg
的情況,由輸出端輸出設(shè)定信號(hào)SET_0。D型觸發(fā)器946的輸入端D接收路徑量度值最低位Pi
,在延遲一段時(shí)間后,由輸出端Q輸出路徑量度值最低位Pi_Reg
,在設(shè)定端S接收設(shè)定信號(hào)SET_0,以設(shè)定路徑量度值最低位Pi_Reg
,在重置端R接收重置信號(hào)Viterbi_Reset以重置路徑量度值最低位Pi
。D型觸發(fā)器在輸入端D接收比較信號(hào)Camp,在延遲一段時(shí)間后,由輸出端Q輸出比較信號(hào)hx。
在圖9B中,當(dāng)ACS_B 940在進(jìn)行標(biāo)準(zhǔn)化的操作時(shí),若路徑量度值Pm_Reg[N-10]與分支量度值BCi[N-10]相加或路徑量度值Pn_Reg[N-10]與分支量度值BCi[N-10]相加而發(fā)生溢位的情況,其處理方式與如圖9A發(fā)生溢位的情況的處理方式是相同的,在此不多加描述。
第二實(shí)施例圖10示出了本發(fā)明另一種光盤機(jī)的數(shù)據(jù)讀出系統(tǒng)方塊圖。在圖10中,信號(hào)重置裝置1002將所讀取的光盤片的數(shù)據(jù)重置為射頻信號(hào)。模擬數(shù)字轉(zhuǎn)換器1010耦接至信號(hào)重置裝置1002,模擬數(shù)字轉(zhuǎn)換器1010根據(jù)反相高頻時(shí)鐘脈沖信號(hào)CLK1將射頻信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)ADC1。濾波器1004耦接至信號(hào)重置裝置1002,濾波器1004根據(jù)低頻時(shí)鐘脈沖信號(hào)CLK2,利用射頻信號(hào)來產(chǎn)生另一個(gè)數(shù)字信號(hào),以濾除數(shù)字信號(hào)ADC1中的直流值,以得到一數(shù)字信號(hào)Vit_Din,并產(chǎn)生對(duì)應(yīng)于射頻信號(hào)在零點(diǎn)的方波信號(hào)EFM。
其中,濾波器1004具有一模擬分割器1012、一模擬數(shù)字轉(zhuǎn)換器1014與一減法器1018。模擬分割器1012耦接信號(hào)重置裝置1002,可將射頻信號(hào)轉(zhuǎn)換為一分割位階信號(hào),并產(chǎn)生對(duì)應(yīng)于射頻信號(hào)在零點(diǎn)的方波信號(hào)EFM。模擬數(shù)字轉(zhuǎn)換器1014耦接至模擬分割器1012,可根據(jù)低頻時(shí)鐘脈沖信號(hào)CLK2將分割位階信號(hào)轉(zhuǎn)換為一數(shù)字信號(hào)ADC2。減法器1018耦接至模擬數(shù)字轉(zhuǎn)換器1014,可將數(shù)字信號(hào)ADC1與數(shù)字信號(hào)ADC2進(jìn)行減法運(yùn)算,以消除數(shù)字信號(hào)ADC1中的直流值而得到數(shù)字信號(hào)Vit_Din。
維特比譯碼器1020耦接至濾波器1004,可根據(jù)一參考位階將數(shù)字信號(hào)Vit_Din進(jìn)行運(yùn)算、比較、選擇及譯碼,以得到一譯碼信號(hào)Vit_Dout。調(diào)適參考位階調(diào)整器1024耦接至維特比譯碼器1020,可將數(shù)字信號(hào)Vit_Din與譯碼信號(hào)Vit_Dout進(jìn)行比較,以得到參考位階。鎖相回路1016耦接至濾波器1004,將方波信號(hào)EFM與鎖相回路裝置所輸出的高頻時(shí)鐘脈沖信號(hào)CLK1進(jìn)行比較,所產(chǎn)生的相位誤差用以調(diào)整所輸出的高頻時(shí)鐘脈沖信號(hào)CLK1與低頻時(shí)鐘脈沖信號(hào)CLK2。反相器1026耦接至鎖相回路1016,接收鎖相回路1016所輸出的高頻時(shí)鐘脈沖CLK1,并輸出反相高頻時(shí)鐘脈沖信號(hào)CLK1至模擬數(shù)字轉(zhuǎn)換器1010。
圖10的系統(tǒng)結(jié)構(gòu)與圖5的系統(tǒng)結(jié)構(gòu)最大的不同之處是鎖相回路接收參考的信號(hào)來源不同,在圖10中,鎖相回路1016的參考信號(hào)是來自模擬分割器1012所送出的方波信號(hào)EFM,以及鎖相回路1016自身的高頻時(shí)鐘脈沖信號(hào)CLK1;在圖5中,鎖相回路524的參考信號(hào)是來自減法器518所輸出的數(shù)字信號(hào)Vit_Din,以及調(diào)適參考位階調(diào)整器516所輸出的鎖相確認(rèn)位階。圖10中的信號(hào)重置裝置1002、模擬數(shù)字轉(zhuǎn)換器1010、維特比譯碼器1020與調(diào)適參考位階調(diào)整器1024和圖5中的信號(hào)重置裝置502、模擬數(shù)字轉(zhuǎn)換器510、維特比譯碼器520與調(diào)適參考位階調(diào)整器516大致相同。圖10的系統(tǒng)功能要求與圖5的系統(tǒng)功能要求一致。
圖11示出了圖10中增加串行轉(zhuǎn)并列轉(zhuǎn)換器的方塊圖。在圖11中,在減法器1104與維特比譯碼器1106之間增加一個(gè)串行轉(zhuǎn)并列轉(zhuǎn)換器1102,其目的是將減法器1104每次所輸出的一個(gè)位數(shù)據(jù),經(jīng)由串行轉(zhuǎn)并列轉(zhuǎn)換器1102轉(zhuǎn)換為二個(gè)或二個(gè)以上位數(shù)據(jù)以輸出至維特比譯碼器1106,可增加維特比譯碼器1106接收位數(shù)據(jù)的數(shù)目。在圖11中系統(tǒng)的功能與描述圖10系統(tǒng)的功能相同。
因此,本發(fā)明的優(yōu)點(diǎn)是提供一種光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng)與方法,其系統(tǒng)不需要高速部分響應(yīng)均衡器,而維特比譯碼器可以高速操作及減少參考位階的收斂時(shí)間,也同時(shí)解決ACS電路因溢位問題而需要更多的位數(shù)量。
綜上所述,雖然本發(fā)明已以較佳實(shí)施例披露如上,然其并非用以限定本發(fā)明,任何本領(lǐng)域的技術(shù)人員,在不脫離本發(fā)明的精神和范圍的前提下,可作各種更動(dòng)與潤(rùn)飾,因此本發(fā)明的保護(hù)范圍視后面的權(quán)利要求所界定。
權(quán)利要求
1.一種光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),包括一信號(hào)重置裝置,可將所讀取的一光盤片的數(shù)據(jù)重置為一射頻信號(hào);一模擬數(shù)字轉(zhuǎn)換器,耦接至該信號(hào)重置裝置,可根據(jù)一高頻時(shí)鐘脈沖信號(hào)將該射頻信號(hào)轉(zhuǎn)換為一數(shù)字信號(hào);一濾波器,耦接至該信號(hào)重置裝置,可根據(jù)一低頻時(shí)鐘脈沖信號(hào),利用該射頻信號(hào)來產(chǎn)生另一個(gè)該數(shù)字信號(hào),以濾除該模擬數(shù)字轉(zhuǎn)換器的數(shù)字信號(hào)中的直流值,以得到一濾波數(shù)字信號(hào);一維特比譯碼器,耦接至該濾波器,可根據(jù)一參考位階將該濾波數(shù)字信號(hào)進(jìn)行運(yùn)算、比較、選擇及譯碼,以得到一譯碼信號(hào);一調(diào)適參考位階調(diào)整器,耦接至該維特比譯碼器,可將該濾波數(shù)字信號(hào)與該譯碼信號(hào)進(jìn)行比較,以得到一鎖相確認(rèn)位階與該參考位階;以及一鎖相回路裝置,耦接至該調(diào)適參考位階調(diào)整器,可將該濾波數(shù)字信號(hào)與該鎖相確認(rèn)位階進(jìn)行比較,所產(chǎn)生的相位誤差用以調(diào)整所輸出的該高頻時(shí)鐘脈沖信號(hào)與該低頻時(shí)鐘脈沖信號(hào)。
2.如權(quán)利要求1所述的光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其中該維特比譯碼器還包括一分支量度單元,耦接至該濾波器,可根據(jù)該參考位階將該濾波數(shù)字信號(hào)進(jìn)行運(yùn)算,以得到一分支量度值,當(dāng)該濾波數(shù)字信號(hào)超過一最大參考位階與一最小參考位階的范圍時(shí),則該分支量度值設(shè)定為0;一加-比較-選擇單元,耦接至該分支量度單元,可將該分支量度值累加至一格狀圖中多個(gè)路徑的一路徑量度值,比較出該些路徑所累加的最小的該路徑量度值,并選擇最小的該路徑量度值的路徑以成為一殘留路徑;以及一路徑存儲(chǔ)單元,耦接至該加-比較-選擇單元,可依據(jù)該殘留路徑尋找一合并點(diǎn),根據(jù)該合并點(diǎn)對(duì)該殘留路徑進(jìn)行譯碼以得到該譯碼信號(hào)。
3.如權(quán)利要求1所述的光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其中該調(diào)適參考位階調(diào)整器還包括一延遲路徑單元,耦接至該濾波器,可將該濾波數(shù)字信號(hào)進(jìn)行延遲,以得到一延遲數(shù)字信號(hào);一數(shù)據(jù)式樣存儲(chǔ)器,耦接至該維特比譯碼器,可根據(jù)該譯碼信號(hào)送出對(duì)應(yīng)的一數(shù)據(jù)式樣;一參考位階存儲(chǔ)器,耦接至該數(shù)據(jù)式樣存儲(chǔ)器,將儲(chǔ)存在該參考位階存儲(chǔ)器的所有的該參考位階送至該維特比譯碼器,接收一新參考位階來更新對(duì)應(yīng)于該新參考位階的該參考位階,送出對(duì)應(yīng)于該數(shù)據(jù)式樣的該參考位階以作為一選擇位階信號(hào),其中所有的該參考位階的部分參考位階系作為該鎖相確認(rèn)位階;一參考比較器,耦接至該延遲路徑單元,可將該延遲數(shù)字信號(hào)與該選擇位階信號(hào)進(jìn)行比較,以得到一計(jì)數(shù)控制信號(hào);一低通濾波器,耦接至該參考比較器,接收一選擇計(jì)數(shù)值,可根據(jù)該計(jì)數(shù)控制信號(hào)來進(jìn)行向上/向下計(jì)數(shù)該選擇計(jì)數(shù)值,以得到一新計(jì)數(shù)值與一位階調(diào)整控制信號(hào);一參考計(jì)數(shù)存儲(chǔ)器,耦接至該低通濾波器與該數(shù)據(jù)式樣存儲(chǔ)器,可儲(chǔ)存該新計(jì)數(shù)值,根據(jù)該數(shù)據(jù)式樣送出對(duì)應(yīng)的選擇計(jì)數(shù)值;以及一位階調(diào)整器,耦接至該低通濾波器,可根據(jù)該位階調(diào)整控制信號(hào)以調(diào)整該選擇位階信號(hào),而得到該新參考位階。
4.如權(quán)利要求1所述的光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其中該濾波器還包括一模擬分割器,耦接至信號(hào)重置裝置,可將該射頻信號(hào)轉(zhuǎn)換為一分割位階信號(hào);一低頻模擬數(shù)字轉(zhuǎn)換器,耦接至該模擬分割器,可根據(jù)該低頻時(shí)鐘脈沖信號(hào),將該分割位階信號(hào)轉(zhuǎn)換為一低頻數(shù)字信號(hào);以及一減法器,耦接至該低頻模擬數(shù)字轉(zhuǎn)換器,可將該數(shù)字信號(hào)與該低頻數(shù)字信號(hào)進(jìn)行減法運(yùn)算,以得到該濾波數(shù)字信號(hào)。
5.一種光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),包括一信號(hào)重置裝置,可將所讀取的一光盤片的數(shù)據(jù)重置為一射頻信號(hào);一模擬數(shù)字轉(zhuǎn)換器,耦接至該信號(hào)重置裝置,可根據(jù)一反相高頻時(shí)鐘脈沖信號(hào)將該射頻信號(hào)轉(zhuǎn)換為一數(shù)字信號(hào);一濾波器,耦接至該信號(hào)重置裝置,可根據(jù)一低頻時(shí)鐘脈沖信號(hào),利用該射頻信號(hào)來產(chǎn)生另一個(gè)該數(shù)字信號(hào),濾除該模擬數(shù)字轉(zhuǎn)換器的該數(shù)字信號(hào)中的直流值,以得到一濾波數(shù)字信號(hào),并產(chǎn)生對(duì)應(yīng)于該射頻信號(hào)在零點(diǎn)的一方波信號(hào);一維特比譯碼器,耦接至該濾波器,根據(jù)一參考位階將該濾波數(shù)字信號(hào)進(jìn)行運(yùn)算、比較、選擇及譯碼,以得到一譯碼信號(hào);一調(diào)適參考位階調(diào)整器,耦接至該維特比譯碼器,將該濾波數(shù)字信號(hào)與該譯碼信號(hào)進(jìn)行比較,以得到該參考位階;一鎖相回路裝置,耦接至該濾波器,可將該方波信號(hào)與該鎖相回路裝置所輸出的該高頻時(shí)鐘脈沖信號(hào)進(jìn)行比較,所產(chǎn)生的相位誤差用以調(diào)整所輸出的該高頻時(shí)鐘脈沖信號(hào)與該低頻時(shí)鐘脈沖信號(hào);以及一反相器,耦接至該鎖相回路裝置,可將該高頻時(shí)鐘脈沖信號(hào)反相成為該反相高頻時(shí)鐘脈沖信號(hào)。
6.如權(quán)利要求5所述的光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其中該維特比譯碼器還包括一分支量度單元,耦接至該濾波器,可根據(jù)該參考位階將該濾波數(shù)字信號(hào)進(jìn)行運(yùn)算,以得到一分支量度值,當(dāng)該濾波數(shù)字信號(hào)超過一最大參考位階與一最小參考位階的范圍時(shí),則該分支量度值設(shè)定為0;一加-比較-選擇單元,耦接至該分支量度單元,可將該分支量度值累加至一格狀圖中多個(gè)路徑的一路徑量度值,比較出該些路徑所累加的最小的該路徑量度值,并選擇最小的該路徑量度值的路徑以成為一殘留路徑;以及一路徑存儲(chǔ)單元,耦接至該加-比較-選擇單元,可依據(jù)該殘留路徑尋找一合并點(diǎn),根據(jù)該合并點(diǎn)對(duì)該殘留路徑進(jìn)行譯碼以得到該譯碼信號(hào)。
7.如權(quán)利要求5所述的光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其中該調(diào)適參考位階調(diào)整器還包括一延遲路徑單元,耦接至該濾波器,可將該濾波數(shù)字信號(hào)進(jìn)行延遲,以得到一延遲數(shù)字信號(hào);一數(shù)據(jù)式樣存儲(chǔ)器,耦接至該維特比譯碼器,可根據(jù)該譯碼信號(hào)送出對(duì)應(yīng)的一數(shù)據(jù)式樣;一參考位階存儲(chǔ)器,耦接至該數(shù)據(jù)式樣存儲(chǔ)器,將儲(chǔ)存在該參考位階存儲(chǔ)器的所有的該參考位階送至該維特比譯碼器,接收一新參考位階來更新對(duì)應(yīng)于該新參考位階的該參考位階,送出對(duì)應(yīng)于該數(shù)據(jù)式樣的該參考位階以作為一選擇位階信號(hào);一參考比較器,耦接至該延遲路徑單元,可將該延遲數(shù)字信號(hào)與該選擇位階信號(hào)進(jìn)行比較,以得到一計(jì)數(shù)控制信號(hào);一低通濾波器,耦接至該參考比較器,接收一選擇計(jì)數(shù)值,可根據(jù)該計(jì)數(shù)控制信號(hào)來進(jìn)行向上/向下計(jì)數(shù)該選擇計(jì)數(shù)值,以得到一新計(jì)數(shù)值與一位階調(diào)整控制信號(hào);一參考計(jì)數(shù)存儲(chǔ)器,耦接至該低通濾波器與該數(shù)據(jù)式樣存儲(chǔ)器,可儲(chǔ)存該新計(jì)數(shù)值,根據(jù)該數(shù)據(jù)式樣送出對(duì)應(yīng)的該選擇計(jì)數(shù)值;以及一位階調(diào)整器,耦接至該低通濾波器,可根據(jù)該位階調(diào)整控制信號(hào)以調(diào)整該選擇位階信號(hào),而得到該新參考位階。
8.如權(quán)利要求5所述的光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其中該濾波器還包括一模擬分割器,耦接至信號(hào)重置裝置,可將該射頻信號(hào)轉(zhuǎn)換為一分割位階信號(hào),并產(chǎn)生對(duì)應(yīng)于該射頻信號(hào)在零點(diǎn)的該方波信號(hào);一低頻模擬數(shù)字轉(zhuǎn)換器,耦接至該模擬分割器,可根據(jù)該低頻時(shí)鐘脈沖信號(hào),將該分割位階信號(hào)轉(zhuǎn)換為一低頻數(shù)字信號(hào);以及一減法器,耦接至該低頻模擬數(shù)字轉(zhuǎn)換器,可將該數(shù)字信號(hào)與該低頻數(shù)字信號(hào)進(jìn)行減法運(yùn)算,以得到該濾波數(shù)字信號(hào)。
9.一種光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其系統(tǒng)可具有一維特比譯碼器與一調(diào)適參考位階調(diào)整器,該維特比譯碼器根據(jù)一參考位階將一數(shù)字信號(hào)進(jìn)行運(yùn)算、比較、選擇及譯碼,以得到一譯碼信號(hào),該調(diào)適參考位階調(diào)整器耦接至該維特比譯碼器,將該數(shù)字信號(hào)與該譯碼信號(hào)進(jìn)行比較,以得到該參考位階,該調(diào)適參考位階調(diào)整器包括一延遲路徑單元,耦接至該維特比譯碼器,可將該數(shù)字信號(hào)進(jìn)行延遲,以得到一延遲數(shù)字信號(hào);一數(shù)據(jù)式樣存儲(chǔ)器,耦接至該維特比譯碼器,可根據(jù)該譯碼信號(hào)送出對(duì)應(yīng)的一數(shù)據(jù)式樣;一參考位階存儲(chǔ)器,耦接至該數(shù)據(jù)式樣存儲(chǔ)器,將儲(chǔ)存在該參考位階存儲(chǔ)器的所有的該參考位階送至該維特比譯碼器,接收一新參考位階來更新對(duì)應(yīng)于該新參考位階的該參考位階,送出對(duì)應(yīng)于該數(shù)據(jù)式樣的該參考位階以作為一選擇位階信號(hào);一參考比較器,耦接至該延遲路徑單元,可將該延遲數(shù)字信號(hào)與該選擇位階信號(hào)進(jìn)行比較,以得到一計(jì)數(shù)控制信號(hào);一低通濾波器,耦接至該參考比較器,接收一選擇計(jì)數(shù)值,可根據(jù)該計(jì)數(shù)控制信號(hào)來進(jìn)行向上/向下計(jì)數(shù)該選擇計(jì)數(shù)值,以得到一新計(jì)數(shù)值與一位階調(diào)整控制信號(hào);一參考計(jì)數(shù)存儲(chǔ)器,耦接至該低通濾波器與該數(shù)據(jù)式樣存儲(chǔ)器,可儲(chǔ)存該新計(jì)數(shù)值,根據(jù)該數(shù)據(jù)式樣送出對(duì)應(yīng)的該選擇計(jì)數(shù)值;以及一位階調(diào)整器,耦接至該低通濾波器,可根據(jù)該位階調(diào)整控制信號(hào)以調(diào)整該選擇位階信號(hào),而得到該新參考位階。
10.如權(quán)利要求9所述的光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其中該維特比譯碼器還包括一分支量度單元,可根據(jù)該參考位階將該數(shù)字信號(hào)進(jìn)行運(yùn)算,以得到一分支量度值,當(dāng)該數(shù)字信號(hào)超過一最大參考位階與一最小參考位階的范圍時(shí),則該分支量度值設(shè)定為0;一加-比較-選擇單元,耦接至該分支量度單元,可將該分支量度值累加至一格狀圖中多個(gè)路徑的一路徑量度值,比較出該些路徑所累加的最小的該路徑量度值,并選擇最小的該路徑量度值的路徑以成為一殘留路徑;以及一路徑存儲(chǔ)單元,耦接至該加-比較-選擇單元,可依據(jù)該殘留路徑尋找一合并點(diǎn),根據(jù)該合并點(diǎn)對(duì)該殘留路徑進(jìn)行譯碼以得到該譯碼信號(hào)。
11.一種光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其系統(tǒng)具有一維特比譯碼器,該維特比譯碼器具有一加-比較-選擇單元,該加-比較-選擇單元包括多個(gè)第一加-比較-選擇單元,可計(jì)算一分支量度值與一路徑量度值,以得到一計(jì)算路徑量度值,接收一重置信號(hào)重置該些第一加-比較-選擇單元的狀態(tài),接收一標(biāo)準(zhǔn)化信號(hào)以設(shè)定該計(jì)算路徑量度值的位;多個(gè)第二加-比較-選擇單元,耦接至該些第一加-比較-選擇單元,可計(jì)算該分支量度值、該路徑量度值與該計(jì)算路徑量度值,以得到一新計(jì)算路徑量度值與一比較信號(hào),接收該重置信號(hào)重置該些第二加-比較-選擇單元的狀態(tài),接收該標(biāo)準(zhǔn)化信號(hào)以設(shè)定該新計(jì)算路徑量度值的位;一邏輯門,耦接至該些第一加-比較-選擇單元與該些第二加-比較-選擇單元,可判斷該些第一加-比較-選擇單元的該計(jì)算路徑量度值與該些第二加-比較-選擇單元的新計(jì)算路徑量度值的位,以送出一邏輯判斷信號(hào);以及一觸發(fā)器,耦接至該邏輯門,接收該邏輯判斷信號(hào),延遲一段時(shí)間后送出該標(biāo)準(zhǔn)化信號(hào);其中,該些第一加-比較-選擇單元與該些第二加-比較-選擇單元進(jìn)行加、比較與選擇運(yùn)算而產(chǎn)生溢位的情況,在該些第一加-比較-選擇單元的該計(jì)算路徑量度值與該些第二加-比較-選擇單元的該新計(jì)算路徑量度值的位為‘1’時(shí),而該邏輯門的判斷與該觸發(fā)器送出該標(biāo)準(zhǔn)化信號(hào),來使產(chǎn)生溢位情況的該些第一加-比較-選擇單元的該計(jì)算路徑量度值與該些第二加-比較-選擇單元的該新計(jì)算路徑量度值的最高連續(xù)的數(shù)個(gè)位保持為‘1’。
12.如權(quán)利要求11所述的光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其中該些第一加-比較-選擇單元的每一個(gè)第一加-比較-選擇單元還包括一加法器,可將該分支量度值與該路徑量度值進(jìn)行加法運(yùn)算,以得到一加總路徑量度值;一第一與門,具有一正相輸入端、一反相輸入端與一輸出端,該正相輸入端接收該加總路徑量度值的最高位的數(shù)據(jù),該反相輸入端接收該標(biāo)準(zhǔn)化信號(hào),判斷其最高位的數(shù)據(jù)與該標(biāo)準(zhǔn)化信號(hào)的情況,在該輸出端輸出一第一與門信號(hào);一第一D型觸發(fā)器,具有一輸入端、一設(shè)定端、一重置端與該輸出端,在該輸入端接收該第一與門信號(hào),在延遲一段時(shí)間后,由該輸出端輸出該計(jì)算路徑量度值的最高位的數(shù)據(jù),在該設(shè)定端接收一第一設(shè)定信號(hào),以設(shè)定該計(jì)算路徑量度值的最高位的數(shù)據(jù),在該重置端接收該重置信號(hào),以重置該計(jì)算路徑量度值的最高位的數(shù)據(jù);一第二與門,具有該正相輸入端、該反相輸入端與該輸出端,該正相輸入端接收該計(jì)算路徑量度值的最高位的數(shù)據(jù),該反相輸入端接收該標(biāo)準(zhǔn)化信號(hào),判斷其最高位的數(shù)據(jù)與該標(biāo)準(zhǔn)化信號(hào)的情況,在該輸出端輸出該第一設(shè)定信號(hào);多個(gè)與門,該些與門的每一個(gè)與門皆具有一第一輸入、一第二輸入端與該輸出端,該些與門的第一個(gè)與門的該第一輸入端接收該計(jì)算路徑量度值的最高位的數(shù)據(jù),第一個(gè)與門的該第二輸入端接收該計(jì)算路徑量度值的第二高位的數(shù)據(jù),判斷其最高位的數(shù)據(jù)與第二高位的數(shù)據(jù),在第一個(gè)與門的該輸出端輸出一第二設(shè)定信號(hào),以此類推,該些與門的最后一個(gè)與門的該第一輸入端接收該計(jì)算路徑量度值的第二低位的數(shù)據(jù),最后一個(gè)與門的該第二輸入端接收該計(jì)算路徑量度值的最低位的數(shù)據(jù),判斷其第二低位的數(shù)據(jù)與最低位的數(shù)據(jù),在最后一個(gè)與門的該輸出端輸出一最低位設(shè)定信號(hào);以及多個(gè)D型觸發(fā)器,該些D型觸發(fā)器的每一個(gè)D型觸發(fā)器皆具有該輸入端、該設(shè)定端、該重置端與該輸出端,在該些D型觸發(fā)器的第一個(gè)D型觸發(fā)器的該輸入端接收該加總路徑量度值的第二高位的數(shù)據(jù),在延遲一段時(shí)間后,由第一個(gè)D型觸發(fā)器的該輸出端輸出該計(jì)算路徑量度值的第二高位的數(shù)據(jù),在第一個(gè)D型觸發(fā)器的該設(shè)定端接收該第二設(shè)定信號(hào),以設(shè)定該計(jì)算路徑量度值的第二高位的數(shù)據(jù),在第一個(gè)D型觸發(fā)器的該重置端接收該重置信號(hào),以重置該計(jì)算路徑量度值的第二高位的數(shù)據(jù),以此類推,在該些D型觸發(fā)器的最后一個(gè)D型觸發(fā)器的該輸入端接收該加總路徑量度值的最低位的數(shù)據(jù),在延遲一段時(shí)間后,由最后一個(gè)D型觸發(fā)器的輸出端輸出該計(jì)算路徑量度值的最低位的數(shù)據(jù),在最后一個(gè)D型觸發(fā)器的設(shè)定端接收該最低位設(shè)定信號(hào),以設(shè)定該計(jì)算路徑量度值的最低位的數(shù)據(jù),在最后一個(gè)D型觸發(fā)器的重置端接收該重置信號(hào),以重置該計(jì)算路徑量度值的最低位的數(shù)據(jù)。
13.如權(quán)利要求11所述的光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其中該些第二加-比較-選擇單元的每一個(gè)第二加-比較-選擇單元還包括一第一加法器,可將該分支量度值與一第m次計(jì)算路徑量度值進(jìn)行加法運(yùn)算,以得到一第一加總路徑量度值;一第二加法器,可將該分支量度值與一第n次計(jì)算路徑量度值進(jìn)行加法運(yùn)算,以得到一第二加總路徑量度值,;一比較器,可比較該第m次計(jì)算路徑量度值與該第n次計(jì)算路徑量度值的大小,以產(chǎn)生一比較結(jié)果信號(hào);一多任務(wù)器,接收該第一加總路徑量度值與該第二加總路徑量度值,并接收該比較結(jié)果信號(hào)以選擇其中一值做為一選擇路徑量度值;一第一與門,具有一正相輸入端、一反相輸入端與一輸出端,該正相輸入端接收該選擇路徑量度值的最高位的數(shù)據(jù),該反相輸入端接收該標(biāo)準(zhǔn)化信號(hào),判斷最高位的數(shù)據(jù)與該標(biāo)準(zhǔn)化信號(hào)的情況,在該輸出端輸出一第一與門信號(hào);一第一D型觸發(fā)器,具有一輸入端、一設(shè)定端、一重置端與該輸出端,在該輸入端接收該第一與門信號(hào),在延遲一段時(shí)間后,由該輸出端輸出該計(jì)算路徑量度值的最高位的數(shù)據(jù),在該設(shè)定端接收一第一設(shè)定信號(hào),以設(shè)定該計(jì)算路徑量度值的最高位的數(shù)據(jù),在該重置端接收該重置信號(hào),則重置該計(jì)算路徑量度值的最高位的數(shù)據(jù);一第二與門,具有該正相輸入端、該反相輸入端與該輸出端,該正相輸入端接收該計(jì)算路徑量度值的最高位的數(shù)據(jù),該反相輸入端接收該標(biāo)準(zhǔn)化信號(hào),判斷最高位的數(shù)據(jù)與該標(biāo)準(zhǔn)化信號(hào)的情況,在該輸出端輸出該第一設(shè)定信號(hào);多個(gè)與門,該些與門的每一個(gè)與門皆具有一第一輸入、一第二輸入端與該輸出端,該些與門的第一個(gè)與門的第一輸入端接收該計(jì)算路徑量度值的最高位的數(shù)據(jù),第一個(gè)與門的第二輸入端接收該計(jì)算路徑量度值的第二高位的數(shù)據(jù),判斷其最高位的數(shù)據(jù)與第二高位的數(shù)據(jù),在第一個(gè)與門的輸出端輸出一第二設(shè)定信號(hào),以此類推,該些與門的最后一個(gè)與門的第一輸入端接收該計(jì)算路徑量度值的第二低位的數(shù)據(jù),最后一個(gè)與門的第二輸入端接收該計(jì)算路徑量度值的最低位的數(shù)據(jù),判斷其第二低位的數(shù)據(jù)與最低位的數(shù)據(jù),在最后一個(gè)與門的輸出端輸出一最低位信號(hào);以及多個(gè)D型觸發(fā)器,該些D型觸發(fā)器的每一個(gè)D型觸發(fā)器皆具有該輸入端、該設(shè)定端、該重置端與該輸出端,在該些D型觸發(fā)器的第一個(gè)D型觸發(fā)器的輸入端接收該選擇路徑量度值的第二高位的數(shù)據(jù),在延遲一段時(shí)間后,由第一個(gè)D型觸發(fā)器的輸出端輸出該計(jì)算路徑量度值的第二高位的數(shù)據(jù),在第一個(gè)D型觸發(fā)器的設(shè)定端接收該第二設(shè)定信號(hào),以設(shè)定該計(jì)算路徑量度值的第二高位的數(shù)據(jù),在第一個(gè)D型觸發(fā)器的重置端接收該重置信號(hào),以重置該計(jì)算路徑量度值的第二高位的數(shù)據(jù),以此類推,在該些D型觸發(fā)器的最后一個(gè)D型觸發(fā)器的輸入端接收該選擇路徑量度值的最低位的數(shù)據(jù),在延遲一段時(shí)間后,由最后一個(gè)D型觸發(fā)器的輸出端輸出該計(jì)算路徑量度值的最低位的數(shù)據(jù),在最后一個(gè)D型觸發(fā)器的設(shè)定端接收該最低位設(shè)定信號(hào),以設(shè)定該計(jì)算路徑量度值的最低位的數(shù)據(jù),在最后一個(gè)D型觸發(fā)器的重置端接收該重置信號(hào),以重置該計(jì)算路徑量度值的最低位的數(shù)據(jù);以及一第三D型觸發(fā)器,具有該輸入端與該輸出端,在該輸入端接收該比較結(jié)果信號(hào),在延遲一段時(shí)間后,由該輸出端輸出該比較信號(hào)。
14.一種光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其系統(tǒng)可具有一維特比譯碼器,該維特比譯碼器包括一分支量度單元,可根據(jù)一參考位階將一數(shù)字信號(hào)進(jìn)行運(yùn)算,以得到一分支量度值,當(dāng)該數(shù)字信號(hào)超過一最大參考位階與一最小參考位階的范圍時(shí),則該分支量度值設(shè)定為0;一加-比較-選擇單元,耦接至該分支量度單元,可將該分支量度值累加至一格狀圖中多個(gè)路徑的一路徑量度值,比較出該些路徑所累加的最小的路徑量度值,并選擇最小的路徑量度值的路徑以成為一殘留路徑;以及一路徑存儲(chǔ)單元,耦接至該加-比較-選擇單元,可依據(jù)該殘留路徑尋找一合并點(diǎn),根據(jù)該合并點(diǎn)對(duì)該殘留路徑進(jìn)行譯碼以得到該譯碼信號(hào)。
全文摘要
一種光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),包括一信號(hào)重置裝置、一模擬數(shù)字轉(zhuǎn)換器、一濾波器、一維特比譯碼器、一調(diào)適參考位階調(diào)整器以及一鎖相回路裝置。利用光盤機(jī)中具有最大可能性數(shù)據(jù)檢測(cè)電路的數(shù)據(jù)讀出系統(tǒng),其系統(tǒng)不需要高速部分響應(yīng)均衡器,而維特比譯碼器可以高速操作及減少參考位階的收斂時(shí)間,加-比較-選擇電路可解決溢位的問題。
文檔編號(hào)G11B7/005GK1476011SQ02129838
公開日2004年2月18日 申請(qǐng)日期2002年8月15日 優(yōu)先權(quán)日2002年8月15日
發(fā)明者吳文義, 郭弘政 申請(qǐng)人:聯(lián)發(fā)科技股份有限公司