據(jù)選通信號(hào)DQS被設(shè)置成在前同步時(shí)段(preamble per1d) tRPRE (即,時(shí)刻T12至?xí)r刻T13)和后同步時(shí)段(postamble per1d) tRPST (即,時(shí)刻T14至?xí)r刻T15)被驅(qū)動(dòng)至邏輯低電平。用于將數(shù)據(jù)選通信號(hào)DQS在前同步時(shí)段tRPRE和后同步時(shí)段tRPST驅(qū)動(dòng)至邏輯低電平的驅(qū)動(dòng)力可以被設(shè)置成大于在測(cè)試模式下用于驅(qū)動(dòng)數(shù)據(jù)選通信號(hào)DQS的驅(qū)動(dòng)力。由于數(shù)據(jù)選通信號(hào)DQS在測(cè)試模式中被驅(qū)動(dòng)至邏輯高電平,且在前同步時(shí)段tRPRE和后同步時(shí)段tRPST中被驅(qū)動(dòng)至邏輯低電平,所以可以精確地測(cè)量前同步時(shí)段tRPRE和后同步時(shí)段tRPST。
[0037]在如上配置的半導(dǎo)體系統(tǒng)中,在第一半導(dǎo)體器件51的讀取操作中,可以檢查自第一半導(dǎo)體器件51輸出的數(shù)據(jù)DQ的有效窗口。為了檢查數(shù)據(jù)DQ的有效窗口,可以使用同步于延遲的數(shù)據(jù)選通信號(hào)DQS_d而輸出數(shù)據(jù)DQ的方案和同步于自第三半導(dǎo)體器件54施加的外部數(shù)據(jù)選通信號(hào)DQS_EXT而輸出數(shù)據(jù)DQ的方案。
[0038]在其中第二測(cè)試模式信號(hào)TM〈3>(可以根據(jù)一個(gè)實(shí)施例被設(shè)置成邏輯高電平)處于邏輯低電平的實(shí)例中,由于延遲的數(shù)據(jù)選通信號(hào)DQS_cHt為選中數(shù)據(jù)選通信號(hào)DQS_SEL輸出,所以內(nèi)部數(shù)據(jù)IDQ同步于被選中作為選中的數(shù)據(jù)選通信號(hào)DQS_SEL的延遲的數(shù)據(jù)選通信號(hào)DQS_d而作為輸出數(shù)據(jù)DQ_0UT被輸出。通過(guò)將內(nèi)部數(shù)據(jù)選通信號(hào)IDQS延遲根據(jù)第一測(cè)試模式信號(hào)TM〈1:2>的邏輯電平組合確定的延遲時(shí)段來(lái)產(chǎn)生延遲的數(shù)據(jù)選通信號(hào)DQS_d0因此,第三半導(dǎo)體器件54可以通過(guò)在改變第一測(cè)試模式信號(hào)TM〈1: 2>的邏輯電平組合的同時(shí)被自第二半導(dǎo)體器件52輸入輸出數(shù)據(jù)DQ_0UT來(lái)檢查數(shù)據(jù)DQ的有效窗口。例如,當(dāng)?shù)谝粶y(cè)試模式信號(hào)TM〈1: 2>的邏輯電平組合改變成’ L,L’、’ L,H’、’ H,L’和’ H,H’,(即,低L,高H)時(shí),通過(guò)順序延遲預(yù)定時(shí)段來(lái)產(chǎn)生延遲的數(shù)據(jù)選通信號(hào)DQS_d,且第三半導(dǎo)體器件54可以通過(guò)檢查其中輸出數(shù)據(jù)DQ_OUT以預(yù)定邏輯電平(可以根據(jù)一個(gè)實(shí)施例設(shè)置成邏輯高電平或邏輯低電平)被輸出的時(shí)段來(lái)檢查數(shù)據(jù)DQ的有效窗口。
[0039]在其中第二測(cè)試模式信號(hào)TM〈3>是邏輯高電平(可以根據(jù)一個(gè)實(shí)施例被設(shè)置成邏輯低電平)的實(shí)例中,由于外部數(shù)據(jù)選通信號(hào)DQS_EXT被輸出作為選中的數(shù)據(jù)選通信號(hào)DQS_SEL,所以內(nèi)部數(shù)據(jù)IDQ同步于被選中作為選中的數(shù)據(jù)選通信號(hào)DQS_SEL的外部數(shù)據(jù)選通信號(hào)DQS_EXT而被輸出作為輸出數(shù)據(jù)DQ_0UT。外部數(shù)據(jù)選通信號(hào)DQS_EXT自第三半導(dǎo)體器件54施加至第二半導(dǎo)體器件52。第三半導(dǎo)體器件54可以通過(guò)在順序地改變外部數(shù)據(jù)選通信號(hào)DQS_EXT的輸入時(shí)刻的同時(shí)檢查其中輸出數(shù)據(jù)DQ_0UT以預(yù)定邏輯電平被輸出的時(shí)段來(lái)檢查數(shù)據(jù)DQ的有效窗口。
[0040]如上所述,在根據(jù)一個(gè)實(shí)施例的半導(dǎo)體系統(tǒng)中,通過(guò)同步于在第二半導(dǎo)體器件52中產(chǎn)生的延遲的數(shù)據(jù)選通信號(hào)DQS_d或自第三半導(dǎo)體器件54施加至第二半導(dǎo)體器件52的外部數(shù)據(jù)選通信號(hào)DQS_EXT而產(chǎn)生內(nèi)部數(shù)據(jù)IDQ,數(shù)據(jù)DQ的有效窗口可以被容易地檢查。另外,由于設(shè)置終止單元531,所以可以精確地測(cè)量數(shù)據(jù)選通信號(hào)DQS的前同步時(shí)段tRPRE和后同步時(shí)段tRPST。
[0041]如在以上描述中顯然的是,根據(jù)各種實(shí)施例,提供的優(yōu)點(diǎn)在于可以使用設(shè)置在半導(dǎo)體器件和測(cè)試設(shè)備之間的設(shè)備來(lái)容易地檢查和校正包括微凸焊盤的半導(dǎo)體器件的接口特性。
[0042]以上討論的半導(dǎo)體系統(tǒng)和/或半導(dǎo)體器件(見圖1至圖7)在設(shè)計(jì)存儲(chǔ)器件、處理器和計(jì)算機(jī)系統(tǒng)時(shí)特別有用。例如,參見圖8,使用根據(jù)實(shí)施例的半導(dǎo)體系統(tǒng)和/或半導(dǎo)體器件的系統(tǒng)的框圖被示出,且總體而言通過(guò)附圖標(biāo)記1000表示。系統(tǒng)1000可以包括一個(gè)或多個(gè)處理器或中央處理單元(“CPUs”) 1100。CPU 1100可以單獨(dú)使用或與其他CPU組合使用。盡管CPU 1100將主要表示單數(shù),但本領(lǐng)域的技術(shù)人員將理解的是,可以實(shí)現(xiàn)具有任何數(shù)量的物理或邏輯CPU的系統(tǒng)。
[0043]芯片組1150可以可操作式耦接至CPU 1100。芯片組1150是CPU 1100于系統(tǒng)1000的其他部件(其可以包括存儲(chǔ)器控制器1200、輸入/輸出(“I/O”)總線1250和盤驅(qū)動(dòng)控制器1300)之間的信號(hào)的通信路徑。根據(jù)系統(tǒng)的配置,許多不同信號(hào)中的任何一個(gè)可以經(jīng)由芯片組1150傳送,且本領(lǐng)域的技術(shù)人員將理解的是,遍及系統(tǒng)1000的信號(hào)的路由可以容易地被調(diào)整,而不需改變系統(tǒng)的基本性質(zhì)。
[0044]如上所述,存儲(chǔ)器控制器1200可以與芯片組1150可操作式耦接。存儲(chǔ)器控制器1200可以包括以上參照?qǐng)D1至圖7討論的至少一個(gè)半導(dǎo)體系統(tǒng)和/或半導(dǎo)體器件。因而,存儲(chǔ)器控制器1200可以經(jīng)由芯片組1150接收從CPU 1100提供的請(qǐng)求。在可替選的實(shí)施例中,存儲(chǔ)器控制器1200可以集成至芯片組1150中。存儲(chǔ)器控制器1200可以可操作式耦接至一個(gè)或多個(gè)存儲(chǔ)器件1350。在一個(gè)實(shí)施例中,存儲(chǔ)器件1350可以包括以上參照?qǐng)D1至圖7討論的至少一個(gè)半導(dǎo)體系統(tǒng)和/或半導(dǎo)體器件,存儲(chǔ)器件1350可以包括用于限定多個(gè)存儲(chǔ)器單元的多個(gè)字線和多個(gè)位線。存儲(chǔ)器件1350可以是許多工業(yè)標(biāo)準(zhǔn)存儲(chǔ)器類型的任何一種,包括但不限于:單列直插式內(nèi)存模塊(“SMM”)和雙列直插式內(nèi)存模塊(“DIMM”)。此外,存儲(chǔ)器件1350可以通過(guò)儲(chǔ)存指令和數(shù)據(jù)兩者來(lái)便于外部數(shù)據(jù)儲(chǔ)存器件的安全移除。
[0045]芯片組1150還可以耦接至I/O總線1250。I/O總線1250可以用作自芯片組1150至I/o器件1410、1420和1430的信號(hào)的通信路徑。I/O器件1410、1420和1430可以包括鼠標(biāo)1410、視頻顯示器1420或鍵盤1430。I/O總線1250可以使用一些通信協(xié)議的任何一種來(lái)與I/O器件1410、1420和1430進(jìn)行通信。此外,I/O總線1250可以集成至芯片組1150中。
[0046]盤驅(qū)動(dòng)控制器1450 ( S卩,內(nèi)部盤驅(qū)動(dòng))還可以可操作式耦接至芯片組1150。盤驅(qū)動(dòng)控制器1450可以用作芯片組1150與一個(gè)或更多個(gè)內(nèi)部盤驅(qū)動(dòng)1450之間的通信路徑。內(nèi)部盤驅(qū)動(dòng)1450可以通過(guò)儲(chǔ)存指令和數(shù)據(jù)兩者來(lái)便于外部數(shù)據(jù)儲(chǔ)存器件的斷連。盤驅(qū)動(dòng)控制器1300和內(nèi)部盤驅(qū)動(dòng)1450可以使用幾乎任何類型的通信協(xié)議(包括以上參照I/O總線1250提到的所有那些)來(lái)彼此通信或與芯片組1150通信。
[0047]重要的是,注意以上參照?qǐng)D8描述的系統(tǒng)1000僅僅是使用以上參照?qǐng)D1至圖7討論的半導(dǎo)體系統(tǒng)和/或半導(dǎo)體器件的系統(tǒng)的一個(gè)實(shí)例。在可替選的實(shí)施例中,諸如蜂窩電話或數(shù)字相機(jī),部件可以與圖8中說(shuō)明的實(shí)施例不同。
[0048]盡管以上已描述了各種實(shí)施例,但本領(lǐng)域的技術(shù)人員將理解的是,描述的實(shí)施例僅是實(shí)例。因此,半導(dǎo)體器件和包括本文描述的半導(dǎo)體器件的半導(dǎo)體系統(tǒng)不應(yīng)當(dāng)基于描述的實(shí)施例而被限制。
[0049]通過(guò)以上實(shí)施例可以看出,本申請(qǐng)?zhí)峁┝艘韵碌募夹g(shù)方案。
[0050]技術(shù)方案1.一種半導(dǎo)體系統(tǒng),包括:
[0051]第一半導(dǎo)體器件,包括第一焊盤組;
[0052]第二半導(dǎo)體器件;以及
[0053]第三半導(dǎo)體器件,
[0054]其中,所述第二半導(dǎo)體器件包括:
[0055]第二焊盤組,與所述第一焊盤組電耦接;
[0056]第三焊盤組,被配置用于來(lái)自所述第三半導(dǎo)體器件的信號(hào)輸入或至所述第三半導(dǎo)體器件的信號(hào)輸出;
[0057]接口單元,與所述第一焊盤組電耦接;以及
[0058]選擇性轉(zhuǎn)接單元,配置成響應(yīng)于測(cè)試模式使能信號(hào)而將所述第三焊盤組電耦接至所述第一焊盤組或電耦接至所述接口單元。
[0059]技術(shù)方案2.如技術(shù)方案1所述的半導(dǎo)體系統(tǒng),其中,所述接口單元被配置成檢測(cè)相位信息信號(hào)、且將所述相位信息信號(hào)輸出至所述第三焊盤組,所述相位信息信號(hào)包括關(guān)于經(jīng)由所述第三焊盤組輸入的第一接口信號(hào)和第二接口信號(hào)的相位差的信息。
[0060]技術(shù)方案3.如技術(shù)方案2所述的半導(dǎo)體系統(tǒng),其中,所述第一接口信號(hào)被設(shè)置成命令、地址、數(shù)據(jù)和數(shù)據(jù)選通信號(hào)之中的一種,以及所述第二接口信號(hào)被設(shè)置成時(shí)鐘或數(shù)據(jù)選通信號(hào)中的任何一種。
[0061]技術(shù)方案4.如技術(shù)方案2所述的半導(dǎo)體系統(tǒng),其中,所述接口單元包括:
[0062]相位檢測(cè)單元,配置成接收經(jīng)由所述第三焊盤組輸入的所述第一接口信號(hào)和所述第二接口信號(hào)、檢測(cè)所述第一接口信號(hào)和所述第二接口信號(hào)的所述相位差、以及產(chǎn)生所述相位信息信號(hào);
[0063]第一傳送單元,配置成經(jīng)由所述第二焊盤組將所述第一接口信號(hào)傳送至所述第一半導(dǎo)體器件;以及
[0064]第二傳送單元,配置成經(jīng)由所述第二焊盤組將所述第二接口信號(hào)傳送至所述第一半導(dǎo)體器件。
[0065]技術(shù)方案5.如技術(shù)方案4所述的半導(dǎo)體系統(tǒng),其中,所述第一半導(dǎo)體器件包括:
[0066]第一接收單元,配置成經(jīng)由所述第一焊盤組接收從所述第一傳送單元傳送的所述第一接口信號(hào);以及
[0067]第二接收單元,配置成經(jīng)由所述第一焊盤組接收從所述第二傳送單元傳送的所述第二接口信號(hào)。
[0068]技術(shù)方案6.如技術(shù)方案1所述的半導(dǎo)體系統(tǒng),其中,所述接口單元被配置成接收從所述第一半導(dǎo)體器件輸出的數(shù)據(jù)和數(shù)據(jù)選通信號(hào)、同步于所述數(shù)據(jù)選通信號(hào)或外部數(shù)據(jù)選通信號(hào)而從所述數(shù)據(jù)產(chǎn)生內(nèi)部數(shù)據(jù)、且將所述內(nèi)部數(shù)據(jù)輸出至所述第三焊盤組。
[0069]技術(shù)方案7.如技術(shù)方案6所述的半導(dǎo)體系統(tǒng),其中,所述第一半導(dǎo)體器件被配置成通過(guò)響應(yīng)于自外部輸入的命令而執(zhí)行讀取操作來(lái)將所述數(shù)據(jù)和所述