以接收使能的第一數(shù)據(jù)輸入信號(hào)d_inl且可以在tl之后接收使能的選通信號(hào)str。延遲單元110可以響應(yīng)于第一延遲代碼codel [1:0] = 00而輸出第一數(shù)據(jù)輸入信號(hào)d_inl作為第一數(shù)據(jù)輸出信號(hào)d_outl,所述第一數(shù)據(jù)輸出信號(hào)d_outl由附圖標(biāo)記601來(lái)表示,且是根據(jù)最小延遲量而被控制其相位。由于選通信號(hào)str的上升沿存在于第一數(shù)據(jù)輸出信號(hào)d_outl被使能至邏輯低的時(shí)段內(nèi),所以檢測(cè)單元120可以輸出被使能至邏輯低的第一檢測(cè)信號(hào)detl。由于模式信號(hào)mode是邏輯高,因此模式設(shè)置部分132可以照原樣輸出禁止的第一檢測(cè)信號(hào)detl。第一延遲代碼發(fā)生部分131a可以響應(yīng)于被禁止的第一檢測(cè)信號(hào)detl和使能的選通延遲信號(hào)str_d來(lái)輸出邏輯高的低比特信號(hào)codel [0]=I。第二延遲代碼發(fā)生部分131b可以響應(yīng)于被禁止的第一檢測(cè)信號(hào)detl和使能的選通延遲信號(hào)str_d來(lái)輸出邏輯低的高比特信號(hào)codel [I] = O。
[0072]然后,第一接收塊100可以接收使能的第一數(shù)據(jù)輸入信號(hào)d_inl且可以在tl之后接收使能的選通信號(hào)str。延遲單元110可以響應(yīng)于第一延遲代碼codel [1:0] = 01而輸出第一數(shù)據(jù)輸入信號(hào)d_inl作為第一數(shù)據(jù)輸出信號(hào)d_outl,所述第一數(shù)據(jù)輸出信號(hào)d_outl由附圖標(biāo)記602來(lái)表示,且其相位受到控制。由于選通信號(hào)str的上升沿存在于第一數(shù)據(jù)輸出信號(hào)d_outl被使能至邏輯高的時(shí)段內(nèi),所以檢測(cè)單元120可以輸出被使能至邏輯高的第一檢測(cè)信號(hào)detl。由于模式信號(hào)mode是邏輯高,因此模式設(shè)置部分132可以照原樣輸出使能的第一檢測(cè)信號(hào)detl。第一延遲代碼發(fā)生部分131a可以響應(yīng)于使能的第一檢測(cè)信號(hào)detl來(lái)保持和輸出邏輯高的低比特信號(hào)codel [O] = I。第二延遲代碼發(fā)生部分131b可以響應(yīng)于使能的第一檢測(cè)信號(hào)detl來(lái)保持和輸出邏輯低的高比特信號(hào)codel [I] = O。
[0073]可以進(jìn)行設(shè)置使得當(dāng)?shù)谝粰z測(cè)信號(hào)detl被使能時(shí)結(jié)束相位控制模式。模式信號(hào)mode可以在相位控制模式結(jié)束時(shí)被禁止。
[0074]下文將描述第一接收塊100在相位控制模式結(jié)束后的正常模式中的操作方法。
[0075]延遲控制單元130可以響應(yīng)于被禁止的模式信號(hào)mode來(lái)持續(xù)地保持和輸出產(chǎn)生的第一延遲代碼codel [1: O] =01。延遲單元110可以根據(jù)響應(yīng)于第一延遲代碼code [1: O]=01而設(shè)置的延遲量來(lái)輸出第一數(shù)據(jù)輸入信號(hào)d_inl作為第一數(shù)據(jù)輸出信號(hào)d_outl。檢測(cè)單元120可以通過(guò)選通信號(hào)str來(lái)獲得第一數(shù)據(jù)輸出信號(hào)d_outl,以及輸出第一檢測(cè)信號(hào)detl??梢詡鬏敊z測(cè)信號(hào)detl以允許將數(shù)據(jù)儲(chǔ)存在存儲(chǔ)器區(qū)域中。
[0076]以上結(jié)合圖3至圖6描述的第一接收塊100的配置和操作方法可以類似于第二接收塊200的配置和操作方法。然而,如以上參考圖2和隨后要描述的那樣,用于第二數(shù)據(jù)輸入信號(hào)d_in2的延遲量可以被設(shè)置成大于用于第一數(shù)據(jù)輸入信號(hào)d_inl的延遲量。
[0077]圖7是解釋圖1所示的第二接收塊200的操作方法的時(shí)序圖。
[0078]參見圖7,在相位控制模式中,第二接收塊200可以接收使能的第二數(shù)據(jù)輸入信號(hào)d_in2且可以在t2之后接收使能的選通信號(hào)str。延遲控制單元可以響應(yīng)于選通延遲信號(hào)str_d而按照00、01和11的順序來(lái)產(chǎn)生和輸出第二延遲代碼code2[l:0]。延遲單元可以輸出第二數(shù)據(jù)輸出信號(hào)d_out2,所述第二數(shù)據(jù)輸出信號(hào)d_out2是通過(guò)響應(yīng)于第二延遲代碼COde2[l:0]而控制第二數(shù)據(jù)輸入信號(hào)d_in2的相位而產(chǎn)生的。在這種情況下,在第二延遲代碼COde2[l:0]為11時(shí)輸出的、由附圖標(biāo)記700表示的第二數(shù)據(jù)輸入信號(hào)d_in2被使能為邏輯高的時(shí)段中,可以存在選通信號(hào)str的上升沿。這時(shí),檢測(cè)單元可以輸出被使能至邏輯高的第二檢測(cè)信號(hào)det2。然后,相位控制模式可以結(jié)束。
[0079]由于第二接收塊200的后續(xù)的或其他的操作方法可以類似于第一接收塊100的操作方法,所以在此省略對(duì)其的詳細(xì)描述。
[0080]圖8是詳細(xì)示出圖4所示的延遲單元110的一個(gè)實(shí)施例的電路圖。在圖8所示的延遲單兀110中,第一多路復(fù)用器113a可以在低比特信號(hào)codel [0]為邏輯低時(shí)輸出第一緩沖器部112a的輸出,以及可以在低比特信號(hào)COdel[0]為邏輯高時(shí)輸出第一數(shù)據(jù)輸入信號(hào)d_inl。另外,第二多路復(fù)用器113b可以在高比特信號(hào)codeUl]為邏輯低時(shí)輸出第二緩沖器部112b的輸出作為第一數(shù)據(jù)輸出信號(hào)d_outl,以及可以在高比特信號(hào)codel [I]為邏輯高時(shí)輸出第一子延遲部分Illa的輸出作為第一數(shù)據(jù)輸出信號(hào)d_outl。
[0081]圖9是示出圖8所示的延遲單元110中的第一延遲代碼codel [1:0]和延遲量之間的關(guān)系的圖。
[0082]用于第一數(shù)據(jù)輸入信號(hào)d_inl的延遲量可以隨著第一延遲代碼cOdel[l:0]增加而減少。
[0083]參見圖8和圖9,在第一延遲代碼codel [1:0]是00的情況下,第一子延遲部分11Ia可以延遲和輸出第一數(shù)據(jù)輸入信號(hào)d_inl,第二子延遲部分11 Ib可以延遲和輸出第一子延遲部分Illa的輸出信號(hào)。換句話說(shuō),第一數(shù)據(jù)輸入信號(hào)d_inl可以根據(jù)最大延遲量來(lái)被控制其相位,且可以被輸出作為第一數(shù)據(jù)輸出信號(hào)d_outl。
[0084]在第一延遲代碼codel [1: O]是01的情況下,第一子延遲部分11 Ia可以照原樣輸出第一數(shù)據(jù)輸入信號(hào)d_inl,第二子延遲部分Illb可以延遲和輸出第一子延遲部分Illa的輸出信號(hào)。換句話說(shuō),第一數(shù)據(jù)輸入信號(hào)d_inl可以根據(jù)相比于第一延遲代碼Codel[l:0]是00時(shí)的延遲量減少的延遲量來(lái)控制其相位,且可以被輸出作為第一數(shù)據(jù)輸出信號(hào)d_outl ο
[0085]在第一延遲代碼codel [1:O]是11的情況下,第一子延遲部分Illa和第二子延遲部分Illb可以照原樣將輸入至其的信號(hào)輸出。也就是說(shuō),第一數(shù)據(jù)輸入信號(hào)d_inl可以根據(jù)最小延遲量來(lái)控制其相位,且可以被輸出作為第一數(shù)據(jù)輸出信號(hào)d_outl。
[0086]圖10是解釋包括圖8所示的延遲單元110的第一接收塊100的操作方法的時(shí)序圖。假設(shè)除了第一接收塊100包括圖8的延遲單元110以外,第一接收塊100的其他配置與圖4所示的相似。
[0087]參見圖10,在相位控制模式中,延遲單元110可以輸出第一數(shù)據(jù)輸出信號(hào)d_outl,所述第一數(shù)據(jù)輸出信號(hào)d_outl隨著第一數(shù)據(jù)輸入信號(hào)d_inl的相位響應(yīng)于第一延遲代碼codel [1:0]而被控制來(lái)產(chǎn)生。在第一延遲代碼codel [1:0]為01時(shí)輸出的、由附圖標(biāo)記1100表示的第一數(shù)據(jù)輸出信號(hào)d_outl被使能為邏輯高的時(shí)段中,選通信號(hào)Str的上升沿可以存在。這時(shí),檢測(cè)單元120可以輸出被使能至邏輯高的第一檢測(cè)信號(hào)detl。然后,相位控制模式可以結(jié)束。圖10還示出了選通延遲信號(hào)str_d。
[0088]圖11示例性示出根據(jù)本發(fā)明實(shí)施例的半導(dǎo)體裝置1000的圖。
[0089]圖11的半導(dǎo)體裝置1000可以包括第一存儲(chǔ)器芯片chipl和第二存儲(chǔ)器芯片chip2。
[0090]第一存儲(chǔ)器芯片chipl可以包括發(fā)送塊11。發(fā)送塊11可以分別經(jīng)由選通信號(hào)線15、第一數(shù)據(jù)輸入信號(hào)線16、第二數(shù)據(jù)輸入信號(hào)線17和第三數(shù)據(jù)輸入信號(hào)線19來(lái)輸出選通信號(hào)str、第一數(shù)據(jù)輸入信號(hào)d_inl、第二數(shù)據(jù)輸入信號(hào)d_in2和第三數(shù)據(jù)輸入信號(hào)d_in3。
[0091]第二存儲(chǔ)器芯片chip2可以包括第一接收塊100、第二接收塊200和第三接收塊300。第三接收塊300可以被配置成接收選通信號(hào)str和第三數(shù)據(jù)輸入信號(hào)d_in3,選通信號(hào)str和第三數(shù)據(jù)輸入信號(hào)d_in3可以經(jīng)由選通信號(hào)線15和第三數(shù)據(jù)輸入信號(hào)線19從發(fā)送塊11輸出。第三接收塊300可以被配置成控制第三數(shù)據(jù)輸入信號(hào)d_in3和選通信號(hào)str中的任意一個(gè)的相位,以控制第三數(shù)據(jù)輸入信號(hào)d_in3和選通信號(hào)str之間的相位差。除了之前圖1所示的TSV12、13和14之外,圖11還示出了 TSV18。
[0092]圖12是解釋在圖11所示的半導(dǎo)體裝置1000中信號(hào)在傳輸期間被延遲且造成相位差的情況的圖。
[0093]例如,發(fā)送塊11可以輸出選通信號(hào)str、第一數(shù)據(jù)輸入信號(hào)d_inl、第二數(shù)據(jù)輸入信號(hào)d_in2和第三數(shù)據(jù)輸入信號(hào)d_in3,使得它們被同時(shí)使能(圖12的(a))。S卩,發(fā)送塊11可以輸出選通信號(hào)str、第一數(shù)據(jù)輸入信號(hào)d_inl、第二數(shù)據(jù)輸入信號(hào)d_in2和第三數(shù)據(jù)輸入信號(hào)d_in3,使得它們具有相同的相位且不具有相位差。
[0094]與第一接收塊100和第二接收塊200類似,第三接收塊300可以接收具有改變的相位差的信號(hào)。然而,第三接收塊300可以具有與第一接收塊100類似的信號(hào)延遲特征。第三接收塊300可以接收相位差被改變的信號(hào),類似于第一接收塊100的情況(圖12的(b))。
[0095]在這種情況下,第三接收塊300可以以類似于第一接收塊100的方式來(lái)控制相位(圖 12 的(C))。
[0096]圖13是示例性示出圖11所示的第三接收塊300的配置的框圖。參見圖13,示出了第三接收塊300,第三接收塊300被配置成響應(yīng)于由第一接收塊100產(chǎn)生的第一延遲代碼codel[l:0]來(lái)