1.一種硬件看門狗邏輯電路,其特征在于:包括電源輸入模塊、開關(guān)模塊、CPU控制模塊及看門狗邏輯運(yùn)算模塊,所述電源輸入模塊輸出端分別與開關(guān)模塊輸入端和看門狗邏輯運(yùn)算模塊輸入端相連,所述開關(guān)模塊輸出端為CPU控制模塊供電,所述CPU控制模塊輸出端與看門狗邏輯運(yùn)算模塊輸入端相連,所述看門狗邏輯運(yùn)算模塊控制所述開關(guān)模塊的閉合與關(guān)斷。
2.根據(jù)權(quán)利要求1所述的硬件看門狗邏輯電路,其特征在于:所述電源輸入模塊的輸入端是由外部電源適配器或機(jī)器分配電源輸入穩(wěn)定的5V直流電源,所述電源輸入模塊包括電源輸入接口J11、濾波電容C4及高頻電容C5,所述濾波電容C4及高頻電容C5的一端分別與電源輸入接口J11相連,所述濾波電容C4及高頻電容C5的另一端接地。
3.根據(jù)權(quán)利要求2所述的硬件看門狗邏輯電路,其特征在于:所述開關(guān)模塊包括PMOS管Q1、電容C6、電阻R4和電阻R5,所述PMOS管Q1的源極S接電源輸入模塊和通過電容C6與PMOS管Q1的柵極G相連,所述PMOS管Q1的漏極D輸出電源,所述PMOS管Q1的柵極G分別與電阻R4和電阻R5的一端相連。
4.根據(jù)權(quán)利要求3所述的硬件看門狗邏輯電路,其特征在于:所述CPU控制模塊用于向看門狗邏輯運(yùn)算模塊發(fā)出Work_UP工作維持信號(hào)及輸出邏輯電平信號(hào)。
5.根據(jù)權(quán)利要求4所述的硬件看門狗邏輯電路,其特征在于:所述看門狗邏輯運(yùn)算模塊包括集成電路U1、電容C7、電容C8、電阻R3、電阻R7、電阻R8、電阻R9、電阻R10、三極管Q3、三極管Q4、所述集成電路U1的引腳1通過電容C7接引腳8,所述集成電路U1的引腳2和引腳4接電源輸入模塊和電容C8一端,所述電容C8另一端接地,所述集成電路U1的引腳3接地,所述集成電路U1的引腳6接CPU控制模塊的喂狗信號(hào)WDI輸出端,引腳7分別接電阻R8一端、三極管Q4基極和通過電阻R9接CPU控制模塊Work_UP工作維持信號(hào)輸出端,所述電阻R8另一端接三極管Q3的基極,所述三極管Q3集電極接電R4另一端及通過電阻R3接PMOS管Q1的源極S和電源輸入模塊輸出端之間,所述三極管Q3發(fā)射極接地和通過電阻R7接基極,所述三極管Q4集電極接電阻R5另一端,發(fā)射極接地,所述電阻R10一端接電阻R9和CPU控制模塊Work_UP工作維持信號(hào)輸出端之間,所述電阻R10另一端接地。
6.根據(jù)權(quán)利要求5所述的硬件看門狗邏輯電路,其特征在于:所述看門狗邏輯運(yùn)算模塊還包括設(shè)置在集成電路U1引腳7和電阻R9之間的二極管D1,所述二極管D1正極接三極管Q4基極和電阻R9之間。
7.根據(jù)權(quán)利要求6所述的硬件看門狗邏輯電路,其特征在于:所述看門狗邏輯運(yùn)算模塊還包括三極管Q2和與三極管Q2基極連接的電阻R6,所述電阻R6另一端接電源,三極管Q2集電極接電阻R5另一端,所述三極管Q2發(fā)射極接地。