技術(shù)特征:
技術(shù)總結(jié)
本發(fā)明提供一種基于UART?IP核的SCI通訊方法,UART?IP軟核是能夠支持FPGA等邏輯芯片的定制化IP,可以實(shí)現(xiàn)多個(gè)UART在FPGA中實(shí)現(xiàn),并進(jìn)行了時(shí)序優(yōu)化,可以支持靈活的波特率配置和通信協(xié)議配置,內(nèi)置有FIFO緩存,確保通信數(shù)據(jù)不被丟,可支持單個(gè)字節(jié)傳輸和數(shù)據(jù)模塊傳輸兩種傳輸方式,可支持SCI接口,與DSP直接進(jìn)行通信而無(wú)需任何協(xié)議轉(zhuǎn)換,留有足夠的通信帶寬,可支持多個(gè)IP核并行工作,并確保數(shù)據(jù)不丟失,確保整個(gè)通信的穩(wěn)定和可靠。
技術(shù)研發(fā)人員:孫倩;孫舟;劉文亮;谷鳴;王紅玲
受保護(hù)的技術(shù)使用者:西安航空制動(dòng)科技有限公司
技術(shù)研發(fā)日:2017.02.17
技術(shù)公布日:2017.07.07