本實(shí)用新型涉及計(jì)算機(jī)技術(shù)領(lǐng)域,具體涉及一種基于NXP T1042 CPU的VPX載板平臺(tái)。
背景技術(shù):
VPX 3U載板為通用模塊,主要作用是提供接口功能,其具有堅(jiān)固、高速、環(huán)境適應(yīng)性好等特點(diǎn),廣泛應(yīng)用在航空航天、資源勘探、通信、雷達(dá)、工業(yè)控制等領(lǐng)域。
NXP T1042 CPU具有4個(gè)64位Power Architecture內(nèi)核,單核最高速率達(dá)1.4Ghz,在工業(yè)領(lǐng)域最具升級(jí)性,可升級(jí)至8核,1.8GHZ。但其最高功耗低于10W,屬于低耗能CPU,在工業(yè)領(lǐng)域具有極佳的應(yīng)用空間。T1042集成了飛思卡爾Data Path Acceleration Architecture(數(shù)據(jù)路徑加速架構(gòu),DPAA)、先進(jìn)的模式匹配/安全功能。并且其接口資源豐富,可提供2個(gè)SATA 2.0接口,4個(gè)PCIE2.0接口,5個(gè)1G以太網(wǎng)控制器接口,6個(gè)1G SGMII,2個(gè)2.5G SGMII,2個(gè)USB2.0接口,1個(gè)32/64bit DDR3L/DDR4 SDRAM接口,4個(gè)I2C接口,4個(gè)UART接口,LCD接口等。
目前市面上沒有可以提供NXP T1042 CPU的VPX搭載平臺(tái)。
技術(shù)實(shí)現(xiàn)要素:
本實(shí)用新型提供一種,以解決現(xiàn)有技術(shù)中沒有基于NXP T1042 CPU的VPX載板平臺(tái)的問題。
本實(shí)用新型實(shí)施例提供一種基于NXP T1042 CPU的VPX載板平臺(tái),包括VPX 3U載板、VPX背板總線,所述VPX 3U載板與所述VPX背板 總線連接;所述VPX 3U載板上連接有comE核心板,所述comE核心板與NXP T1042 CPU連接;所述VPX 3U載板還與外部電源連接。
作為本實(shí)用新型的優(yōu)選方式,所述VPX背板總線具有7個(gè)VPX槽位,分別記為VPX1槽位、VPX2槽位、VPX3槽位、VPX4槽位、VPX5槽位、VPX6槽位、VPX7槽位,所述VPX 3U載板與所述VPX1槽位連接。
作為本實(shí)用新型的優(yōu)選方式,所述VPX1槽位與所述VPX2槽位、所述VPX3槽位、所述VPX4槽位、所述VPX5槽位均連接有1路PCIE總線;所述VPX1槽位還通過一路SATA信號(hào)與所述VPX6槽位連接;所述VPX1槽位還通過一路管理總線依次與所述VPX2槽位、所述VPX3槽位、所述VPX4槽位、所述VPX5槽位、所述VPX6槽位、所述VPX7槽位連接。
作為本實(shí)用新型的優(yōu)選方式,所述comE核心板與所述VPX 3U載板之間連接有4路PCIE總線,1路SATA總線。
作為本實(shí)用新型的優(yōu)選方式,所述4路PCIE總線包括1路PCIE×4總線和3路PCIE×1總線。
作為本實(shí)用新型的優(yōu)選方式,所述comE核心板還通過2路USB2.0信號(hào)連接2個(gè)USB連接器。
作為本實(shí)用新型的優(yōu)選方式,所述comE核心板還通過1路RS232信號(hào)連接1個(gè)DB9連接器。
作為本實(shí)用新型的優(yōu)選方式,所述comE核心板還通過1路RS232信號(hào)連接1個(gè)RJ45連接器。
作為本實(shí)用新型的優(yōu)選方式,所述comE核心板還通過2路以太網(wǎng)絡(luò)信號(hào)連接2個(gè)網(wǎng)絡(luò)變壓器,所述網(wǎng)絡(luò)變壓器均連接1個(gè)RJ45連接器。
本實(shí)用新型的有益效果是以VPX 3U載板為基礎(chǔ),以comE接口形式搭 載NXP T1042 CPU,為NXP T1042 CPU的所有功能提供接口服務(wù),充分發(fā)揮NXP T1042 CPU性能。整體上具有堅(jiān)固、高速、環(huán)境適應(yīng)性好的優(yōu)點(diǎn)。解決了現(xiàn)有技術(shù)中沒基于NXP T1042 CPU的VPX載板平臺(tái)的問題。
附圖說明
為了更清楚地說明本實(shí)用新型實(shí)施例中的技術(shù)方案,下面將對(duì)實(shí)施例描述中所需要使用的附圖作簡(jiǎn)單地介紹,顯而易見地,下面描述中的附圖僅僅是本實(shí)用新型的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
圖1為本實(shí)用新型實(shí)施例的結(jié)構(gòu)關(guān)系示意圖;
圖2為本實(shí)用新型實(shí)施例的VPX背板總線的拓?fù)鋱D;
圖3為本實(shí)用新型實(shí)施例的外形結(jié)構(gòu)示意圖。
其中,1、VPX 3U載板,2、comE核心板,3、VPX背板總線,4、NXP T1042 CPU。
具體實(shí)施方式
為使本實(shí)用新型的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合附圖對(duì)本實(shí)用新型實(shí)施方式作進(jìn)一步地詳細(xì)描述。
參照?qǐng)D1及圖3所示,本實(shí)用新型實(shí)施例公開了一種基于NXP T1042 CPU的VPX 3U載板平臺(tái),包括VPX 3U載板1、VPX背板總線3,VPX 3U載板1與VPX背板總線3連接。VPX 3U載板1上連接有comE核心板2,在comE核心板2上帶有comE連接器,comE核心板2通過comE連接器與NXP T1042 CPU4連接。VPX 3U載板1還與外部電源連接,從而為整個(gè)VPX模塊供電。
VPX背板總線3具有7個(gè)VPX槽位,分別記為VPX1槽位、VPX2槽位、VPX3槽位、VPX4槽位、VPX5槽位、VPX6槽位、VPX7槽位,VPX 3U載板1與VPX1槽位連接。
參照?qǐng)D2所示,VPX背板總線3的拓?fù)浣Y(jié)構(gòu)為,VPX1槽位與VPX2槽位、VPX3槽位、VPX4槽位、VPX5槽位之間均連接有1路PCIE總線;VPX1槽位還通過一路SATA信號(hào)與VPX6槽位連接。VPX1槽位還通過一路管理總線依次與VPX2槽位、VPX3槽位、VPX4槽位、VPX5槽位、VPX6槽位、VPX7槽位連接,以實(shí)現(xiàn)本實(shí)用新型各槽位上的功能模塊的任務(wù)管理。
由上述拓?fù)浣Y(jié)構(gòu)可知,本實(shí)用新型的VPX2槽位~VPX5槽位可用來連接PCIE總線接口的功能模塊,實(shí)現(xiàn)載板平臺(tái)的功能拓展。在實(shí)際應(yīng)用中,功能模塊可以是圖像處理模塊、音頻處理模塊以及其它專用信息處理模塊。VPX6槽位用于連接SATA標(biāo)準(zhǔn)接口的數(shù)據(jù)存儲(chǔ)設(shè)備,以實(shí)現(xiàn)本實(shí)用新型的數(shù)據(jù)存儲(chǔ)功能。本實(shí)用新型的管理總線為CHMC總線,是基于I2C總線實(shí)現(xiàn),在每個(gè)單板上稱為IPMC,在VPX1單板上稱為CHMC單元,起到各單板電源管理,熱管理作用。VPX 3U載板1上本身自帶有單獨(dú)的MPU芯片來執(zhí)行CHMC總線功能。
與VPX背板總線3的拓?fù)浣Y(jié)構(gòu)相對(duì)應(yīng)的,comE核心板2與VPX 3U載板1之間連接有4路PCIE總線,1路SATA總線。其中4路PCIE總線包括1路PCIE×4總線和3路PCIE×1總線。PCIE×4總線和PCIE×1總線的傳輸帶寬不同,以適應(yīng)不同數(shù)據(jù)傳輸帶寬的功能模塊。VPX背板總線3接收的數(shù)據(jù)被發(fā)送到comE核心板2,最終由comE核心板2上的NXP T1042 CPU4進(jìn)行數(shù)據(jù)處理。
為充分發(fā)揮NXP T1042 CPU4的處理功能,本實(shí)用新型還設(shè)有豐富的外部數(shù)據(jù)接口,comE核心板2還外接有2個(gè)USB連接器、1個(gè)DB9連接器以及3個(gè)RJ45連接器。
其中,2個(gè)USB連接器通過2路USB2.0信號(hào)連接到comE核心板2;1個(gè)DB9連接器通過1路RS232信號(hào)連接到comE核心板2。3個(gè)RJ45連 接器其中的1個(gè)通過1路RS232信號(hào)連接到comE核心板2,另外兩個(gè)RJ45連接器分別連接有網(wǎng)絡(luò)變壓器,每個(gè)網(wǎng)絡(luò)變壓器通過1路以太網(wǎng)絡(luò)信號(hào)連接到comE核心板2。
以上所述僅為本實(shí)用新型的較佳實(shí)施例,并不用以限制本實(shí)用新型,凡在本實(shí)用新型的精神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本實(shí)用新型的保護(hù)范圍之內(nèi)。