技術(shù)總結(jié)
本實(shí)用新型公開了一種基于CPCI?6U總線的大容量NAND?FLASH存儲(chǔ)板,包括電源管理模塊、NAND?FLASH存儲(chǔ)陣列、DSP、FPGA1、FPGA2;電源管理模塊用于向NAND?FLASH存儲(chǔ)陣列、DSP、FPGA1、FPGA2提供工作電壓;每個(gè)NAND?FLASH存儲(chǔ)陣列包括多個(gè)NAND?FLASH芯片;FPGA1分別與NAND?FLASH存儲(chǔ)陣列、DSP、FPGA2通信,用于控制NAND?FLASH存儲(chǔ)陣列;DSP還與PHY通信,PHY還與RJ45通信,DSP通過(guò)FPGA1實(shí)現(xiàn)對(duì)NAND?FLASH存儲(chǔ)陣列緩存、轉(zhuǎn)發(fā)以及存取管理;FPGA2還與SRIO以及兩路光纖接口通信,F(xiàn)PGA2用于對(duì)SRIO數(shù)據(jù)的中轉(zhuǎn)和管理。本實(shí)用新型采用并行NAND?FLASH存儲(chǔ)陣列拓展了存儲(chǔ)容量,通過(guò)帶高帶接口的FPGA提升其存儲(chǔ)速度,可實(shí)現(xiàn)存儲(chǔ)大容量數(shù)據(jù)的目的,且其存儲(chǔ)速度很快。
技術(shù)研發(fā)人員:肖紅;何鳳義;董銘欽;任道勇
受保護(hù)的技術(shù)使用者:四川賽狄信息技術(shù)有限公司
文檔號(hào)碼:201620806599
技術(shù)研發(fā)日:2016.07.29
技術(shù)公布日:2017.03.22