技術(shù)特征:1.一種高速數(shù)據(jù)采集存儲(chǔ)裝置,其特征在于,包括:模數(shù)轉(zhuǎn)換裝置,用于將接收的模擬信號(hào)轉(zhuǎn)化為數(shù)字信號(hào);信號(hào)分流裝置,用于將所述數(shù)字信號(hào)分流到多路閃存通道;多路Nandflash,對(duì)應(yīng)連接多路閃存通道,用于存儲(chǔ)由多路閃存通道傳送的數(shù)據(jù)信號(hào);所述信號(hào)分流裝置包括:壓縮控制模塊,用于對(duì)所述數(shù)字信號(hào)壓縮處理;BCH編碼模塊,用于對(duì)壓縮后的數(shù)字信號(hào)編碼處理;通道選擇模塊,用于控制所述多路Nandflash,將所述編碼后的數(shù)字信號(hào)依次存儲(chǔ)到所述多路Nandflash;所述模數(shù)轉(zhuǎn)換裝置將數(shù)據(jù)轉(zhuǎn)換為數(shù)字信號(hào)后,將其傳送至所述信號(hào)分流裝置,所述信號(hào)分流裝置對(duì)數(shù)據(jù)進(jìn)行第一次數(shù)據(jù)緩沖后通過所述壓縮控制模塊對(duì)數(shù)字信號(hào)進(jìn)行壓縮處理,然后再進(jìn)行第二次數(shù)據(jù)緩沖后,由所述BCH編碼模塊對(duì)壓縮后的數(shù)字信號(hào)編碼處理。2.根據(jù)權(quán)利要求1所述的高速數(shù)據(jù)采集存儲(chǔ)裝置,其特征在于,所述信號(hào)分流裝置為FPGA。3.根據(jù)權(quán)利要求1所述的高速數(shù)據(jù)采集存儲(chǔ)裝置,其特征在于,所述Nandflash的個(gè)數(shù)與所述模數(shù)轉(zhuǎn)換裝置的采樣數(shù)據(jù)速度相匹配。