專利名稱:供電控制電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種供電控制電路,特別涉及一種對電腦部件進行供電的控制電路。
背景技術(shù):
電源是電腦的功率部件,電腦中每個部件的電能來源都是依靠電源,電源是保證 電腦硬件正常運作最基本的前提,因此供電電源的穩(wěn)定性與可靠性對電腦各部件的正常工 作將有著直接的關(guān)鍵性的影響。 電腦部件如鼠標、鍵盤等USB設(shè)備的傳統(tǒng)供電電路中,當電腦從一狀態(tài)轉(zhuǎn)換到另 一狀態(tài)如從軟件關(guān)機狀態(tài)轉(zhuǎn)換到電腦正常工作狀態(tài)后,由于與電腦的ATX電源相連接的電 源狀態(tài)信號需經(jīng)過100-400毫秒的延時才能從低電平變?yōu)楦唠娖剑娫礌顟B(tài)信號為高電 平后給USB設(shè)備供電的電壓才會達到穩(wěn)定,故在電源狀態(tài)信號從低電平轉(zhuǎn)換為高電平時, 給USB設(shè)備供電的電壓會出現(xiàn)從一電壓跳變?yōu)榱硪浑妷旱牟环€(wěn)定現(xiàn)象,由此可引起USB設(shè) 備無法被識別等狀況發(fā)生。
發(fā)明內(nèi)容
鑒于上述內(nèi)容,有必要提供一種供電控制電路,可使得電腦從一狀態(tài)轉(zhuǎn)換到另一 狀態(tài)后,電腦部件的供電電壓均保持穩(wěn)定,而不會發(fā)生跳變。 —種供電控制電路,包括第一至第六開關(guān)元件、第一至第四電阻,所述第一開關(guān)元 件的第一端通過所述第一電阻連接一輔助電源,所述第一開關(guān)元件的第二端與一電腦主板 的南橋芯片連接以接收一主板狀態(tài)信號,所述第一開關(guān)元件的第三端通過所述第二電阻連 接所述輔助電源,還連接所述第三開關(guān)元件的第一端,所述第二開關(guān)元件的第一端接收一 電源狀態(tài)信號,所述第二開關(guān)元件的第二端接地,所述第二開關(guān)元件的第三端連接所述第 一開關(guān)元件的第一端,所述第四開關(guān)元件的第一端連接一第一系統(tǒng)電源,所述第四開關(guān)元 件的第二端接地,第四開關(guān)元件的第三端通過所述第三電阻連接所述輔助電源,還連接所 述第五開關(guān)元件的第一端,第五開關(guān)元件的第二端接地,所述第五開關(guān)元件的第三端通過 所述第四電阻連接一第二系統(tǒng)電源,還連接所述第六開關(guān)元件的第一端,所述第三開關(guān)元 件的第二端及第六開關(guān)元件的第二端分別連接所述輔助電源及所述第一系統(tǒng)電源,所述第 三開關(guān)元件的第三端及所述第六開關(guān)元件的第三端連接一電腦部件的供電端,所述第一系 統(tǒng)電源小于第二系統(tǒng)電源的電壓,當電腦從軟件關(guān)機狀態(tài)切換為電腦正常工作狀態(tài)后及當 電腦從待機狀態(tài)被喚醒而進入電腦正常工作狀態(tài)后,所述主板狀態(tài)信號為高電平,所述電 源狀態(tài)信號經(jīng)一段時間延遲后由低電平變?yōu)楦唠娖?,所述第四開關(guān)元件導(dǎo)通、第五開關(guān)元 件截止及第六開關(guān)元件導(dǎo)通,所述電腦部件的供電端均由第一系統(tǒng)電源穩(wěn)定供電;當電腦 從正常工作狀態(tài)切換為電腦待機狀態(tài)后,所述主板狀態(tài)信號及電源狀態(tài)信號為低電平,所 述第二開關(guān)元件截止,第一開關(guān)元件及第三開關(guān)元件導(dǎo)通,所述電腦部件的供電端由所述 輔助電源穩(wěn)定供電。 所述供電控制電路通過控制所述第四、第五及第六開關(guān)元件是否導(dǎo)通,當所述第六開關(guān)元件導(dǎo)通時,所述電腦部件的供電端由第一系統(tǒng)電源穩(wěn)定供電,還通過控制所述第一、第二及第三開關(guān)元件是否導(dǎo)通,當所述第三開關(guān)元件導(dǎo)通時,所述電腦部件的供電端由輔助電源穩(wěn)定供電,從而保證電腦從一狀態(tài)轉(zhuǎn)換到另一狀態(tài)后,電腦部件的供電電壓均保持穩(wěn)定,而不會發(fā)生跳變。
下面結(jié)合附圖及較佳實施方式對本發(fā)明作進一步詳細描述
圖1為本發(fā)明供電控制電路的較佳實施方式的電路圖。
具體實施例方式
請參照圖1,本發(fā)明供電控制電路的較佳實施方式包括場效應(yīng)管Q1-Q6、電阻Rl-R6、電容Cl及C2。所述供電控制電路連接在一 ATX電源(未示出)與一電腦部件(未示出)之間,所述ATX電源包括一輔助電源5V—SB、兩系統(tǒng)電源5V—SYS及12V—SYS、一電源狀態(tài)信號引腳。 所述場效應(yīng)管Q1的源極通過所述電阻R5連接所述輔助電源5V—SB,還與一電腦主板上的南橋芯片(未示出)連接以接收一主板狀態(tài)信號GPI0—S3—EN,所述場效應(yīng)管Q1的柵極連接所述場效應(yīng)管Q2的漏極,還通過所述電阻Rl連接所述輔助電源5V—SB,所述場效應(yīng)管Ql的漏極通過所述電阻R2連接所述輔助電源5V—SB,還連接所述場效應(yīng)管Q3的柵極。所述場效應(yīng)管Q2的柵極連接所述電源狀態(tài)信號引腳以接收一電源狀態(tài)信號PWROK—ATX,源極接地。所述場效應(yīng)管Q4的柵極通過所述電阻R6連接所述系統(tǒng)電源5V—SYS,還通過所述電容Cl接地,所述場效應(yīng)管Q4的源極接地,漏極通過所述電阻R3連接所述輔助電源5V_SB,還連接所述場效應(yīng)管Q5的柵極。所述場效應(yīng)管Q5的源極接地,所述場效應(yīng)管Q5的漏極通過所述電阻R4連接所述系統(tǒng)電源12V—SYS,還連接所述場效應(yīng)管Q6的柵極。所述場效應(yīng)管Q6及Q3的源極分別連接所述系統(tǒng)電源5V_SYS及所述輔助電源5V_SB。所述場效應(yīng)管Q6及Q3的漏極連接電腦部件的供電端Us,還通過所述電容C2接地。
在本實施方式中,所述場效應(yīng)管Q1-Q6作為開關(guān)元件,其中所述場效應(yīng)管Q1、 Q2、Q4、 Q5及Q6均為NMOS場效應(yīng)管,所述場效應(yīng)管Q3為PMOS場效應(yīng)管,在其他實施方式中,也可采用其他類型的開關(guān)元件,例如三極管等,所述電容C2為一 電解電容,在其他實施方式中,也可為其他類型的電容,如固態(tài)電容等。所述輔助電源5V—SB及系統(tǒng)電源5V—SYS的電壓均為5伏特,所述系統(tǒng)電源12V_SYS的電壓為12伏特。 電腦的不同狀態(tài)可分為電腦軟件關(guān)機狀態(tài)、電腦正常工作狀態(tài)及電腦待機狀態(tài),因此電腦的不同狀態(tài)的切換可分為從電腦軟件關(guān)機狀態(tài)切換為電腦正常工作狀態(tài)、從電腦正常工作狀態(tài)切換為電腦待機狀態(tài)及從電腦待機狀態(tài)被喚醒而切換為電腦正常工作狀態(tài)。 主板狀態(tài)信號GPI0—S3—EN可在基本輸入輸出系統(tǒng)中設(shè)定電腦在不同狀態(tài)時的高低電平,在本實施方式中,主板狀態(tài)信號GPI0_S3_EN在電腦正常工作狀態(tài)及電腦軟件關(guān)機狀態(tài)為高電平,在電腦待機狀態(tài)為低電平。 電源狀態(tài)信號PWROK—ATX在電腦軟件關(guān)機狀態(tài)時為低電平,在電腦剛進入正常工作狀態(tài)的一段時間如100-400ms內(nèi)為低電平,在此段時間后為高電平,在電腦待機狀態(tài)時為低電平 當電腦在軟件關(guān)機狀態(tài)時,所述電源狀態(tài)信號PWR0K_ATX為低電平,所述主板狀態(tài)信號GPI0_S3_EN為高電平,所述系統(tǒng)電源5V_SYS及12V_SYS均不供電,所述輔助電源5V—SB供電,所述場效應(yīng)管Q2的柵極為低電平而使場效應(yīng)管Q2截止,所述場效應(yīng)管Q1的柵極與源極之間的電壓差小于所述場效應(yīng)管Q1的導(dǎo)通電壓而使場效應(yīng)管Q1截止,使得場效應(yīng)管Q3的源極與柵極之間的電壓差小于所述場效應(yīng)管Q3的導(dǎo)通電壓而使場效應(yīng)管Q3截止,所述場效應(yīng)管Q4的柵極無電壓而使場效應(yīng)管Q4截止,使得所述場效應(yīng)管Q5的柵極為高電平而使場效應(yīng)管Q5導(dǎo)通,場效應(yīng)管Q6的柵極為低電平而使場效應(yīng)管Q6截止,則電腦部件的供電端Us無電壓輸出。 當電腦從電腦軟件關(guān)機狀態(tài)切換為電腦正常工作狀態(tài)后,所述電源狀態(tài)信號PWR0K_ATX經(jīng)一段時間如100-400毫秒延時后由低電平變?yōu)楦唠娖?,所述主板狀態(tài)信號GPI0_S3_EN為高電平,系統(tǒng)電源5V_SYS及12V_SYS也供電,當電源狀態(tài)信號PWR0K_ATX為低電平時,所述場效應(yīng)管Q2的柵極為低電平而使場效應(yīng)管Q2截止,所述場效應(yīng)管Ql的柵極與源極之間的電壓差小于所述場效應(yīng)管Ql的導(dǎo)通電壓而使場效應(yīng)管Ql截止,場效應(yīng)管Q3的源極與柵極之間的電壓差小于所述場效應(yīng)管Q3的導(dǎo)通電壓而使場效應(yīng)管Q3截止,經(jīng)所述電容Cl延遲大約10毫秒以使系統(tǒng)電源5V_SYS穩(wěn)定供電后,所述場效應(yīng)管Q4的柵極為高電平而使場效應(yīng)管Q4導(dǎo)通,使場效應(yīng)管Q5的柵極為低電平而使場效應(yīng)管Q5截止,所述場效應(yīng)管Q6的柵極與源極之間的電壓差大于所述場效應(yīng)管Q6的導(dǎo)通電壓而使場效應(yīng)管Q6導(dǎo)通,從而所述系統(tǒng)電源5V_SYS給所述電腦部件的供電端Us穩(wěn)定供電。當電源狀態(tài)信號PWROK—ATX轉(zhuǎn)換為高電平時,所述場效應(yīng)管Q2的柵極為高電平而使場效應(yīng)管Q2導(dǎo)通,所述場效應(yīng)管Q1的柵極與源極之間的電壓差小于所述場效應(yīng)管Q1的導(dǎo)通電壓而使場效應(yīng)管Ql截止,使得場效應(yīng)管Q3的源極與柵極之間的電壓差小于所述場效應(yīng)管Q3的導(dǎo)通電壓而使場效應(yīng)管Q3截止,所述場效應(yīng)管Q4仍導(dǎo)通,使場效應(yīng)管Q5的柵極為低電平而使場效應(yīng)管Q5截止,所述場效應(yīng)管Q6仍導(dǎo)通,從而所述系統(tǒng)電源5V_SYS仍給所述電腦部件的供電端Us穩(wěn)定供電。因此當電腦從電腦待機狀態(tài)切換為電腦正常工作狀態(tài)后,所述電源狀態(tài)信號PWR0K_ATX由低電平變?yōu)楦唠娖綍r,所述電腦部件的供電端Us均由系統(tǒng)電源5V_SYS穩(wěn)定供電。 當電腦從電腦正常工作狀態(tài)切換為電腦待機狀態(tài)后,所述電源狀態(tài)信號PWROK—ATX及所述主板狀態(tài)信號GPI0—S3—EN均為低電平,系統(tǒng)電源5V_SYS及12V_SYS不供電,所述輔助電源5V_SB供電,所述場效應(yīng)管Q2的柵極為低電平而使場效應(yīng)管Q2截止,場效應(yīng)管Ql的柵極為高電平而使場效應(yīng)管Ql導(dǎo)通,所述場效應(yīng)管Q3的源極與柵極之間的電壓差大于所述場效應(yīng)管Q3的導(dǎo)通電壓而使場效應(yīng)管Q3導(dǎo)通,所述場效應(yīng)管Q4的柵極為低電平而使場效應(yīng)管Q4截止,使場效應(yīng)管Q5的柵極為高電平而使場效應(yīng)管Q5導(dǎo)通,所述場效應(yīng)管Q6的柵極為低電平而使場效應(yīng)管Q6截止,從而所述輔助電源5V_SB給所述供電端Us穩(wěn)定供電。因此電腦從電腦正常工作狀態(tài)切換為電腦待機狀態(tài)后,所述電腦部件的供電端Us由輔助電源5V—SB穩(wěn)定供電。 當電腦從電腦待機狀態(tài)被喚醒而進入電腦正常工作狀態(tài)后,其工作過程與當電腦從電腦軟件關(guān)機狀態(tài)切換為電腦正常工作狀態(tài)后的工作過程相同,即當所述電源狀態(tài)信號PWR0K—ATX由低電平變?yōu)楦唠娖綍r,所述電腦部件的供電端Us均由系統(tǒng)電源5V—SYS穩(wěn)定供
5電。 在其他實時方式中可以刪除起分壓作用的電阻R5,即所述場效應(yīng)管Q1只接收所述主板狀態(tài)信號GPI0_S3_EN,也可以刪除起濾波作用的電容C2,即所述場效應(yīng)管Q6及Q3的漏極僅與所述供電端Us相連,起分壓作用的電阻R6及起延遲作用的電容Cl也可同時刪除,即將所述場效應(yīng)管的柵極與所述系統(tǒng)電源5V_SYS直接相連。 所述供電控制電路通過系統(tǒng)電源5V_SYS控制所述場效應(yīng)管Q3、 Q5及Q6是否導(dǎo)通,當所述場效應(yīng)管Q6導(dǎo)通時,所述電腦部件的供電端Us由系統(tǒng)電源5V—SYS穩(wěn)定供電,還通過所述電源狀態(tài)信號PWR0K_ATX及主板狀態(tài)信號GPI0_S3_EN控制所述場效應(yīng)管Ql、 Q2及Q3是否導(dǎo)通,當所述場效應(yīng)管Q3導(dǎo)通時,所述電腦部件的供電端Us由輔助電源5V_SB穩(wěn)定供電,從而保證電腦從一狀態(tài)轉(zhuǎn)換到另一狀態(tài)后,電腦部件的供電電壓均保持穩(wěn)定,而不會發(fā)生跳變。
權(quán)利要求
一種供電控制電路,包括第一至第六開關(guān)元件、第一至第四電阻,所述第一開關(guān)元件的第一端通過所述第一電阻連接一輔助電源,所述第一開關(guān)元件的第二端與一電腦主板的南橋芯片連接以接收一主板狀態(tài)信號,所述第一開關(guān)元件的第三端通過所述第二電阻連接所述輔助電源,還連接所述第三開關(guān)元件的第一端,所述第二開關(guān)元件的第一端接收一電源狀態(tài)信號,所述第二開關(guān)元件的第二端接地,所述第二開關(guān)元件的第三端連接所述第一開關(guān)元件的第一端,所述第四開關(guān)元件的第一端連接一第一系統(tǒng)電源,所述第四開關(guān)元件的第二端接地,第四開關(guān)元件的第三端通過所述第三電阻連接所述輔助電源,還連接所述第五開關(guān)元件的第一端,第五開關(guān)元件的第二端接地,所述第五開關(guān)元件的第三端通過所述第四電阻連接一第二系統(tǒng)電源,還連接所述第六開關(guān)元件的第一端,所述第三開關(guān)元件的第二端及第六開關(guān)元件的第二端分別連接所述輔助電源及所述第一系統(tǒng)電源,所述第三開關(guān)元件的第三端及所述第六開關(guān)元件的第三端連接一電腦部件的供電端,所述第一系統(tǒng)電源小于第二系統(tǒng)電源的電壓,當電腦從軟件關(guān)機狀態(tài)切換為電腦正常工作狀態(tài)后及當電腦從待機狀態(tài)被喚醒而進入電腦正常工作狀態(tài)后,所述主板狀態(tài)信號為高電平,所述電源狀態(tài)信號經(jīng)一段時間延遲后由低電平變?yōu)楦唠娖?,所述第四開關(guān)元件導(dǎo)通、第五開關(guān)元件截止及第六開關(guān)元件導(dǎo)通,所述電腦部件的供電端均由第一系統(tǒng)電源穩(wěn)定供電;當電腦從正常工作狀態(tài)切換為電腦待機狀態(tài)后,所述主板狀態(tài)信號及電源狀態(tài)信號為低電平,所述第二開關(guān)元件截止,第一開關(guān)元件及第三開關(guān)元件導(dǎo)通,所述電腦部件的供電端由所述輔助電源穩(wěn)定供電。
2. 如權(quán)利要求1所述的供電控制電路,其特征在于所述供電控制電路還包括一第五電阻,所述第五電阻連接于所述輔助電源和所述第一開關(guān)元件的第二端之間。
3. 如權(quán)利要求1所述的供電控制電路,其特征在于所述供電控制電路還包括一第六電阻及一第一電容,所述第六電阻連接在所述第一系統(tǒng)電源和所述第四開關(guān)元件的第一端之間,所述第一 電容連接在所述第四開關(guān)元件的第一端及地之間。
4. 如權(quán)利要求1所述的供電控制電路,其特征在于所述供電控制電路還包括一第二電容,所述第二電容連接在所述電腦部件的供電端及地之間。
5. 如權(quán)利要求4所述的供電控制電路,其特征在于所述第二電容為一電解電容。
6. 如權(quán)利要求1所述的供電控制電路,其特征在于所述第一系統(tǒng)電源為一 5伏特的系統(tǒng)電源,所述第二系統(tǒng)電源為一 12伏特的系統(tǒng)電源,所述輔助電源為一 5伏特的輔助電源。
7. 如權(quán)利要求l所述的供電控制電路,其特征在于所述第一、第二、第四、第五及第六開關(guān)元件均為NM0S場效應(yīng)管,所述第三開關(guān)元件為一 PM0S場效應(yīng)管,所述第一至第六開關(guān)元件的第一、第二及第三端分別對應(yīng)所述場效應(yīng)管的柵極、源極和漏極。
全文摘要
一種供電控制電路,包括第一至第六開關(guān)元件、第一至第四電阻,當電腦從軟件關(guān)機狀態(tài)切換為電腦正常工作狀態(tài)后及當電腦從待機狀態(tài)被喚醒而進入電腦正常工作狀態(tài)后,主板狀態(tài)信號為高電平,電源狀態(tài)信號經(jīng)一段時間延遲后由低電平變?yōu)楦唠娖剑龅谒拈_關(guān)元件導(dǎo)通、第五開關(guān)元件截止及第六開關(guān)元件導(dǎo)通,電腦部件的供電端均由一系統(tǒng)電源穩(wěn)定供電;當電腦從正常工作狀態(tài)切換為電腦待機狀態(tài)后,所述主板狀態(tài)信號及電源狀態(tài)信號為低電平,所述第二開關(guān)元件截止,第一開關(guān)元件及第三開關(guān)元件導(dǎo)通,所述電腦部件的供電端由一輔助電源穩(wěn)定供電,從而保證電腦從一狀態(tài)轉(zhuǎn)換到另一狀態(tài)后,電腦部件的供電電壓均保持穩(wěn)定,而不會發(fā)生跳變。
文檔編號G06F1/26GK101727159SQ20081030497
公開日2010年6月9日 申請日期2008年10月17日 優(yōu)先權(quán)日2008年10月17日
發(fā)明者鄒華 申請人:鴻富錦精密工業(yè)(深圳)有限公司;鴻海精密工業(yè)股份有限公司