專利名稱:顯示控制裝置及其方法
技術(shù)領(lǐng)域:
本發(fā)明涉及可支持多種輸出規(guī)格的接口驅(qū)動(dòng)技術(shù),特別是有關(guān) 于一種可支持多種接口的顯示控制裝置及其方法。
背景技術(shù):
液晶面板(LCD Panel)以其體積小、重量輕的優(yōu)勢(shì),己經(jīng)廣泛應(yīng) 用在平面顯示器(Flat Panel Di splay)或數(shù)字電視(Di gi tal TV)產(chǎn) 業(yè)中。目前的液晶顯示器結(jié)構(gòu)一般可以分為面板模塊(Panel Module)和控制模塊(Control Module) 二部分,面板模塊與控制模 塊之間具有傳輸接口 ,這些傳輸接口又可以分為T(mén)TL(Transistor-T^ansisto^ Level) 接 口 、 LVDS(Low Voltage Differential Signaling)接口、 RSDS(Reduced Swing Differential Signaling) 接口等數(shù)種。通常,控制模塊具有一個(gè)顯示控制器(display controller)集成電路,該顯示控制器集成電路含有模擬/數(shù)字轉(zhuǎn)換 單元和影像縮放單元(scaling engine);其中,模擬/數(shù)字轉(zhuǎn)換單元 用以將顯示控制單元所接收到的模擬影像信號(hào)轉(zhuǎn)換為相對(duì)應(yīng)的數(shù)字 影像信號(hào),再根據(jù)液晶顯示器所需的影像分辨率,由影像縮放單元 對(duì)數(shù)字影像信號(hào)進(jìn)行縮小(down scaling)或放大(叩scaling)處 理。請(qǐng)參照?qǐng)D1,圖l為以現(xiàn)有TTL接口作為面板模塊與顯示控制器
間傳輸接口的液晶顯示器的示意圖。如圖1所示,標(biāo)號(hào)100代表顯示 控制器(display controller),標(biāo)號(hào)110代表面板模塊(panel module),顯示控制器100經(jīng)由TTL接口 120耦接到面板模塊110上。顯 示控制器100具有縮放單元(scaling engine) 102,其根據(jù)所需的影 像分辨率(image resolution),對(duì)所接收到的像素?cái)?shù)據(jù)(pixel data)進(jìn)行縮小(down-scaling)或放大(up-scaling)處理。經(jīng)由TTL 接口 120傳送的信號(hào)包括R/G/B像素?cái)?shù)據(jù)(pixel data)、像素時(shí)鐘 信號(hào)CLK(pixel clock)、 水平同步信號(hào)HSYNC (horizontal synchronization)、 垂 直 同 步 信 號(hào) VSYNC (vertical synchronization)、顯示信號(hào)DE (di splay enable)等。面板模塊IIO 具有時(shí)序控制器(timing controller) 112、行驅(qū)動(dòng)器(column driver) 114、列驅(qū)動(dòng)器(row driver) 116以及液晶面板(LCD panel) 118等器件。面板模塊110經(jīng)由TTL接口 120接收像素?cái)?shù)據(jù)、像 素時(shí)鐘信號(hào)CLK、水平同步信號(hào)HSYNC、垂直同步信號(hào)VSYNC、顯示信 號(hào)D E后,由時(shí)序控制器112處理成為行控制信號(hào)113與列控制信號(hào) 115,分別送至行驅(qū)動(dòng)器114與列驅(qū)動(dòng)器116,再分別由行驅(qū)動(dòng)器114 與列驅(qū)動(dòng)器116對(duì)液晶面板118進(jìn)行行/列顯示控制。通常,像素?cái)?shù)據(jù)是八位的并行(parallel)數(shù)據(jù),并以雙端口 (dual port)進(jìn)行數(shù)據(jù)傳輸。因此,R/G/B像素?cái)?shù)據(jù)需要3x8x2二48個(gè) 管腳進(jìn)行傳輸,若加上像素時(shí)鐘信號(hào)CLK、水平同步HSYNC、垂直同 步信號(hào)VSYNC、顯示信號(hào)DE等四個(gè)信號(hào),貝UTTL接口 120所需的管腳數(shù) (pin count)為52個(gè)。請(qǐng)參照?qǐng)D2,所示即為圖1所示的TTL接口 120 各信號(hào)的時(shí)序圖;其中,RA[7:0]代表經(jīng)由A端口傳輸?shù)陌宋徊⑿屑t 像素?cái)?shù)據(jù),G A [ 7 : 0 ]代表經(jīng)由A端口傳輸?shù)陌宋徊⑿芯G像素?cái)?shù)據(jù), BA [7 : 0]代表經(jīng)由A端口傳輸?shù)陌宋徊⑿兴{(lán)像素?cái)?shù)據(jù),RB [7 : 0]代表 經(jīng)由B端口傳輸?shù)陌宋徊⑿屑t像素?cái)?shù)據(jù),GB[7:0]代表經(jīng)由B端口傳 輸?shù)陌宋徊⑿芯G像素?cái)?shù)據(jù),BB[7:0]代表經(jīng)由B端口傳輸?shù)陌宋徊⑿?藍(lán)像素?cái)?shù)據(jù)。
請(qǐng)參照?qǐng)D3,圖3為以現(xiàn)有的TTL/TC0N (Timing Controller,可 編程定時(shí)控制器)接口作為面板模塊與顯示控制器間傳輸接口的液 晶顯示器的示意圖。如圖3所示,標(biāo)號(hào)300代表顯示控制器(display controller),標(biāo)號(hào)310代表面板模塊(pane 1 modu 1 e),顯示控制器 300經(jīng)由TTL/TC0N接口 320耦接到面板模塊310上。顯示控制器300具 有縮放單元(scaling engine)302和時(shí)序控制器(timing controller) 304,縮放單元302根據(jù)所需的影像分辨率(image resolution),對(duì)所接收到的像素?cái)?shù)據(jù)(p i xe 1 data)進(jìn)行縮小 (down-scaling)或放大(up-seal ing)處理。由于圖3所示的顯示控 制器300具有時(shí)序控制器304,用以將縮放單元302所輸出之TTL輸出 信號(hào)303轉(zhuǎn)換成為T(mén)TL/TC0N信號(hào)。因此,經(jīng)由TTL/TC0N接口 320傳送 的信號(hào)包括R/G/B像素?cái)?shù)據(jù)(pixel data)、像素時(shí)鐘信號(hào)(pixel clock) CLK、激活脈沖(start pulse)信號(hào)、以及通用輸出信號(hào) (General Purpose Output) GP0等。面板豐莫塊310具有,亍馬區(qū)動(dòng)器 (column driver) 312、列驅(qū)動(dòng)器(row driver) 314以及液晶面板 (LCD panel) 316等器件。面板模塊310經(jīng)由TTL/TC0N接口 320接收像 素?cái)?shù)據(jù)、像素時(shí)鐘信號(hào)CLK、激活脈沖(start pulse)信號(hào)以及通用 輸出信號(hào)GPO后,將其區(qū)分為行控制信號(hào)311與列控制信號(hào)313,分別 送至行驅(qū)動(dòng)器312與列驅(qū)動(dòng)器314 ,再分別由行驅(qū)動(dòng)器312與列驅(qū)動(dòng) 器314對(duì)液晶面板316進(jìn)行行/列顯示控制。通常,像素?cái)?shù)據(jù)是八位的并行(parallel)數(shù)據(jù),并以雙端口 (dual port)進(jìn)行數(shù)據(jù)傳輸,貝UR/G/B像素?cái)?shù)據(jù)需要(3x8x2^48)個(gè)管 腳進(jìn)行傳輸,若加上像素時(shí)鐘信號(hào)CLK、奇激活脈沖(odd start pulse)信號(hào)、偶激活脈沖(even start pulse)信號(hào)、以及通用輸出 信號(hào)GPO (通常需要5 7個(gè)信號(hào))等信號(hào),則TTL/TC0N接口 320所需的 管腳數(shù)(pin count)約為56 58個(gè)。請(qǐng)參照?qǐng)D4,圖4為圖3所示的 TTL/TC0N接口 320各信號(hào)的時(shí)序圖;其中,RA [7 : 0]代表經(jīng)由A端口傳 輸?shù)陌宋徊⑿屑t像素?cái)?shù)據(jù),GA[7:0]代表經(jīng)由A端口傳輸?shù)陌宋徊⑿?綠像素?cái)?shù)據(jù),BA[7:0]代表經(jīng)由A端口傳輸?shù)陌宋徊⑿兴{(lán)像素?cái)?shù)據(jù), RB [7 : 0]代表經(jīng)由B端口傳輸?shù)陌宋徊⑿屑t像素?cái)?shù)據(jù),GB [7 : 0]代表 經(jīng)由B端口傳輸?shù)陌宋徊⑿芯G像素?cái)?shù)據(jù),B B [ 7 : 0 ]代表經(jīng)由B端口傳 輸?shù)陌宋徊⑿兴{(lán)像素?cái)?shù)據(jù)。請(qǐng)參照?qǐng)D5,圖5為以現(xiàn)有的LVDS接口作為面板模塊與顯示控制 器間傳輸接口的液晶顯示器的示意圖。如圖5所示,標(biāo)號(hào)500代表顯 示控制器(display controller),標(biāo)號(hào)510代表面板模塊(pane 1 module),顯示控制器500經(jīng)由LVDS接口 520耦接至面板模塊510。顯 示控制器500具有縮放單元(scaling engine) 502和LVDS傳送器 (LVDS transmitter) 504,縮放單元502根據(jù)所需的影像分辨率 (image resolution),對(duì)所接收到的像素?cái)?shù)據(jù)(pixel data)進(jìn)行縮 小(down-scaling)或放大(up-scaling)處理,LVDS傳送器504用以 將縮放單元502的TTL輸出信號(hào)503轉(zhuǎn)換成為L(zhǎng)VDS信號(hào),并經(jīng)由LVDS 接口 520傳送到面板模塊510。面板模塊510具有LVDS接收器(LVDS receiver) 512、時(shí)序控制器514、行驅(qū)動(dòng)器(column driver) 516、 列驅(qū)動(dòng)器(row driver) 518以及液晶面板(LCD panel) 519等器件。 面板模塊510經(jīng)由LVDS接口 520接收像LVDS信號(hào),并轉(zhuǎn)換為T(mén)TL信號(hào) 513,再由時(shí)序控制器514處理成為行控制信號(hào)515與列控制信號(hào) 517,分別送至行驅(qū)動(dòng)器516與列驅(qū)動(dòng)器518,再分別由行驅(qū)動(dòng)器516 與列驅(qū)動(dòng)器518對(duì)液晶面板519進(jìn)行行/列顯示控制。請(qǐng)參照?qǐng)D6 ,圖6為圖5所示的LVDS接口 520的 一 種格式(one format)的信號(hào)時(shí)序圖。如圖6中,LVDS接口 520分為A、 B兩個(gè)鏈接端 口(link),鏈接端口 A具有LVACKP/N、 LVA0P/N、 LVA1P/N、 LVA2P/N、 LVA3P/N等信號(hào),鏈接端口 B具有LVBCKP/N、 LVBOP/N、 LVB1P/N、 LVB2P/N 、 LVB3P/N等信號(hào)。由于LVDS接口 520采用差動(dòng)信號(hào) (differential signal),故以尾標(biāo)(suffix) P/N表示每一信號(hào)是由 兩個(gè)信號(hào)所組成。其中,信號(hào)LVACKP/N代表經(jīng)由鏈接端口A所傳送的 時(shí)鐘信號(hào),信號(hào)LVBCKP/N代表經(jīng)由鏈接端口B所傳送之時(shí)鐘信號(hào)。在 鏈接端口A中,信號(hào)LVA0P/N、 LVA1P/N、 LVA2P/N、 LVA3P/N貝U以串行 方式(serial)傳送像素?cái)?shù)據(jù)、水平同步信號(hào)HSYNC、垂直同步信號(hào) VSYNC、顯示信號(hào)DE等,在每 一 時(shí)鐘周期(clock cycle)內(nèi), LVA0P/N、 LVA1P/N、 LVA2P/N、 LVA3P/N信號(hào)分另U要傳送七個(gè)位數(shù)據(jù), 例如LVAOP/N用以傳送GA2、 RA7、 RA6、 RA5、 RA4、 RA3、 RA2等位 數(shù)據(jù)。在鏈接端口B中,信號(hào)LVBOP/N、 LVB1P/N、 LVB2P/N、 LVB3P/N 則以串行方式(serial)傳送像素?cái)?shù)據(jù)、水平同步信號(hào)HSYNC、垂直同 步信號(hào)VSYNC、顯示信號(hào)DE等,在每一時(shí)鐘周期(clock cycle)內(nèi), LVB0P/N、 LVB1P/N、 LVB2P/N、 LVB3P/N分另U要傳送七個(gè)位數(shù)據(jù),例 如LVBOP/N用以傳送GB2、 RB7、 RB6、 RB5、 RB4、 RB3、 RB2等位數(shù) 據(jù)。圖6中,注有星號(hào)*者是代表仿真位(dummy bit)。由于LVDS接口 520利用十個(gè)差動(dòng)信號(hào)進(jìn)行傳輸,故有較佳的抗電磁輻射干擾(EMI immunity)特性;另外,所需管腳數(shù)(pin count)僅為20個(gè),不至ljTTL 接口或TTL/TCON接口所需管腳數(shù)的一半。請(qǐng)參照?qǐng)D7,圖7為圖5所示的LVDS接口 520另一格式(another format)的信號(hào)時(shí)序圖。與圖6相異之處在于信號(hào)LVACKP/N 、 LVAOP/N、 LVA1P/N、 LVA2P/N、 LVA3P/N, LVBCKP/N、 LVBOP/N、 LVB1P/N、 LVB2P/N、 LVB3P/N所傳送的數(shù)據(jù)位不同,例如LVAOP/N 用以1專送GA0、 RA5、 RA4、 RA3、 RA2、 RA1、 RAO等串fiM立,LVBOP/N 用以傳送GBO、 RB5、 RB4、 RB3、 RB2、 RB1、 RBO等串行位。請(qǐng)參照?qǐng)D8,所示為以現(xiàn)有的RSDS/TCON接口作為面板模塊與顯 示控制器間傳輸接口的液晶顯示器的示意圖。如圖8所示,標(biāo)號(hào)800 代表顯示控制器(display controller),標(biāo)號(hào)810代表面板模塊 (panel module),顯示控制器800經(jīng)由RSDS/TCON接口 820耦接至面 板模塊810。顯示控制器800具有縮放單元(scaling engine) 802、 時(shí)序控制器(timing controller) 804以及RSDS傳送器(RSDS transmitter) 806 。縮放單元802根據(jù)所需的影像分辨率(image resolution), 對(duì)所接收到的像素?cái)?shù)據(jù)(pixel data)進(jìn)行縮小 (down-scaling)或放大(up-seal ing)處理,時(shí)序控制器804則用以 將縮放單元802的TTL輸出信號(hào)803轉(zhuǎn)換為T(mén)TL/TCON信號(hào)805,時(shí)序控 制器804的TTL/TCON輸出信號(hào)805被RSDS傳送器806轉(zhuǎn)換為 RSDS/TCON信號(hào)后,經(jīng)由RSDS/TCON接口 820傳到面板模塊810。面板 模塊810具有行驅(qū)動(dòng)器(column driver) 812、 RSDS列驅(qū)動(dòng)器(RSDS row driver) 814以及液晶面板(LCD panel) 816等器件。面板模塊 810經(jīng)由RSDS/TCON接口 820接收RSDS/TCON信號(hào)后,即分為行控制信 號(hào)811與列控制信號(hào)813,分別送至行驅(qū)動(dòng)器812與列驅(qū)動(dòng)器814,再 分別由行驅(qū)動(dòng)器812與列驅(qū)動(dòng)器814對(duì)液晶面板816進(jìn)行行/列顯示控 制。請(qǐng)參照?qǐng)D9,圖9為圖8所示的RSDS/TC0N接口 820的信號(hào)時(shí)序圖。 如圖9中,RSDS/TCON接口 820傳輸像素?cái)?shù)據(jù)時(shí),亦以A、 B兩個(gè)傳輸端 口 (port)進(jìn)行,RA[3:0]P/N代表經(jīng)由A傳輸端口并行傳輸?shù)募t像素 數(shù)據(jù)的四個(gè)信號(hào)信道(channel) , GA [3 : 0] P/N代表經(jīng)由A傳輸端口并 行傳輸?shù)木G像素?cái)?shù)據(jù)的四個(gè)信號(hào)信道(channel) , BA[3:0]P/N代表 經(jīng)由A傳輸端口傳輸?shù)乃{(lán)像素?cái)?shù)據(jù)的四個(gè)信號(hào)信道(channel), RB[3:0]P/N代表經(jīng)由B傳輸端口并行傳輸?shù)募t像素?cái)?shù)據(jù)的四個(gè)信號(hào) 信道(channel) , GB [3 : 0] P/N代表經(jīng)由B傳輸端口并行傳輸?shù)木G像素 數(shù)據(jù)的四個(gè)信號(hào)信道(channel) , BB [ 3 : 0] P/N代表經(jīng)由B傳輸端口并 行傳輸?shù)乃{(lán)像素?cái)?shù)據(jù)的四個(gè)信號(hào)信道(channel)。由于RSDS/TCON接 口 820采用差動(dòng)信號(hào)(differential signal),故以尾標(biāo)(suffix) P/N表示每一信號(hào)信道是由兩個(gè)信號(hào)所組成。再者,信號(hào)RSCKAP/N 與RSCKBP/N代表輸入端口 A和B的兩個(gè)時(shí)鐘信號(hào)信道,這兩個(gè)時(shí)鐘信 號(hào)信道也采用差動(dòng)信號(hào)。另外,奇激活脈沖(odd start pulse)信 號(hào)、偶激活脈沖(even start pulse)、以及通用輸出信號(hào)GPO則仍舊 是TT1VTC0N信號(hào)。由于信號(hào)信道RA[3:0]P/N、 GA[3:0]P/N、 BA [3 : 0] P/N以串行 (serial)傳輸方式經(jīng)由A端口傳送像素?cái)?shù)據(jù)RA[7:0]/GA[7:0]/BA[7:0],故在每 一 時(shí)鐘周期(c lock cycle)內(nèi), 每一信號(hào)信道RA[3:0]P/N、 GA[3:0]P/N、 BA [3 : 0] P/N須傳送兩個(gè)位 數(shù)據(jù),例如RA0P/N用以傳送RA0與RA1, RA1P/N用以傳送RA2與RA3 , RA2P/N用以傳送RA4與RA5, RA3P/N用以傳送RA6與RA7 。信號(hào)信道 RB[3:0]P/N、 GB[3:0]P/N、 BB [3 : 0] P/N亦以串行(serial)傳輸方式 經(jīng)由B端口傳送像素?cái)?shù)據(jù)RB[7:0]/GB[7:0]/BB[7:0],故在每一時(shí)鐘 周期(clock cycle)內(nèi),每 一 信號(hào)信道RB [3 : 0] P/N 、 GB[3:0]P/N、 BB[3:0]P/N須傳送兩個(gè)位數(shù)據(jù),例如BBOP/N用以傳送BBO與BB1 , BB1P/N用以傳送BB2與BB3, BB2P/N用以傳送BB4與BB5 , BB3P/N用以 傳送BB6與BB7。由于RSDS接口 820利用26個(gè)差動(dòng)信號(hào)信道進(jìn)行傳輸, 故有較佳的抗電磁輻射干擾(EMI i隨unity)特性。由上述的說(shuō)明可知,若面板模塊所采用的傳輸接口不同,就需 要設(shè)計(jì)相對(duì)應(yīng)的顯示控制器,因而增加了電路設(shè)計(jì)與集成電路制造 的成本。發(fā)明內(nèi)容本發(fā)明的目的在于提供一種可支持多種接口的顯示控制裝置及 其方法,以克服現(xiàn)有顯示控制裝置不能支持多種接口的不足,使得 單一控制電路能夠與不同接口規(guī)格的面板模塊兼容。為實(shí)現(xiàn)上述目的本發(fā)明提供一種顯示控制裝置,其包括其包括 控制器、縮放單元、時(shí)序控制器以及選擇器。控制器用于提供模式 控制信號(hào);縮放單元用于縮放輸入影像信號(hào)以產(chǎn)生第一接口信號(hào); 時(shí)序控制器用于將該第一接口信號(hào)轉(zhuǎn)換為第二接口信號(hào);選擇器根 據(jù)該模式控制信號(hào),選擇該第一接口信號(hào)與該第二接口信號(hào)中之一 作為輸出信號(hào)輸出。與上述技術(shù)方案相對(duì)應(yīng),本發(fā)明提供一種顯示控制方法,其特 征在于包括下列步驟提供模式控制信號(hào)-
縮放該輸入影像信號(hào)以產(chǎn)生第一接口信號(hào);根據(jù)該模式控制信號(hào),選擇性地將該第一接口信號(hào)轉(zhuǎn)換成一個(gè) 差動(dòng)接口信號(hào)輸出為該影像輸出信號(hào),或者將該第一接口信號(hào)直接 輸出為該影像輸出信號(hào)。本發(fā)明提供了一種可支持多種接口的顯示控制裝置及其方法, 使得單一控制電路能夠與不同接口規(guī)格的面板模塊兼容。對(duì)于面板 模塊所采用的不同傳輸接口 ,不必一一設(shè)計(jì)相對(duì)應(yīng)的顯示控制器, 因而降低了電路設(shè)計(jì)與集成電路制造的成本。以下結(jié)合附圖與實(shí)施例對(duì)本發(fā)明作進(jìn)一步的說(shuō)明。
圖l為面板模塊與顯示控制器間以現(xiàn)有的TTL接口作為傳輸接口 的液晶顯示器方塊圖;圖2為T(mén)TL接口各信號(hào)的時(shí)序圖;圖3為面板模塊與顯示控制器間以現(xiàn)有的TTL/TC0N接口作為傳 輸接口的液晶顯示器方塊圖;圖4為T(mén)TL/TC0N接口各信號(hào)的時(shí)序圖;圖5為面板模塊與顯示控制器間以現(xiàn)有的LVDS接口作為傳輸接 口的液晶顯示器方塊圖;圖6為L(zhǎng)VDS接口一種格式的信號(hào)時(shí)序圖; 圖7為L(zhǎng)VDS接口另一格式的信號(hào)時(shí)序圖;圖8為面板模塊與顯示控制器間以現(xiàn)有的RSDS/TCON接口作為傳輸接口的液晶顯示器方塊圖;圖9為RSDS/TC0N接口的信號(hào)時(shí)序圖;圖10為根據(jù)本發(fā)明的顯示控制裝置一個(gè)較佳實(shí)施例的方塊圖;圖ll為一個(gè)較佳實(shí)施例接口電路的方塊圖;圖12為一個(gè)較佳實(shí)施例第一轉(zhuǎn)換器的電路圖;圖13為一個(gè)較佳實(shí)施例第一轉(zhuǎn)換器于LVDS模式下各信號(hào)的時(shí)序圖;圖14為一個(gè)較佳實(shí)施例第一轉(zhuǎn)換器于RSDS/TC0N模式下各信號(hào) 的時(shí)序圖;圖15為一個(gè)較佳實(shí)施例第二轉(zhuǎn)換器的電路圖; 圖16為一個(gè)較佳實(shí)施例第二轉(zhuǎn)換器于RSDS/TC0N模式下各信號(hào) 的時(shí)序圖;圖17為一個(gè)較佳實(shí)施例第三轉(zhuǎn)換器的電路圖; 圖18為根據(jù)本發(fā)明的輸出驅(qū)動(dòng)裝置的方塊圖; 圖19為T(mén)TL驅(qū)動(dòng)器的電路圖; 圖20為L(zhǎng)VDS/RSDS驅(qū)動(dòng)器的電路圖。
具體實(shí)施方式
有關(guān)本發(fā)明的詳細(xì)說(shuō)明及技術(shù)內(nèi)容,現(xiàn)就結(jié)合
如下。 請(qǐng)參照?qǐng)DIO,圖IO為根據(jù)本發(fā)明的顯示控制裝置的一個(gè)較佳實(shí) 施例的示意圖。如圖10所示,根據(jù)本發(fā)明的顯示控制裝置1000以接 口總線(interface bus) 1030連接至U面板?!姥?panel module) 1020。根據(jù)本發(fā)明,不論面板模塊1020所需的是TTL、 TTL/TC0N、 LVDS、抑或RSDS/TC0N等接口規(guī)格,顯示控制裝置1000均可適用。如 圖10所示,根據(jù)本發(fā)明的顯示控制裝置1000包括縮放單元 (scaling engine) 1002 、輸出控制器1004、時(shí)序控制器(timing controller) 1006、 選擇器1008、 鎖相環(huán)(phase-locked loop) 1010以及接口電路1012等器件。輸出控制器1004根據(jù)面板模塊1020所需的接口規(guī)格,產(chǎn)生相對(duì) 應(yīng)的控制信號(hào)1005給縮放單元1002、時(shí)序控制器1006、選擇器1008、 鎖相環(huán)1010以及接口電路1012。因此,輸出控制器1004所產(chǎn)生的控 制信號(hào)1005具有TTU TTL/TC0N、 LVDS、或RSDS/TCON等四禾中接□模 式(interface mode)。鎖相環(huán)IOIO則根據(jù)控制信號(hào)1005 ,為縮放單 元1002產(chǎn)生像素時(shí)鐘信號(hào)1011A,并為接口電路1012產(chǎn)生接口時(shí)鐘 信號(hào)1011B與控制信號(hào)1011C。若控制信號(hào)1005代表TTL模式或 TTL/TCON模式,則接口時(shí)鐘信號(hào)1011B與像素時(shí)鐘信號(hào)1011A具有相 同的時(shí)鐘頻率;若控制信號(hào)1005代表LVDS模式,則接口時(shí)鐘1011B 的頻率是像素時(shí)鐘信號(hào)1011A的7倍;若控制信號(hào)1005代表 RSDS/TCON模式,則接口時(shí)鐘信號(hào)1011B的頻率是像素時(shí)鐘信號(hào) 1011A的兩倍??s放單元1002根據(jù)像素時(shí)鐘信號(hào)1011A產(chǎn)生TTL信號(hào)1003,提供 給時(shí)序控制器1006和選擇器1008。時(shí)序控制器1006用以將TTL信號(hào) 1003轉(zhuǎn)換為T(mén)TL/TC0N信號(hào)1007后,提供給選擇器1008。選擇器1008 接收TTL信號(hào)1003與TTL/TCON信號(hào)1007 ,并根據(jù)控制信號(hào)1005的選 擇,輸出TTL信號(hào)1003或TTL/TC0N信號(hào)1007成為參考信號(hào)1009。例 如在TTL模式或LVDS模式下,TTL信號(hào)1003經(jīng)選擇器1008選擇輸出 為參考信號(hào)1009;若在TTL/TCON模式或RSDS/TCON模式下,TTL/TCON 信號(hào)1007經(jīng)選擇器1008選擇輸出為參考信號(hào)1009。接口電路1012用以接收參考信號(hào)1009、控制信號(hào)1005、接口時(shí) 鐘信號(hào)1011B以及控制信號(hào)1011C。當(dāng)在TTL模式下,參考信號(hào)1009 為T(mén)TL信號(hào)1003,則接口電路1012將TTL信號(hào)1003輸出至接口總線 1030;當(dāng)在TTL/TCON模式下,參考信號(hào)1009為T(mén)TL/TCON信號(hào)1007 , 則接口電路1012用以將TTL/TCON信號(hào)1007輸出至接口總線1030;當(dāng) 于LVDS模式下,參考信號(hào)1009為T(mén)TL信號(hào)1003,則接口電路1012用以 將TTL信號(hào)1003轉(zhuǎn)換為L(zhǎng)VDS信號(hào)后,輸出至接口總線1030上;當(dāng)在 RSDS/TCON模式下,參考信號(hào)1009為T(mén)TL/TC0N信號(hào)1007,則接口電路 1012用以將TTL/TCON信號(hào)1007轉(zhuǎn)換為RSDS/TC0N信號(hào)后,輸出至接 口總線1030上。請(qǐng)參照?qǐng)Dll,圖11為圖10的接口電路1012較佳實(shí)施例的示意 圖。如圖11所示,本發(fā)明的接口電路1012包括第一接口單元1110、 第二接口單元1120以及第三接口單元1130等器件。第一接口單元 1110包括若干個(gè)第一轉(zhuǎn)換器(first converter) 1112和若干個(gè)第
一驅(qū)動(dòng)器(first driver) 1114 ,每 一 個(gè)第 一 轉(zhuǎn)換器1112的輸出作為 相對(duì)應(yīng)的第一驅(qū)動(dòng)器1114的輸入。第二接口單元1120包括若干個(gè) 第二轉(zhuǎn)換器(second converter) 1122和若干個(gè)第二驅(qū)動(dòng)器(second driver) 1124,每 一 個(gè)第二轉(zhuǎn)換器1122之輸出作為相對(duì)應(yīng)的第二驅(qū) 動(dòng)器1124的輸入。第三接口單元1130包括若干個(gè)第三轉(zhuǎn)換器 (third converter) 1132禾口若干個(gè)第三驅(qū)動(dòng)器(third driver) 1134,每一個(gè)第三轉(zhuǎn)換器1132的輸出作為相對(duì)應(yīng)的第三驅(qū)動(dòng)器1134 的輸入。請(qǐng)參照?qǐng)D12,圖12為圖11的第一轉(zhuǎn)換器1112的詳細(xì)電路圖。如 圖12所示,第一轉(zhuǎn)換器1112包括串行轉(zhuǎn)換器(serializes) 1210 和選擇器1220。串行轉(zhuǎn)換器1210具有七個(gè)串接的觸發(fā)器(flip-flop)1212,每個(gè)觸發(fā)器1212的時(shí)鐘輸入端均由時(shí)鐘信號(hào)Clk』od所控 制,此時(shí)鐘信號(hào)Clk—mod即圖10所示的接口時(shí)鐘信號(hào)1011B。串行輸 入數(shù)據(jù)DLR[6:0]均先分別連接多路復(fù)用器1214的一個(gè)輸入端,多路 復(fù)用器1214的另一輸入端則連接至前一級(jí)觸發(fā)器1212的數(shù)據(jù)輸出 端,串行數(shù)據(jù)DLR[6:0]的加載由信號(hào)Loadz所控制,信號(hào)Loadz來(lái)自 于圖10的控制信號(hào)1011C。據(jù)此,串行轉(zhuǎn)換器1210用以將七個(gè)位數(shù)據(jù) DLR[6:0],根據(jù)時(shí)鐘信號(hào)Clk—mod的控制,依序?qū)LR[O]、 DLR[l]、 DLR[2]、 DLR[3]、 DLR[4]、 DLR[5]、 DLR[6]輸出至串行轉(zhuǎn)換器1210 的輸出端DLR0。選擇器1220包括三個(gè)觸發(fā)器1221-1223、兩個(gè)多路復(fù)用器1224 和1225以及兩個(gè)反相器1226和1227 。加載信號(hào)Loadz經(jīng)過(guò)反相器 1226處理后,被送至觸發(fā)器1223的數(shù)據(jù)輸入端,時(shí)鐘信號(hào)Clk—mod 經(jīng)過(guò)反相器1227處理后,被送至觸發(fā)器1223的時(shí)鐘信號(hào)輸入端。輸 入數(shù)據(jù)DTG[l]同時(shí)連接至觸發(fā)器1221的數(shù)據(jù)輸入端與多路復(fù)用器 1224的一個(gè)輸入端,觸發(fā)器1221的數(shù)據(jù)輸出端1228則連接至多路復(fù) 用器1224的另一輸入端。輸入數(shù)據(jù)DTG[O]同時(shí)連接至觸發(fā)器1222的 數(shù)據(jù)輸入端與多路復(fù)用器1225的一個(gè)輸入端,觸發(fā)器1222的數(shù)據(jù)輸
出端1229則連接至多路復(fù)用器1225的另 一輸入端。多路復(fù)用器1224 與1225的控制端均連接至信號(hào)Ctrl,信號(hào)Ctrl來(lái)自圖IO的控制信號(hào) 1005。觸發(fā)器1221與1222的時(shí)鐘信號(hào)輸入端均連接至觸發(fā)器1223的 數(shù)據(jù)輸出端,由觸發(fā)器1223輸出的信號(hào)RSCK1所控制。多路復(fù)用器 1224與1225的數(shù)據(jù)輸出端即分別為選擇器1220的輸出端DTG0[1]與 DTGO[O]。當(dāng)在TTL或TTL/TC0N模式下,Crt 1信號(hào)控制多路復(fù)用器1224與 1225直接將DTG[1]和DTG
分別傳送至選擇器輸出端DTGO[l]與 DTGO[O]。當(dāng)在LVDS模式下,時(shí)鐘信號(hào)Clk_mod的頻率是時(shí)鐘頻率CI k_sca 的七倍,時(shí)鐘頻率Clk—sca即圖10所示的接口時(shí)鐘信號(hào)1011A。據(jù)此, 串行轉(zhuǎn)換器1210即成為7:1串行轉(zhuǎn)換器,根據(jù)時(shí)鐘信號(hào)Clkjod之控 制,用以將并行輸入信號(hào)DLR[6:0]依序輸出至串行轉(zhuǎn)換器1210的輸 出端DLR0,各信號(hào)時(shí)序圖即如圖13所示。當(dāng)在RSDS/TC0N模式下,時(shí)鐘信號(hào)Clk—mod的頻率是時(shí)鐘頻率 Clk—sca的兩倍,并僅DRL[1:0]為有效位。據(jù)此,串行轉(zhuǎn)換器1210 即成為2:1串行轉(zhuǎn)換器,其根據(jù)時(shí)鐘信號(hào)Clk—mod的控制,用以將并 行輸入信號(hào)DLR[1:0]依序輸出至串行轉(zhuǎn)換器1210的輸出端DLRO。另 外,當(dāng)在RSDS/TCON模式下,若欲選擇某些第一轉(zhuǎn)換器1112作為激活 脈沖信號(hào)或GP0信號(hào)輸出時(shí),則多路復(fù)用器1224會(huì)選擇觸發(fā)器1221 的輸出1228成為DTG0[1],多路復(fù)用器1225會(huì)選擇觸發(fā)器1222的輸 出1229成為DTG0
,各信號(hào)時(shí)序圖即如圖14所示。請(qǐng)參照?qǐng)D15,圖15為圖11的第二轉(zhuǎn)換器1122的詳細(xì)電路圖。如 圖15所示,第二轉(zhuǎn)換器1122包括串行轉(zhuǎn)換器(serialize" 1510 和選擇器1520。串行轉(zhuǎn)換器1510具有兩個(gè)串接的觸發(fā)器(flip-flop)1512,每個(gè)觸發(fā)器1512的時(shí)鐘信號(hào)輸入端均由時(shí)鐘信號(hào)Clk一mod所 控制,此時(shí)鐘信號(hào)Clk』od即圖10所示的接口時(shí)鐘信號(hào)1011B。并行 輸入數(shù)據(jù)DTRG[1:0]均先分別連接多路復(fù)用器1514的一個(gè)輸入端,
多路復(fù)用器1514的另一輸入端則連接至前一級(jí)觸發(fā)器1512的數(shù)據(jù)輸 出端,并行數(shù)據(jù)DLR[l:O]的加載由信號(hào)Loadz所控制,信號(hào)Loadz來(lái) 自于圖10的控制信號(hào)1011C。據(jù)此,串行轉(zhuǎn)換器1510用以將兩位并行 輸入數(shù)據(jù)DTRG[1:0],根據(jù)時(shí)鐘信號(hào)Clk—mod的控制,依序以 DTRG[O] 、 DTRG[1]的順序輸出至串行轉(zhuǎn)換器1510的輸出端DRO。選擇器1520包括三個(gè)觸發(fā)器1521-1523、兩個(gè)多路復(fù)用器1524 和1525以及兩個(gè)反相器1526和1527 。加載信號(hào)Loadz經(jīng)過(guò)反相器 1526處理后,被送至觸發(fā)器1523的數(shù)據(jù)輸入端,時(shí)鐘信號(hào)Clk—mod 經(jīng)過(guò)反相器1527處理后,被送至觸發(fā)器1523的時(shí)鐘信號(hào)輸入端。輸 入數(shù)據(jù)DTRG[l]同時(shí)連接至觸發(fā)器1521的數(shù)據(jù)輸入端和多路復(fù)用器 1524的一個(gè)輸入端,觸發(fā)器1521的數(shù)據(jù)輸出端1528則連接至多路復(fù) 用器1524的另一輸入端。輸入數(shù)據(jù)DTRG[O]同時(shí)連接至觸發(fā)器1522 的數(shù)據(jù)輸入端和多路復(fù)用器1525的一個(gè)輸入端,觸發(fā)器1522的數(shù)據(jù) 輸出端1529則連接至多路復(fù)用器1525的另 一輸入端。多路復(fù)用器 1524與1525的控制端均連接至信號(hào)Ctrl,此信號(hào)Ctrl來(lái)自圖IO的控 制信號(hào)1005。多路復(fù)用器1521與1522的時(shí)鐘信號(hào)輸入端均連接至觸 發(fā)器1523的數(shù)據(jù)輸出端,由觸發(fā)器1523的輸出信號(hào)RSCK2所控制。多 路復(fù)用器1524與1525的數(shù)據(jù)輸出端即為選擇器1520的輸出端DTG0[1] 與DTGO[O]。當(dāng)在TTL或TTL/TCON模式下,Ctrl信號(hào)控制多路復(fù)用器1524與 1525直接將DTRG [ 1 ]和DTRG [O]分別傳送至選擇器輸出端DTG0 [ 1 ]與 DTGO[O]。當(dāng)在RSDS/TC0N模式下,時(shí)鐘信號(hào)Clk—mod的頻率是時(shí)鐘頻率 Clk—sca的兩倍,時(shí)鐘頻率Clk—sca即圖IO所示的接口時(shí)鐘信號(hào) 1011A。據(jù)此,串行轉(zhuǎn)換器1510即為2:1串行轉(zhuǎn)換器,其根據(jù)時(shí)鐘信 號(hào)Clk』od的控制,用以將并列輸入信號(hào)DTRG[1:0]依序輸出至串行 轉(zhuǎn)換器1510的輸出端DRO。另外,當(dāng)于RSDS/TCON模式下,若欲選擇 某些第二轉(zhuǎn)換器1122作為激活脈沖信號(hào)或GP0信號(hào)輸出時(shí),則多路
復(fù)用器1524會(huì)選擇觸發(fā)器1521的輸出1528成為DTG0[1],多路復(fù)用 器1525會(huì)選擇觸發(fā)器1522的輸出1529成為DTG0
,各信號(hào)時(shí)序圖 即如圖16所示。請(qǐng)參照?qǐng)D17,圖17為圖11的第三轉(zhuǎn)換器1132的詳細(xì)電路圖。如 圖17所示,第三轉(zhuǎn)換器1132包括兩個(gè)觸發(fā)器1721與1723、多路復(fù) 用器1724以及兩個(gè)反相器1726和1727 。加載信號(hào)Loadz經(jīng)過(guò)反相器 1726處理后,被送至觸發(fā)器1723的數(shù)據(jù)輸入端,信號(hào)Loadz來(lái)自于圖 10的控制信號(hào)1011C。時(shí)鐘信號(hào)Clk—mod經(jīng)過(guò)反相器1727處理后,被 送至觸發(fā)器1723的時(shí)鐘信號(hào)輸入端,該時(shí)鐘信號(hào)Clk—mod即圖10所 示的接口時(shí)鐘信號(hào)1011B。輸入數(shù)據(jù)DTG同時(shí)連接至觸發(fā)器1721的數(shù) 據(jù)輸入端與多路復(fù)用器1724的一個(gè)輸入端,觸發(fā)器1721的數(shù)據(jù)輸出 端1728則連接至多路復(fù)用器1724的另一輸入端。多路復(fù)用器1724的 控制端則連接至信號(hào)Ctrl,信號(hào)Ctrl來(lái)自圖10的控制信號(hào)1005。而 多路復(fù)用器1721的時(shí)鐘信號(hào)輸入端連接至多路復(fù)用器1723的數(shù)據(jù)輸 出端,由信號(hào)RSCK3所控制。多路復(fù)用器1724的數(shù)據(jù)輸出端即為第三 轉(zhuǎn)換器1132的輸出端DTG0。當(dāng)在TTL或TTL/TC0N模式下,Cr 11信號(hào)控制多路復(fù)用器1724直 接將DTG傳送至輸出端DTGO。當(dāng)在RSDS/TCON模式下,若欲選擇某些第三轉(zhuǎn)換器1132作為激 活脈沖信號(hào)或GP0信號(hào)輸出時(shí),則多路復(fù)用器1724選擇觸發(fā)器1721 的輸出1728成為DTG0。請(qǐng)參照?qǐng)D18 ,圖18為根據(jù)本發(fā)明的輸出驅(qū)動(dòng)裝置1800的示意 圖,該輸出驅(qū)動(dòng)裝置1800可以是圖11的第一驅(qū)動(dòng)器1114或第二驅(qū)動(dòng) 器1124。如圖18所示,輸出驅(qū)動(dòng)裝置1800包括LVDS/RSDS驅(qū)動(dòng)器 1810、兩個(gè)TTL驅(qū)動(dòng)器1820和1830,均由控制信號(hào)Ctr l所控制。若輸 出驅(qū)動(dòng)裝置1800是作為第一驅(qū)動(dòng)器1114,則LVDS/RSDS驅(qū)動(dòng)器1810 的輸入端DLR連接至第一轉(zhuǎn)換器1112的輸出端DLRO;若輸出驅(qū)動(dòng)裝 置1800是作為第二驅(qū)動(dòng)器1124, LVDS/RSDS驅(qū)動(dòng)器1810的輸入端DLR
則連接至第二轉(zhuǎn)換器1122的輸出端DR0。若輸出驅(qū)動(dòng)裝置1800是作 為第一驅(qū)動(dòng)器1114, TTL驅(qū)動(dòng)器1820的輸入端DTG1連接至第一轉(zhuǎn)換 器1112的輸出端DTG0[1] , TTL驅(qū)動(dòng)器1830的輸入端DTG0連接至第一 轉(zhuǎn)換器1112的輸出端DTG0
;若輸出驅(qū)動(dòng)裝置1800是作為第二驅(qū) 動(dòng)器1124, TTL驅(qū)動(dòng)器1820的輸入端DTG1連接至第二轉(zhuǎn)換器1122的 輸出端DTGO[l] , TTL驅(qū)動(dòng)器1830的輸入端DTG0連接至第二轉(zhuǎn)換器 1122的輸出端DTG0
。當(dāng)輸出驅(qū)動(dòng)裝置1800用以輸出TTL信號(hào)、啟動(dòng)脈沖(start pulse)信號(hào)或GPO信號(hào)時(shí),則以控制信號(hào)Ctrl將LVDS/RSDS驅(qū)動(dòng)器 1810禁用(disable),而將TTL驅(qū)動(dòng)器1820和1830啟用(enable),因 此,TTL驅(qū)動(dòng)器1820和1830輸入端DTG1和DTG0的TTL信號(hào)得以從輸出 端0UT1和OUTO處分別傳送至結(jié)合片(bonding pad) 1840禾B 1850處。 當(dāng)輸出驅(qū)動(dòng)裝置1800系用以輸出LVDS或RSDS差動(dòng)信號(hào)時(shí),則以控制 信號(hào)Ctrl將TTL驅(qū)動(dòng)器1820和1830禁用(disable),而將LVDS/RSDS 驅(qū)動(dòng)器1810啟用(enable),因此,LVDS/RSDS驅(qū)動(dòng)器1810輸入端DLR 之信號(hào)轉(zhuǎn)換為差動(dòng)信號(hào),自輸出端OUTP和OUTN分別傳送至結(jié)合片 1840禾口 1850處。請(qǐng)參照?qǐng)D19,圖19為T(mén)TL驅(qū)動(dòng)器1900的詳細(xì)電路圖,該TTL驅(qū)動(dòng) 器1900可以是圖18中的TTL驅(qū)動(dòng)器1820或1830、抑或是圖ll中的第 三驅(qū)動(dòng)器1134。如圖19所示,TTL驅(qū)動(dòng)器1900包括與非門(mén)1910、或 非門(mén)1920、反相器1930、 PMOS晶體管1940以及NMOS晶體管1950。與 非門(mén)1910以兩個(gè)輸入端連接DTG和0E信號(hào),或非門(mén)1920以兩個(gè)輸入 端連接DTG信號(hào)與倒相的OE信號(hào);其中,OE信號(hào)來(lái)自于控制信號(hào) Ctrl。與非門(mén)1910與或非門(mén)1920的輸出分別用以控制PMOS晶體管 1940與NM0S晶體管1950的柵極,PMOS晶體管1940與NMOS晶體管1950 之源極分別連接至VDD與GND,而PMOS晶體管1940與NM0S晶體管1950 之漏極連接成為輸出端OUT。當(dāng)OE信號(hào)為"0 "時(shí),輸出端OUT呈現(xiàn)高阻抗?fàn)顟B(tài)(high
impedance)。若0E信號(hào)為"1",而DTG信號(hào)為"1"時(shí),則輸出端0UT 呈現(xiàn)邏輯高電平(logic high);若0E信號(hào)為"1",而DTG信號(hào)為"1" 時(shí),則輸出端OUT會(huì)呈現(xiàn)邏輯低電平(logic low)。請(qǐng)參照?qǐng)D20,圖20為L(zhǎng)VDS/RSDS驅(qū)動(dòng)器2000的詳細(xì)電路圖,該 LVDS/RSDS馬區(qū)動(dòng)器2000可以是圖18中的LVDS/RSDS馬區(qū)動(dòng)器1810。如圖 20所示,LVDS/RSDS驅(qū)動(dòng)器2000包括單端至差動(dòng)轉(zhuǎn)換器(single-ended to differential converter) 2002 、 兩個(gè)電流源2004禾口 2006、兩個(gè)PM0S晶體管2008禾口2010、兩個(gè)NMOS晶體管2012禾口 2014 、 共模反饋控制器(common mode feedback controller) 2016、以及 參考電壓源(reference voltage source) 2018等。電流源2004為信 號(hào)OEN所控制,此OEN信號(hào)來(lái)自于控制信號(hào)Ctrl。單端至差動(dòng)轉(zhuǎn)換器 2002具有輸入端DLR和兩個(gè)輸出端2020和2022 。轉(zhuǎn)換器2002的輸出 端2020連接至PMOS晶體管2008與NMOS晶體管2014的柵極,轉(zhuǎn)換器 2002的輸出端2022則連接至PM0S晶體管2010與NM0S晶體管2012的柵 極。PMOS晶體管2008的漏極與匪OS晶體管2014的漏極連接成為輸出 端OUTN, PM0S晶體管2010的漏極與匪0S晶體管2012的漏極連接成為 輸出端OUTP ,輸出端OUTP與OUTN之間外接電阻器R 。PMOS晶體管2008的源極連接至PMOS晶體管2010的源極,而電流 源2004連接于VDD禾卩PMOS晶體管2008的源極之間。NMOS晶體管2012 的源極連接至NMOS晶體管2014的源極,而電流源2006連接于VSS和 麗0S晶體管2012的源極之間。參考電壓源2018用以提供共模電壓 (common mode voltage) VCM給共模反饋控制器2016 ,共模反饋控制 器2016用以監(jiān)測(cè)輸出端OUTP和OUTN的共模電壓值,并根據(jù)該參考共 模電壓VCM調(diào)整電流源2006的電流值。當(dāng)OEN信號(hào)為"1"時(shí),電流源2004之電流值I為0,因此,輸出 端OUTP和OUTN高阻抗?fàn)顟B(tài)(high impedance)。若OEN信號(hào)為"O",而 DLR信號(hào)為"1"時(shí),單端至差動(dòng)轉(zhuǎn)換器2002輸出端2020和2022分別 為"1"和"0",故開(kāi)啟PMOS晶體管2010與麗OS晶體管2014,并關(guān)閉 PM0S晶體管2008與匪0S晶體管2012 ,則輸出端0UTP相對(duì)于輸出端 OUTN之電位差即為I和R之積。若0EN信號(hào)為"0",而DLR信號(hào)為"0" 時(shí),單端至差動(dòng)轉(zhuǎn)換器2002輸出端2020和2022分別為"0"和"1", 故開(kāi)啟PMOS晶體管2008與匪OS晶體管2012,并關(guān)閉PMOS晶體管2010 與麗0S晶體管2014,而輸出端OUTN相對(duì)于輸出端OUTP之電位差即為 I和R之積。很顯然,上述實(shí)施例僅為例示性說(shuō)明本發(fā)明的原理及其功效, 而非用于限制本發(fā)明的范圍。任何熟悉本領(lǐng)域的技術(shù)人員都可以在 不違背本發(fā)明的技術(shù)原理及精神情形下,對(duì)實(shí)施例作修改與變化。 而這些等同的變化并不超出本發(fā)明的權(quán)利要求保護(hù)范圍。
權(quán)利要求
1、一種顯示控制裝置,其特征在于它包括控制器,用于提供模式控制信號(hào);縮放單元,用于縮放輸入影像信號(hào)以產(chǎn)生第一接口信號(hào);時(shí)序控制器,用于將該第一接口信號(hào)轉(zhuǎn)換為第二接口信號(hào);選擇器,根據(jù)該模式控制信號(hào),選擇該第一接口信號(hào)與該第二接口信號(hào)中之一作為輸出信號(hào)輸出。
2. 如權(quán)利要求l所述的顯示控制裝置,其特征在于該第一接 口信號(hào)為T(mén)TL接口信號(hào)。
3. 如權(quán)利要求l所述的顯示控制裝置,其特征在于該第二接 口信號(hào)系為T(mén)TL/TC0N接口信號(hào)。
4. 如權(quán)利要求l所述的顯示控制裝置,其特征在于其還包括 一個(gè)接口電路,用于根據(jù)該模式控制信號(hào)將選擇器所選擇的接口信 號(hào)直接輸出為一個(gè)影像輸出信號(hào),或者將該選擇器所選擇的接口信 號(hào)轉(zhuǎn)換成一個(gè)差動(dòng)接口信號(hào)輸出為該影像輸出信號(hào)。
5. 如權(quán)利要求4所述的顯示控制裝置,其特征在于該顯示控制裝置還包括給該接口電路提供時(shí)鐘信號(hào)的鎖相環(huán),當(dāng)該影像輸出 信號(hào)直接為該選擇器所選擇的接口信號(hào)時(shí),該時(shí)鐘信號(hào)具有第一時(shí) 鐘頻率;當(dāng)該影像輸出信號(hào)為經(jīng)接口電路轉(zhuǎn)換的差動(dòng)接口信號(hào)時(shí), 該時(shí)鐘信號(hào)具有第二時(shí)鐘頻率,其中該第一時(shí)鐘頻率低于該第二時(shí) 鐘頻率。
6. 如權(quán)利要求5所述的顯示控制裝置,其特征在于當(dāng)該選擇 器所選擇的接口信號(hào)為T(mén)TL接口信號(hào)時(shí),該差動(dòng)接口信號(hào)為L(zhǎng)VDS接 口信號(hào)。
7. 如權(quán)利要求6所述的顯示控制裝置,其特征在于該第二時(shí) 鐘頻率為該第一時(shí)鐘頻率的七倍。
8. 如權(quán)利要求5所述的顯示控制裝置,其特征在于當(dāng)該所選 擇的接口信號(hào)為T(mén)TL/TC0N接口信號(hào)時(shí),該差動(dòng)接口信號(hào)為RSDS接口 信號(hào)。
9. 如權(quán)利要求8所述的顯示控制裝置,其特征在于該第二時(shí) 鐘頻率為該第一時(shí)鐘頻率的兩倍。
10. —種顯示控制裝置,用以處理一輸入影像信號(hào)并輸出一影 像輸出信號(hào),其特征在于其包括控制器,用以提供模式控制信號(hào);縮放單元,用以縮放該輸入影像信號(hào)以產(chǎn)生一個(gè)第一接口信 號(hào);以及接口電路,用以將該第一接口信號(hào)直接輸出為該影像輸出信 號(hào),或者將該第一接口信號(hào)轉(zhuǎn)換成一個(gè)差動(dòng)接口信號(hào)輸出為該影像 輸出信號(hào),以響應(yīng)于該模式控制信號(hào)。
11. 如權(quán)利要求10所述的顯示控制裝置,其特征在于其還包 含一個(gè)鎖相環(huán),用以給該接口電路提供時(shí)鐘信號(hào);其中,當(dāng)該影像 輸出信號(hào)為第一接口信號(hào)時(shí),該頻率信號(hào)具有第一時(shí)鐘頻率;當(dāng)該 影像輸出信號(hào)為差動(dòng)接口信號(hào)時(shí),該頻率信號(hào)具有第二時(shí)鐘頻率; 其中該第一時(shí)鐘頻率低于該第二時(shí)鐘頻率。
12. 如權(quán)利要求ll所述的顯示控制裝置,其特征在于當(dāng)該第 一接口信號(hào)為T(mén)TL接口信號(hào)時(shí),該差動(dòng)接口信號(hào)為L(zhǎng)VDS接口信號(hào)。
13. 如權(quán)利要求ll所述的顯示控制裝置,其特征在于當(dāng)該第一接口信號(hào)為T(mén)TL/TC0N接口信號(hào)時(shí),該差動(dòng)接口信號(hào)為RSDS接口信 號(hào)。
14. 一種顯示控制方法,用以處理一輸入影像信號(hào)并輸出一影 像輸出信號(hào),其特征在于其包括下列步驟提供一個(gè)模式控制信號(hào);縮放該輸入影像信號(hào)以產(chǎn)生一個(gè)第一接口信號(hào);將該第一接口信號(hào)轉(zhuǎn)換為一個(gè)第二接口信號(hào);以及根據(jù)該模式控制信號(hào)選擇該第 一 接口信號(hào)與該第二接口信號(hào) 中的其中一個(gè)作為輸出信號(hào)。
15. 如權(quán)利要求14所述的顯示控制方法,其特征在于該第一接口信號(hào)為T(mén)TL接口信號(hào)。
16. 如權(quán)利要求14所述的顯示控制方法,其特征在于該第二 接口信號(hào)為T(mén)TL/TC0N接口信號(hào)。
17. 如權(quán)利要求14所述的顯示控制方法,其特征在于其還包含如下步驟根據(jù)該模式控制信號(hào)選擇性地將該所選擇的接口信號(hào)轉(zhuǎn)換成一個(gè)差動(dòng)接口信號(hào)輸出為該影像輸出信號(hào),或者將該所選擇 的接口信號(hào)直接輸出為該影像輸出信號(hào)。
18. 如權(quán)利要求17所述的顯示控制方法,其特征在于其還包含產(chǎn)生一個(gè)時(shí)鐘信號(hào)的步驟,其中,當(dāng)該影像輸出信號(hào)為該所選擇的接口信號(hào)時(shí),該頻率信號(hào)具有第一時(shí)鐘頻率;當(dāng)該影像輸出信號(hào) 為該差動(dòng)接口信號(hào)時(shí),該頻率信號(hào)具有第二時(shí)鐘頻率;其中該第一 時(shí)鐘頻率低于該第二時(shí)鐘頻率。
19. 如權(quán)利要求18所述的顯示控制方法,其特征在于當(dāng)該所 選擇的接口信號(hào)為T(mén)TL接口信號(hào)時(shí),該差動(dòng)接口信號(hào)為L(zhǎng)VDS接口信 號(hào)。
20. 如權(quán)利要求19所述的顯示控制方法,其中該第二時(shí)鐘頻率 為該第一時(shí)鐘頻率的七倍。
21. 如權(quán)利要求18所述的顯示控制方法,其特征在于當(dāng)該所 選擇的接口信號(hào)為T(mén)TL/TCON接口信號(hào)時(shí),該差動(dòng)接口信號(hào)為RSDS接 口信號(hào)。
22. 如權(quán)利要求21所述的顯示控制方法,其特征在于該第二 時(shí)鐘頻率為該第 一 時(shí)鐘頻率的兩倍。
23. —種顯示控制方法,用以處理一輸入影像信號(hào)并輸出一影 像輸出信號(hào),其特征在于包括下列步驟提供模式控制信號(hào)縮放該輸入影像信號(hào)以產(chǎn)生第一接口信號(hào); 根據(jù)該模式控制信號(hào),選擇性地將該第一接口信號(hào)轉(zhuǎn)換成一個(gè) 差動(dòng)接口信號(hào)輸出為該影像輸出信號(hào),或者將該第一接口信號(hào)直接 輸出為該影像輸出信號(hào)。
24. 如權(quán)利要求23所述的顯示控制方法,其特征在于當(dāng)該第 一接口信號(hào)為T(mén)TL接口信號(hào)時(shí),該差動(dòng)接口信號(hào)為L(zhǎng)VDS接口信號(hào)。
25. 如權(quán)利要求23所述的顯示控制方法,其特征在于當(dāng)該第 一接口信號(hào)為T(mén)TL/TC0N接口信號(hào)時(shí),該差動(dòng)接口信號(hào)為RSDS接口信號(hào)。
26. 如權(quán)利要求23所述的顯示控制方法,其特征在于其還包 含產(chǎn)生一個(gè)時(shí)鐘信號(hào)的步驟,其中,當(dāng)該影像輸出信號(hào)為該第一接 口信號(hào)時(shí),該時(shí)鐘信號(hào)具有第一時(shí)鐘頻率;當(dāng)該影像輸出信號(hào)為該 差動(dòng)接口信號(hào)時(shí),該頻率信號(hào)具有第二時(shí)鐘頻率;其中該第一時(shí)鐘 頻率低于該第二時(shí)鐘頻率。
全文摘要
一種顯示控制裝置及其方法,該控制裝置包括控制器、縮放單元、時(shí)序控制器以及選擇器??刂破饔糜谔峁┠J娇刂菩盘?hào);縮放單元用于縮放輸入影像信號(hào)以產(chǎn)生第一接口信號(hào);時(shí)序控制器用于將該第一接口信號(hào)轉(zhuǎn)換為第二接口信號(hào);選擇器根據(jù)該模式控制信號(hào),選擇該第一接口信號(hào)與該第二接口信號(hào)中之一作為輸出信號(hào)輸出。本發(fā)明使得單一控制電路能夠與不同接口規(guī)格的面板模塊兼容,降低了電路設(shè)計(jì)與集成電路制造的成本。
文檔編號(hào)G06F3/147GK101114436SQ20071014693
公開(kāi)日2008年1月30日 申請(qǐng)日期2004年9月17日 優(yōu)先權(quán)日2003年9月26日
發(fā)明者張志田, 黃昭評(píng), 黃騰漢 申請(qǐng)人:晨星半導(dǎo)體股份有限公司