專利名稱:顯示裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種顯示裝置,尤其是具有矩形以外的形狀的液晶顯示裝置、EL (電發(fā)光Electroluminescence)顯示裝置等的面顯示裝置。
技術(shù)背景有源矩陣液晶顯示裝置構(gòu)成為多個(gè)像素排列成行和列,即配置成 矩陣狀。像素矩陣的各行共有在薄膜晶體管(TFT)的柵電極上連接的 柵極配線。像素矩陣的各列共有供給數(shù)據(jù)信號(hào)的數(shù)據(jù)配線。柵極配線 的信號(hào)控制薄膜晶體管的導(dǎo)通、截止,在薄膜晶體管導(dǎo)通時(shí),數(shù)據(jù)配 線的信號(hào)施加到液晶材料上,由此改變液晶材料的光學(xué)特性。圖19表示有源矩陣液晶顯示裝置中現(xiàn)有的像素結(jié)構(gòu)。像素矩陣的 各行共有共用的柵極配線IO,像素矩陣的各列共有共同的數(shù)據(jù)配線12。 各像素具有串聯(lián)地配置在數(shù)據(jù)配線和共用電極18之間的薄膜晶體管 14以及液晶單元16。薄膜晶體管14由供給到柵極配線的信號(hào)來切換 導(dǎo)通及截止。因此,柵極配線與像素的對(duì)應(yīng)行的各薄膜電極14的柵電 極連接。并且,各像素具有存儲(chǔ)電容20。該存儲(chǔ)電容的一端與下一柵 極配線、前一柵極配線或者其他存儲(chǔ)電容配線連接。該存儲(chǔ)電容20即 使在薄膜晶體管14被截止之后,也維持液晶單元16的電壓地存儲(chǔ)電 荷。為了向液晶單元施加希望的電壓以得到所需的灰度級(jí)(grayscale level),與柵極配線上的地址信號(hào)同步地向數(shù)據(jù)配線供給適當(dāng)?shù)男盘?hào)。 該地址信號(hào)將薄膜晶體管14導(dǎo)通,由此根據(jù)施加到數(shù)據(jù)配線上的信號(hào) 電壓,使液晶單元16充放電到希望的電壓的同時(shí),使存儲(chǔ)電容充放電。
通過地址信號(hào),薄膜晶體管14被截止,存儲(chǔ)電容20在其他行被地址指定時(shí),維持液晶單元16兩端間的電壓。存儲(chǔ)電容20降低薄膜 晶體管14截止時(shí)的漏泄或電容耦合、液晶的介電常數(shù)改變所引起的液晶單元電壓的變動(dòng)。各行以在1個(gè)幀周期中所有行都被尋址的方式被連續(xù)地尋址。圖20是表示現(xiàn)有的有源矩陣液晶顯示裝置的結(jié)構(gòu)的平面圖。參照 圖20,地址信號(hào)由柵極驅(qū)動(dòng)器電路30供給,數(shù)據(jù)信號(hào)通過數(shù)據(jù)驅(qū)動(dòng)器 電路32供給到像素矩陣34。圖20中表示矩形的有源矩陣顯示裝置。對(duì)此,在專利文獻(xiàn)1中公開了非矩形的顯示裝置。圖21是專利文 獻(xiàn)1中公開的非矩形顯示裝置的平面圖。根據(jù)專利文獻(xiàn)1,該顯示裝置具有包括像素陣列、柵極驅(qū)動(dòng)電路 部(圖中用R表示)以及數(shù)據(jù)驅(qū)動(dòng)器電路(圖中用C表示)的驅(qū)動(dòng)器 電路結(jié)構(gòu),各像素通過與對(duì)應(yīng)行及列配線連接的柵極驅(qū)動(dòng)器電路部及 數(shù)據(jù)驅(qū)動(dòng)器電路部被尋址,像素陣列形成非矩形的外形,其中,所述 顯示裝置具有沿著所述陣列的外周配置的至少3個(gè)所述柵極驅(qū)動(dòng)電路 部以及至少3個(gè)所述數(shù)據(jù)驅(qū)動(dòng)器電路部,上述行和數(shù)據(jù)驅(qū)動(dòng)器電路部 沿著外周交替配置。上述柵極驅(qū)動(dòng)器電路部和數(shù)據(jù)驅(qū)動(dòng)器電路部可以 形成在與顯示裝置像素相同的基板上,例如像素和驅(qū)動(dòng)器電路也可以 使用多晶硅工藝技術(shù)形成。專利文獻(xiàn)1:特表2005-528644號(hào)公報(bào)但是,上述現(xiàn)有顯示裝置具有以下問題。第l個(gè)問題是無法應(yīng)對(duì)任意形狀的顯示裝置。即,通過現(xiàn)有技術(shù), 雖然能夠得到一定程度的非矩形的顯示裝置,但其形狀設(shè)計(jì)的自由度
依然很低。其中一個(gè)理由是由于沿著像素矩陣的外周形狀配置驅(qū)動(dòng)電路。在 現(xiàn)有技術(shù)中,為了對(duì)像素進(jìn)行尋址,需要從各像素延伸到像素矩陣的 外周部的橫向延伸的柵極配線以及從像素延伸到像素矩陣的外周部的 縱向延伸的數(shù)據(jù)配線。并且,必須使這些柵極配線以及數(shù)據(jù)配線切斷, 因此顯示裝置的形狀的自由度存在界限。存在根據(jù)顯示裝置的形狀, 上述配線的一部分切斷,產(chǎn)生無法尋址的像素區(qū)域的問題。作為現(xiàn)有技術(shù)的顯示裝置無法應(yīng)對(duì)任意形狀的其他理由,列舉了在像素矩陣部外周連接有TAB (Tape Automated Bonding,帶式自動(dòng)焊 接)方式的驅(qū)動(dòng)器電路的例子。TAB以膜狀的TCP (Tape Carrier Package,薄膜封裝)的方式進(jìn)行處理,在切斷一個(gè)個(gè)TAB之前,將其 像電影膠片那樣地在鼓上巻繞成線圈狀。因此,切斷后的TAB為平坦的形狀,將通常的TAB利用各向異 性導(dǎo)電膜連接到液晶面板上后,經(jīng)過將其彎曲的工序。如圖21所示,將TAB連接到具有曲線狀外周形狀的液晶面板上 后,將TAB彎曲,并且,想要制作圖21所示的心形形狀的外觀具有 特點(diǎn)的形狀情況下,該TAB的彎折比較困難。其理由是,TAB的彎折部通常為直線形狀。外周形狀的曲率半徑越小,該問題越深刻,另外在l個(gè)TAB連接 部上存在多個(gè)山或谷的形狀時(shí),沿著該形狀彎折TAB,使該形狀具有 外觀上的特點(diǎn)是非常困難的工作。第2個(gè)問題是,為了利用多晶硅工藝技術(shù)沿著外周的曲線形狀形 成驅(qū)動(dòng)器電路,掩模設(shè)計(jì)需要花費(fèi)大量的時(shí)間。
顯示裝置的驅(qū)動(dòng)電路的電路布局(layout)與像素矩陣部的布局同 樣地,通過將被稱作單位單元的多個(gè)布局配置成陣列狀而畫出。例如,在柵極驅(qū)動(dòng)器電路的情況下,制作出由構(gòu)成掃描電路的一 段的電路、緩沖一段的掃描電路的輸出的電路以及起動(dòng)一段的緩沖的 輸出的電路構(gòu)成等的單位單元后,在CAD (Computer Aided Design, 計(jì)算機(jī)輔助設(shè)計(jì))上指定其間距和個(gè)數(shù),由此在直線上將單元布局配 置,能夠在短時(shí)間內(nèi)得到希望的電路布局?,F(xiàn)在的電路布局用CAD雖然具有將單位單元在X及Y方向上直 線狀地布局配置的功能,但是沒有將單位單元曲線狀地配置的功能。因此,為了制作沿著顯示裝置外周形狀的驅(qū)動(dòng)器電路的布局,必 須逐個(gè)將基本單元手動(dòng)配置,或者制作出數(shù)個(gè)基本單元的布局后,將 其手動(dòng)配置。因此掩模設(shè)計(jì)需要很多時(shí)間,掩模設(shè)計(jì)者會(huì)疲勞困乏而 不想繼續(xù)工作。發(fā)明內(nèi)容因此,本發(fā)明的目的在于提供一種提高顯示裝置的形狀設(shè)計(jì)的自 由度,任意形狀的顯示裝置。本發(fā)明的其他目的在于提供一種縮短任意形狀的顯示裝置的設(shè)計(jì) 時(shí)間,提高其生產(chǎn)率的顯示裝置。本發(fā)明的另一目的在于提供一種既能實(shí)現(xiàn)上述目的,又能實(shí)現(xiàn)顯 示裝置的窄邊框化的顯示裝置。本發(fā)明的又一目的在于提供一種既能實(shí)現(xiàn)上述目的,又能減少顯 示裝置基板的連接端子數(shù)的顯示裝置。
本發(fā)明的再一目的在于提供一種既能實(shí)現(xiàn)上述目的,又能提高像 素的開口率的顯示裝置。本申請(qǐng)中公開的發(fā)明為了達(dá)到上述目的,具有以下概要結(jié)構(gòu)。另 外,以下在括號(hào)內(nèi)添加附圖的參考標(biāo)號(hào)以說明本發(fā)明,但其只是為了 使本發(fā)明易于理解,并不能理解為將本發(fā)明的范圍限定于此,這是不 言自明的。本發(fā)明的面顯示裝置,在其第1方式中,將包括構(gòu)成掃描電路的 一段的電路(也稱為掃描電路的"單位電路")(圖2的206)和與上述電路(圖2的206)的輸出節(jié)點(diǎn)(圖2的n2)連接的像素電路(202) 的顯示裝置要素(200)以一筆畫成的要領(lǐng)(一筆書t O要領(lǐng))設(shè)置在 顯示裝置基板(圖1的208)上。即,將包括構(gòu)成掃描電路的一段的電 路(圖2的206)和與上述電路(圖2的206)的輸出節(jié)點(diǎn)(圖2的n2) 連接的像素電路(202)的顯示裝置要素(200)在顯示裝置基板(圖1 的208)上連續(xù)地配置。上述掃描電路的結(jié)構(gòu)是,驅(qū)動(dòng)其所必需的時(shí)鐘信號(hào)為1相的時(shí)鐘 信號(hào)。在其他方式中(技術(shù)方案3)中,本發(fā)明的面顯示裝置,具有包 括用于向掃描電路的輸出節(jié)點(diǎn)輸出掃描信號(hào)的晶體管(圖13的214a、 214b、 214c、 214d、……)的掃描電路(204);以及與所述輸出節(jié)點(diǎn) 連接的像素電路(202),其中,將用于向所述輸出節(jié)點(diǎn)輸出掃描信號(hào) 的晶體管和一個(gè)像素電路作為一組,在所述面顯示裝置上設(shè)置多組所述組,由此形成顯示區(qū)域的大致整個(gè)區(qū)域。進(jìn)而,在其他方式(技術(shù)方案4)中,本發(fā)明的有源矩陣液晶顯 示裝置是包括用于向掃描電路的輸出節(jié)點(diǎn)輸出掃描信號(hào)的晶體管(圖
13的214a、 214b、 214c、 214d、......)而構(gòu)成的掃描電路(204);以及與所述輸出節(jié)點(diǎn)連接的像素電路(202)的面顯示裝置,其中,將用 于向所述輸出節(jié)點(diǎn)輸出掃描信號(hào)的晶體管和1個(gè)像素電路作為1組, 在所述面顯示裝置上設(shè)置多組所述組,由此形成顯示區(qū)域,進(jìn)而所述 掃描電路中包含的晶體管和所述像素電路中包含的晶體管是形成在玻 璃基板上的多晶硅TFT。
進(jìn)而,在其他方式(技術(shù)方案5)中,本發(fā)明的面顯示裝置具有 在非矩形的顯示裝置基板上以一筆畫成的要領(lǐng)設(shè)置的掃描電路;與掃 描電路的各輸出段連接的像素電路,所述掃描電路具有至少一處以上 折回部(52),并設(shè)在所述顯示裝置基板(208)上,由此形成非矩形 狀的顯示區(qū)域。
進(jìn)而,在其他方式(技術(shù)方案6)中,本發(fā)明的面顯示裝置具有 在非矩形的顯示裝置基板上以一筆畫成的要領(lǐng)設(shè)置的掃描電路;與掃 描電路的各輸出段連接的像素電路,該掃描電路螺旋狀地配置在所述 顯示裝置基板上,形成非矩形狀的顯示區(qū)域(圖5)。進(jìn)而,在其他方式(技術(shù)方案7)中,本發(fā)明的面顯示裝置,具 有多個(gè)像素電路(202);以及依次向所述多個(gè)像素電路施加電壓的 掃描電路(204),其中,所述掃描電路的一部分設(shè)置在所述像素電路 和像素電路之間,或設(shè)置在像素電路下方。在其他方式(技術(shù)方案8)中,本發(fā)明的面顯示裝置,將包括多 個(gè)像素電路(202)以及依次向所述多個(gè)像素電路施加電壓的掃描電路 (204)而構(gòu)成的電路以彎曲一次以上的方式設(shè)置在顯示裝置基板上 (圖1)。在其他方式(技術(shù)方案9)中,本發(fā)明的面顯示裝置,將包括多 個(gè)像素電路(202)以及依次向所述多個(gè)像素電路施加電壓的掃描電路(204)的電路螺旋狀地設(shè)置在顯示裝置基板上(圖5)。在其他方式(技術(shù)方案io)中,本發(fā)明的面顯示裝置,將線狀顯 示裝置(302)在支撐體(304)上巻繞兩次以上而形成(圖7),其中, 所述線狀顯示裝置(302)線狀地形成有多個(gè)像素電路和由所述掃描電 路選擇的像素電路,且具有撓性。'進(jìn)而,在其他方式(技術(shù)方案14)中,本發(fā)明的顯示裝置,具有 由晶體管構(gòu)成的像素開關(guān)(350)的柵電極與掃描電路的輸出節(jié)點(diǎn)連接 的結(jié)構(gòu),所述掃描電路的奇數(shù)段的電路的輸出節(jié)點(diǎn)(圖13的nl、 n3、 n5……)輸出第1極性(低態(tài)有效)的掃描信號(hào),偶數(shù)段的電路的輸 出節(jié)點(diǎn)(圖13的n2、 n4、 n6……)輸出極性與所述第1極性相反(高 態(tài)有效)的掃描信號(hào),與所述奇數(shù)段的輸出節(jié)點(diǎn)連接的像素開關(guān)為第1 導(dǎo)電型(p型)的晶體管,與所述偶數(shù)段的輸出節(jié)點(diǎn)連接的像素開關(guān)為 第2導(dǎo)電型(n型)的晶體管。進(jìn)而,在其他方式(技術(shù)方案15)的本發(fā)明的顯示裝置中,所述 掃描電路的奇數(shù)段的單位電路包括輸入從前段供給的脈沖信號(hào)的倒 相電路(圖13的54);和連接在倒相電路的輸出節(jié)點(diǎn)和掃描電路的輸 出節(jié)點(diǎn)之間的第2導(dǎo)電型(n型)開關(guān)晶體管(圖13的214a、 214c), 所述掃描電路的偶數(shù)段的電路包括輸入從前段供給的脈沖信號(hào)的倒 相電路;和連接在倒相電路的輸出節(jié)點(diǎn)和掃描電路的輸出節(jié)點(diǎn)之間的 第l導(dǎo)電型(p型)開關(guān)晶體管(圖13的214b、 214d),各個(gè)所述開 關(guān)晶體管的柵電極中輸入有共同的時(shí)鐘信號(hào)。進(jìn)而,在其他方式(技術(shù)方案16)的本發(fā)明的顯示裝置中,所述 掃描電路的奇數(shù)段的電路和偶數(shù)段的單位電路包括輸入有從前段供給 的脈沖信號(hào),且將其輸出節(jié)點(diǎn)作為掃描電路的輸出節(jié)點(diǎn)的時(shí)鐘控制倒 相器(clocked inverter)(圖15的56),在所述掃描電路的奇數(shù)段的 電路所包含的所述時(shí)鐘控制倒相器的第2導(dǎo)電型(n型)的晶體管的柵 電極中供給有時(shí)鐘信號(hào),在所述時(shí)鐘控制倒相器電路(clocked inverter circuit)的第l導(dǎo)電型(p型)的晶體管的柵電極中供給有時(shí)鐘信號(hào)的 反轉(zhuǎn)信號(hào),在所述掃描電路的偶數(shù)段的電路所包含的時(shí)鐘控制倒相器 電路的第2導(dǎo)電型(n型)的晶體管的柵電極中供給有時(shí)鐘信號(hào)的反轉(zhuǎn) 信號(hào),所述時(shí)鐘控制倒相器電路的第1導(dǎo)電型(p型)的晶體管的柵電 極中供給有時(shí)鐘信號(hào)(圖15)。進(jìn)而,在其他方式(技術(shù)方案17)中,本發(fā)明的顯示裝置中,所 述掃描電路的奇數(shù)段和偶數(shù)段的電路包括輸入有從前段供給的脈沖 信號(hào)的倒相電路(圖15的54);以及連接在倒相電路的輸出節(jié)點(diǎn)和掃 描電路的輸出節(jié)點(diǎn)之間的CMOS傳輸門(58),在所述掃描電路的奇 數(shù)段的電路所包含的所述CMOS傳輸門的第2導(dǎo)電型(n型)的晶體 管的柵電極中供給有時(shí)鐘信號(hào),在所述CMOS傳輸門的第1導(dǎo)電型(p 型)的晶體管的柵電極中供給有所述時(shí)鐘信號(hào)的反轉(zhuǎn)信號(hào),在所述掃 描電路的偶數(shù)段的單位電路所包含的CMOS傳輸門的第2導(dǎo)電型(n 型)的晶體管的柵電極中供給有所述時(shí)鐘信號(hào)的反轉(zhuǎn)信號(hào),在CMOS 傳輸門的第l導(dǎo)電型(p型)的晶體管的柵電極中供給有時(shí)鐘信號(hào)。進(jìn)而,在其他方式(技術(shù)方案18)的本發(fā)明的顯示裝置中,所述 掃描電路的奇數(shù)段的電路及偶數(shù)段的電路包括以串聯(lián)方式依次連接 在高位電源和低位電源間的第1至第4的開關(guān)元件(圖17 (b)的 M01 M04),所述第l、第2開關(guān)元件為p型的MOS型晶體管,所述 第3、第4開關(guān)元件為n型的MOS型晶體管,1個(gè)所述p型的MOS型 晶體管和l個(gè)所述n型的MOS型晶體管的柵電極共用地連接,輸入從 前段供給的脈沖信號(hào),剩余的2個(gè)所述MOS型晶體管的柵電極中輸入 有時(shí)鐘信號(hào),并包括將1個(gè)所述p型的MOS晶體管和1個(gè)所述n型 MOS型晶體管的漏電極作為輸出節(jié)點(diǎn)的單相時(shí)鐘控制型倒相器(圖 17)。本發(fā)明的第1效果是能夠?qū)崿F(xiàn)任意形狀的顯示裝置。 其中一個(gè)理由是,包括構(gòu)成掃描電路的一段的電路和與所述掃描 電路的輸出節(jié)點(diǎn)連接的像素電路的顯示裝置要素級(jí)聯(lián)地連接,所有的 像素被依次尋址的電路以一筆畫成的要領(lǐng)設(shè)置在顯示裝置基板上,形 成顯示區(qū)域。即,通過將一筆畫成的牽引進(jìn)行任意的布局,由此能夠 形成任意形狀的顯示區(qū)域。其他理由是,由于以一筆畫成的要領(lǐng)將所述顯示裝置要素電路配 置在顯示裝置基板上,形成顯示區(qū)域,因此能夠?qū)︼@示區(qū)域內(nèi)的所有 像素尋址。在現(xiàn)有的顯示裝置中,構(gòu)成為在縱向直線狀布線的數(shù)據(jù)配 線和在橫向直線狀布線的柵極配線的交點(diǎn)上設(shè)置的像素被尋址,存在 如下問題根據(jù)顯示裝置的形狀,上述配線的一部分被切斷,產(chǎn)生無 法尋址的像素區(qū)域。其他理由是,顯示裝置基板上的顯示區(qū)域由以一筆畫成的要領(lǐng)設(shè) 置的顯示裝置要素構(gòu)成,因此顯示裝置基板和用于驅(qū)動(dòng)該顯示裝置基 板的電路的連接部位于以一筆畫成的要領(lǐng)設(shè)置的顯示裝置要素的一段 即可,其結(jié)果是,具有能夠減少與用于驅(qū)動(dòng)該顯示裝置基板的電路連 接的端子數(shù)的效果,因此不需要在顯示裝置區(qū)域的外周部安裝TAB方式的驅(qū)動(dòng)器,或者其數(shù)量減少。TAB的彎折部通常為直線形狀,很難將顯示裝置基板的外周形狀設(shè)置成曲線等形狀。本發(fā)明的第2效果是能夠縮短掩模設(shè)計(jì)的時(shí)間。其理由是,沒有必要沿著外周的曲線形狀將驅(qū)動(dòng)器電路布局。實(shí) 施本發(fā)明的情況下,將顯示裝置要素布局而得到的構(gòu)成作為單位單元, 將與顯示裝置的橫向?qū)挾葘?duì)應(yīng)的個(gè)數(shù)的該單位單元直線狀地布局配 置,由此完成一行的布局。這與現(xiàn)有的配置一行像素的工序相同。以 往必須沿著外周形狀將驅(qū)動(dòng)器電路布局成非直線狀,但根據(jù)本實(shí)施方 式,不需要進(jìn)行該布局,因此能夠縮短掩模設(shè)計(jì)的時(shí)間。
本發(fā)明的第3效果是能夠?qū)@示裝置的邊框變窄。其理由是,不需要沿著顯示裝置基板的外周配置驅(qū)動(dòng)器電路。艮P, 顯示裝置要素能夠設(shè)置到顯示裝置基板的外周部邊緣,由此顯示裝置 基板的形狀能夠與顯示裝置的形狀大致一致,其結(jié)果是能夠縮窄顯示 裝置的邊框。本發(fā)明的第4效果是減少顯示裝置基板的連接端子數(shù)。其理由是,顯示裝置基板上的顯示區(qū)域由以一筆畫成的要領(lǐng)配置 的顯示裝置要素構(gòu)成,因此顯示裝置基板與用于驅(qū)動(dòng)該顯示裝置基板 的電路的連接部配置在以一筆畫成的要領(lǐng)配置的顯示裝置要素的一 端。本發(fā)明的第5效果是能夠提高像素的開口率。其理由是,構(gòu)成掃描電路的晶體管數(shù)和驅(qū)動(dòng)掃描電路的時(shí)鐘信號(hào) 數(shù)較少。
圖l是表示本發(fā)明的實(shí)施方式的面顯示裝置的平面圖。 圖2是表示本發(fā)明的實(shí)施方式的面顯示裝置的電路圖。 圖3是表示本發(fā)明的實(shí)施方式的面顯示裝置的平面圖。 圖4是表示本發(fā)明的實(shí)施方式的面顯示裝置的平面圖。 圖5是表示本發(fā)明的實(shí)施方式的面顯示裝置的平面圖。 圖6是表示本發(fā)明的實(shí)施方式的面顯示裝置的平面圖。 圖7是表示本發(fā)明的實(shí)施方式的面顯示裝置的透視圖(a)和電路 圖(b)。圖8是表示本發(fā)明的實(shí)施方式的顯示裝置的電路圖。
圖9是表示本發(fā)明的實(shí)施例的電路配置圖。圖IO是表示本發(fā)明的實(shí)施例的DFF的電路圖(a)以及各符號(hào)的 電路圖(b) 、 (c)。圖11是表示本發(fā)明的實(shí)施例的電路圖(a)和DFF2的電路圖(b)。圖12是表示本發(fā)明的實(shí)施例的電路配置圖。圖13是表示本發(fā)明的實(shí)施例的電路圖。圖14是表示圖13所示的電路的工作的時(shí)序圖。圖15是表示本發(fā)明的實(shí)施例的電路圖(a)以及變形實(shí)施例的電 路圖(b)。圖16是表示圖15所示的電路的動(dòng)作的時(shí)序表。 圖17是表示本發(fā)明的實(shí)施例的電路圖(a)以及單相時(shí)鐘控制型 反相器的電路圖(b)、單相時(shí)鐘控制型反相電路的真值表(c)。 圖18是表示圖17所示的電路的工作的時(shí)序表。 圖19是現(xiàn)有有源矩陣液晶顯示裝置的像素電路圖。 圖20是現(xiàn)有的有源矩陣液晶顯示裝置的平面圖。 圖21是現(xiàn)有的非矩形的顯示裝置的平面圖。
具體實(shí)施方式
以下參照
本發(fā)明的實(shí)施方式。(第1實(shí)施方式)圖i是表示本發(fā)明的第1實(shí)施方式的有源矩陣型液晶顯示裝置的 結(jié)構(gòu)的圖。參照?qǐng)D1,本實(shí)施方式的結(jié)構(gòu)是,在與顯示裝置(208)的 外形形狀大致一致的顯示區(qū)域內(nèi),以一筆畫成的要領(lǐng)設(shè)置顯示裝置要 素,由此構(gòu)成面顯示裝置。即,將顯示裝置要素以與顯示區(qū)域的形狀 一致的方式彎曲一處以上,以一筆畫成的要領(lǐng)設(shè)置,由此構(gòu)成面顯示 裝置。利用圖2對(duì)顯示裝置要素以及設(shè)置了顯示裝置要素的構(gòu)成進(jìn)行說 明。設(shè)置了顯示裝置要素的構(gòu)成是指如圖2所示在顯示裝置基板上形
成有電路的構(gòu)成。參照?qǐng)D2,顯示裝置要素(200)具有構(gòu)成掃描電路的一段的電路(也稱為掃描電路的"單位電路")(206)以及與其輸出節(jié)點(diǎn)連接的 像素電路(202)而構(gòu)成。更具體地說,構(gòu)成掃描電路的一段的電路(206)例如由D型觸發(fā) 電路(略記為"DFF")構(gòu)成,DFF的輸出節(jié)點(diǎn)Q上連接有像素電路。 DFF與CLK節(jié)點(diǎn)中輸入的時(shí)鐘信號(hào)的上升同步地,對(duì)輸入節(jié)點(diǎn)D中輸 入的信號(hào)進(jìn)行取樣,輸出到輸出節(jié)點(diǎn)Q。像素電路(202)具有其漏極端子與DATA節(jié)點(diǎn)連接的像素開關(guān) 350、連接在像素開關(guān)350的源極端子和共用電極VC (18)之間的液 晶單元(16)以及存儲(chǔ)電容(20)。存儲(chǔ)電容(20)的一端連接在液晶單元(16)的與共用電極VC (18)不同側(cè)的節(jié)點(diǎn),存儲(chǔ)電容(20)的另一端VA (22)與存儲(chǔ)電容 配線或被施加了固定電位的配線例如DFF的電源配線連接。以一筆畫成的要領(lǐng)配置顯示裝置要素(圖1的212)是指,以使 該顯示裝置要素內(nèi)的DFF的輸出節(jié)點(diǎn)Q與下一段的DFF的輸入節(jié)點(diǎn)D 連接方式,將顯示裝置要素級(jí)聯(lián)地連接的電路。另外,以DFF的輸出節(jié)點(diǎn)Q和下一段的輸入節(jié)點(diǎn)D連接的方式級(jí) 聯(lián)連接多個(gè)的電路被稱為"掃描電路"或"移位寄存電路"。通過連接DFF的輸出節(jié)點(diǎn)Q和下一段的DFF的輸入節(jié)點(diǎn)D的配 線,脈沖信號(hào)與時(shí)鐘信號(hào)同步地向后段傳送。在此,連接輸出節(jié)點(diǎn)Q 和輸入節(jié)點(diǎn)D的配線稱作"脈沖傳送配線"(300)。
在此所述的掃描電路和像素電路,在顯示裝置上基板上例如使用 多晶硅工藝技術(shù),如圖3所示進(jìn)行布局。如圖3所示,掃描電路(204)和與掃描電路的輸出節(jié)點(diǎn)連接的像 素電路(202)形成在顯示裝置基板上。掃描電路和與其輸出節(jié)點(diǎn)連接 的像素電路構(gòu)成一行。通過多行構(gòu)成顯示區(qū)域。以連接行與行的方式設(shè)置脈沖傳送配線(300)。該部分是一筆畫 成狀地布局的掃描電路折回的部分,在圖3中,表示為折回部(52)。通過設(shè)在掃描電路端部的輸入端子(210)輸入信號(hào)。通過像素電路形成的像素的間距在縱方向上恒定,并且在橫方向 上也恒定地進(jìn)行布局。由此,能夠避免現(xiàn)有問題中可以想到的在顯示部上產(chǎn)生不需要的 線、顯著地?fù)p害畫質(zhì)的問題。對(duì)構(gòu)成行的顯示裝置要素的個(gè)數(shù)進(jìn)行調(diào)整,調(diào)整各行的橫方向的 長度使其與顯示區(qū)域一致,將多行布局,由此填埋顯示區(qū)域,從而能 夠?qū)崿F(xiàn)任意形狀的顯示裝置。由于在行與行之間配置有脈沖傳送配線(300),因而所有行中包 含的掃描電路一筆畫成地設(shè)置在顯示區(qū)域整體上, 一筆畫成地將各像 素布局。接著對(duì)本實(shí)施方式的工作進(jìn)行說明。為了向各液晶單元施加希望的電壓,得到需要的灰度級(jí)(grayscale level),與掃描電路(204)的輸出同步地,向與DATA節(jié)點(diǎn)連接的k
據(jù)配線供給適當(dāng)?shù)男盘?hào)。掃描電路的輸出信號(hào)將像素開關(guān)(350)導(dǎo)通, 由此根據(jù)施加到數(shù)據(jù)配線的信號(hào)電壓,將液晶單元(16)充放電至希望的電壓的同時(shí),使存儲(chǔ)電容(20)充放電。其后,通過掃描電路的輸出信號(hào),像素開關(guān)(350)被截止,已寫 入液晶單元(16)的電壓在其他像素被尋址期間維持該電壓。掃描電路以一個(gè)幀周期內(nèi)所有的像素被尋址的方式連續(xù)地輸出掃 描信號(hào)。根據(jù)本實(shí)施方式,該顯示裝置在其顯示區(qū)域內(nèi)以一筆畫成的要領(lǐng) 設(shè)置顯示裝置要素(200),因此能夠應(yīng)對(duì)任意形狀的顯示裝置。其效 果可以通過參照下文所述的其他實(shí)施方式得以明確。另一方面,在現(xiàn)有的顯示裝置中,為了對(duì)像素進(jìn)行尋址,需要延 伸到顯示裝置基板的外周部的橫向延伸的柵極配線、以及延伸到顯示 裝置基板的外周部的縱向延伸的數(shù)據(jù)配線,因此形狀的自由度存在極 限。根據(jù)本實(shí)施方式,顯示裝置基板上的顯示裝置通過以一筆畫成的 要領(lǐng)配置的顯示裝置要素構(gòu)成,因此顯示裝置基板和用于驅(qū)動(dòng)該顯示 裝置基板的電路的連接部位于以一筆畫成的要領(lǐng)設(shè)置的顯示裝置要素 的一端即可,其結(jié)果是,能夠得到與用于驅(qū)動(dòng)該顯示裝置基板的電路 連接的連接端子數(shù)減少的效果。因此,例如,即使在將該連接如TAB所示用于撓性基板的情況下, 將其連接的部位僅限于顯示裝置基板的外周部的一小部分。因此,像 素區(qū)域的形狀成為顯示裝置的形狀,能夠得到外觀上的效果。根據(jù)本實(shí)施方式,顯示裝置基板上的像素區(qū)域由以一筆畫成的要
領(lǐng)設(shè)置的顯示裝置要素構(gòu)成,且與用于驅(qū)動(dòng)該顯示裝置基板的電路的 連接部位于以一筆畫成的要領(lǐng)設(shè)置的顯示裝置要素一端即可,因此即 使在顯示區(qū)域的形狀為瓢狀的中間變窄的形狀,其中間變窄的部分非 常窄的情況下,只要至少具有顯示裝置要素能夠排列的寬度,就能實(shí) 現(xiàn)這種形狀的顯示裝置。即平面形狀能夠應(yīng)對(duì)任意的顯示裝置。根據(jù)本實(shí)施方式,不需要沿著外周的曲線形狀將驅(qū)動(dòng)器電路布局, 因此能夠得到縮短掩模設(shè)計(jì)時(shí)間的效果。本實(shí)施方式的情況下,將顯示裝置要素布局后的構(gòu)成設(shè)為單位單 元,將與像素區(qū)域的橫向?qū)挾葘?duì)應(yīng)的個(gè)數(shù)的該單位單元直線狀地布局 配置,由此完成一行的布局。這與現(xiàn)有的配置一行像素的工序相同。 以往必須沿著外周形狀將驅(qū)動(dòng)器電路布局成非直線狀,但根據(jù)本實(shí)施 方式,不需要這樣(沿著外周形狀將驅(qū)動(dòng)器電路布局成非直線狀), 因此能夠縮短掩模設(shè)計(jì)的時(shí)間。另外,顯示區(qū)域的一部分或全部為矩形的情況下,不一定必須以 行單位進(jìn)行布局,也可以利用將單位單元排列配置成矩陣狀,根據(jù)需 要追加或刪除單位單元的方法進(jìn)行顯示區(qū)域的布局。根據(jù)本實(shí)施方式,能夠得到將顯示裝置的邊框變窄的效果。例如 可以設(shè)想使用多晶硅工藝技術(shù),將顯示裝置的驅(qū)動(dòng)器電路形成在顯示 裝置基板上的情況。在作為現(xiàn)有技術(shù)的在圖21所示的顯示裝置的驅(qū)動(dòng)器電路形成在 顯示裝置基板上的情況下,沿著顯示裝置基板的外周形狀將驅(qū)動(dòng)器電 路布局。因此,顯示區(qū)域比顯示裝置基板的外周的邊緣(邊沿)靠內(nèi) 側(cè),并且比設(shè)在邊緣內(nèi)側(cè)的驅(qū)動(dòng)器電路的布局區(qū)域靠內(nèi)側(cè)。對(duì)此,根據(jù)本實(shí)施方式,不需要沿著顯示裝置基板的外周形狀的 驅(qū)動(dòng)器電路的布局,因此能夠?qū)@示區(qū)域設(shè)置達(dá)到顯示裝置基板的最 邊緣。另外,現(xiàn)有技術(shù)中的柵極驅(qū)動(dòng)器電路必須具有驅(qū)動(dòng)與橫向排列的 像素?cái)?shù)相等數(shù)目的晶體管或橫向布線的柵極配線的寄生電容的能力。 因此在柵極驅(qū)動(dòng)器中需要由大尺寸的晶體管構(gòu)成的緩沖電路。對(duì)此,根據(jù)本實(shí)施方式,與構(gòu)成掃描電路的一段的電路(206)的 輸出節(jié)點(diǎn)連接的晶體管(像素開關(guān))為1個(gè),并且與該輸出節(jié)點(diǎn)連接 的配線長度較短,寄生電容較小,因此不需要由大尺寸的晶體管構(gòu)成 的緩沖電路。(第2實(shí)施方式)在所述第1實(shí)施方式中,如參照?qǐng)D1的說明所示,在顯示區(qū)域的 整個(gè)區(qū)域以一筆畫成的要領(lǐng)設(shè)置顯示裝置要素。在第2實(shí)施方式中,與此相對(duì),顯示裝置如圖4所示,將顯示區(qū) 域分割成多個(gè)子區(qū)域,在各子區(qū)域中,顯示裝置要素以一筆畫成的要 領(lǐng)設(shè)置。圖4中存在8個(gè)子區(qū)域,但僅將2個(gè)子區(qū)域標(biāo)記為62a、 62b。在本實(shí)施例中,通過分割成子區(qū)域,能夠降低施加到掃描電路的 時(shí)鐘頻率,進(jìn)而減少時(shí)鐘信號(hào)配線的負(fù)荷電容,減少時(shí)鐘延遲。進(jìn)而,減少數(shù)據(jù)配線的負(fù)荷電容,減少數(shù)據(jù)信號(hào)的延遲。由此,與第!實(shí)施方式相比能夠更容易地驅(qū)動(dòng)更大型的顯示裝置 或像素?cái)?shù)更多的顯示裝置。
在圖4中,在各子區(qū)域中設(shè)有輸入端子(210a 210h),但也可以 在顯示裝置基板上形成配線,使輸入端子的位置集合。根據(jù)這種方式, 由于能夠通過在一個(gè)部位安裝撓性基板而實(shí)現(xiàn)與外部的電連接,因此 對(duì)于制作任意形狀的顯示裝置是優(yōu)選的。(第3實(shí)施方式)在所述第1實(shí)施方式中,如參照?qǐng)D1和圖3的說明所示,將直線 狀地配置顯示裝置要素而形成的行排列多行,由此構(gòu)成顯示裝置。在 本發(fā)明的第3實(shí)施方式中,如圖5所示,將顯示裝置要素螺旋狀地配 置,由此構(gòu)成面顯示裝置。(第4實(shí)施方式)圖6是表示本發(fā)明的第4實(shí)施方式的結(jié)構(gòu)的圖。本發(fā)明的第4實(shí) 施方式是顯示裝置基板具有開口 50的面顯示裝置的一例。即使在這種 形狀的情況下,通過以一筆畫成的要領(lǐng)設(shè)置顯示裝置要素,也能夠填 埋顯示區(qū)域,構(gòu)成面顯示裝置,對(duì)于面顯示裝置的形狀的設(shè)計(jì)自由度 較高。由于不需要沿著面顯示裝置基板的開口部設(shè)置驅(qū)動(dòng)器,因此能 夠得到顯示裝置的外形形狀的自由度較高的效果。而利用現(xiàn)有技術(shù)時(shí),很難實(shí)現(xiàn)這種形狀。其理由如下。一個(gè)理由是,由于具有開口部,數(shù)據(jù)配線或柵極配線被切斷,與 配置在像素矩陣外周的柵極驅(qū)動(dòng)器電路、數(shù)據(jù)驅(qū)動(dòng)器電路無法連接, 或者產(chǎn)生難以連接的區(qū)域。作為解決該問題的方法,可以想到沿著開口部的邊緣,追加設(shè)置 數(shù)據(jù)驅(qū)動(dòng)器電路或柵極驅(qū)動(dòng)器電路。作為設(shè)置方法的一例,有利用TAB的方式的安裝。TAB的輸出側(cè) 的端子組利用各向異性導(dǎo)電膜與液晶面板的數(shù)據(jù)線或柵極線的輸入端
子連接。開口部的形狀具有外觀上的特點(diǎn),為了得到該效果,需要將TAB 向著顯示裝置的背面折回。但是,大多數(shù)情況下開口部的曲率半徑較小,這種TAB的彎折很困難。進(jìn)而,在顯示裝置背面設(shè)置與TAB的輸入側(cè)端子組連接的追加配 線等,產(chǎn)生部件個(gè)數(shù)的增加、成本上升,除此之外設(shè)計(jì)上產(chǎn)生新的限 制。作為其他設(shè)置方法,還有沿著外周的邊緣以及開口的邊緣,利用 多晶硅工藝技術(shù)形成數(shù)據(jù)驅(qū)動(dòng)器電路或柵極驅(qū)動(dòng)器電路的方法。并且, 可以想到在外周的邊緣的一部分上設(shè)置用于輸入信號(hào)的連接端子的結(jié) 構(gòu)。但是,由于需要將輸入信號(hào)發(fā)送到沿著開口邊緣的驅(qū)動(dòng)器電路, 因此必須形成配線。在使用多晶硅工藝技術(shù)的情況下,該配線形成在與形成像素的晶 體管的面相同的面上,其結(jié)果產(chǎn)生像素矩陣部的布局不規(guī)則的區(qū)域。由此,存在像素矩陣部、即顯示區(qū)域上產(chǎn)生不需要的線,嚴(yán)重?fù)p 傷畫質(zhì)的新問題。出于以上理由,在使用現(xiàn)有技術(shù)時(shí),實(shí)現(xiàn)圖6所示的具有開口的 形狀是很困難的,但是通過本發(fā)明己解決。(第5實(shí)施方式)
圖7是表示本發(fā)明的第5實(shí)施方式的結(jié)構(gòu)的圖。參照?qǐng)D7對(duì)本實(shí)施方式進(jìn)行說明。在本實(shí)施方式中,掃描電路(204)和與掃描電路的 各輸出節(jié)點(diǎn)連接的像素電路(202)形成在長條狀的撓性基板上。并且, 該長條狀顯示裝置即線狀顯示裝置(302)巻繞在支撐體(304)上, 由此制作出面顯示裝置。根據(jù)本實(shí)施方式,顯示裝置的顯示區(qū)域由以一筆畫成的要領(lǐng)設(shè)置 的顯示裝置要素(200)構(gòu)成,因此顯示裝置和用于驅(qū)動(dòng)該顯示裝置的 電路的連接部位于以一筆畫成的要領(lǐng)設(shè)置的顯示裝置要素的一端即 可,其結(jié)果獲得可以減少與用于驅(qū)動(dòng)該顯示裝置的電路連接的連接端 子數(shù)的效果。(其他實(shí)施方式)在上述實(shí)施方式中,作為面顯示裝置的一個(gè)形態(tài),表示了有源矩 陣液晶顯示裝置的例子,但顯示裝置的形態(tài)不限于此,例如也可以在 EL (Electroluminescence)顯示裝置、電子紙、電場(chǎng)發(fā)射型顯示裝置等 由多個(gè)像素構(gòu)成的面顯示裝置中實(shí)施,能夠得到上述實(shí)施方式中敘述 的多個(gè)效果。在上述實(shí)施方式中,作為在顯示裝置基板上形成顯示電路裝置要 素的方式,表示了在顯示裝置基板上利用多晶硅工藝技術(shù)形成的方式 的例子,但本發(fā)明不限于上述制法,這一點(diǎn)是不言自明的。例如,可 以是利用非晶硅工藝技術(shù)形成的方式,也可以使用各種有機(jī)半導(dǎo)體工 藝技術(shù)形成的方式,也可以是在絕緣基板上形成單晶硅薄膜,利用其 形成的方式。進(jìn)而,除了在絕緣基板是上使用薄膜工藝形成的方式之外,也可 以在硅基板上形成顯示裝置要素。在上述實(shí)施方式中,如圖3所示,表示了掃描電路和與其連接的
像素在平面圖中被布局在分離的位置上的例子,但也它們也可以是重 疊的。例如,使用多晶硅工藝技術(shù)形成半透過型的液晶顯示裝置時(shí), 像素內(nèi)的反射部區(qū)域與掃描電路的布局重疊地形成,像素內(nèi)的透過部 區(qū)域與掃描電路的布局不重疊地形成,由此得到提高像素的開口率、 反射率的效果。在EL顯示裝置中也同樣地,通過將像素內(nèi)的發(fā)光部分和掃描電路在平面圖中重疊地進(jìn)行布局,得到提髙填充因子(FillFactor)的效果。在上述實(shí)施方式中,如圖2所示,表示了DFF的輸出上連接1個(gè) 像素開關(guān),各像素開關(guān)中, 一種數(shù)據(jù)信號(hào)與DATA節(jié)點(diǎn)連接的例子, 但也可以在DFF的輸出上并列連接3個(gè)子像素,并連接3種數(shù)據(jù)信號(hào), 由此形成彩色的顯示裝置。更詳細(xì)地說,如圖8所示,在DFF的輸出 節(jié)點(diǎn)Q上,3個(gè)子像素202a、 202b、 202c并聯(lián)連接。它們是紅(R)、 綠(G)、藍(lán)(B)的像素,用DATA—R、 DATA—G、 DATA—B表示的 獨(dú)立的數(shù)據(jù)信號(hào)與它們連接。由此實(shí)現(xiàn)彩色顯示裝置。在上述實(shí)施方式中,如圖1、圖5或圖6所示,在非矩形的顯示 裝置基板上形成有與該基板的外形形狀大致相似形狀的顯示區(qū)域,但 也可以在矩形的顯示基板內(nèi)形成非矩形的顯示區(qū)域。例如,像日本國旗那樣,在矩形的顯示裝置基板上形成圓形的顯 示區(qū)域。這時(shí),顯示裝置基板的四角不是顯示區(qū)域,該區(qū)域可以用作 顯示裝置基板與其他構(gòu)成要素的螺紋固定區(qū)域。同樣地,在矩形的顯 示裝置基板上形成環(huán)狀的顯示區(qū)域時(shí),可以將環(huán)狀的孔的部分用作螺 紋固定區(qū)域。以下結(jié)合具體的例子進(jìn)行說明。(實(shí)施例1)在該實(shí)施例中,使用多晶硅工藝技術(shù)制作TFT(薄膜晶體管Thin Film Transistor)基板,利用其制作出透過性的有源矩陣液晶顯示裝置。
制造工藝使用現(xiàn)有已知的低溫多晶硅TFT-LCD的制造技術(shù)。詳細(xì)的制 造工藝?yán)缬涊d在e-express公司(< 一 工夕》7' ^入社)發(fā)行的"絵 見3低溫poly-Si TFT-LCD製造7' 口七7 05年版"。利用低溫多晶硅TFT-LCD的制造技術(shù),制作平面構(gòu)造的TFT像 素開關(guān)和掃描電路部的TFT、像素電極、存儲(chǔ)電容電極,形成TFT基 板。構(gòu)成顯示裝置基板上的電路的TFT由相同工藝的TFT制成。利用 需要最高電壓的TFT可以工作的工藝。進(jìn)而,在該TFT基板上,制作4pm的已形成圖案的柱子,作為 用于保持單元間隙(Cell Gap)的空間使用,同時(shí)具有耐沖擊力。并且,在相對(duì)基板的顯示區(qū)域外部,涂布有紫外線硬化用的密封 材料。相對(duì)基板上與像素的開口部對(duì)應(yīng)的位置以外的部分上設(shè)有遮光 層(所謂的黑底(black matrix)),防止向錯(cuò)(于W 7夕'J冬一 〉s引起的畫質(zhì)劣化,并且隱藏配線的折回部等不規(guī)則的布局,從顯 示裝置的觀察者觀察到的是像素的開口部以等間距配置。TFT基板和相對(duì)基板粘接后,將玻璃容易吸收的波長為10.6"(百 萬分之一)的二氧化碳激光抵接在切斷線上并加熱后,立刻噴射冷卻 物質(zhì)氣霧,制作龜裂,對(duì)其施加壓力并切斷,由此分離成具有曲線狀 外形形狀的單片,注入液晶。液晶材料為向列液晶,添加手征材料, 使其在材料堆(e' >夕')方向上匹配,從而形成扭曲向列(TN)型。顯示裝置基板上形成的電路的結(jié)構(gòu)如圖9所示。其是將圖2所示 的實(shí)施方式的結(jié)構(gòu)進(jìn)一步與布局對(duì)應(yīng)地詳細(xì)重畫的圖。顯示裝置要素 由以下布局構(gòu)成在表示為DFF的長方形的位置上將形成DFF電路的 晶體管和DFF的內(nèi)部配線布局的結(jié)構(gòu)、在表示為像素的長方形的位置
上將像素晶體管、像素電極以及存儲(chǔ)電容布局的結(jié)構(gòu)、左右方向設(shè)置的時(shí)鐘配線(CLK)、第1電源配線(VDD)、第2電源配線(VSS)、 DATA配線、存儲(chǔ)電容配線(VCOM)的布局結(jié)構(gòu)。將這樣布局的顯示裝置要素單元在左右方向上陣列配置,形成顯 示裝置基板的行的布局。第一行和第二行在其端部以連接時(shí)鐘配線、第一電源配線、第二 電源配線、DATA配線、存儲(chǔ)電容配線的方式追加配線,從而以一筆 畫成的要領(lǐng)電連接顯示裝置要素。通過調(diào)整構(gòu)成各行的顯示裝置要素 單元的數(shù)目能夠與任意外形形狀一致地形成顯示區(qū)域。將這樣形成的顯示裝置基板和與該基板的外形形狀相配的背光燈 組裝,從而構(gòu)成顯示裝置。由于構(gòu)成為如上所述以一筆畫成的要領(lǐng)設(shè)置顯示裝置要素,因此 橫方向的尺寸能夠通過調(diào)整構(gòu)成行的顯示裝置要素的單元數(shù)設(shè)置成任 意尺寸,并且,縱方向的尺寸能夠通過調(diào)整行數(shù)實(shí)現(xiàn)任意尺寸,其結(jié) 果,可以將顯示區(qū)域設(shè)計(jì)成任意形狀,能夠制作任意形狀的顯示裝置 基板。根據(jù)本實(shí)施例,以一筆畫成的要領(lǐng)設(shè)置顯示裝置要素,因此所有 的要素必然能夠被尋址。并且,根據(jù)本實(shí)施例,所有的顯示裝置要素以一筆畫成的要領(lǐng)電 連接,因此不需要沿著顯示裝置基板外周的以往必需的驅(qū)動(dòng)器電路。根據(jù)本實(shí)施例,這樣,所有的顯示裝置要素以一筆畫成的要領(lǐng)電 連接,因此大大減少顯示裝置基板和外部電路的連接端子數(shù)。
如本實(shí)施例這樣,構(gòu)成為從外部供給DATA信號(hào)的情況下,艮口, 在數(shù)據(jù)驅(qū)動(dòng)器未形成在基板上時(shí),以往需要像素的橫方向的數(shù)目的連 接端子,例如需要100個(gè)。在本實(shí)施例中只需要l個(gè)。由于以往沿著顯示裝置基板外周所必需的TAB不再需要,因此外周形狀的自由度大幅度提高。或者,沿著顯示裝置基板外周形成的所 必需的驅(qū)動(dòng)器電路不再需要,因此能夠使外框變窄。沿著非矩形的顯示裝置基板外周布局驅(qū)動(dòng)電路的工作在現(xiàn)有的CAD中是相當(dāng)費(fèi)工時(shí)的 工作,但由于已經(jīng)不需要,因而能夠縮短掩模設(shè)計(jì)時(shí)間。在本實(shí)施例中,DFF的結(jié)構(gòu)如圖10 (a)所示,由4個(gè)時(shí)鐘控制 倒相器CINV1 CINV4、 2個(gè)倒相器INV1、 INV2以及用于生成反轉(zhuǎn)時(shí) 鐘信號(hào)C1、非反轉(zhuǎn)時(shí)鐘信號(hào)C2的2個(gè)倒相器INV3、 INV4構(gòu)成。時(shí) 鐘控制倒相器以及倒相器的結(jié)構(gòu)分別是圖10 (c)、圖10 (b)所示的 結(jié)構(gòu)。圖10 (b)是連接在電源VDD和VSS之間,共用連接?xùn)艠O形成 輸入節(jié)點(diǎn)A,且共用連接漏極形成輸出節(jié)點(diǎn)Y的P溝道晶體管MP1、 N溝道晶體管MN1所構(gòu)成的CM0S倒相器。圖10 (c)是連接在電源 VDD和VSS之間的P溝道晶體管MP2、 MP1、 N溝道晶體管MN1、 MN2所構(gòu)成的、輸入A被輸入到晶體管MP1、 MN1的共通柵極、反 轉(zhuǎn)時(shí)鐘C1、非反轉(zhuǎn)時(shí)鐘C2分別被輸入到晶體管MN2、 MP2的時(shí)鐘控 制倒相器(Clocked Inverter)。作為變形例,圖11 (a)表示了刪除用于生成DFF內(nèi)的反轉(zhuǎn)時(shí)鐘 信號(hào)、非反轉(zhuǎn)時(shí)鐘信號(hào)的2個(gè)倒相器,取而代之對(duì)時(shí)鐘信號(hào)及其反轉(zhuǎn) 信號(hào)進(jìn)行總線配線的例子。圖11 (b)是表示圖11 (a)的DFF2電路 的結(jié)構(gòu)的圖。向圖11的CLK中供給時(shí)鐘信號(hào),向XCLK中供給時(shí)鐘信號(hào)的反 轉(zhuǎn)信號(hào)。在該例的情況下,每個(gè)像素所需要的晶體管數(shù)目在DFF2電路 中為20個(gè),加上1個(gè)像素總計(jì)為21個(gè)。
在本實(shí)施例中,使用準(zhǔn)分子激光形成多晶硅膜,但也可以使用其 他激光,例如連續(xù)振蕩的CW激光等。在本實(shí)施例中制作透過型LCD,也可以在形成像素的透明電極后,在整個(gè)面上依次堆積Mo膜和Al膜,形成光刻圖案,在Al膜和Mo膜 上同時(shí)形成圖案,其后去除光刻圖案時(shí),形成反射電極,得到半透過 型像素電極的構(gòu)成。并且,在顯示裝置基板上布局的顯示裝置要素中所包含的晶體管 或配線被布局成在以平面圖觀察時(shí),設(shè)置在與反射電極重疊的位置上,以截面圖觀察時(shí),設(shè)置在反射電極下方的位置上,由此提高像素 的開口率和反射面積。在本實(shí)施例中,時(shí)鐘配線、電源線、數(shù)據(jù)配線、存儲(chǔ)電容配線也 都是以一筆畫成的要領(lǐng)進(jìn)行布局,但也不一定必須一筆畫成地進(jìn)行布 局。例如也可以是在縱方向上將數(shù)據(jù)配線配線,在縱方向上排列的像 素之間共用連接地布局。并且,將上述配線電連接而與輸入端子連接 即可。最低限需要將掃描電路以一筆畫成的要領(lǐng)進(jìn)行布局。圖12是表示本實(shí)施例的電路布局的一例的圖。參照?qǐng)D12,數(shù)據(jù)配線縱向延伸,縱向排列的像素彼此與數(shù)據(jù)線共用地連接。并且,上述數(shù)據(jù)配線電連接而與輸入端子(DATA)連接。這種情況下,時(shí)鐘配線和數(shù)據(jù)配線的環(huán)繞路線不同,因此必須注 意信號(hào)的時(shí)序設(shè)計(jì)。具體來說,以從時(shí)鐘配線的輸入端子(CLK)觀 察,位于最遠(yuǎn)端的像素和位于最近端的像素中都寫入有數(shù)據(jù)的方式設(shè) 計(jì)數(shù)據(jù)信號(hào)的時(shí)序。
在本實(shí)施例中,表示了通過配線將時(shí)鐘信號(hào)供給到各DFF的結(jié)構(gòu), 但是考慮到時(shí)鐘配線的負(fù)荷電容,也可以在時(shí)鐘配線中途插入中繼緩 沖器。這種情況下,為了保持顯示區(qū)域的布局的規(guī)則性,例如優(yōu)選在掃 描電路的折回部分,即顯示區(qū)域的端部插入中繼緩沖器。(實(shí)施例2)在所述實(shí)施例1的圖11的電路的情況下,對(duì)于1個(gè)像素,需要21個(gè)晶體管、用于驅(qū)動(dòng)掃描電路的時(shí)鐘信號(hào)以及時(shí)鐘信號(hào)的反轉(zhuǎn)信號(hào) 的2相時(shí)鐘信號(hào)。在本實(shí)施例中,為了削減上述晶體管的數(shù)目或控制時(shí)鐘信號(hào)的種 類,對(duì)本發(fā)明者制作的電路進(jìn)行說明。圖13是表示本實(shí)施例的掃描電路和像素電路的結(jié)構(gòu)的圖。參照?qǐng)D 13,顯示裝置要素(200)由構(gòu)成掃描電路的一段的電路(206)和與 該電路(206)的輸出節(jié)點(diǎn)連接的像素電路(202)構(gòu)成,構(gòu)成掃描電 路的一段的電路(206)由l個(gè)反相電路和l個(gè)開關(guān)晶體管構(gòu)成。開關(guān) 晶體管214a、 214c為n型,開關(guān)晶體管214b、 214d為p型。E卩,掃描 電路的第一段的開關(guān)晶體管214a為ii型,第二段的開關(guān)晶體管214b 為p型,第三段的開關(guān)晶體管214c為n型,奇數(shù)段的開關(guān)晶體管為n 型,偶數(shù)段的開關(guān)晶體管為p型而構(gòu)成。掃描電路的各段的輸出節(jié)點(diǎn)nl、 n2、 n3……上分別連接有1個(gè)像 素開關(guān)。與節(jié)點(diǎn)nl連接的像素開關(guān)為p型,與n2連接的像素開關(guān)為n 型,與n3連接的像素開關(guān)為p型等的方式,與掃描電路的奇數(shù)段的輸 出節(jié)點(diǎn)連接的像素開關(guān)為P型,與偶數(shù)段的輸出節(jié)點(diǎn)連接的像素開關(guān) 為n型而構(gòu)成。因此,能夠構(gòu)成對(duì)應(yīng)每個(gè)像素具有4個(gè)晶體管的顯示裝置。并且,用于驅(qū)動(dòng)掃描電路的時(shí)鐘信號(hào)是單相信號(hào)即可。時(shí)鐘信號(hào) 為單相,并且掃描電路的每一段僅僅驅(qū)動(dòng)1個(gè)晶體管即可,因此減少 時(shí)鐘配線的負(fù)荷電容,時(shí)鐘延遲變少。這樣構(gòu)成的掃描電路和像素電路如下工作。圖14是用于說明本實(shí) 施例的工作的時(shí)序圖。參照?qǐng)D14,將脈沖寬度為2xT (T表示時(shí)鐘信 號(hào)半周期)的高態(tài)有效的脈沖信號(hào)(one-shotpulse:單脈沖)作為輸入 信號(hào)ST,在時(shí)鐘信號(hào)CLK從低電平向高電平的上升時(shí)序輸入到ST端 子中,由此ST的反轉(zhuǎn)脈沖信號(hào)輸出到節(jié)點(diǎn)nl。該信號(hào)作為構(gòu)成下一段的顯示裝置要素中包含的掃描電路的一段 的電路的輸入信號(hào),在比節(jié)點(diǎn)nl的信號(hào)遲T的時(shí)鐘信號(hào)CLK的下降 時(shí)序,脈沖信號(hào)輸出到節(jié)點(diǎn)n2。在節(jié)點(diǎn)nl的脈沖信號(hào)波形上標(biāo)有"a"的期間,n型晶體管M01 導(dǎo)通,因此節(jié)點(diǎn)nl是低阻抗。因此,輸入到ST的脈沖信號(hào)的反轉(zhuǎn)信 號(hào)輸出到節(jié)點(diǎn)nl。在"b"的期間,晶體管M01處于導(dǎo)通,節(jié)點(diǎn)nl為高阻抗,形成 通過節(jié)點(diǎn)nl的電容保持電壓的狀態(tài)。這樣,脈沖寬度為2xT的低態(tài)有效脈沖信號(hào)輸出到節(jié)點(diǎn)nl。節(jié)點(diǎn)n2在"a"期間,p型的晶體管M02導(dǎo)通,因此為高阻抗, "b"期間,p型的晶體管M02導(dǎo)通,因此為低阻抗,作為反相器INV02 的輸入的反轉(zhuǎn)信號(hào)的高電平輸出到節(jié)點(diǎn)n2。在"c"期間,處于晶體管M02截止、節(jié)點(diǎn)n2為高阻抗、通過節(jié)
點(diǎn)n2的電容保持電壓的狀態(tài)。這樣,向節(jié)點(diǎn)n2輸出脈沖寬度為2xT的高態(tài)有效脈沖信號(hào)。以下同樣地,延遲期間T地依次向節(jié)點(diǎn)n3輸出低態(tài)有效的脈沖、 向節(jié)點(diǎn)n4輸出高態(tài)有效的脈沖。這樣,在節(jié)點(diǎn)nl、 n3、 n5……的掃描電路的奇數(shù)段的輸出中能夠 產(chǎn)生低態(tài)有效的掃描脈沖信號(hào),在節(jié)點(diǎn)n2、 n4、 n6……的掃描電路的 偶數(shù)段的輸出中能夠產(chǎn)生高態(tài)有效的掃描脈沖信號(hào)。如圖13所示,通過該極性的掃描脈沖信號(hào),以像素開關(guān)導(dǎo)通的方 式設(shè)定像素開關(guān)的極性。即,與掃描電路的奇數(shù)段的輸出連接的像素 開關(guān)設(shè)定為p型晶體管,與偶數(shù)段的輸出連接的像素開關(guān)設(shè)定為n型 晶體管。因此,例如,與節(jié)點(diǎn)nl連接的像素開關(guān)在如期間"a"和期間 "b"所示的一系列期間內(nèi)導(dǎo)通。像素開關(guān)導(dǎo)通期間,液晶單元的電容及存儲(chǔ)電容根據(jù)數(shù)據(jù)信號(hào) DATA的電壓信號(hào)充放電,決定在像素開關(guān)截止的時(shí)序?qū)懭胂袼氐碾?壓。因此,寫入與節(jié)點(diǎn)nl連接的像素的電壓信號(hào)在節(jié)點(diǎn)nl的上升時(shí) 序,為施加到DATA節(jié)點(diǎn)的D1。同樣地,寫入與節(jié)點(diǎn)n2連接的像素的電壓在節(jié)點(diǎn)n2的下降時(shí)序 為施加到DATA節(jié)點(diǎn)的電壓信號(hào)D2。這樣,在DATA節(jié)點(diǎn)中,應(yīng)寫入 像素的電壓以周期T依次施加。通過掃描電路,從與掃描電路的初段連接的像素開始,到與最終 段連接的像素為止依次尋址,構(gòu)成1幀的數(shù)據(jù)寫入到像素中。
與掃描電路偶數(shù)段連接的像素電路和與奇數(shù)段連接的像素電路的 電路結(jié)構(gòu)不同,因此顯示特性也因此產(chǎn)生差異。為了保證作為顯示裝 置的畫質(zhì),要盡力進(jìn)行布局以在橫向、縱向上都配置不同的像素電路 地。本實(shí)施例的電路形成在玻璃基板上,應(yīng)用反轉(zhuǎn)共通的電極極性的 驅(qū)動(dòng)方式實(shí)現(xiàn)顯示裝置。此時(shí),施加到液晶上的電壓范圍能夠取得充 分的反差,取0V至5V的范圍,在反轉(zhuǎn)共通電極的極性時(shí)一方電壓為0V,另一方電壓為5V。此時(shí),像素電極取-5V至IOV的范圍,因此在 像素開關(guān)為ii型時(shí),作為使其截止的電壓需要-5V以下,作為用于使其 導(dǎo)通的電壓,需要7V以上。在像素開關(guān)為p型時(shí),用于使其截止的電壓需要10V以上,用于 使其導(dǎo)通的電壓需要-2V以下。因此,輸出段所需要的電壓范圍為-5V 以下 10V以上。為了使其可能,反相器的電源電壓設(shè)為-5V、 IOV,通 過開關(guān)(M01至M04)傳達(dá)該振幅的電壓信號(hào),因此時(shí)鐘信號(hào)的電壓 為-7V、 12V。總結(jié)來說,如下文所述。艮口,在本實(shí)施例中,DATA信號(hào)的電壓范圍設(shè)定為0~5V、反相器 的電源電壓設(shè)定為-5V和IOV,時(shí)鐘信號(hào)的低電平設(shè)為-7V,高電平設(shè) 為12V。根據(jù)這樣構(gòu)成的電路,每一個(gè)像素具有4個(gè)晶體管即可,并且用 于驅(qū)動(dòng)掃描電路的時(shí)鐘信號(hào)是1相即可。艮P,與實(shí)施例1的圖11比較,每一個(gè)像素所占的晶體管或配線面 積減少,例如可以提高透過型液晶顯示裝置的開口率?;蛘?,可以提 高顯示裝置的精細(xì)度。在本實(shí)施例中,掃描電路的電路結(jié)構(gòu)為動(dòng)態(tài)電路結(jié)構(gòu),也可以適
當(dāng)?shù)刈芳臃答侂娐?,變形成靜態(tài)電路結(jié)構(gòu)。另外,在圖13中,表示了構(gòu)成掃描電路的一段的電路(206)和像素電路(202)所構(gòu)成的顯示 裝置要素(200)連成串(數(shù)珠繋g')地設(shè)置一列的例子,但也可以包含分支的結(jié)構(gòu)。(實(shí)施例3)對(duì)本發(fā)明的第3實(shí)施例進(jìn)行說明。參照?qǐng)D15,本實(shí)施例的掃描電 路(204)中,掃描電路的每一段由l個(gè)時(shí)鐘控制倒相電路(56)構(gòu)成。構(gòu)成掃描電路的一段的電路(206)的輸出節(jié)點(diǎn)nl、 n2、 n3…… 上連接有1個(gè)像素開關(guān)(350)。對(duì)應(yīng)于與輸出節(jié)點(diǎn)nl連接的像素開 關(guān)為p型、與輸出節(jié)點(diǎn)n2連接的像素開關(guān)為n型、與輸出節(jié)點(diǎn)n3連 接的像素開關(guān)為p型的情況,與掃描電路的奇數(shù)段的輸出節(jié)點(diǎn)連接的 像素開關(guān)為p型,與偶數(shù)段的輸出節(jié)點(diǎn)連接的像素開關(guān)為n型而構(gòu)成。因此,可以以每個(gè)像素對(duì)應(yīng)5個(gè)晶體管來構(gòu)成顯示裝置。并且用 于驅(qū)動(dòng)掃描電路的時(shí)鐘信號(hào)提供CLK和其反轉(zhuǎn)XCLK。這樣構(gòu)成的掃描電路和像素電路如下工作。圖16是說明本實(shí)施例 的工作的時(shí)序圖。參照?qǐng)D16,將脈沖寬度為2xT (T表示時(shí)鐘信號(hào)半 周期)的高態(tài)有效的脈沖信號(hào)作為輸入信號(hào)ST,在時(shí)鐘信號(hào)CLK從低 電平向高電平上升的上升時(shí)序輸入,由此向節(jié)點(diǎn)nl輸出ST的反轉(zhuǎn)脈 沖信號(hào)。該信號(hào)成為構(gòu)成下一段的顯示裝置要素中包含的掃描電路的 一段的電路(206)的輸入信號(hào),向輸出節(jié)點(diǎn)n2,比輸出節(jié)點(diǎn)nl的信 號(hào)遲T且在時(shí)鐘信號(hào)CLK的下降時(shí)序輸出脈沖信號(hào)。在輸出節(jié)點(diǎn)nl的脈沖信號(hào)波形上標(biāo)有"a"的期間,時(shí)鐘控制倒 相器CINVOl的輸出節(jié)點(diǎn)為低阻抗,因此輸出節(jié)點(diǎn)nl為低阻抗。因此, 輸入到ST的脈沖信號(hào)的反轉(zhuǎn)信號(hào)輸出到節(jié)點(diǎn)nl。
在"b"的期間,處于CLK為低阻抗、節(jié)點(diǎn)nl為高阻抗、通過節(jié) 點(diǎn)ril的電容保持電壓的狀態(tài)。這樣脈沖寬度為2xT的低態(tài)有效的脈沖 信號(hào)輸出到節(jié)點(diǎn)nl。節(jié)點(diǎn)n2在"a"期間為高阻抗,"b"期間為低阻抗,作為反相器 CINV02的輸入的反轉(zhuǎn)信號(hào)的高電平被輸出。在"c"期間,處于節(jié)點(diǎn) n2為高阻抗、通過節(jié)點(diǎn)n2的電容保持電壓的狀態(tài)。這樣,向節(jié)點(diǎn)n2 輸出脈沖寬度為2xT的高態(tài)有效脈沖信號(hào)。以下同樣地,延遲期間T地依次向節(jié)點(diǎn)n3輸出低態(tài)有效的脈沖、 向節(jié)點(diǎn)n4輸出高態(tài)有效的脈沖。這樣,在節(jié)點(diǎn)nl、 n3、 n5……的掃描電路的奇數(shù)段的輸出中能夠 產(chǎn)生低態(tài)有效的掃描脈沖信號(hào),在節(jié)點(diǎn)n2、 n4、 n6……的掃描電路的 偶數(shù)段的輸出中能夠產(chǎn)生高態(tài)有效的掃描脈沖信號(hào)。如圖15所示,通過該極性的掃描脈沖信號(hào),以像素開關(guān)導(dǎo)通的方 式設(shè)定像素開關(guān)的極性。這與利用圖13的說明同樣。因此,寫入與節(jié)點(diǎn)nl連接的像素的電壓信號(hào)在節(jié)點(diǎn)nl的上升時(shí) 序,為施加到DATA節(jié)點(diǎn)的D1。同樣地,寫入與節(jié)點(diǎn)n2連接的像素的電壓在節(jié)點(diǎn)n2的下降時(shí)序 為施加到DATA節(jié)點(diǎn)的電壓信號(hào)D2。這樣,應(yīng)寫入各像素的電壓在周期T依次施加于DATA節(jié)點(diǎn)。在本實(shí)施例中,與上述實(shí)施例不同,時(shí)鐘信號(hào)的低電平及高電平 的電壓與時(shí)鐘控制倒相器的電源電壓相同。因此,在本實(shí)施例中,具有為了驅(qū)動(dòng)顯示裝置而應(yīng)當(dāng)準(zhǔn)備的電源電壓的種類減少,并且施加在
晶體管上電壓降低的特點(diǎn)。根據(jù)這樣構(gòu)成的電路,每個(gè)像素對(duì)應(yīng)5個(gè)晶體管。并且用于驅(qū)動(dòng) 掃描電路的始終需要為2相。時(shí)鐘信號(hào)的振幅的電壓與時(shí)鐘控制倒相 器的電源電壓相同即可。在本實(shí)施例中,構(gòu)成為動(dòng)態(tài)電路結(jié)構(gòu),但也可以適當(dāng)追加反饋電 路,變形成靜態(tài)電路結(jié)構(gòu)。在本實(shí)施例中,也可以替代時(shí)鐘控制倒相器,如圖15 (b)所示,采用反相器54和傳輸門58的結(jié)構(gòu)。圖15 (b)的電路的工作、特征與 時(shí)鐘控制倒相器相同。(實(shí)施例4)在本實(shí)施例中,對(duì)每一個(gè)像素的晶體管數(shù)為5個(gè)、時(shí)鐘信號(hào)為單 相、時(shí)鐘信號(hào)的振幅電壓與掃描電路的電源電壓相同的結(jié)構(gòu)的一例進(jìn) 行說明。圖17是表示本發(fā)明的實(shí)施例4的結(jié)構(gòu)的圖。參照?qǐng)D17 (a), 該顯示裝置電路的結(jié)構(gòu)是,構(gòu)成掃描電路的一段的電路(206)具有單 相時(shí)鐘控制型反相器(60),連接有將單相時(shí)鐘控制型反相器(60) 的輸出信號(hào)作為輸入的像素電路(202)。圖17 (b)是表示圖17 (a)的單相時(shí)鐘控制型反相器(60)的電 路結(jié)構(gòu)的圖。參照?qǐng)D17 (b),在電源VDD和接地電位VSS之間,2 個(gè)P型的MOS型晶體管M01和M02、2個(gè)N型的MOS型晶體管M03 和M04以柵地-陰地(cascode)方式連接,晶體管M02和M03的柵極 連接并供給輸入信號(hào),晶體管M02和M03的漏極連接而取出輸出信號(hào)。 并且,分別供給時(shí)鐘信號(hào)至晶體管M01和M04的柵極。參照?qǐng)D17 (c)所示的真值表說明單相時(shí)鐘控制型反相器的工作。
在時(shí)鐘信號(hào)為高電平時(shí),源電極與電源電位VDD連接的P型MOS 晶體管M01為非導(dǎo)通(OFF)狀態(tài),源電極接地的N型MOS晶體管 M04處于導(dǎo)通(ON)狀態(tài)。此時(shí)輸入信號(hào)為高電平時(shí),該單相時(shí)鐘控 制型反相器的輸出信號(hào)為低電平,輸入信號(hào)為低電平時(shí),輸出為高阻 抗。相反地,在時(shí)鐘信號(hào)為低電平時(shí),源電極與電源電位VDD連接的 P型MOS晶體管M01為ON狀態(tài),源電極接地的N型MOS晶體管 M04處于截止?fàn)顟B(tài)。此時(shí)輸入信號(hào)為高電平時(shí),單相時(shí)鐘控制型反相 器輸出為高阻抗的狀態(tài),輸入信號(hào)為低電平時(shí),輸出信號(hào)為高電平。參照表示說明用時(shí)序表的圖18對(duì)本實(shí)施例的顯示裝置電路的工 作進(jìn)行說明。將脈沖寬度為3xT(T表示時(shí)鐘信號(hào)的半周期)的脈沖信號(hào)作為輸 入信號(hào),在時(shí)鐘信號(hào)CLK從高電平下降到低電平的下降時(shí)序輸入,由 此在時(shí)鐘信號(hào)CLK的上升時(shí)序向節(jié)點(diǎn)nl輸出反轉(zhuǎn)脈沖信號(hào)。該信號(hào)作為下一段的單相時(shí)鐘控制型反相器的輸入信號(hào),比節(jié)點(diǎn) nl的信號(hào)遲T周期且在時(shí)鐘信號(hào)CLK的下降時(shí)序向節(jié)點(diǎn)n2輸出脈沖信號(hào)。在節(jié)點(diǎn)nl的脈沖信號(hào)波形上標(biāo)有"b"和"c"的期間內(nèi),單相時(shí) 鐘控制型反相器CINV01的輸出變?yōu)楦咦杩範(fàn)顟B(tài),但通過節(jié)點(diǎn)nl的電 容,處于保持"a"期間的電壓的狀態(tài)。這樣,通過單相時(shí)鐘信號(hào)CLK,能夠使節(jié)點(diǎn)nl、 n3、 n5……的掃 描電路的奇數(shù)段的輸出中產(chǎn)生低態(tài)有效的掃描脈沖信號(hào),使節(jié)點(diǎn)n2、 n4、 n6……的掃描電路的偶數(shù)段的輸出中產(chǎn)生高態(tài)有效的掃描脈沖信 號(hào)。 如圖17所示,以像素開關(guān)通過該極性的掃描脈沖信號(hào)導(dǎo)通的方式 設(shè)定像素開關(guān)的極性。寫入與節(jié)點(diǎn)nl連接的像素的電壓信號(hào)為在節(jié)點(diǎn)nl的上升時(shí)序施 加到DATA節(jié)點(diǎn)的D1。同樣,寫入與節(jié)點(diǎn)n2連接的像素的電壓為在節(jié)點(diǎn)n2的下降時(shí)序 施加到DATA節(jié)點(diǎn)的電壓信號(hào)D2。這樣,應(yīng)寫入像素的電壓以周期T依次施加到DATA節(jié)點(diǎn)。在本 實(shí)施例中,時(shí)鐘信號(hào)為單相,因此時(shí)鐘配線的負(fù)荷電容較小,時(shí)鐘延 遲變少。(其他實(shí)施例)在上述實(shí)施例中,以使用多晶硅工藝技術(shù)形成的液晶顯示裝置為 中心進(jìn)行了說明,但也可以適用于用多晶硅TFT形成掃描電路和像素 電路的有機(jī)EL顯示裝置。在上述實(shí)施例中,以通過薄膜工藝將掃描電路和像素電路形成在 玻璃基板上為例進(jìn)行了說明,但也可以適用于在其他絕緣基板或硅基 板上形成掃描電路和像素電路的顯示裝置。在上述實(shí)施例中,對(duì)玻璃基板上形成的平面形狀的顯示進(jìn)行了說 明,但也可以將利用多晶硅工藝形成的掃描電路和像素電路從玻璃基 板上剝離,轉(zhuǎn)印到撓性基板等上,形成具有撓性的顯示裝置,形成曲 面形狀的顯示裝置。進(jìn)而,也可以在長條狀的撓性基板上形成掃描電路和與掃描電路 的各輸出節(jié)點(diǎn)連接的像素電路,將該長條狀的顯示裝置(線狀顯示裝
置)巻繞在支撐體上,由此制作面顯示裝置。本發(fā)明適用于便攜電話終端或便攜媒體播放器等便攜電子設(shè)備類 等。作為便攜電子設(shè)備類的構(gòu)成部件,可以以任意形狀提供占大面積 或大體積的顯示裝置,因此便攜電子設(shè)備類的設(shè)計(jì)自由度提高。其結(jié) 果是,產(chǎn)生時(shí)尚的便攜電子設(shè)備,有助于提高便攜電子設(shè)備的時(shí)尚性。作為本發(fā)明的活用例子,包括電子靜態(tài)照相機(jī)、攝像機(jī)等小型電 子設(shè)備。這類電子設(shè)備隨著其小型化,很難確保電子設(shè)備上用于配置 顯示面板的充分大的空間。通過利用本發(fā)明的顯示裝置,能夠利用多 種形狀的空間配置顯示面板。作為本發(fā)明的活用例子,包括吊墜、手表、紐扣等首飾類。通過 利用本發(fā)明,能夠在上述首飾類上搭載顯示裝置。由此這些首飾類的 外觀上的特點(diǎn)顯著,提高使用者的滿足感,能夠提高產(chǎn)品銷量。作為本發(fā)明的活用例子,包括自行車、汽車的儀表類。通過利用 本發(fā)明的效果即任意形狀、窄邊框的顯示裝置,能夠以最低限度的面 積實(shí)現(xiàn)上述儀表類。并且,被上述儀表類遮擋的視野減少,提高安全 性。作為本發(fā)明的活用例子,包括商品貨架等上設(shè)置的促銷用顯示裝 置。奇特設(shè)計(jì)的顯示裝置會(huì)吸引顧客的目光,提高宣傳效果。促銷用 顯示裝置可以是任意的顯示裝置形狀,也可以將其整個(gè)形狀作為顯示 區(qū)域,因此促銷用顯示裝置擋住其后面陳列的商品的比例降低。作為本發(fā)明的活用例子,包括彈子臺(tái)等娛樂設(shè)備。例如,活用本 發(fā)明制作郁金香形狀的顯示裝置,通過安裝在現(xiàn)有的彈子臺(tái)的郁金香 部,彈子臺(tái)變得更加豪華,必然使彈子游戲機(jī)店的銷量上升。 作為本發(fā)明的活用例子,包括戒指和手鐲等環(huán)狀的首飾類。并且 還包括裝飾品類。在上述物品上也可以產(chǎn)生以往沒有的外觀上的特點(diǎn), 必然使銷量提高。如上所述,在本發(fā)明的顯示裝置中,可以向多個(gè)像 素電路分別自由提供數(shù)據(jù),因而可以顯示文字、標(biāo)志、圖片、動(dòng)畫等 任意的圖像。以上參照上述實(shí)施例對(duì)本發(fā)明進(jìn)行了說明,但本發(fā)明不限于上述 實(shí)施例的結(jié)構(gòu),當(dāng)然也包括在本發(fā)明的范圍內(nèi)本領(lǐng)域普通技術(shù)人員能 夠進(jìn)行的各種變形、修改。
權(quán)利要求
1.一種面顯示裝置,其特征在于將多個(gè)包括構(gòu)成掃描電路一段的單位電路和與所述單位電路的輸出節(jié)點(diǎn)連接的像素電路的顯示裝置要素,以一筆畫成的要領(lǐng)設(shè)置在顯示基板上。
2. 根據(jù)權(quán)利要求l所述的面顯示裝置,其特征在于-所述掃描電路由l相的時(shí)鐘信號(hào)驅(qū)動(dòng)。
3. 根據(jù)權(quán)利要求l所述的面顯示裝置,其特征在于所述單位電 路包括向所述輸出節(jié)點(diǎn)輸出掃描信號(hào)的晶體管,將用于向所述輸出節(jié)點(diǎn)輸出掃描信號(hào)的晶體管和一個(gè)像素電路作 為一組,設(shè)置多組所述晶體管和所述像素電路的組,形成顯示區(qū)域的 大致整個(gè)區(qū)域。
4. 根據(jù)權(quán)利要求3所述的面顯示裝置,其特征在于 所述掃描電路中包含的晶體管和所述像素電路中包含的晶體管是形成在玻璃基板上的多晶硅TFT,構(gòu)成有源矩陣液晶顯示裝置。
5. 根據(jù)權(quán)利要求l所述的面顯示裝置,其特征在于所述掃描電路,在所述顯示裝置基板上設(shè)有一處以上折回部,自 由形成非矩形狀的顯示區(qū)域。
6. 根據(jù)權(quán)利要求l所述的面顯示裝置,其特征在于 所述掃描電路螺旋狀地配置在所述顯示裝置基板上,形成非矩形狀的顯示區(qū)域。
7. 根據(jù)權(quán)利要求l所述的面顯示裝置,其特征在于,所述掃描電路的一部分設(shè)置在所述像素電路和像素電路之間,或設(shè)置在像素電路下方。
8. 根據(jù)權(quán)利要求l所述的面顯示裝置,其特征在于將包括所述 多個(gè)像素電路以及所述掃描電路的電路以彎曲一次以上的方式設(shè)置在 顯示裝置基板上。
9. 根據(jù)權(quán)利要求l所述的面顯示裝置,其特征在于 將包括多個(gè)像素電路以及所述掃描電路的電路螺旋狀地設(shè)置在顯示裝置基板上。
10. 根據(jù)權(quán)利要求l所述的面顯示裝置,其特征在于 將線狀顯示裝置在支撐體上巻繞兩次以上而形成,其中,所述線狀顯示裝置線狀地配置所述多個(gè)像素電路和所述掃描電路而成,且具 有撓性。
11. 根據(jù)權(quán)利要求l所述的面顯示裝置,其特征在于 具有構(gòu)成所述掃描電路一段的所述單位電路從前段接收掃描信號(hào)、并根據(jù)時(shí)鐘信號(hào)將所述掃描信號(hào)輸出到所述單位電路的輸出節(jié)點(diǎn) 的電路,所述像素電路具有顯示元件、和根據(jù)來自對(duì)應(yīng)的所述單位電路的 掃描信號(hào)對(duì)數(shù)據(jù)信號(hào)與所述顯示元件的連接進(jìn)行導(dǎo)通/截止控制的像素 開關(guān)。
12. —種電子設(shè)備,其特征在于 具有權(quán)利要求1所述的面顯示裝置。
13. —種裝飾品,其特征在于 具有權(quán)利要求1所述的面顯示裝置。
14, 一種顯示裝置,其特征在于,包括多個(gè)像素電路,其具有 顯示元件和根據(jù)掃描信號(hào)對(duì)數(shù)據(jù)信號(hào)與所述顯示元件的連接進(jìn)行導(dǎo)通/ 截止控制的像素開關(guān);和對(duì)所述像素電路施加掃描信號(hào)的掃描電路,構(gòu)成所述像素開關(guān)的晶體管的柵電極與所述掃描電路的輸出節(jié)點(diǎn) 所對(duì)應(yīng)的節(jié)點(diǎn)連接,所述掃描電路的奇數(shù)段的單位電路的輸出節(jié)點(diǎn)輸出第1極性的掃 描信號(hào),所述掃描電路的偶數(shù)段的單位電路的輸出節(jié)點(diǎn)輸出極性與所述第1極性相反的第2極性的掃描信號(hào),與所述掃描電路的奇數(shù)段的單位電路的輸出節(jié)點(diǎn)連接的像素開關(guān) 的晶體管為第1導(dǎo)電型,與所述掃描電路的偶數(shù)段的單位電路的輸出節(jié)點(diǎn)連接的像素開關(guān)的晶體管為第2導(dǎo)電型。
15. 根據(jù)權(quán)利要求14所述的顯示裝置,其特征在于 所述掃描電路的奇數(shù)段的單位電路包括輸入從前段供給的脈沖信號(hào)的倒相電路;和連接在所述倒相電路的輸出節(jié)點(diǎn)和所述單位電路 的輸出節(jié)點(diǎn)之間的第2導(dǎo)電型開關(guān)晶體管,所述掃描電路的偶數(shù)段的單位電路包括輸入從前段供給的脈沖 信號(hào)的倒相電路;和連接在所述倒相電路的輸出節(jié)點(diǎn)和所述單位電路的輸出節(jié)點(diǎn)之間的第1導(dǎo)電型開關(guān)晶體管,在所述掃描電路的奇數(shù)段和偶數(shù)段的單位電路的所述開關(guān)晶體管 的柵電極中輸入有共同的時(shí)鐘信號(hào)。
16. 根據(jù)權(quán)利要求14所述的顯示裝置,其特征在于所述掃描電路的奇數(shù)段的單位電路和偶數(shù)段的單位電路,包括輸 入有從前段供給的脈沖信號(hào),且將其輸出節(jié)點(diǎn)作為輸出節(jié)點(diǎn)的時(shí)鐘控 制倒相器,在所述掃描電路的奇數(shù)段的單位電路所包含的所述時(shí)鐘控制倒相器的第2導(dǎo)電型的晶體管的柵電極中供給有時(shí)鐘信號(hào),在所述時(shí)鐘控制倒相器電路的第1導(dǎo)電型的晶體管的柵電極中供 給有時(shí)鐘信號(hào)的反轉(zhuǎn)信號(hào),在所述掃描電路的偶數(shù)段的單位電路所包含的時(shí)鐘控制倒相器電 路的第2導(dǎo)電型的晶體管的柵電極中供給有時(shí)鐘信號(hào)的反轉(zhuǎn)信號(hào),在所述時(shí)鐘控制倒相器電路的第1導(dǎo)電型的晶體管的柵電極中供 給有時(shí)鐘信號(hào)。
17. 根據(jù)權(quán)利要求14所述的顯示裝置,其特征在于 所述掃描電路的奇數(shù)段和偶數(shù)段的單位電路包括 輸入有從前段供給的脈沖信號(hào)的倒相電路;以及連接在所述倒相電路的輸出節(jié)點(diǎn)和所述單位電路的輸出節(jié)點(diǎn)之間的CMOS傳輸門,在所述掃描電路的奇數(shù)段的單位電路所包含的所述CMOS傳輸門的第2導(dǎo)電型的晶體管的柵電極中供給有時(shí)鐘信號(hào),所述CMOS傳輸門的第1導(dǎo)電型的晶體管的柵電極中供給有所述時(shí)鐘信號(hào)的反轉(zhuǎn)信號(hào),在所述掃描電路的偶數(shù)段的單位電路所包含的CMOS傳輸門的第2導(dǎo)電型的晶體管的柵電極中供給有所述時(shí)鐘信號(hào)的反轉(zhuǎn)信號(hào),在CMOS傳輸門的第1導(dǎo)電型的晶體管的柵電極中供給有所述時(shí)鐘信號(hào)。
18. 根據(jù)權(quán)利要求14所述的顯示裝置,其特征在于 所述掃描電路的奇數(shù)段的單位電路及偶數(shù)段的單位電路包括以串聯(lián)方式順序連接在高位電源和低位電源間的第1至第4的開關(guān)元件, 所述第l、第2開關(guān)元件由p型的MOS型晶體管構(gòu)成, 所述第3、第4開關(guān)元件由n型的MOS型晶體管構(gòu)成, 1個(gè)所述p型的MOS型晶體管和1個(gè)所述n型的MOS型晶體管的柵電極共用地連接,輸入從前段供給的脈沖信號(hào),在剩余的2個(gè)所述MOS型晶體管的柵電極中輸入有時(shí)鐘信號(hào), 并且所述顯示裝置還包括將1個(gè)所述p型的MOS晶體管和1個(gè)所述n型的MOS型晶體管的漏電極作為輸出節(jié)點(diǎn)的單相時(shí)鐘控制型倒相器。
19. 一種顯示裝置,其特征在于,具有掃描電路,由多段單位電路連成一串而成,所述單位電路接收來 自輸入端子或前段的掃描信號(hào),響應(yīng)所輸入的控制信號(hào)而從輸出節(jié)點(diǎn) 輸出所述掃描信號(hào);以及多個(gè)像素電路,與所述掃描電路的單位電路對(duì)應(yīng)設(shè)置,所述像素電路包括在控制端子接收從對(duì)應(yīng)的所述掃描電路的所 述單位電路輸出的掃描信號(hào),并被導(dǎo)通/截止控制的像素開關(guān);以及在 所述像素開關(guān)導(dǎo)通時(shí),進(jìn)行數(shù)據(jù)信號(hào)的寫入的顯示元件,能夠自由地構(gòu)成線狀、平面或立體的任意形狀的顯示區(qū)域。
全文摘要
本發(fā)明提供一種能夠容易實(shí)現(xiàn)任意形狀的面顯示裝置的顯示裝置。將包括構(gòu)成掃描電路的一段的電路和與所述掃描電路的輸出連接的像素電路的顯示裝置要素以一筆畫成的要領(lǐng)設(shè)置在顯示裝置基板(208)上。
文檔編號(hào)G02F1/133GK101162307SQ200710162468
公開日2008年4月16日 申請(qǐng)日期2007年10月15日 優(yōu)先權(quán)日2006年10月13日
發(fā)明者淺田秀樹, 芳賀浩史, 金子節(jié)夫 申請(qǐng)人:Nec液晶技術(shù)株式會(huì)社