專利名稱:掃描電極驅(qū)動電路和顯示裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及掃描電極驅(qū)動電路和具有掃描電極驅(qū)動電路的顯示裝置。
背景技術(shù):
諸如液晶顯示裝置等等的顯示裝置具有顯示面板和外圍設(shè)備。外圍設(shè)備連接到顯示面板并且控制顯示面板。顯示面板具有多個掃描電極、多個數(shù)據(jù)電極以及多個象素單元。多個掃描電極垂直于多個數(shù)據(jù)電極,并且在多個掃描電極與多個數(shù)據(jù)電極相交的區(qū)域上提供多個象素單元。外圍設(shè)備具有一個掃描電極驅(qū)動電路和一個數(shù)據(jù)電極驅(qū)動電路。該掃描電極驅(qū)動電路將掃描信號順序地施加給多個掃描電極。被施加掃描信號的電極是一個選中的掃描電極,并且連接到所述選中的掃描電極的象素單元是選中的象素單元。同樣,數(shù)據(jù)電極驅(qū)動電路將與圖像數(shù)據(jù)相關(guān)的象素電壓施加給多個數(shù)據(jù)電極。所以,象素電壓被提供給選中的象素單元并且在顯示面板上顯示圖像數(shù)據(jù)。
掃描電極驅(qū)動電路具有移位寄存器、電平轉(zhuǎn)變電路以及輸出緩沖器。移位寄存器產(chǎn)生掃描信號。每一電平轉(zhuǎn)變電路將掃描信號的電壓電平從低電壓電平轉(zhuǎn)換到高電壓電平。在此,在顯示面板中使用具有該電壓電平的信號。每一輸出緩沖器將具有高電壓電平的掃描信號提供給掃描電極。掃描電極驅(qū)動電路的電路規(guī)模取決于顯示面板中多個掃描電極的數(shù)量。
如圖1所示,例如,一個傳統(tǒng)的顯示裝置具有LCD(液晶顯示)面板1、數(shù)據(jù)電極驅(qū)動電路2、掃描電極驅(qū)動電路3以及定時控制器4。LCD面板1具有數(shù)據(jù)電極Xi(i=1,2至m,例如,m=640×3),掃描電極Yj(j=1,2至n,例如,n=512)以及象素單元10i,j。象素電壓Di被施加到數(shù)據(jù)電極Xi。掃描信號OUTj被順序地施加給掃描電極Yj。在數(shù)據(jù)電極Xi與掃描電極Yj相交的區(qū)域上提供象素單元10i,j。每一象素單元10i,j具有一個TET(薄膜晶體管)11i,j,液晶單元12i,j以及公共電極COM。基于從控制單元(未示出)接收到的圖像數(shù)據(jù)VD,數(shù)據(jù)電極驅(qū)動電路2對各個數(shù)據(jù)電極Xi施加象素電壓Di。掃描電極驅(qū)動電路3具有例如兩個驅(qū)動電路塊31,32。該掃描電極驅(qū)動電路3將掃描信號OUTj順序地施加給各個掃描電極Yj。定時控制器4輸出控制信號Sf給數(shù)據(jù)電極驅(qū)動電路2,并且控制數(shù)據(jù)電極驅(qū)動電路2的操作。同樣,定時控制器4輸出啟動信號Sg給掃描電極驅(qū)動電路3,并且控制該掃描電極驅(qū)動電路3的操作。
圖2是一示出圖1中驅(qū)動電路塊31的配置的電路圖。如圖2所示,該驅(qū)動電路塊31具有移位寄存器410,411,412和413,輸出電平轉(zhuǎn)變電路420,421,422和423以及輸出緩沖電路430,431,432和433。響應(yīng)啟動信號Sg,移位寄存器410順序輸出與時鐘信號(未示出)同步的掃描信號Se1,Se2至Se64。并且,移位寄存器410輸出與掃描信號Se64一起的啟動信號Sg0。響應(yīng)啟動信號Sg0,移位寄存器411順序地輸出與時鐘信號同步的掃描信號Se65,Se66至Se128。并且,移位寄存器411輸出與掃描信號Se128一起的啟動信號Sg1。響應(yīng)啟動信號Sg1,移位寄存器412順序地輸出與時鐘信號同步的掃描信號Se129,Se130至Se192。并且,移位寄存器412輸出與掃描信號Se192一起的啟動信號Sg2。響應(yīng)啟動信號Sg2,移位寄存器413順序地輸出與時鐘信號同步的掃描信號Se193,Se194至Se256。并且,移位寄存器413輸出與掃描信號Se256一起的啟動信號Sg3。
輸出電平轉(zhuǎn)變電路420,421,422和423分別將掃描信號的電壓電平Se1-Se64,Se65-Se128,Se129-Se192以及Se193-Se256從低電壓電平轉(zhuǎn)換到高電壓電平。輸出緩沖電路430,431,432和433分別輸出被轉(zhuǎn)換的掃描信號Se1-Se64,Se65-Se128,Se129-Se192以及Se193-Se256以作為掃描信號OUT1-OUT64,OUT65-OUT128,OUT129-OUT192以及OUT193-OUT256。具有高電壓電平的被輸出的掃描信號OUT1-OUT256分別提供給掃描電極Y1-Y256。
驅(qū)動電路塊32的配置與驅(qū)動電路塊31相同,并且級聯(lián)到驅(qū)動電路塊31。響應(yīng)從驅(qū)動電路塊31輸出的啟動信號Sg3,驅(qū)動電路塊32將具有高電壓的掃描信號OUT257-OUT512與時鐘同步地分別施加到掃描電極Y257-Y512。
在該傳統(tǒng)LCD裝置中,掃描電極驅(qū)動電路3順序地將掃描信號OUTj分別施加到掃描電極Yj(j=1~512)。所以連接到選中的電極Yj的象素單元10i被選擇。并且,數(shù)據(jù)電極驅(qū)動電路2將象素電壓Di施加給數(shù)據(jù)電極Xi。所以,象素電壓Di被提供給選中的象素單元10i,并且因此在LCD面板1上顯示圖像數(shù)據(jù)VD。
然而,關(guān)于圖1所示的傳統(tǒng)LCD裝置存在下述問題。
更確切地說,如圖2所示,根據(jù)掃描電極Yi(j=1-512)的數(shù)量,有必要在掃描電極驅(qū)動電路3中準(zhǔn)備很多的移位寄存器、輸出電平轉(zhuǎn)變電路以及輸出緩沖電路。所以掃描電極驅(qū)動電路的電路規(guī)模變得很大。特別地,當(dāng)該掃描電極驅(qū)動電路3以矩形芯片的形式形成時,很難減少該矩形芯片的短邊長度。圍繞LCD面板1的外圍設(shè)備與該LCD裝置的邊緣區(qū)域相關(guān)聯(lián),其中在該外圍設(shè)備中提供有掃描電極驅(qū)動電路3。所以,很難使得LCD裝置的邊緣區(qū)域變得更窄。而且,掃描電極驅(qū)動電路3的較大電路規(guī)模使得需要較多的成本以及它變得更加復(fù)雜地去制造LCD裝置。
此外,日本公開專利申請(JP-P2002-278494A)披露了另一種LCD裝置。圖3示意性地示出該專利文獻(xiàn)中LCD裝置的掃描電極驅(qū)動電路的配置。
在該掃描電極驅(qū)動電路中,移位寄存器SR61~SR116的輸出能夠以兩種途徑而被提供給相應(yīng)的掃描電極。也就是說,兩個切換電路連接到每一移位寄存器SR61~SR116。更具體而言,切換電路SW1~SW56和經(jīng)由譯碼器D116~DE61而連接到移位寄存器SR116~SR61的切換電路SW116~SW61??刂菩盘朣EL_UP激活切換電路SW1~SW56。控制信號SEL_LO激活切換電路SW61~SW116。首先,將驅(qū)動信號從移位寄存器SR116順序地移位到移位寄存器SR61。之后,將驅(qū)動信號從移位寄存器SR61移位到SR57、SR58、SR59、SR60。然后,輸入控制信號SEL_SFT,其將在移位寄存器SR61~SR116中移動的信號的方向反轉(zhuǎn)。所以,將驅(qū)動信號從移位寄存器SR61順序地移位到移位寄存器SR116。當(dāng)移位寄存器SR接收驅(qū)動信號時,相應(yīng)的譯碼器DE產(chǎn)生掃描信號,并且經(jīng)由被激活的切換電路SW而將該掃描信號輸出到相應(yīng)的掃描電極。根據(jù)該掃描電極驅(qū)動電路,共用移位寄存器SR61~SR116以及譯碼器DE61~DE116。所以,電路數(shù)量減少。
該掃描電極驅(qū)動電路以矩形芯片的形式形成。沿著矩形芯片的長邊形成連接到切換電路SW1~SW56的輸出焊點。另一方面,沿著矩形芯片的另一長邊形成連接到切換電路SW61~SW116的輸出焊點。所以,連接到切換電路和輸出焊點的配線的配置變得復(fù)雜。而且,配線所占據(jù)的區(qū)域變得很大。所以,與上述傳統(tǒng)LCD裝置相似,很難使得外圍設(shè)備變更小。
需要使得外圍設(shè)備更小并且因此使得邊緣區(qū)域更窄。
發(fā)明內(nèi)容
所以,本發(fā)明的一個目的是提供一種具有較小尺寸的掃描電極驅(qū)動電路。
本發(fā)明的另一目的是提供一種具有較小外圍設(shè)備和較窄邊緣區(qū)域的顯示裝置。
本發(fā)明的又一目的是提供以低成本和低復(fù)雜性來制造的一種掃描電極驅(qū)動電路和顯示裝置。
在本發(fā)明的一方面中,驅(qū)動電路包括接連地連接的多個驅(qū)動電路塊。該驅(qū)動電路將掃描信號提供給顯示面板中多個掃描電極的每一個掃描電極。多個驅(qū)動電路中的每一驅(qū)動電路具有掃描信號產(chǎn)生電路和連接到該掃描信號產(chǎn)生電路的M(M是大于1的整數(shù))個輸出電路。掃描信號產(chǎn)生電路順序產(chǎn)生第一至第N(N是大于1的整數(shù))個輸出信號,并且將第一至第N個輸出信號重復(fù)地輸出到M個輸出電路中的每一個電路。并且,該掃描信號產(chǎn)生電路對重復(fù)次數(shù)的數(shù)量進行計數(shù),并且將指示重復(fù)次數(shù)的數(shù)量的計數(shù)數(shù)據(jù)信號輸出到M個輸出電路的每一個電路。當(dāng)計數(shù)數(shù)據(jù)信號指示k(k是0-M-1范圍內(nèi)的整數(shù))值時,該M個輸出電路中第k個輸出電路將第一至第N個輸出信號分別轉(zhuǎn)換為第一至第N個掃描信號。然后,第k個輸出電路分別將第一至第N個掃描信號順序地輸出到多個掃描電極中的N個掃描電極。
掃描信號產(chǎn)生電路具有移位寄存器和連接到該移位寄存器的計數(shù)器。移位寄存器包括接連連接的第一至第N個觸發(fā)器電路。在此,第N個觸發(fā)器電路的輸出端連接到計數(shù)器和第一觸發(fā)器電路的輸入端。與時鐘信號同步地將輸入到第一觸發(fā)器電路的啟動信號從第一觸發(fā)器電路移位到第N觸發(fā)器電路。響應(yīng)該啟動信號,第一至第N觸發(fā)器電路將第一至第N輸出信號分別地輸出到每一輸出電路。計數(shù)器對從第N觸發(fā)器電路輸出的第N個輸出信號進行計數(shù)以作為重復(fù)次數(shù)的數(shù)量,并且將計數(shù)數(shù)據(jù)信號輸出到每一輸出電路。
M個輸出電路中的每一輸出電路具有一個接收計數(shù)數(shù)據(jù)信號的譯碼器以及第一至第N個輸出緩沖器。該第一至第N個輸出緩沖器分別連接到第一至第N個觸發(fā)器電路。當(dāng)計數(shù)數(shù)據(jù)信號指示k值時,第k個輸出電路的譯碼器產(chǎn)生一激活第一至第N個輸出緩沖器的激活信號。如果被激活,第一至第N個輸出緩沖器分別將第一至第N輸出信號轉(zhuǎn)換為第一至第N個掃描信號。然后,第一至第N個輸出緩沖器將第一至第N個掃描信號分別輸出到N個掃描電極。
掃描信號產(chǎn)生電路進一步具有一個連接到移位寄存器和計數(shù)器的邏輯電路。當(dāng)重復(fù)次數(shù)的數(shù)目變成M-1時,所述計數(shù)器將進位信號輸出到邏輯電路。當(dāng)邏輯電路接收到來自于計數(shù)器的進位信號和來自于第N個觸發(fā)器電路的第N個輸出信號時,該邏輯電路禁止從第N個觸發(fā)器電路傳輸啟動信號給第一觸發(fā)器電路。并且,該邏輯電路將另一啟動信號輸出到多個驅(qū)動電路塊的另一個。
掃描信號產(chǎn)生電路能夠進一步具有第一電平轉(zhuǎn)變電路和第二電平轉(zhuǎn)變電路。第一電平轉(zhuǎn)變電路連接到移位寄存器和M個輸出電路。該第一電平轉(zhuǎn)變電路從移位寄存器接收第一至第N個輸出信號,并且在將電壓電平從低電平轉(zhuǎn)換為高電平之后輸出第一至第N個輸出信號給M個輸出電路。第二電平轉(zhuǎn)變電路連接到計數(shù)器和M個輸出電路。所述第二電平轉(zhuǎn)變電路接收來自于計數(shù)器的計數(shù)數(shù)據(jù)信號,并且在將電壓電平從低電平轉(zhuǎn)換為高電平之后輸出計數(shù)數(shù)據(jù)信號。
上述掃描信號產(chǎn)生電路形成于矩形芯片的中間。并且,沿著矩形芯片的長邊形成上述的M個輸出電路。
如上所述,根據(jù)本發(fā)明,通過一個移位寄存器重復(fù)產(chǎn)生輸出信號?;谥貜?fù)次數(shù)的數(shù)量,輸出信號被反復(fù)地用作為掃描信號。所以,M個輸出電路共享一個移位寄存器和一個電平轉(zhuǎn)變電路。因此,掃描電極驅(qū)動電路的尺寸能夠顯著地減小。換句話說,能夠使得外圍單元較小并且因此使得顯示裝置的邊緣區(qū)域較窄。而且,與傳統(tǒng)的掃描電極驅(qū)動電路相比,該掃描電極驅(qū)動電路的配置變得更不復(fù)雜。所以,能夠減少用于制作該掃描電極驅(qū)動電路的成本和復(fù)雜性。
在本發(fā)明的另一方面,第一電平轉(zhuǎn)變電路連接到移位寄存器。該第一電平轉(zhuǎn)變電路接收啟動信號,并且在將電壓電平從低電平轉(zhuǎn)換為高電平之后將該啟動信號輸出到第一觸發(fā)器電路。第二電平轉(zhuǎn)變電路連接到邏輯電路。該第二電平轉(zhuǎn)變電路接收來自于邏輯電路的另一啟動信號,并且在將電壓電平從高電平轉(zhuǎn)換為低電平之后輸出另一啟動信號給另一驅(qū)動電路塊。
在本發(fā)明的又一方面中,顯示裝置包括顯示面板和上述的掃描電極驅(qū)動電路。該顯示面板具有多個掃描電極。例如,顯示面板是液晶顯示面板。所述掃描電極驅(qū)動電路被配置為提供掃描信號給多個掃描電極。
圖1示出了傳統(tǒng)顯示裝置的配置的結(jié)構(gòu)圖;圖2示出了傳統(tǒng)顯示裝置的驅(qū)動電路塊的配置的結(jié)構(gòu)圖;圖3示出了另一傳統(tǒng)顯示裝置的掃描電極驅(qū)動電路配置的示意圖;圖4示出了根據(jù)本發(fā)明第一實施例的顯示裝置配置的結(jié)構(gòu)圖;圖5示出了根據(jù)本發(fā)明第一實施例的顯示裝置的驅(qū)動電路塊配置的電路圖;圖6示出了在根據(jù)本發(fā)明第一實施例的驅(qū)動電路塊中的輸出電路配置的電路圖;圖7示出了根據(jù)本發(fā)明第一實施例的顯示裝置的驅(qū)動電路塊布置的示意圖;以及圖8示出了根據(jù)本發(fā)明第二實施例的顯示裝置的驅(qū)動電路塊配置的電路圖。
具體實施例方式
本發(fā)明的實施例將結(jié)合附圖而進行描述。
第一實施例圖4示出了根據(jù)本發(fā)明第一實施例的顯示裝置的配置的結(jié)構(gòu)圖。在此,一個LCD(液晶顯示)裝置被示出以作為顯示裝置的一個實例。該LCD裝置包括一個作為顯示面板的LCD面板51以及外圍設(shè)備。該外圍設(shè)備包括用于控制LCD面板51的一組電路。并且,該外圍設(shè)備定位在LCD面板51的周圍,并且與LCD裝置的“邊緣區(qū)域”相結(jié)合。
LCD面板51具有多個數(shù)據(jù)電極Xi(i=1,2到m,例如,m=640×3)、多個掃描電極Yj(j=1,2到n,例如,n=512)以及多個象素單元60i,j。多個數(shù)據(jù)電極Xi沿著y方向形成并且排列在x方向上。多個掃描電極Yj沿著x方向形成并且排列在y方向上。所以,多個數(shù)據(jù)電極Xi垂直于多個掃描電極Yj。在多個數(shù)據(jù)電極Xi與多個掃描電極Yj相交的區(qū)域上提供多個象素單元60i,j。所述多個象素單元60i,j的每一個象素單元具有一個TFT(薄膜晶體管)61i,j、一個液晶單元62i,j以及一個公共電極COM。每一TFT61i,j的柵電極連接到多個掃描電極Yj中相應(yīng)的一個掃描電極,并且每一TFT61i,j的漏極連接到多個數(shù)據(jù)電極Xi中相應(yīng)的一個數(shù)據(jù)電極。
如圖4所示,外圍設(shè)備具有數(shù)據(jù)電極驅(qū)動電路52、掃描電極驅(qū)動電路53以及定時控制器54。數(shù)據(jù)電極驅(qū)動電路52連接到多個數(shù)據(jù)電極Xi,并且向多個數(shù)據(jù)電極Xi提供象素電壓Di。掃描電極驅(qū)動電路53連接到多個掃描電極Yj,并且向該多個掃描電極Yj順序地提供掃描信號OUTj。該掃描電極驅(qū)動電路53具有接連連接的多個驅(qū)動電路塊。在圖4中,所述掃描電極驅(qū)動電路53例如具有兩個驅(qū)動電路塊71,72。定時控制器54輸出控制信號Sf給數(shù)據(jù)電極驅(qū)動電路52,并且控制數(shù)據(jù)電極驅(qū)動電路52的操作。此外,定時控制器54輸出啟動信號Sg和復(fù)位信號Res給掃描電極驅(qū)動電路53,并且控制該掃描電極驅(qū)動電路53的操作。
掃描電極驅(qū)動電路53分別將掃描信號OUTj順序地提供給多個掃描電極Yj。被提供有掃描信號OUTj的一個掃描電極Yj是一個選中的掃描電極,并且連接到該選中的掃描電極的象素單元60i,j是選中的象素單元。當(dāng)掃描信號OUTj被施加到被選中的掃描電極Yj時,被選中的象素60i,j的TFTs61i,j導(dǎo)通。并且,在LCD面板51上顯示的圖象數(shù)據(jù)VD被輸入到數(shù)據(jù)電極驅(qū)動電路52?;趫D像數(shù)據(jù)VD,數(shù)據(jù)電極驅(qū)動電路52對多個數(shù)據(jù)象素Xi施加象素電壓Di。所以,象素電壓Di被施加給選中的象素單元60i,j的液晶單元62i,j,并且在LCD面板51上顯示圖象數(shù)據(jù)VD。
圖5示出了本發(fā)明掃描電極驅(qū)動電路的驅(qū)動電路塊71的配置的電路圖。
驅(qū)動電路塊71具有一個掃描信號產(chǎn)生電路80和M(M是大于1的整數(shù))個輸出電路900~90M-1。在該實施例中,例如,將整數(shù)M設(shè)置為4。掃描信號產(chǎn)生電路80經(jīng)由配線L而連接到每一輸出電路900、901、902以及903。掃描信號產(chǎn)生電路80從定時控制器54接收啟動信號Sg。響應(yīng)該啟動信號Sg,掃描信號產(chǎn)生電路80開始順序地產(chǎn)生N個輸出信號Sz(N是大于1的整數(shù))。在該實施例中,例如可將整數(shù)N設(shè)置為64,也就是說,掃描信號產(chǎn)生電路80產(chǎn)生順序產(chǎn)生第一輸出信號Sz1至第N輸出信號Sz64。然后,掃描信號產(chǎn)生電路80將第一至第N個輸出信號Sz1~Sz64“重復(fù)地”輸出到每一輸出電路900~903。而且,掃描信號產(chǎn)生電路80計數(shù)重復(fù)次數(shù)的數(shù)目,并且產(chǎn)生指示重復(fù)次數(shù)的數(shù)目的計數(shù)數(shù)據(jù)信號Sq。然后,掃描信號產(chǎn)生電路80將計數(shù)數(shù)據(jù)信號Sq輸出到每一輸出電路900~903。
每一輸出電路900~903從掃描信號產(chǎn)生電路80中接收輸出信號Sz1~Sz64和計數(shù)數(shù)據(jù)信號Sq。當(dāng)重復(fù)次數(shù)的數(shù)量是0時,第0個輸出電路900分別將輸出信號Sz1~Sz64轉(zhuǎn)換為掃描信號OUT1~OUT64。當(dāng)重復(fù)次數(shù)是1時,第一輸出電路901分別將輸出信號Sz1~Sz64轉(zhuǎn)換為掃描信號OUT65~OUT128。當(dāng)重復(fù)次數(shù)是2時,第二輸出電路902分別將輸出信號Sz1~Sz64轉(zhuǎn)換為掃描信號OUT129~OUT192。當(dāng)重復(fù)次數(shù)是3時,第三輸出電路903分別將輸出信號Sz1~Sz64轉(zhuǎn)換為掃描信號OUT193~OUT256。所以,當(dāng)計數(shù)數(shù)據(jù)信號Sq指示k值時(k是0到M-1范圍內(nèi)的整數(shù)),第k個輸出電路90k分別將接收到的輸出信號Sz轉(zhuǎn)換為N個掃描信號OUT。然后,第k個輸出電路90k分別將N個掃描信號OUT順序地輸出到相應(yīng)的N個掃描電極。
更具體而言,如圖5所示,掃描信號產(chǎn)生電路80包括OR電路81、移位寄存器82、AND電路83、計數(shù)器84、反相器85、AND電路86以及輸出電平轉(zhuǎn)變電路87,88。
移位寄存器82包括N個觸發(fā)器電路;第一至第N個觸發(fā)器電路821~8264。這些第一至第N個觸發(fā)器電路821~8264一個接一個地連接。而且,第N個觸發(fā)器電路8264的輸出端連接到第一觸發(fā)器電路821的輸入端。定時控制器54輸出的啟動信號Sg經(jīng)由OR電路81而被輸入到第一觸發(fā)器電路821。然后,與時鐘信號CLK(未示出)同步,將啟動信號Sg從第一觸發(fā)器電路821移位到第N個觸發(fā)器電路8264。響應(yīng)被移位的啟動信號Sg,第一至第N個觸發(fā)器電路821~8264順序地輸出第一至第N個輸出信號Se1~Se64給輸出電平轉(zhuǎn)變電路87。并且,如圖5所示,第N個觸發(fā)器電路8264所輸出的輸出信號Se64經(jīng)由AND電路83和OR電路81而分別提供給第一觸發(fā)器電路821。所以,移位寄存器82順序地將第一至第N個輸出信號Se1~Se64“重復(fù)地”輸出到輸出電平轉(zhuǎn)變電路87。
計數(shù)器84連接到移位寄存器82。第N個觸發(fā)器電路8264所輸出的第N個輸出信號Se64被輸入到該計數(shù)器84。然后,該計數(shù)器84將所輸入的第N個輸出信號Se64的數(shù)量計數(shù)為重復(fù)次數(shù)的數(shù)量。并且,計數(shù)器84將指示重復(fù)次數(shù)的數(shù)量的計數(shù)數(shù)據(jù)信號Sh輸出到輸出電平轉(zhuǎn)變電路88。
輸出電平轉(zhuǎn)變電路87連接到移位寄存器82,并且從第一寄存器82中順序地接收第一至第N個輸出信號Se1~Se64。輸出電平轉(zhuǎn)變電路87將各個輸出信號Se1~Se64的電壓電平從低電平轉(zhuǎn)換為高電平。所以,產(chǎn)生具有高電壓電平的第一至第N個輸出信號Sz1~Sz64。在LCD面板51中使用所述的具有高電壓電平的信號。然后,輸出電平轉(zhuǎn)變電路87將第一至第N個輸出信號Sz1~Sz64輸出到每一輸出電路900~903。
輸出電平轉(zhuǎn)變電路88連接到計數(shù)器84,并且接收來自于計數(shù)器84的計數(shù)數(shù)據(jù)信號Sh。輸出電平轉(zhuǎn)變電路88將計數(shù)數(shù)據(jù)信號的電壓電平從低電平轉(zhuǎn)換為高電平。所以,產(chǎn)生具有高電壓電平的計數(shù)數(shù)據(jù)信號Sq。輸出電平轉(zhuǎn)變電路88將計數(shù)數(shù)據(jù)信號Sq輸出到每一輸出電路900~903。例如,該計數(shù)數(shù)據(jù)信號是一個指示“00”、“01”、“10”以及“11”的2位數(shù)據(jù)。
當(dāng)重復(fù)次數(shù)的數(shù)量變成M-1時,也就是,當(dāng)重復(fù)次數(shù)的數(shù)量變成3時,在該情況中,計數(shù)器84產(chǎn)生進位信號Sc并且將其輸出到邏輯電路。在此,邏輯電路包括OR電路81、AND電路83、反相器85以及AND電路86。當(dāng)AND電路86接收到來自于計數(shù)器84的進位信號Sc和來自于第N個觸發(fā)器電路8264的第N個輸出信號Se64時,AND電路86將作為另一啟動信號Sp的一個信號輸出到多個驅(qū)動電路塊的另一個塊。在該情況中,啟動信號Sp被輸出到與當(dāng)前驅(qū)動電路塊71相連的驅(qū)動電路塊72的移位寄存器中。并且,計數(shù)器84所輸出的進位信號Sc經(jīng)由反相器85而被輸入到AND電路83,這樣禁止了啟動信號Sg從第N個觸發(fā)器電路8264傳輸?shù)降谝粋€觸發(fā)器電路821。
每一輸出電路900~903具有N個輸出緩沖器,所述輸出緩沖器經(jīng)由輸出電平轉(zhuǎn)變電路87而分別地連接到第一至第N個觸發(fā)器電路821~8264。每一輸出電路900~903接收來自于掃描信號產(chǎn)生電路80的輸出信號Sz1~Sz64和計數(shù)數(shù)據(jù)信號Sq。當(dāng)計數(shù)數(shù)據(jù)信號Sq指示k(k是0到M-1范圍內(nèi)的整數(shù))值時,第k個輸出電路90k被選中并且M個輸出緩沖器被激活。被激活的輸出電路90k分別將所接收到的輸出信號Sz轉(zhuǎn)換為N個掃描信號OUT。然后,被激活的輸出電路90k分別將N個掃描信號OUT順序地施加到相應(yīng)的N個掃描電極Y。在此,另一個輸出電路的輸出通過切換電路(未示出)而被設(shè)置為地電平。
圖6示出了根據(jù)本發(fā)明的驅(qū)動電路塊中的輸出電路90的配置實例的電路圖。
每一輸出電路90具有譯碼器91、N個NAND電路921~9264以及N個COMS反相器931~9364。N個NAND電路921~9264經(jīng)由輸出電平轉(zhuǎn)變電路87而分別連接到第一至第N個觸發(fā)器電路,并且也連接到譯碼器91。第一至第N個CMOS反相器931~9364分別連接到第一至第N個NAND電路921~9264。譯碼器91經(jīng)由輸出電平轉(zhuǎn)變電路88而連接到計數(shù)器84,并且接收計數(shù)數(shù)據(jù)信號Sq?;诮邮盏降挠嫈?shù)數(shù)據(jù)信號Sq所指示的k值,該譯碼器91將高電平激活信號Su輸出到N個NAND電路921~9264。所述計數(shù)數(shù)據(jù)信號例如是如圖6所示的[ba]所表示的2位數(shù)據(jù)。
當(dāng)計數(shù)數(shù)據(jù)信號Sq指示值“00”時,輸出電路900的譯碼器91輸出高電平激活信號Su。例如,輸出電路900的譯碼器91是NOR電路。當(dāng)接收到激活信號Su時,NAND電路921~9264對從輸出電平轉(zhuǎn)變電路87中所接收到的第一至第N個輸出信號Sz1~Sz64進行反轉(zhuǎn),并將被反轉(zhuǎn)的輸出信號分別輸出到第一至第N個CMOS反相器931~9364。第一至第N個CMOS反相器931~9364再一次地反轉(zhuǎn)所接收到的信號,并且輸出被反轉(zhuǎn)的信號以分別作為第一至第N個掃描信號OUT1~OUT64。當(dāng)計數(shù)數(shù)據(jù)信號Sq指示“01”值時,輸出電路901的譯碼器91輸出高電平激活信號Su。此時,輸出電路901中的第一至第N個CMOS反相器931~9364分別輸出被反轉(zhuǎn)的信號以作為第一至第N個掃描信號OUT65~OUT128。當(dāng)計數(shù)數(shù)據(jù)信號Sq指示“10”值時,輸出電路902的譯碼器91輸出高電平激活信號Su。此時,輸出電路902中的第一至第N個CMOS反相器931~9364分別輸出被反轉(zhuǎn)的信號以作為第一至第N個掃描信號OUT129~OUT192。當(dāng)計數(shù)數(shù)據(jù)信號Sq指示“11”值時,輸出電路903的譯碼器9 1輸出高電平激活信號Su。此時,輸出電路903中的第一至第N個CMOS反相器931~9364分別輸出被反轉(zhuǎn)的信號以作為第一至第N個掃描信號OUT193~OUT256。
圖7示出了根據(jù)本發(fā)明的驅(qū)動電路塊71的布置的示意圖。該驅(qū)動電路塊71形成在矩形芯片100上。如圖7所示,該矩形芯片100具有在芯片100中間的中間區(qū)域RM、沿著芯片100的長邊的邊緣區(qū)域RN以及與中間區(qū)域RM和邊緣區(qū)域RN相鄰的配線區(qū)域RL。根據(jù)本發(fā)明,在中間區(qū)域RM上形成掃描信號產(chǎn)生電路80。在邊緣區(qū)域RN上形成M個輸出電路900~903。并且,在邊緣區(qū)域RN的末端形成用于輸出掃描信號OUT1-OUT256的輸出焊點。沿著矩形芯片的另一長邊形成用于接收啟動信號Sg,Sp的輸入焊點以及虛設(shè)(dummy)焊點。連接掃描信號產(chǎn)生電路80與輸出電路900~903的配線L在配線區(qū)域RL上形成。
驅(qū)動電路塊72與驅(qū)動電路塊71的配置相同并且被連接到驅(qū)動電路塊71。驅(qū)動電路塊72從驅(qū)動電路塊71中接收啟動信號Sp。響應(yīng)該啟動信號Sp,驅(qū)動電路塊72分別將高電壓電平的掃描信號OUT257~OUT512與時鐘信號CLK同步地順序施加到掃描電極Y257~Y512。
接下來,將描述根據(jù)本發(fā)明的掃描電路驅(qū)動電路53的操作。
在該掃描電極驅(qū)動電路53中,通過定時控制器54所輸出的復(fù)位信號RES對移位寄存器82和計數(shù)器84進行復(fù)位。然后,定時控制器54輸出啟動信號Sg給掃描信號產(chǎn)生電路80,并且移位寄存器82通過OR電路81而接收啟動信號Sg。然后,移位寄存器82順序輸出與時鐘信號CLK同步的第一至第N個輸出信號Se1~Se64。第N個觸發(fā)器電路8264所輸出的輸出信號Se64經(jīng)由AND電路83和OR電路81而被輸入到第一觸發(fā)器電路821。所以,重復(fù)地產(chǎn)生輸出信號Se1~Se64。通過輸出電平轉(zhuǎn)變電路87將輸出信號Se1~Se64的電壓電平從低電壓電平(例如,5V)轉(zhuǎn)換為高電壓電平(例如,30V)。所以,重復(fù)地產(chǎn)生具有高電壓電平的輸出信號Sz1~Sz64。
并且,計數(shù)器84計數(shù)重復(fù)次數(shù)的數(shù)目。該計數(shù)器84輸出指示重復(fù)次數(shù)的數(shù)目的計數(shù)數(shù)據(jù)信號Sh。輸出電平轉(zhuǎn)變電路88將上述計數(shù)數(shù)據(jù)信號Sh轉(zhuǎn)換為具有高電壓電平的計數(shù)數(shù)據(jù)信號Sq。這個計數(shù)數(shù)據(jù)信號Sq被輸入到每一輸出電路900~903。基于重復(fù)次數(shù)的數(shù)目k,選擇并且激活輸出電路900~903中的一個輸出電路。
更確切地說,當(dāng)計數(shù)數(shù)據(jù)信號Sq指示值“00”時,輸出電路900被選擇和激活。然后,如圖5所示,輸出電路900分別將第一至第N輸出信號Sz1~Sz64轉(zhuǎn)換為第一至第N掃描信號OUT1~OUT64。第一至第N掃描信號OUT1~OUT64分別被順序地施加給掃描電極Y1~Y64。當(dāng)計數(shù)數(shù)據(jù)信號Sq指示值“01”時,輸出電路901被選擇和激活。然后,輸出電路901分別將第一至第N輸出信號Sz1~Sz64轉(zhuǎn)換為第一至第N掃描信號OUT65~OUT128。第一至第N掃描信號OUT65~OUT128分別被順序地施加給掃描電極Y65~Y128。當(dāng)計數(shù)數(shù)據(jù)信號Sq指示值“10”時,輸出電路902被選擇和激活。然后,輸出電路902分別將第一至第N輸出信號Sz1~Sz64轉(zhuǎn)換為第一至第N掃描信號OUT129~OUT192。第一至第N掃描信號OUT129~OUT192分別被順序地施加給掃描電極Y129~Y192。當(dāng)計數(shù)數(shù)據(jù)信號Sq指示值“11”時,輸出電路903被選擇和激活。然后,輸出電路903分別將第一至第N輸出信號Sz1~Sz64轉(zhuǎn)換為第一至第N掃描信號OUT193~OUT256。第一至第N掃描信號OUT193~OUT256分別被順序地施加給掃描電Y193~Y256。
并且,當(dāng)重復(fù)次數(shù)的數(shù)目變成3時,計數(shù)器84輸出進位信號Sc給AND電路86。然后,AND電路86接收來自于移位寄存器82的N個輸出信號Se64。在該時刻,AND電路86輸出啟動信號Sp給驅(qū)動電路塊72。并且,進位信號Sc經(jīng)由反相器85而被輸入到AND電路83,這樣禁止了啟動信號從第N個觸發(fā)器電路8264傳輸?shù)降谝挥|發(fā)器電路821。所以,驅(qū)動電路塊71的移位寄存器82停止產(chǎn)生輸出信號Se1~Se64。
驅(qū)動電路塊72從驅(qū)動電路塊71接收啟動信號Sp。響應(yīng)啟動信號Sp,該驅(qū)動電路塊72進行與驅(qū)動電路塊71相同的操作。換句話說,掃描信號OUT257-OUT512被順序地施加到掃描電極Y257-Y512。在那之后,定時控制器54輸出復(fù)位信號RES以便復(fù)位驅(qū)動電路塊71,72。然后,定時控制器54輸出啟動信號Sg給驅(qū)動電路塊71,并且重復(fù)相同的操作。
如上所述,根據(jù)該實施例,通過一個移位寄存器82而重復(fù)地產(chǎn)生輸出信號Se1~Se64并且所述輸出信號被一個輸出電平轉(zhuǎn)變電路87轉(zhuǎn)換為輸出信號Sz1~Sz64?;谥貜?fù)次數(shù)的數(shù)目,輸出信號Sz1~Sz64被反復(fù)地用作為任一掃描信號組OUT1-OUT64,OUT65-OUT128,OUT129-OUT192和OUT193-OUT256。所以輸出電路900~903共享一個移位寄存器82和一個輸出電平轉(zhuǎn)變電路87。所以,掃描電極驅(qū)動電路53的尺寸能夠顯著地減少。同樣,如圖7所示,掃描信號產(chǎn)生電路80在中間區(qū)域RM上形成,并且輸出電路900~903在邊緣區(qū)域RN上形成。所以,能夠縮短矩形芯片100的短邊長度。換句話說,使外圍設(shè)備更小并且因此使得顯示裝置的邊緣區(qū)域更窄成為可能。在該情況中,與傳統(tǒng)技術(shù)相比,矩形芯片100的短邊長度能夠減少百分之30。而且,與傳統(tǒng)掃描電極驅(qū)動電路的配置相比,該掃描電極驅(qū)動電路53的配置更不復(fù)雜。所以,減少用于制造該掃描電極驅(qū)動電路53和顯示裝置的成本和復(fù)雜性成為可能。
第二實施例圖8示出了根據(jù)本發(fā)明第二實施例的顯示裝置的驅(qū)動電路塊71A的配置電路。
驅(qū)動電路塊71A具有掃描信號產(chǎn)生電路80A和M(M是大于1的整數(shù))個輸出電路900~90M-1。在該實施例中,例如將整數(shù)M設(shè)置為4。如圖8所示,掃描信號產(chǎn)生電路80A包括OR電路81A、移位寄存器82A、AND電路83A、計數(shù)器84A、反相器85A、AND電路86A、輸出電平轉(zhuǎn)變電路87A以及輸入電平轉(zhuǎn)變電路89,而去掉了電平轉(zhuǎn)變電路87,88。移位寄存器82A包括N個接連連接的觸發(fā)器電路。根據(jù)該實施例,輸入電平轉(zhuǎn)變電路89經(jīng)由OR電路81A而連接到移位寄存器82A。移位寄存器82A直接連接到輸出電路900~903。計數(shù)器84A也直接連接到輸出電路900~903。輸出電平轉(zhuǎn)變電路87A經(jīng)由AND電路86A而連接到計數(shù)器84A。移位寄存器82A、計數(shù)器84A以及邏輯電路81A、83A、85A以及86A之間的連接關(guān)系與第一實施例中移位寄存器82、計數(shù)器84以及邏輯電路81、83、85以及86之間的連接關(guān)系相同,并且詳細(xì)的說明在此將被忽略。
根據(jù)該實施例,定時控制器54輸出啟動信號Sg給輸入電平轉(zhuǎn)變電路89。輸入電平轉(zhuǎn)變電路89接收該啟動信號Sg,并且將啟動信號Sg的電壓電平從低電壓電平轉(zhuǎn)換為高電壓電平。然后,輸入電平轉(zhuǎn)變電路89將具有高電壓電平的啟動信號Sg經(jīng)由OR電路81A而輸出到移位寄存器82A。然后,與第一實施例相同,移位寄存器82A重復(fù)順序地輸出與時鐘信號CLK同步的第一至第N個輸出信號Se1~Se64。在此,輸出信號Se1~Se64具有高電壓電平,并且被直接地輸入到輸出電路900~903。計數(shù)器84A對重復(fù)的次數(shù)進行計數(shù)并輸出計數(shù)數(shù)據(jù)信號Sq。這里,計數(shù)數(shù)據(jù)信號Sq具有高電平,并且直接輸入到輸出電路900~903?;谥貜?fù)次數(shù)的數(shù)目,選擇并且激活輸出電路900~903中的一個輸出電路。所以,掃描信號OUT1-OUT256被分別地施加到掃描電極Y1-Y256。在那之后,AND電路86A將具有高電壓電平的啟動信號Sp輸出到輸出電平轉(zhuǎn)變電路87A。輸出電平轉(zhuǎn)變電路87A將啟動信號Sp的電壓電平從高電壓電平轉(zhuǎn)換為低電壓電平。然后,輸出電平轉(zhuǎn)變電路87A將具有低電壓電平的啟動信號Sp輸出到驅(qū)動電路塊72。
如圖7所示,與第一實施例相同,掃描信號產(chǎn)生電路80A在矩形芯片100的中間區(qū)域RM上形成,輸出電路900~903在邊緣區(qū)域RN上形成,連接掃描信號產(chǎn)生電路80A和輸出電路900~903的配線L在配線區(qū)域RL上形成。
根據(jù)該實施例,代替輸出電平轉(zhuǎn)變電路87、88而提供輸出電平轉(zhuǎn)變電路87A以及輸入電平轉(zhuǎn)變電路89。而且,通過使用適于高電壓電平的晶體管來形成OR電路81A、移位寄存器82A、AND電路83A、計數(shù)器84A、反相器85A以及AND電路86A。所以,沒有必要使用適于高電壓電平的晶體管和適合于低電壓電平的晶體管。所以,制作根據(jù)本實施例的掃描電極驅(qū)動電路53和LCD裝置會變得更容易,除第一實施例的效果之外,其能被有效地實現(xiàn)。應(yīng)當(dāng)指出,與傳統(tǒng)技術(shù)相比,在該實施例中,矩形芯片100的短邊長度能夠減少大約百分之50。
通常,本發(fā)明不僅能夠應(yīng)用到LCD裝置而且能夠應(yīng)用到諸如等離子顯示裝置和EL(電子發(fā)光器)顯示裝置等等的能夠順序掃描掃描電極的顯示裝置。而且,多個輸出電路90的數(shù)目不限于4,并且能夠添加更多的輸出電路。在該情況中,計數(shù)器84將作為計數(shù)數(shù)據(jù)信號的多位信號(3位信號、4位信號等等)輸出到多個輸出電路90。而且,本發(fā)明能夠被應(yīng)用到同時驅(qū)動多個掃描電極的情況。在該情況中,用于同時驅(qū)動多個輸出電路90的邏輯電路被添加到移位寄存器82的輸出端。
本發(fā)明可以在脫離上述特殊細(xì)節(jié)的其他實施例中實現(xiàn),這對于本領(lǐng)域技術(shù)人員來說是顯而易見的。所以,本發(fā)明的范圍將通過所附的權(quán)利要求來確定。
權(quán)利要求
1.一種掃描電極驅(qū)動電路,其提供掃描信號給顯示面板中多個掃描電極的每一個掃描電極,包括一個掃描信號產(chǎn)生電路;以及連接到所述掃描信號產(chǎn)生電路的M(M是大于1的整數(shù))個輸出電路,其中所述掃描信號產(chǎn)生電路順序產(chǎn)生第一至第N(N是大于1的整數(shù))個輸出信號,并且將所述第一至第N個輸出信號重復(fù)地輸出到所述M個輸出電路的每一個輸出電路,其中所述掃描信號產(chǎn)生電路對重復(fù)次數(shù)的數(shù)目進行計數(shù),并且將指示所述重復(fù)次數(shù)的數(shù)目的一個計數(shù)數(shù)據(jù)信號輸出到所述M個輸出電路的每一個輸出電路,其中,當(dāng)所述計數(shù)數(shù)據(jù)信號指示k(k是0到M-1范圍內(nèi)的一個整數(shù))值,所述M個輸出電路的第k個輸出電路分別將所述第一至第N個輸出信號轉(zhuǎn)換為第一至第N個掃描信號,并且分別將所述第一至第N個掃描信號順序輸出到所述多個掃描電極的N個掃描電極。
2.根據(jù)權(quán)利要求1的掃描電極驅(qū)動電路,其中所述掃描信號產(chǎn)生電路包括一個移位寄存器,包括接連連接的第一至第N個觸發(fā)器電路;以及連接到所述移位寄存器的一個計數(shù)器,其中所述第N個觸發(fā)器電路的輸出連接到所述計數(shù)器和所述第一觸發(fā)器電路的輸入,其中與時鐘信號同步地將輸入到所述第一觸發(fā)器電路的一個啟動信號從所述第一觸發(fā)器電路移位到所述第N個觸發(fā)器電路,其中所述第一至第N個觸發(fā)器電路分別將所述第一至第N個輸出信號輸出到所述每一輸出電路以響應(yīng)所述啟動信號,其中所述計數(shù)器將所述第N個觸發(fā)器電路輸出的所述第N個輸出信號的數(shù)目計數(shù)為所述重復(fù)次數(shù)的數(shù)目,并且將所述計數(shù)數(shù)據(jù)信號輸出到所述每一輸出電路。
3.根據(jù)權(quán)利要求2的掃描電極驅(qū)動電路,其中所述M個輸出電路的每一個輸出電路包括一個接收所述計數(shù)數(shù)據(jù)信號的譯碼器;以及分別連接到所述第一至第N個觸發(fā)器電路的第一至第N個輸出緩沖器,其中所述第k個輸出電路的所述譯碼器產(chǎn)生一個激活信號,當(dāng)所述計數(shù)數(shù)據(jù)信號指示k值時,該激活信號激活所述第一至第N個輸出緩沖器,其中,如果被激活,所述第一至第N個輸出緩沖器分別將所述第一至第N個輸出信號轉(zhuǎn)換為所述第一至第N個掃描信號,并且將所述第一至第N個掃描信號分別輸出到所述N個掃描電極。
4.一種掃描電極驅(qū)動電路,其提供掃描信號給顯示面板中多個掃描電極的每一個掃描電極,包括接連連接的多個驅(qū)動電路塊,其中所述多個驅(qū)動電路塊的每一個包括一個掃描信號產(chǎn)生電路;以及連接到所述掃描信號產(chǎn)生電路的M(M是大于1的整數(shù))個輸出電路,其中所述掃描信號產(chǎn)生電路順序產(chǎn)生第一至第N(N是大于1的整數(shù))個輸出信號,并且將所述第一至第N個輸出信號重復(fù)地輸出到所述M個輸出電路的每一個輸出電路,其中所述掃描信號產(chǎn)生電路對重復(fù)次數(shù)的數(shù)目進行計數(shù),并且將指示所述重復(fù)次數(shù)的數(shù)目的一個計數(shù)數(shù)據(jù)信號輸出到所述M個輸出電路的每一個輸出電路,其中,當(dāng)所述計數(shù)數(shù)據(jù)信號指示k(k是0到M-1范圍內(nèi)的一個整數(shù))值時,所述M個輸出電路的第k個輸出電路分別將所述第一至第N個輸出信號轉(zhuǎn)換為第一至第N個掃描信號,并且分別將所述第一至第N個掃描信號順序輸出到所述多個掃描電極的N個掃描電極。
5.根據(jù)權(quán)利要求4的掃描電極驅(qū)動電路,其中所述掃描信號產(chǎn)生電路包括一個移位寄存器,包括彼此接連連接的第一至第N個觸發(fā)器電路;以及連接到所述移位寄存器的一個計數(shù)器,其中所述第N個觸發(fā)器電路的輸出連接到所述計數(shù)器和所述第一觸發(fā)器電路的輸入,其中與時鐘信號同步地將輸入到所述第一觸發(fā)器電路的一個啟動信號從所述第一觸發(fā)器電路移位到所述第N個觸發(fā)器電路,其中所述第一至第N個觸發(fā)器電路分別將所述第一至第N個輸出信號輸出到所述每一輸出電路以響應(yīng)所述啟動信號,其中所述計數(shù)器將所述第N個觸發(fā)器電路輸出的所述第N個輸出信號的數(shù)目計數(shù)為所述重復(fù)次數(shù)的數(shù)目,并且將所述計數(shù)數(shù)據(jù)信號輸出到所述每一輸出電路。
6.根據(jù)權(quán)利要求5的掃描電極驅(qū)動電路,其中所述M個輸出電路的每一個輸出電路包括一個接收所述計數(shù)數(shù)據(jù)信號的譯碼器;以及分別連接到所述第一至第N個觸發(fā)器電路的第一至第N個輸出緩沖器,其中所述第k個輸出電路的所述譯碼器產(chǎn)生一個激活信號,當(dāng)所述計數(shù)數(shù)據(jù)信號指示k值時,該激活信號激活所述第一至第N個輸出緩沖器,其中,如果被激活,所述第一至第N個輸出緩沖器分別將所述第一至第N個輸出信號轉(zhuǎn)換為所述第一至第N個掃描信號,并且將所述第一至第N個掃描信號分別輸出到所述N個掃描電極。
7.根據(jù)權(quán)利要求5的掃描電極驅(qū)動電路,其中所述掃描信號產(chǎn)生電路進一步包括一個邏輯電路,其連接到所述移位寄存器和所述計數(shù)器,其中當(dāng)所述重復(fù)次數(shù)的數(shù)目變成M-1時,所述計數(shù)器輸出進位信號到所述邏輯電路,其中,當(dāng)接收到所述計數(shù)器的所述進位信號和所述第N個觸發(fā)器電路的所述第N個輸出信號時,所述邏輯電路禁止所述啟動信號從所述第N個觸發(fā)器電路傳輸?shù)剿龅谝粋€觸發(fā)器電路,并且輸出另一啟動信號給所述多個驅(qū)動電路塊的另一個驅(qū)動電路塊。
8.根據(jù)權(quán)利要求5的掃描電極驅(qū)動電路,其中所述掃描信號產(chǎn)生電路進一步包括第一電平轉(zhuǎn)變電路,其連接到所述移位寄存器和所述M個輸出電路;以及第二電平轉(zhuǎn)變電路,其連接到所述計數(shù)器和所述M個輸出電路,其中所述第一電平轉(zhuǎn)變電路接收來自于所述第一移位寄存器的第一至第N個輸出信號,并且在將電壓電平從低電平轉(zhuǎn)換為高電平之后將所述第一至第N個輸出信號輸出到所述M個輸出電路,其中所述第二電平轉(zhuǎn)變電路接收來自于所述計數(shù)器的所述計數(shù)數(shù)據(jù)信號,并且在將電壓電平從低電平轉(zhuǎn)換為高電平之后輸出所述計數(shù)數(shù)據(jù)信號。
9.根據(jù)權(quán)利要求7的掃描電極驅(qū)動電路,其中所述掃描信號產(chǎn)生電路進一步包括第一電平轉(zhuǎn)變電路,其連接到所述移位寄存器;以及第二電平轉(zhuǎn)變電路,其連接到所述邏輯電路,其中所述第一電平轉(zhuǎn)變電路接收所述啟動信號,并且在將電壓電平從低電平轉(zhuǎn)換為高電平之后輸出所述啟動信號到所述所述第一觸發(fā)器電路,其中所述第二電平轉(zhuǎn)變電路接收來自于所述邏輯電路的所述另一啟動信號,并且在將電壓電平從高電平轉(zhuǎn)換為低電平之后輸出所述另一啟動信號到所述另一驅(qū)動電路塊。
10.根據(jù)權(quán)利要求4的掃描電極驅(qū)動電路,其中所述掃描信號產(chǎn)生電路在矩形芯片的中間形成,其中所述M個輸出電路沿著所述矩形芯片的長邊形成。
11.一種顯示裝置,包括具有多個掃描電極的顯示面板;以及根據(jù)權(quán)利要求1到10任一所述的掃描電極驅(qū)動電路,其被配置為提供掃描信號給所述多個掃描電極。
全文摘要
一種掃描電極驅(qū)動電路(53)具有一個掃描信號產(chǎn)生電路(80),以及連接到所述掃描信號產(chǎn)生電路(80)的M(M≥2)個輸出電路(90)。該掃描信號產(chǎn)生電路(80)順序產(chǎn)生第一至第N(N≥2)個輸出信號(Sz),并且將它們(Sz)重復(fù)地輸出到M個輸出電路(90)。并且,該掃描信號產(chǎn)生電路(80)計數(shù)重復(fù)次數(shù)的數(shù)目,并且將指示重復(fù)次數(shù)的數(shù)目的一個計數(shù)數(shù)據(jù)信號(Sq)輸出到M個輸出電路(90)。當(dāng)計數(shù)數(shù)據(jù)信號(Sq)指示k(0≤k≤M-1)值時,M個輸出電路(90)的第k個輸出電路(90)將第一至第N個輸出信號(Sz)分別轉(zhuǎn)換為第一至第N個掃描信號(OUT),并且分別將它們(OUT)順序輸出到顯示面板(51)的N個掃描電極(Y)。
文檔編號G02F1/13GK1577472SQ20041006369
公開日2005年2月9日 申請日期2004年7月16日 優(yōu)先權(quán)日2003年7月17日
發(fā)明者鈴木健二 申請人:恩益禧電子股份有限公司