陣列基板、顯示面板及顯示裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本申請(qǐng)涉及顯示技術(shù)領(lǐng)域,具體涉及一種陣列基板、以及包含該陣列基板的顯示面板及顯示裝置。
【背景技術(shù)】
[0002]在顯示技術(shù)領(lǐng)域,柵極驅(qū)動(dòng)電路設(shè)置于液晶顯示器的邊框范圍內(nèi)。柵極驅(qū)動(dòng)電路通常為由薄膜晶體管和電容組成的移位寄存器電路。目前液晶顯示器的邊框的發(fā)展趨勢(shì)為越來越窄,然而由于移位寄存器電路中薄膜晶體管的寬長(zhǎng)比以及電容的電學(xué)參數(shù)(包括極板的面積)的限制,使得邊框的尺寸難以在不改變當(dāng)前電學(xué)參數(shù)的情況下進(jìn)一步縮小。
[0003]通常,移位寄存器電路包括多個(gè)移位寄存單元,每個(gè)移位寄存單元用于向顯示器上的一行子像素輸出掃描信號(hào)。現(xiàn)有的一種移位寄存單元設(shè)計(jì)中,通過時(shí)鐘信號(hào)控制柵極輸入信號(hào)的移位輸出。具體地,移位寄存單元中包含上拉節(jié)點(diǎn)、下拉節(jié)點(diǎn)以及電容。現(xiàn)有設(shè)計(jì)中具有不同功能的電容分別設(shè)置于顯示器邊框范圍的不同區(qū)域,電容在與顯示器表面平行的平面內(nèi)的投影并無交疊。移位寄存單元中電容所占面積較大,而由于電容容量的限制,無法進(jìn)一步縮小電容極板的面積,使得顯示器的邊框尺寸難以進(jìn)一步縮小。
【發(fā)明內(nèi)容】
[0004]有鑒于此,期望能夠進(jìn)一步優(yōu)化移位寄存器的結(jié)構(gòu)設(shè)計(jì),從而縮小顯示器的邊框尺寸。為了解決上述技術(shù)問題,本申請(qǐng)?zhí)峁┝艘环N陣列基板、顯示面板及顯示裝置。
[0005]本發(fā)明實(shí)施例的一方面提供了一種陣列基板,包括襯底基板,所述陣列基板包括顯示區(qū)和非顯示區(qū),所述非顯示區(qū)內(nèi)設(shè)有柵極驅(qū)動(dòng)電路,所述柵極驅(qū)動(dòng)電路包括移位寄存單元,所述移位寄存單元包括第一電容和第二電容、時(shí)鐘信號(hào)輸入端和柵極驅(qū)動(dòng)信號(hào)輸出端;所述第一電容和所述第二電容分別與所述時(shí)鐘信號(hào)輸入端和所述柵極驅(qū)動(dòng)信號(hào)輸出端電連接;所述第一電容的任一極板和所述第二電容的任一極板在所述襯底基板所在平面的正投影至少部分交疊。
[0006]本發(fā)明實(shí)施例的另一方面提供了一種顯示面板,包括上述的陣列基板。
[0007]本發(fā)明實(shí)施例的又一方面提供了一種顯示裝置,包括上述的顯示面板。
[0008]本發(fā)明實(shí)施例提供的陣列基板、顯示面板和顯示裝置,通過將移位寄存單元中的電容疊層設(shè)置,減小了移位寄存單元所占用的空間面積,有利于縮小顯示器的邊框尺寸。
【附圖說明】
[0009]通過閱讀參照以下附圖所作的對(duì)非限制性實(shí)施例詳細(xì)描述,本申請(qǐng)的其它特征、目的和優(yōu)點(diǎn)將會(huì)變得更明顯:
[0010]圖1是本申請(qǐng)?zhí)峁┑年嚵谢逯械囊莆患拇鎲卧囊粋€(gè)實(shí)施例的電路結(jié)構(gòu)示意圖;
[0011]圖2是本申請(qǐng)?zhí)峁┑年嚵谢宓囊粋€(gè)實(shí)施例的側(cè)視示意圖;
[0012]圖3是本申請(qǐng)?zhí)峁┑年嚵谢宓牧硪粋€(gè)實(shí)施例的側(cè)視示意圖;
[0013]圖4是根據(jù)本申請(qǐng)一個(gè)實(shí)施例的移位寄存單元中電容結(jié)構(gòu)的剖面示意圖;
[0014]圖5是包含圖4所示電容結(jié)構(gòu)的陣列基板的一個(gè)實(shí)施例的剖面示意圖;
[0015]圖6是根據(jù)本申請(qǐng)另一個(gè)實(shí)施例的移位寄存單元中電容結(jié)構(gòu)的剖面示意圖;
[0016]圖7是包含圖6所示電容結(jié)構(gòu)的陣列基板的一個(gè)實(shí)施例的剖面示意圖。
【具體實(shí)施方式】
[0017]下面結(jié)合附圖和實(shí)施例對(duì)本申請(qǐng)作進(jìn)一步的詳細(xì)說明??梢岳斫獾氖?,此處所描述的具體實(shí)施例僅僅用于解釋相關(guān)發(fā)明,而非對(duì)該發(fā)明的限定。另外還需要說明的是,為了便于描述,附圖中僅示出了與有關(guān)發(fā)明相關(guān)的部分。
[0018]需要說明的是,在不沖突的情況下,本申請(qǐng)中的實(shí)施例及實(shí)施例中的特征可以相互組合。下面將參考附圖并結(jié)合實(shí)施例來詳細(xì)說明本申請(qǐng)。
[0019]請(qǐng)參考圖1,其示出了本申請(qǐng)?zhí)峁┑年嚵谢逯械囊莆患拇鎲卧囊粋€(gè)實(shí)施例的電路結(jié)構(gòu)示意圖。在本實(shí)施例中,陣列基板包括柵極驅(qū)動(dòng)電路,柵極驅(qū)動(dòng)電路包括由多個(gè)移位寄存單元級(jí)聯(lián)形成的移位寄存器。如圖1所示,移位寄存單元100包括第一晶體管M1、第二晶體管M2、第三晶體管M3、第四晶體管M4、第五晶體管M5、第六晶體管M6、第七晶體管M7、第八晶體管M8以及第九晶體管M9、第一電容Cl、第二電容C2、第一時(shí)鐘信號(hào)輸入端CK、第二時(shí)鐘信號(hào)輸入端CKB、第一柵極移位信號(hào)輸入端INn、柵極驅(qū)動(dòng)信號(hào)輸出端Gn、復(fù)位信號(hào)輸入端RST、第二柵極移位信號(hào)輸入端Gn+Ι、第一控制端DIR1、第二控制端DIR2以及第一電壓信號(hào)輸入端VGL,n為整數(shù)且n>0。其中,第一級(jí)移位寄存單元的第一柵極移位信號(hào)輸入端INl用于接收柵極移位信號(hào)STV,除第一級(jí)移位寄存單元之外,第η級(jí)移位寄存單元的第一柵極移位信號(hào)輸入端INn用于接收第η-1級(jí)移位寄存單元的柵極驅(qū)動(dòng)信號(hào)輸出端Gn-1輸出的信號(hào)。第二柵極移位信號(hào)輸入端Gn+Ι用于接收下一級(jí)移位寄存單元的柵極驅(qū)動(dòng)信號(hào)輸出端Gn+Ι輸出的信號(hào)。第一電壓信號(hào)輸入端VGL輸入恒定的低電平信號(hào)。移位寄存單元中的下拉節(jié)點(diǎn)H)通過第一電容Cl與第二時(shí)鐘信號(hào)輸入端CKB連接,上拉節(jié)點(diǎn)PU通過第二電容C2與柵極驅(qū)動(dòng)信號(hào)輸出端Gn連接。
[0020]如圖1所示,在移位寄存單元100中,第一晶體管Ml由第二柵極移位信號(hào)輸入端Gn+I輸入的信號(hào)控制,用于連接第二控制端DIR2和上拉節(jié)點(diǎn)PU;第二晶體管M2由下拉節(jié)點(diǎn)H)的電位信號(hào)控制,用于連接第一電壓信號(hào)輸入端VGL與上拉節(jié)點(diǎn)PU;第三晶體管M3由上拉節(jié)點(diǎn)PU的電位信號(hào)控制,用于連接第一電壓信號(hào)輸入端VGL與下拉節(jié)點(diǎn)H);第四晶體管M4由上拉節(jié)點(diǎn)PU的電位信號(hào)控制,用于連接第二時(shí)鐘信號(hào)輸入端CKB與柵極驅(qū)動(dòng)信號(hào)輸出端Gn;第五晶體管M5由下拉節(jié)點(diǎn)PD的電位信號(hào)控制,用于連接第一電壓信號(hào)輸入端VGL與柵極驅(qū)動(dòng)信號(hào)輸出端Gn;第六晶體管M6由第一時(shí)鐘信號(hào)輸入端CK輸入的信號(hào)控制,用于連接第一電壓信號(hào)輸入端VGL與柵極驅(qū)動(dòng)信號(hào)輸出端Gn ;第七晶體管M7由復(fù)位信號(hào)輸入端RST輸入的信號(hào)控制,用于連接第一電壓信號(hào)輸入端VGL和上拉節(jié)點(diǎn)HJ;第八晶體管M8由復(fù)位信號(hào)輸入端RST輸入的信號(hào)控制,用于連接第一電壓信號(hào)輸入端VGL和柵極驅(qū)動(dòng)信號(hào)輸出端Gn;第九晶體管M9由第一柵極移位信號(hào)輸入端INn輸入的信號(hào)控制,用于連接第一控制端DIRl與上拉節(jié)點(diǎn)PU。
[0021]參考圖2,其示出了本申請(qǐng)?zhí)峁┑年嚵谢宓囊粋€(gè)實(shí)施例的側(cè)視示意圖。在實(shí)施例中,陣列基板200包括襯底基板20。如圖2所示,陣列基板200包括顯示區(qū)211和非顯示區(qū)212。非顯示區(qū)212內(nèi)設(shè)有柵極驅(qū)動(dòng)電路,柵極驅(qū)動(dòng)電路包括移位寄存單元。移位寄存單元可以包括第一電容C21和第二電容C22、時(shí)鐘信號(hào)輸入端和柵極驅(qū)動(dòng)信號(hào)輸出端。其中,第一電容C21可以為圖1所示移位寄存單元100中的第一電容Cl,第二電容C22可以為圖2所示移位寄存單元100中的第二電容C2,時(shí)鐘信號(hào)輸入端可以為圖1所示移位寄存單元100中的第二時(shí)鐘信號(hào)輸入端CKB,柵極驅(qū)動(dòng)信號(hào)輸出端可以為圖1所示移位寄存單元100中的柵極驅(qū)動(dòng)信號(hào)輸出端Gn。第一電容C21可以與時(shí)鐘信號(hào)輸入端電連接,第二電容可以與柵極驅(qū)動(dòng)信號(hào)輸出端電連接。第一電容C21包括第一極板C211和第二極板C212,第二電容C22包括第三極板C221和第四極板C222。在具體的實(shí)現(xiàn)中,第一電容C21的第一極板C211或第二極板C212可以與時(shí)鐘信號(hào)輸入端電連接,用于接收時(shí)鐘信號(hào);第二電容C22的第三極板C221或第四極板C222可以與柵極驅(qū)動(dòng)信號(hào)輸出端電連接,用于輸出柵極驅(qū)動(dòng)信號(hào)。
[0022]在本實(shí)施例中,第一電容C21的第一極板C211和第二極板C212、第二電容C22的第三極板C221和第四極板C222在襯底基板所在平面內(nèi)具有正投影,第一電容C21的任一極板(C211或C212)、與第二電容C22的任一極板(C221或C222)在襯底基板所在平面的正投影至少部分交疊。
[0023]如圖2所示,第一電容C21的第一極板C211和第二極板C212在襯底基板20所在平面內(nèi)具有第一正投影21,第二電容C22的第三極板C221和第四極板C222在襯底基板20所在平面內(nèi)具有第二正投影22,第一正投影21和第二正投影22部分交疊。
[0024]與現(xiàn)有的將第一電容和第二電容設(shè)置于顯示器邊框范圍的不同區(qū)域的陣列基板相比,本實(shí)施例所提供的陣列基板能夠縮小柵極驅(qū)動(dòng)電路所占用的面積,從而減小顯示器邊框的寬度。第一正投影21和第二正投影22交疊的面積越大,柵極驅(qū)動(dòng)電路所占用的面積越小。
[0025]在具體的實(shí)現(xiàn)中,第一電容C21和第二電容C22的電容量可以相等或不相等,第一電容