電壓Vgmax和最小標準透過率電壓Vgmin進行比較時,比較寄存器200的具體結構可以參考圖2,包括:
[0067]第一比較電路U1、第二比較電路U2、異或門電路U3、或非門電路U4、反相器電路U5和與門電路U6,并具有第一輸出端01、第二輸出端02和第三輸出端03;
[0068]其中第一比較電路U1的一個輸入端連接電壓調整電路300輸出最小標準透過率電壓Vgmin的一個輸出端,另一個輸入端連接透過率轉換器100的輸出端,輸出端連接第一節(jié)點N1,用于在所述電壓調整電路輸出的實際透過率電壓小于所述最小標準透過率電壓Vgmin時,將所述第一節(jié)點N1置為低電平,否則,置為高電平;第二比較電路的一個輸入端連接電壓調整電路300輸出最大標準透過率值Vgmax的一個輸出端,另一個輸入端連接透過率轉換器100的輸出端,輸出端連接第二節(jié)點N2,用于在所述電壓調整電路300輸出的實際透過率電壓大于所述最大標準透過率值進行時,將所述第二節(jié)點N2置為高電平,否則,置為低電平;
[0069]異或門電路U3的一個輸入端連接第一節(jié)點N1,另一個輸入端連接第二節(jié)點N2,輸出端連接第二輸出端02,用于在第一節(jié)點N1和第二節(jié)點N2的電平狀態(tài)相同時,將第二輸出端02置為高電平,否則置為低電平;
[0070]所述或非門電路U4的一個輸入端連接第二輸出端02,另一個輸入端連接第一節(jié)點N1,輸出端連接第一輸出端01,用于在第一節(jié)點N1和第二節(jié)點N2均為低電平時,將第一輸出端01置為高電平,否則,置為低電平;
[0071]所述反相器電路U5的輸入端連接第二輸出端02,用于輸出與第二輸出端02的電平相反的電平;
[0072]所述與門電路U6的一個輸入端連接第二節(jié)點N2,另一個輸入端連接第三節(jié)點N3;輸出端連接第三輸出端03,用于在第二節(jié)點N2和第三節(jié)點N3均為高電平時將第三輸出端03置為高電平,否則置為低電平;
[0073]這里,第三輸出端03輸出高電平對應為該比較寄存器200輸出第一比較結果;第一輸出端01輸出高電平對應為該比較寄存器200輸出第二比較結果。
[0074]電壓調整單元300的具體結構同樣可以參見圖2,包括邏輯單元310、比例放大電路U7、第一比例調節(jié)電路、第二比例調電路和模數(shù)轉換器ADC;
[0075]所述比例放大電路U7用于對第二輸入端C輸入的電壓進行放大并通過輸出端輸出到模數(shù)轉換器;
[0076]所述第一比例調節(jié)電路包括串聯(lián)在比例放大電路U7的第一輸入端A和輸出端B之間的第一開關Ml和第一可調電阻R1,第一開關Ml的控制端連接比較寄存器的第一輸出端01,用于在第一輸出端01為高電平時導通,第一可調電阻R1與邏輯單元310相連,適于在邏輯單元310的觸發(fā)下調整阻值;
[0077]第二比例調節(jié)電路與所述第一比例調節(jié)電路并聯(lián),包括串聯(lián)在比例放大電路U7的第一輸入端A和輸出端B之間的第二開關M2和第二可調電阻R2,所述第二開關M2的控制端連接所述比較寄存器200的第三輸出端03,用于在所述第三輸出端03為高電平時導通,所述第二可調電阻R2與所述邏輯單元310相連,適于在邏輯單元310的觸發(fā)下調整阻值;
[0078]所述邏輯單元310連接所述第一輸出端01和所述第三輸出端03,并連接第一可調電阻R1和第二可調電阻R2,在第一輸出端01為高電平時,觸發(fā)第一可調電阻R1增大阻值;在第三輸出端03為高電平時,觸發(fā)第二可調電阻R2減小阻值;
[0079]所述模數(shù)轉換器ADC用于對比例放大電路輸出端B的電壓轉換為數(shù)字信號;
[0080]所述邏輯單元310還用于獲取所述灰階對應的原始灰階電壓,并將所述原始灰階電壓Vgray與預設值η的乘積Vgray*n輸入到比例放大電路U7的輸出端B,其中,所述預設值η為大于0小于1的值;
[0081]所述電壓調整單元還包括第三比例調節(jié)電路,所述第三比例調節(jié)電路與所述第一比例調節(jié)電路以及第二比例調節(jié)電路并聯(lián),包括串聯(lián)在比例放大電路的第一輸入端和輸出端之間的第三開關M3和定值電阻R3,所述第三開關M3的控制端連接所述比較寄存器200的第二輸出端02,用于在所述第三輸出端為高電平時導通,定值電阻R3適于使所述比例放大電路的放大倍數(shù)為1 /η。在具體實施時,這里的η的取值可以為1 /2。
[0082]在具體實施時,這里的第一比較電路U1和第二比較電路U2可以均為反相運算放大電路。其中兩個反相運算放大電路的正相輸入端(圖中表示為+)均連接透過率轉換器的輸出端,用于接收透過率轉換器輸出的電壓,第一比較電路UI應的反相運算放大電路的反相輸入端(圖中表示為-)連接電壓調整電路300輸出最小標準透過率電壓Vgmin的一個輸出端,第二比較電路U2應的反相運算放大電路的反相輸入端連接電壓調整電路300輸出最大標準透過率電壓Vgmax的一個輸出端。
[0083]以下利用圖2中的結構實現(xiàn)電壓調整的過程進行說明,首先若當前的透過率符合要求,則透過率轉換器100當前輸出的實際透過率電壓會大于Vgmin且小于Vgmax,此時第一比較器U1輸出高電平將第一節(jié)點N1置為高電平,第二比較器U2輸出低電平,將第二節(jié)點N2置為低電平;此時異或門U3輸出高電平,將第二輸出端02置為高電平;且或非門U4和與門電路U6均輸出低電平,使得第三開關M3管打開,第一開關Ml和第二開關M2均關斷,運算放大電路U7的放大倍數(shù)為I/η倍,則運算放大電路U7的輸出端的電壓是其第二輸入端輸入的參考電壓n*Vgray的1/n,仍為Vgray,即此時不對原始電壓進行調整。
[0084]當實際透過率偏低,當前的透過率轉換器100輸出的實際透過率電壓會小于最小標準透過率電壓Vgmin,則第一比較電路U1輸出低電平,第二比較電路U2輸出低電平,導致異或門U3輸出為低電平;進而導致或非門U4將第一輸出端01置為高電平;由于第二比較電路U2輸出低電平導致第二節(jié)點N2為低電平,則與非門U6輸出為低電平;該階段,第一開關Ml管打開,第二開關M2和第三開關M3均關斷,邏輯單元310調大電阻R1的阻值,使B點電壓大于2倍Vgray/2的值,從而增大透過率;當實際透過率偏高,當前的透過率轉換器100輸出的實際透過率電壓會大于最大標準透過率電壓Vgmax,則第一比較電路U1輸出高電平,第一比較電路U2輸出高電平,導致異或門U3輸出為低電平;進而導致或非門U4輸出低電平,與非門U6輸出高低平,所以第二開關M2打開,Ml和M3均關斷,邏輯單元310調小電阻第二可調電阻R2的阻值,使B點電壓小于2倍Vgray/2的值,從而降低透過率。
[0085]在上述的任意一種情況下,在運算放大電路U7輸出調整后的電壓之后,模數(shù)轉換器ADC將電壓值轉變?yōu)閿?shù)字值存入邏輯單元310。
[0086]在具體實施時,針對一個灰階,可能會執(zhí)行多次其灰階電壓的過程調整過程,此時上述的邏輯單元310可以具體在比較寄存器200的第二輸出端02輸出高電平的時候,將B點的電壓轉換得到的電壓值作為調整后的灰階電壓值。
[0087]不難理解的是,在具體實施時,上述的第三比例調節(jié)電路并不是必然需要設置的結構,在不設置第三比例調節(jié)電路的情況下,相應的系統(tǒng)也能夠完成灰階電壓的調節(jié),相應的技術方案也應該落入本發(fā)明的保護范圍。
[0088]在具體實施時,本領域技術人員可以根據(jù)本發(fā)明中所描述的邏輯單元的功能設計出相應的邏輯單元的硬件結構,比如為了將透過率值轉換為對應的電壓值,可以在邏輯單元中設置對應的數(shù)模轉換器等。另外,也可以通過FPGA等可編程器件實現(xiàn)。邏輯單元310的具體電路可以設計并不是本發(fā)明關注的重點,相應的技術方案也應該落入本發(fā)明的保護范圍。
[0089]再一方面,本發(fā)明還提供了一種顯示裝置,該顯示裝置包括上述任一項所述的Gamma電壓控制系統(tǒng)。
[0090]在具體實施時,這里的顯示裝置可以為:電子紙、手機、平板電腦、電視機、顯示器、筆記本電腦、數(shù)碼相框、導航儀等任何具有顯示功能的產品或部件。
[0091]另一方面,本發(fā)明還提供了一種Gamma電壓控制方法,用于Ga_ai壓控制系統(tǒng)中,所述Gamma電壓控制系統(tǒng)用于顯示裝置中,包括:透過率轉換器、電壓調整電路、比較寄存器、灰階電壓生成單元和存儲器;該方法包括:
[0092]透過率轉換器采集顯示面板在待調整的灰階當前對應的灰階電壓值下的顯示亮度,并將該顯示亮度轉換為用于表示所述顯示亮度對應的實際透過率的實際透過率電壓輸出到比較寄存器中;
[0093]電壓調整電路從存儲器中讀取所述待調整的灰階對應的標準透過率值,并轉換為對應的標準透過率電壓輸出到比較寄存器中
[0094]比較寄存器將所述實際透過率電壓與所述標準透過率電壓進行比較,并將比較結果輸出到所述電壓調整電路;
[0095]電壓