數(shù)據(jù)驅動電路、電學補償方法、陣列基板及顯示裝置的制造方法
【技術領域】
[0001] 本發(fā)明涉及顯示技術領域,具體涉及一種數(shù)據(jù)驅動電路、電學補償方法、陣列基板 及顯示裝置。
【背景技術】
[0002] 當今的市場上,消費者不僅對產品的外觀和質量有苛刻的需求,而且對產品 的價格和實用性有更高的關注;在顯示領域,特別是有機電致發(fā)光二極管(Organic Light-Emitting Diode,OLED)顯示領域,OLED顯示裝置因其廣色域、廣視角、薄型化、輕型 化、低耗能、高對比度、可彎曲的出色的功能而被廣泛接受,逐漸成為未來顯示技術的發(fā)展 方向。
[0003] 然而在OLED的驅動上,每個像素內驅動TFT (Thin Film Transistor,薄膜晶體 管)的閾值電壓Vth不同,會導致顯示畫面亮度不均。為解決這一問題,現(xiàn)有技術常采用位 于像素內部的補償電路對Vth漂移進行補償。但是,這樣的補償方式具有一定的局限性,即 當Vth漂移幅度過大時,內部補償電路難以進行完全補償。然而,如果要通過外部電路進行 補償,現(xiàn)有技術通常會在TC0N(Time Controller,時序控制電路)周圍設置用于存儲電學 補償數(shù)據(jù)的存儲器以及用于進行數(shù)據(jù)處理的隨機存儲器,還會將用于傳輸閾值電壓采集信 號的信號走線引入到TCON所在電路板中,從而導致TCON板的器件布設以及走線布設復雜 化,繼而導致TCON板的制造成本以及OLED顯示裝置的制造成本的升高。
【發(fā)明內容】
[0004] 針對現(xiàn)有技術中的缺陷,本發(fā)明提供一種數(shù)據(jù)驅動電路、電學補償方法、陣列基板 及顯示裝置,可以解決現(xiàn)有技術中像素內部電路的閾值電壓補償效果有限,外部電路又會 導致TCON板設計復雜化的問題。
[0005] 第一方面,本發(fā)明提供了一種數(shù)據(jù)驅動電路,包括:
[0006] 采集模塊,用于在一行像素的第一掃描信號到來的同時通過與任一列像素相連的 第一信號線采集該行該列的像素的閾值電壓信號;
[0007] 與所述采集模塊相連的轉換模塊,用于根據(jù)與該行該列的像素對應的外部控制信 號將來自所述采集模塊的所述閾值電壓信號進行轉換,得到補償電壓信號;
[0008] 接收模塊,用于接收來自時序控制電路的該行該列的像素的數(shù)據(jù)電壓信號;
[0009] 與所述轉換模塊和接收模塊相連的加法模塊,用于將來自所述轉換模塊的補償電 壓信號與來自所述接收模塊的數(shù)據(jù)電壓信號相加,得到輸出電壓信號;
[0010] 與所述加法模塊相連的輸出模塊,用于在該行像素的第二掃描信號到來的同時通 過與該列像素相連的第二信號線向該行該列的像素輸出來自所述加法模塊的輸出電壓信 號。
[0011] 可選地,所述采集模塊包括與多列像素的所述第一信號線相連的第一緩沖器;所 述輸出模塊包括與多列像素的所述第二信號線相連的第二緩沖器。
[0012] 可選地,所述第一緩沖器與第一控制信號線及第二控制信號線相連,用于在第一 控制信號線所接信號的觸發(fā)下通過所述第一信號線采集所述閾值電壓信號,并用于在第二 控制信號線所接信號的觸發(fā)下向所述第一信號線輸出第一預設電平;
[0013] 所述第二緩沖器與第三控制信號線及第四控制信號線相連,用于在所述第三控制 信號線所接信號的觸發(fā)下通過所述第二信號線輸出所述輸出電壓信號,并用于在第四控制 信號線所接信號的觸發(fā)下向所述第二信號線輸出第二預設電平。
[0014] 可選地,所述加法模塊與第二控制信號線及第三控制信號線相連,用于在所述第 二控制信號線所接信號的觸發(fā)下接收來自所述轉換模塊的補償電壓信號與來自所述接收 模塊的數(shù)據(jù)電壓信號,并用于在第三控制信號線所接信號的觸發(fā)下將所述輸出電壓信號向 所述輸出模塊輸出。
[0015] 可選地,所述采集模塊還包括位于所述第一緩沖器與所述轉換模塊之間的模數(shù)轉 換器;所述輸出模塊還包括位于所述加法模塊與所述第二緩沖器之間的數(shù)模轉換器。
[0016] 可選地,所述數(shù)據(jù)驅動電路還包括生成模塊,所述生成模塊與所述第一控制信號 線、所述第二控制信號線、所述第三控制信號線和所述第四控制信號線相連,用于接收來自 時序控制電路的時鐘信號,并根據(jù)該時鐘信號分別生成所述第一控制信號線、所述第二控 制信號線、所述第三控制信號線和所述第四控制信號線所接的信號,以使:
[0017] 每一周期內的所述第一控制信號線所接信號的觸發(fā)時刻與每一行像素的第一掃 描信號的到來時刻相同;
[0018] 每一周期內的所述第三控制信號線所接信號的觸發(fā)時刻與每一行像素的第二掃 描信號的到來時刻相同;
[0019] 每一周期內的所述第二控制信號線所接信號的觸發(fā)時刻介于本周期內所述第一 控制信號線所接信號的觸發(fā)時刻與本周期內所述第三控制信號線所接信號的觸發(fā)時刻之 間;
[0020] 每一周期內的所述第四控制信號線所接信號的觸發(fā)時刻介于本周期內所述第三 控制信號線所接信號的觸發(fā)時刻與下一周期內所述第一控制信號線所接信號的觸發(fā)時刻 之間。
[0021] 可選地,所述接收模塊包括移位寄存單元,所述移位寄存單元用于在來自時序控 制電路的時鐘信號的控制下依次接收來自時序控制電路的每一列像素的數(shù)據(jù)電壓信號。
[0022] 可選地,所述轉換模塊進一步用于根據(jù)該行該列的像素的顏色類型從對應的外部 控制信號中獲取轉換比率值,并將一預設恒值信號減去所述閾值電壓信號后得到的差值信 號與該轉換比率值相乘,得到所述補償電壓信號。
[0023] 第二方面,本發(fā)明還提供了一種電學補償方法,包括:
[0024] 在一行像素的第一掃描信號到來的同時通過與任一列像素相連的第一信號線采 集該行該列的像素的閾值電壓信號;
[0025] 根據(jù)與該行該列的像素對應的外部控制信號將所述閾值電壓信號進行轉換,得到 補償電壓信號;
[0026] 接收來自時序控制電路的該行該列的像素的數(shù)據(jù)電壓信號;
[0027] 將所述補償電壓信號與所述數(shù)據(jù)電壓信號相加,得到輸出電壓信號;
[0028] 在該行像素的第二掃描信號到來的同時通過與該列像素相連的第二信號線向該 行該列的像素輸出所述輸出電壓信號。
[0029] 第三方面,本發(fā)明還提供了一種陣列基板,包括時序控制電路、掃描驅動電路和數(shù) 據(jù)驅動電路,所述數(shù)據(jù)驅動電路采用上述任意一種數(shù)據(jù)驅動電路。
[0030] 第四方面,本發(fā)明還提供了一種顯示裝置,包括上述任意一種陣列基板。
[0031] 由上述技術方案可知,本發(fā)明通過對數(shù)據(jù)驅動電路的結構進行改進,在給每個單 色亞像素寫入數(shù)據(jù)電壓前先對該單色亞像素的閾值電壓進行采集,并經過計算后疊加至待 寫入的數(shù)據(jù)電壓中,從而可以實現(xiàn)對每一單色亞像素的閾值電壓進行補償。
[0032] 本發(fā)明采用外部電路補償?shù)姆绞?,同時不對時序控制電路的結構和走線布局造成 很大影響,因而可以解決現(xiàn)有技術中像素內部電路的閾值電壓補償效果有限,外部電路又 會導致TCON板設計復雜化的問題。
[0033] 相比較現(xiàn)有技術而言,本發(fā)明不僅可以在簡化TCON板的設計的同時簡化數(shù)據(jù)處 理過程,還使得閾值電壓的采集與補償同步進行,有利于達到更優(yōu)的補償效果。而且,本發(fā) 明還不需要在TCON周圍設置用于存儲閾值電壓數(shù)據(jù)的存儲器,可以有效地降低成本。另 外,由于本發(fā)明可以基于現(xiàn)有數(shù)據(jù)驅動電路的設計,因而可以降低電路板的使用數(shù)量,提高 集成度。
【附圖說明】
[0034] 為了更清楚地說明本發(fā)明實施例或現(xiàn)有技術中的技術方案,下面將對實施例或現(xiàn) 有技術描述中所需要使用的附圖作一簡單的介紹,顯而易見地,下面描述中的附圖是本發(fā) 明的一些實施例,對于本領域普通技術人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根 據(jù)這些附圖獲得其他的附圖。
[0035] 圖1是本發(fā)明一個實施例中一種電學補償方法的步驟流程示意圖;
[0036] 圖2是本發(fā)明一個實施例中一種數(shù)據(jù)驅動電路的結構框圖;
[0037] 圖3是本發(fā)明一個實施例中數(shù)據(jù)驅動電路對像素進行電學補償?shù)脑硎疽鈭D;
[0038] 圖4是本發(fā)明一個實施例中一種陣列基板的電路結構框圖;
[0039] 圖5是本發(fā)明一個實施例中一種像素電路的電路結構示意圖;
[0040] 圖6是本發(fā)明一個實施例中一種數(shù)據(jù)驅動電路的電路結構框圖;
[0041] 圖7是本發(fā)明一個實施例中一種陣列基板的電路時序圖。
【具體實施方式】
[0042] 為使本發(fā)明實施例的目的、技術方案和優(yōu)點更加清楚,下面將結合本發(fā)明實施例 中的附圖,對本發(fā)明實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例是 本發(fā)明一部分實施例,而不是全部的實施例?;诒景l(fā)明中的實施例,本領域普通技術人員 在沒有作出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本發(fā)明保護的范圍。
[0043] 圖1是本發(fā)明一個實施例中一種電學補償方法的步驟流程示意圖。參見圖1,該方 法包括:
[0044] 步驟101