本發(fā)明涉及顯示技術(shù)領(lǐng)域,特別涉及一種移位寄存器、其驅(qū)動方法、柵極驅(qū)動電路及顯示裝置。
背景技術(shù):
隨著顯示技術(shù)的飛速發(fā)展,顯示面板越來越向著高集成度和低成本的方向發(fā)展。其中,陣列基板行驅(qū)動(gatedriveronarray,goa)技術(shù)將薄膜晶體管(thinfilmtransistor,tft)柵極開關(guān)電路集成在顯示面板的陣列基板上以形成對顯示面板的掃描驅(qū)動,從而可以省去柵極集成電路(integratedcircuit,ic)的綁定(bonding)區(qū)域以及扇出(fan-out)區(qū)域的布線空間,不僅可以在材料成本和制備工藝兩方面降低產(chǎn)品成本,而且可以使顯示面板做到兩邊對稱和窄邊框的美觀設(shè)計;并且,這種集成工藝還可以省去柵極掃描線方向的bonding工藝,從而提高了產(chǎn)能和良率。
一般的柵極驅(qū)動電路均是由多個級聯(lián)的移位寄存器組成,各級移位寄存器的驅(qū)動信號輸出端分別對應(yīng)連接一條柵線,通過各級移位寄存器實現(xiàn)依次向顯示面板上的各行柵線輸入掃描信號。其中,各行柵線與顯示面板中用于控制像素電極充電的顯示晶體管的柵極相連,并控制是否導(dǎo)通這些顯示晶體管,以控制是否對像素電極進(jìn)行充電。然而,現(xiàn)有的柵極驅(qū)動電路不能輕易實現(xiàn)輸出具有削角波形的掃描信號,使得顯示晶體管從導(dǎo)通到關(guān)閉的瞬間,由于顯示晶體管中柵極和漏極之間產(chǎn)生的耦合電容較大,造成像素電極上的電壓產(chǎn)生的跳變電壓δvp較大,從而導(dǎo)致顯示面板在顯示畫面時出現(xiàn)閃爍、殘像等問題。
技術(shù)實現(xiàn)要素:
本發(fā)明實施例提供一種移位寄存器、其驅(qū)動方法、柵極驅(qū)動電路及顯示裝置,用以輸出具有削角波形的掃描信號,可以降低顯示面板的閃爍、殘像等問題。
因此,本發(fā)明實施例提供了一種移位寄存器,包括:輸入模塊、復(fù)位模塊、節(jié)點控制模塊、削角控制模塊以及輸出模塊;
所述輸入模塊用于在輸入信號端的控制下將輸入信號端的信號提供給第一節(jié)點;
所述復(fù)位模塊用于在復(fù)位信號端的控制下將參考電壓信號端的信號提供給所述第一節(jié)點;
所述節(jié)點控制模塊用于使所述第一節(jié)點的信號的電位與第二節(jié)點的信號的電位相反;
所述削角控制模塊用于在第一時鐘信號端的控制下將所述第一時鐘信號端的信號提供給第三節(jié)點,在削角控制信號端的控制下將第二時鐘信號端的信號提供給所述第三節(jié)點;其中,所述第二時鐘信號端的信號的幅值小于所述第一時鐘信號端的信號的幅值;
所述輸出模塊用于在所述第一節(jié)點的信號的控制下將所述第三節(jié)點的信號提供給所述移位寄存器的驅(qū)動信號輸出端,以及分別在第三時鐘信號端與所述第二節(jié)點的信號的控制下將所述參考電壓信號端的信號提供給所述驅(qū)動信號輸出端。
可選地,在本發(fā)明實施例提供的上述移位寄存器中,所述削角控制模塊包括:第一開關(guān)晶體管與第二開關(guān)晶體管;
所述第一開關(guān)晶體管的控制極與所述削角控制信號端相連,所述第一開關(guān)晶體管的第一極與所述第二時鐘信號端相連,所述第一開關(guān)晶體管的第二極與所述第三節(jié)點相連;
所述第二開關(guān)晶體管的控制極與其第一極均與所述第一時鐘信號端相連,所述第二開關(guān)晶體管的第二極與所述第三節(jié)點相連。
可選地,在本發(fā)明實施例提供的上述移位寄存器中,所述輸出模塊包括:第三開關(guān)晶體管、第四開關(guān)晶體管、第五開關(guān)晶體管以及存儲電容;
所述第三開關(guān)晶體管的控制極與所述第一節(jié)點相連,所述第三開關(guān)晶體管的第一極與所述第三節(jié)點相連,所述第三開關(guān)晶體管的第二極與所述驅(qū)動信號輸出端相連;
所述第四開關(guān)晶體管的控制極與所述第二節(jié)點相連,所述第四開關(guān)晶體管的第一極與所述參考電壓信號端相連,所述第四開關(guān)晶體管的第二極與所述驅(qū)動信號輸出端相連;
所述第五開關(guān)晶體管的控制極與所述第三時鐘信號端相連,所述第五開關(guān)晶體管的第一極與所述參考電壓信號端相連,所述第五開關(guān)晶體管的第二極與所述驅(qū)動信號輸出端相連;
所述存儲電容的第一端與所述第一節(jié)點相連,所述存儲電容的另一端與所述驅(qū)動信號輸出端相連。
可選地,在本發(fā)明實施例提供的上述移位寄存器中,所述節(jié)點控制模塊包括:第一節(jié)點控制子模塊與第二節(jié)點控制子模塊;
所述第一節(jié)點控制子模塊分別與所述參考電壓信號端、所述第一節(jié)點以及所述第二節(jié)點相連,用于在所述第二節(jié)點的信號的控制下將所述參考電壓信號端的信號提供給所述第一節(jié)點;
所述第二節(jié)點控制子模塊分別與所述第三時鐘信號端、所述參考電壓信號端、所述第一節(jié)點以及所述第二節(jié)點相連,用于僅在所述第三時鐘信號端的控制下將所述第三時鐘信號端的信號提供給所述第二節(jié)點,在所述第一節(jié)點的信號的控制下將所述參考電壓信號端的信號提供給所述第二節(jié)點。
可選地,在本發(fā)明實施例提供的上述移位寄存器中,所述第一節(jié)點控制子模塊包括:第六開關(guān)晶體管;
所述第六開關(guān)晶體管的控制極與所述第二節(jié)點相連,所述第六開關(guān)晶體管的第一極與所述參考電壓信號端相連,所述第六開關(guān)晶體管的第二極與所述第一節(jié)點相連。
可選地,在本發(fā)明實施例提供的上述移位寄存器中,所述第二節(jié)點控制子模塊包括:第七開關(guān)晶體管、第八開關(guān)晶體管、第九開關(guān)晶體管以及第十開關(guān)晶體管;
所述第七開關(guān)晶體管的控制極與其第一極均與所述第三時鐘信號端相連,所述第七開關(guān)晶體管的第二極分別與所述第八開關(guān)晶體管的控制極以及所述第九開關(guān)晶體管的第二極相連;
所述第八開關(guān)晶體管的第一極與所述第三時鐘信號端相連,所述第八開關(guān)晶體管的第二極與所述第二節(jié)點相連;
所述第九開關(guān)晶體管的控制極與所述第一節(jié)點相連,所述第九開關(guān)晶體管的第一極與所述參考電壓信號端相連;
所述第十開關(guān)晶體管的控制極與所述第一節(jié)點相連,所述第十開關(guān)晶體管的第一極與所述參考電壓信號端相連,所述第十開關(guān)晶體管的第二極與所述第二節(jié)點相連。
可選地,在本發(fā)明實施例提供的上述移位寄存器中,所述輸入模塊包括:第十一開關(guān)晶體管;
所述第十一開關(guān)晶體管的控制極與其第一極均與所述輸入信號端相連,所述第十一開關(guān)晶體管的第二極與所述第一節(jié)點相連。
可選地,在本發(fā)明實施例提供的上述移位寄存器中,所述復(fù)位模塊包括:第十二開關(guān)晶體管;
所述第十二開關(guān)晶體管的控制極與所述復(fù)位信號端相連,所述第十二開關(guān)晶體管的第一極與所述參考電壓信號端相連,所述第十二開關(guān)晶體管的第二極與所述第一節(jié)點相連。
可選地,在本發(fā)明實施例提供的上述移位寄存器中,所述移位寄存器還包括:節(jié)點穩(wěn)定模塊;
所述節(jié)點穩(wěn)定模塊用于在所述第三時鐘信號端的控制下將所述輸入信號端的信號提供給所述第一節(jié)點。
可選地,在本發(fā)明實施例提供的上述移位寄存器中,所述節(jié)點穩(wěn)定模塊包括:第十三開關(guān)晶體管;
所述第十三開關(guān)晶體管的控制極與所述第三時鐘信號端相連,所述第十二開關(guān)晶體管的第一極與所述輸入信號端相連,所述第十二開關(guān)晶體管的第二極與所述第一節(jié)點相連。
可選地,在本發(fā)明實施例提供的上述移位寄存器中,所述移位寄存器還包括:輸出穩(wěn)定模塊;
所述輸出穩(wěn)定模塊用于在所述復(fù)位信號端的控制下將所述參考電壓信號端的信號提供給所述驅(qū)動信號輸出端。
可選地,在本發(fā)明實施例提供的上述移位寄存器中,所述輸出穩(wěn)定模塊包括:第十四開關(guān)晶體管;
所述第十四開關(guān)晶體管的控制極與所述復(fù)位信號端相連,所述第十四開關(guān)晶體管的第一極與所述參考電壓信號端相連,所述第十四開關(guān)晶體管的第二極與所述驅(qū)動信號輸出端相連。
相應(yīng)地,本發(fā)明實施例還提供了一種柵極驅(qū)動電路,包括級聯(lián)的多個本發(fā)明實施例提供的上述任一種移位寄存器;
第一級移位寄存器的輸入信號端與幀觸發(fā)信號端相連;
除所述第一級移位寄存器之外,其余各級移位寄存器的輸入信號端分別與其相鄰的上一級移位寄存器的驅(qū)動信號輸出端相連;
除最后一級移位寄存器之外,其余各級移位寄存器的復(fù)位信號端分別與其相鄰的下一級移位寄存器的驅(qū)動信號輸出端相連。
相應(yīng)地,本發(fā)明實施例還提供了一種顯示裝置,包括本發(fā)明實施例提供的上述柵極驅(qū)動電路。
相應(yīng)地,本發(fā)明實施例還提供了一種本發(fā)明實施例提供的上述任一種移位寄存器的驅(qū)動方法,包括:輸入階段、輸入保持階段、輸出階段、輸出削角階段以及復(fù)位階段;
在所述輸入階段,向所述輸入信號端與所述第三時鐘信號端分別提供第一電位信號,向所述復(fù)位信號端、所述第一時鐘信號端、所述第二時鐘信號端以及所述削角控制信號端分別提供第二電位信號,所述驅(qū)動信號輸出端輸出第二電位信號;
在所述輸入保持階段,向所述輸入信號端、所述第三時鐘信號端以及所述削角控制信號端分別提供第一電位信號,向所述復(fù)位信號端、所述第一時鐘信號端以及所述第二時鐘信號端分別提供第二電位信號,所述驅(qū)動信號輸出端輸出第二電位信號;
在所述輸出階段,向所述第一時鐘信號端與所述第二時鐘信號端分別提供第一電位信號,向所述輸入信號端、所述復(fù)位信號端、所述第三時鐘信號端以及所述削角控制信號端分別提供第二電位信號,所述驅(qū)動信號輸出端輸出第一電位信號;
在所述輸出削角階段,向所述第一時鐘信號端、所述第二時鐘信號端以及所述削角控制信號端分別提供第一電位信號,向所述輸入信號端、所述復(fù)位信號端以及所述第三時鐘信號端分別提供第二電位信號,所述驅(qū)動信號輸出端輸出第一電位信號;
在所述復(fù)位階段,向所述復(fù)位信號端與所述第三時鐘信號端分別提供第一電位信號,向所述輸入信號端、所述第一時鐘信號端、所述第二時鐘信號端以及所述削角控制信號端分別提供第二電位信號,所述驅(qū)動信號輸出端輸出第二電位信號。
本發(fā)明有益效果如下:
本發(fā)明實施例提供的移位寄存器、其驅(qū)動方法、柵極驅(qū)動電路及顯示裝置,包括:輸入模塊、復(fù)位模塊、節(jié)點控制模塊、削角控制模塊以及輸出模塊;輸入模塊用于在輸入信號端的控制下將輸入信號端的信號提供給第一節(jié)點;復(fù)位模塊用于在復(fù)位信號端的控制下將參考電壓信號端的信號提供給第一節(jié)點;節(jié)點控制模塊用于使第一節(jié)點的信號的電位與第二節(jié)點的信號的電位相反;削角控制模塊用于在第一時鐘信號端的控制下將第一時鐘信號端的信號提供給第三節(jié)點,在削角控制信號端的控制下將第二時鐘信號端的信號提供給第三節(jié)點;其中,第二時鐘信號端的信號的幅值小于第一時鐘信號端的信號的幅值;輸出模塊用于在第一節(jié)點的信號的控制下將第三節(jié)點的信號提供給移位寄存器的驅(qū)動信號輸出端,以及分別在第三時鐘信號端與第二節(jié)點的信號的控制下將參考電壓信號端的信號提供給驅(qū)動信號輸出端。因此,可以通過設(shè)置削角控制模塊且通過上述五個模塊的相互配合,可以使驅(qū)動信號輸出端輸出的掃描信號的幅值發(fā)生改變,以形成具有削角波形的掃描信號,當(dāng)將該具有削角波形的掃描信號依次通過各行柵線輸入到對應(yīng)行中的各像素單元時,可以使跳變電壓△vp減小,從而改善顯示面板的閃爍、殘像等現(xiàn)象,提高顯示面板的顯示品質(zhì)。
附圖說明
圖1為本發(fā)明實施例提供的移位寄存器的結(jié)構(gòu)示意圖之一;
圖2a為本發(fā)明實施例提供的移位寄存器的結(jié)構(gòu)示意圖之二;
圖2b為本發(fā)明實施例提供的移位寄存器的結(jié)構(gòu)示意圖之三;
圖3為圖2a所示的移位寄存器的具體結(jié)構(gòu)示意圖;
圖4為圖2b所示的移位寄存器的具體結(jié)構(gòu)示意圖;
圖5為本發(fā)明實施例提供的輸入輸出時序圖;
圖6為本發(fā)明實施例提供的驅(qū)動方法的流程圖;
圖7為本發(fā)明實施例提供的柵極驅(qū)動電路的結(jié)構(gòu)示意圖;
圖8為本發(fā)明實施例提供的柵極驅(qū)動電路輸出的掃描信號的示意圖。
具體實施方式
為了使本發(fā)明的目的,技術(shù)方案和優(yōu)點更加清楚,下面結(jié)合附圖,對本發(fā)明實施例提供的移位寄存器、其驅(qū)動方法、柵極驅(qū)動電路及顯示裝置的具體實施方式進(jìn)行詳細(xì)地說明。應(yīng)當(dāng)理解,下面所描述的優(yōu)選實施例僅用于說明和解釋本發(fā)明,并不用于限定本發(fā)明。并且在不沖突的情況下,本申請中的實施例及實施例中的特征可以相互組合。
本發(fā)明實施例提供了一種移位寄存器,如圖1所示,包括:輸入模塊10、復(fù)位模塊20、節(jié)點控制模塊30、削角控制模塊40以及輸出模塊50;
輸入模塊10用于在輸入信號端input的控制下將輸入信號端input的信號提供給第一節(jié)點n1;
復(fù)位模塊20用于在復(fù)位信號端reset的控制下將參考電壓信號端vref的信號提供給第一節(jié)點n1;
節(jié)點控制模塊30用于使第一節(jié)點n1的信號的電位與第二節(jié)點n2的信號的電位相反;
削角控制模塊40用于在第一時鐘信號端ck1的控制下將第一時鐘信號端ck1的信號提供給第三節(jié)點n3,在削角控制信號端cs的控制下將第二時鐘信號端ck2的信號提供給第三節(jié)點n3;其中,第二時鐘信號端ck2的信號的幅值小于第一時鐘信號端ck1的信號的幅值;
輸出模塊50用于在第一節(jié)點n1的信號的控制下將第三節(jié)點n3的信號提供給移位寄存器的驅(qū)動信號輸出端output,以及分別在第三時鐘信號端ck3與第二節(jié)點n2的信號的控制下將參考電壓信號端vref的信號提供給驅(qū)動信號輸出端output。
本發(fā)明實施例提供的移位寄存器,包括:輸入模塊、復(fù)位模塊、節(jié)點控制模塊、削角控制模塊以及輸出模塊;輸入模塊用于在輸入信號端的控制下將輸入信號端的信號提供給第一節(jié)點;復(fù)位模塊用于在復(fù)位信號端的控制下將參考電壓信號端的信號提供給第一節(jié)點;節(jié)點控制模塊用于使第一節(jié)點的信號的電位與第二節(jié)點的信號的電位相反;削角控制模塊用于在第一時鐘信號端的控制下將第一時鐘信號端的信號提供給第三節(jié)點,在削角控制信號端的控制下將第二時鐘信號端的信號提供給第三節(jié)點;其中,第二時鐘信號端的信號的幅值小于第一時鐘信號端的信號的幅值;輸出模塊用于在第一節(jié)點的信號的控制下將第三節(jié)點的信號提供給移位寄存器的驅(qū)動信號輸出端,以及分別在第三時鐘信號端與第二節(jié)點的信號的控制下將參考電壓信號端的信號提供給驅(qū)動信號輸出端。本發(fā)明實施例提供的上述移位寄存器,通過設(shè)置削角控制模塊且通過上述五個模塊的相互配合,可以使驅(qū)動信號輸出端輸出的掃描信號的幅值發(fā)生改變,以形成具有削角波形的掃描信號,當(dāng)將該具有削角波形的掃描信號依次通過各行柵線輸入到對應(yīng)行中的各像素單元時,可以使跳變電壓△vp減小,從而改善顯示面板的閃爍、殘像等現(xiàn)象,提高顯示面板的顯示品質(zhì)。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,第一時鐘信號端的信號與第三時鐘信號端的信號的周期相同,相位相反并且幅值相同。并且,第一時鐘信號端的信號與第二時鐘信號端的信號的周期相同,相位相同。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,削角控制信號端的信號可以為時鐘信號,并且該時鐘信號的周期是第一時鐘信號端的信號的周期的
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,輸入信號端的有效脈沖信號為高電位信號,參考電壓信號端的信號為低電位信號?;蛘?,輸入信號端的有效脈沖信號為低電位信號,參考電壓信號端的信號為高電位信號。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖2a與圖2b所示,節(jié)點控制模塊30可以包括:第一節(jié)點控制子模塊31與第二節(jié)點控制子模塊32;
第一節(jié)點控制子模塊31分別與參考電壓信號端vref、第一節(jié)點n1以及第二節(jié)點n2相連,用于在第二節(jié)點n2的信號的控制下將參考電壓信號端vref的信號提供給第一節(jié)點n1;
第二節(jié)點控制子模塊32分別與第三時鐘信號端ck3、參考電壓信號端vref、第一節(jié)點n1以及第二節(jié)點n2相連,用于僅在第三時鐘信號端ck3的控制下將第三時鐘信號端ck3的信號提供給第二節(jié)點n2,在第一節(jié)點n1的信號的控制下將參考電壓信號端vref的信號提供給第二節(jié)點n2。
進(jìn)一步地,當(dāng)驅(qū)動信號輸出端output輸出完成后,為了進(jìn)一步保證驅(qū)動信號輸出端output的電位能夠及時與輸入信號端input的有效脈沖信號的電位相反,在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖2b所示,移位寄存器還可以包括:輸出穩(wěn)定模塊60;
輸出穩(wěn)定模塊60用于在復(fù)位信號端reset的控制下將參考電壓信號端vref的信號提供給驅(qū)動信號輸出端output。
進(jìn)一步地,為了使第一節(jié)點n1的電位處于穩(wěn)定狀態(tài),在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖2b所示,移位寄存器還可以包括:節(jié)點穩(wěn)定模塊70;
節(jié)點穩(wěn)定模塊70用于在第三時鐘信號端ck3的控制下將輸入信號端input的信號提供給第一節(jié)點n1。
下面結(jié)合具體實施例,對本發(fā)明進(jìn)行詳細(xì)說明。需要說明的是,本實施例是為了更好的解釋本發(fā)明,但不限制本發(fā)明。
具體地,在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖3與圖4所示,輸入模塊10可以包括:第十一開關(guān)晶體管m11;
第十一開關(guān)晶體管m11的控制極與其第一極均與輸入信號端input相連,第十一開關(guān)晶體管m11的第二極與第一節(jié)點n1相連。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖3與圖4所示,第十一開關(guān)晶體管m11可以為n型晶體管?;蛘?,第十一開關(guān)晶體管也可以為p型晶體管。在實際應(yīng)用中,第十一開關(guān)晶體管的具體類型需要根據(jù)實際應(yīng)用環(huán)境來設(shè)計確定,在此不作限定。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,第十開關(guān)晶體管在輸入信號端的信號的控制下處于導(dǎo)通狀態(tài)時,可以將輸入信號端的信號提供給第一節(jié)點。
具體地,在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖3與圖4所示,復(fù)位模塊20可以包括:第十二開關(guān)晶體管m12;
第十二開關(guān)晶體管m12的控制極與復(fù)位信號端reset相連,第十二開關(guān)晶體管m12的第一極與參考電壓信號端vref相連,第十二開關(guān)晶體管m12的第二極與第一節(jié)點n1相連。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖3與圖4所示,第十二開關(guān)晶體管m12可以為n型晶體管?;蛘?,第十二開關(guān)晶體管也可以為p型晶體管。在實際應(yīng)用中,第十二開關(guān)晶體管的具體類型需要根據(jù)實際應(yīng)用環(huán)境來設(shè)計確定,在此不作限定。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,第十二開關(guān)晶體管在復(fù)位信號端的信號的控制下處于導(dǎo)通狀態(tài)時,可以將參考電壓信號端的信號提供給第一節(jié)點。
具體地,在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖3與圖4所示,削角控制模塊40可以包括:第一開關(guān)晶體管m1與第二開關(guān)晶體管m2;
第一開關(guān)晶體管m1的控制極與削角控制信號端cs相連,第一開關(guān)晶體管m1的第一極與第二時鐘信號端ck2相連,第一開關(guān)晶體管m1的第二極與第三節(jié)點n3相連;
第二開關(guān)晶體管m2的控制極與其第一極均與第一時鐘信號端ck1相連,第二開關(guān)晶體管m2的第二極與第三節(jié)點n3相連。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖3與圖4所示,第一開關(guān)晶體管m1與第二開關(guān)晶體管m2可以為n型晶體管?;蛘?,第一開關(guān)晶體管與第二開關(guān)晶體管也可以為p型晶體管。在實際應(yīng)用中,第一開關(guān)晶體管與第二開關(guān)晶體管的具體類型需要根據(jù)實際應(yīng)用環(huán)境來設(shè)計確定,在此不作限定。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,第一開關(guān)晶體管在削角控制信號端的信號的控制下處于導(dǎo)通狀態(tài)時,可以將第二時鐘信號端的信號提供給第三節(jié)點。第二開關(guān)晶體管在第一時鐘信號端的控制下處于導(dǎo)通狀態(tài)時,可以將第一時鐘信號端的信號提供給第三節(jié)點。
具體地,在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖3與圖4所示,第一節(jié)點控制子模塊31可以包括:第六開關(guān)晶體管m6;
第六開關(guān)晶體管m6的控制極與第二節(jié)點n2相連,第六開關(guān)晶體管m6的第一極與參考電壓信號端vref相連,第六開關(guān)晶體管m6的第二極與第一節(jié)點n1相連。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖3與圖4所示,第六開關(guān)晶體管m6可以為n型晶體管?;蛘?,第六開關(guān)晶體管也可以為p型晶體管。在實際應(yīng)用中,第六開關(guān)晶體管的具體類型需要根據(jù)實際應(yīng)用環(huán)境來設(shè)計確定,在此不作限定。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,第六開關(guān)晶體管在第二節(jié)點的信號的控制下處于導(dǎo)通狀態(tài)時,可以將參考電壓信號端的信號提供給第一節(jié)點。
具體地,在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖3與圖4所示,第二節(jié)點控制子模塊32可以包括:第七開關(guān)晶體管m7、第八開關(guān)晶體管m8、第九開關(guān)晶體管m9以及第十開關(guān)晶體管m10;
第七開關(guān)晶體管m7的控制極與其第一極均與第三時鐘信號端ck3相連,第七開關(guān)晶體管m7的第二極分別與第八開關(guān)晶體管m8的控制極以及第九開關(guān)晶體管m9的第二極相連;
第八開關(guān)晶體管m8的第一極與第三時鐘信號端ck3相連,第八開關(guān)晶體管m8的第二極與第二節(jié)點n2相連;
第九開關(guān)晶體管m9的控制極與第一節(jié)點n1相連,第九開關(guān)晶體管m9的第一極與參考電壓信號端vref相連;
第十開關(guān)晶體管m10的控制極與第一節(jié)點n1相連,第十開關(guān)晶體管m10的第一極與參考電壓信號端vref相連,第十開關(guān)晶體管m10的第二極與第二節(jié)點n2相連。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖3與圖4所示,第七開關(guān)晶體管m7、第八開關(guān)晶體管m8、第九開關(guān)晶體管m9以及第十開關(guān)晶體管m10可以為n型晶體管?;蛘?,第七開關(guān)晶體管、第八開關(guān)晶體管、第九開關(guān)晶體管以及第十開關(guān)晶體管也可以為p型晶體管。在實際應(yīng)用中,第七開關(guān)晶體管、第八開關(guān)晶體管、第九開關(guān)晶體管以及第十開關(guān)晶體管的具體類型需要根據(jù)實際應(yīng)用環(huán)境來設(shè)計確定,在此不作限定。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,第七開關(guān)晶體管在第三時鐘信號端的信號的控制下處于導(dǎo)通狀態(tài)時,可以將第三時鐘信號端的信號分別提供給第八開關(guān)晶體管的控制極以及第九開關(guān)晶體管的第二極。第八開關(guān)晶體管在其控制極的信號的控制下處于導(dǎo)通狀態(tài)時,可以將第三時鐘信號端的信號提供給第二節(jié)點。第九開關(guān)晶體管在第一節(jié)點的信號的控制下處于導(dǎo)通狀態(tài)時,可以將參考電壓信號端的信號提供給第八開關(guān)晶體管的控制極。第十開關(guān)晶體管在第一節(jié)點的信號的控制下處于導(dǎo)通狀態(tài)時,可以將參考電壓信號端的信號提供給第二節(jié)點。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,在工藝制備時一般將第九開關(guān)晶體管的尺寸設(shè)置的比第七開關(guān)晶體管的尺寸大,這樣設(shè)置使得當(dāng)輸入信號端的信號為有效脈沖信號時,第一節(jié)點的電位為輸入信號端的有效脈沖信號的電位,可以使第九開關(guān)晶體管在第一節(jié)點的控制下將參考電壓信號端的信號提供給第二節(jié)點的速率大于第七開關(guān)晶體管在第三時鐘信號端的信號的控制下將第三時鐘信號端的信號提供給第二節(jié)點的速率,從而保證在此階段第二節(jié)點的電位與第一節(jié)點的電位相反。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖3與圖4所示,輸出模塊50可以包括:第三開關(guān)晶體管m3、第四開關(guān)晶體管m4、第五開關(guān)晶體管m5以及存儲電容cst;
第三開關(guān)晶體管m3的控制極與第一節(jié)點n1相連,第三開關(guān)晶體管m3的第一極與第三節(jié)點n3相連,第三開關(guān)晶體管m3的第二極與驅(qū)動信號輸出端output相連;
第四開關(guān)晶體管m4的控制極與第二節(jié)點n2相連,第四開關(guān)晶體管m4的第一極與參考電壓信號端vref相連,第四開關(guān)晶體管m4的第二極與驅(qū)動信號輸出端output相連;
第五開關(guān)晶體管m5的控制極與第三時鐘信號端ck3相連,第五開關(guān)晶體管m5的第一極與參考電壓信號端vref相連,第五開關(guān)晶體管m5的第二極與驅(qū)動信號輸出端output相連;
存儲電容cst的第一端與第一節(jié)點n1相連,存儲電容cst的另一端與驅(qū)動信號輸出端output相連。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖3與圖4所示,第三開關(guān)晶體管m3、第四開關(guān)晶體管m4、第五開關(guān)晶體管m5可以為n型晶體管?;蛘?,第三開關(guān)晶體管、第四開關(guān)晶體管、第五開關(guān)晶體管也可以為p型晶體管。在實際應(yīng)用中,第三開關(guān)晶體管、第四開關(guān)晶體管、第五開關(guān)晶體管的具體類型需要根據(jù)實際應(yīng)用環(huán)境來設(shè)計確定,在此不作限定。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,第三開關(guān)晶體管在第一節(jié)點的信號的控制下處于導(dǎo)通狀態(tài)時,可以將第三節(jié)點的信號提供給驅(qū)動信號輸出端。第四開關(guān)晶體管在第二節(jié)點的信號的控制下處于導(dǎo)通狀態(tài)時,可以將參考電壓信號端的信號提供給驅(qū)動信號輸出端。第五開關(guān)晶體管在第三時鐘信號端的信號的控制下處于導(dǎo)通狀態(tài)時,可以將參考電壓信號端的信號提供給驅(qū)動信號輸出端。存儲電容可以在第一節(jié)點的信號與驅(qū)動信號輸出端的信號的控制下進(jìn)行充電或放電,以及當(dāng)?shù)谝还?jié)點處于浮接狀態(tài)時,由于存儲電容的自舉作用,可以保持其兩端的電壓差穩(wěn)定,即保持第一節(jié)點與驅(qū)動信號輸出端之間的電壓差穩(wěn)定。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖4所示,節(jié)點穩(wěn)定模塊70可以包括:第十三開關(guān)晶體管m13;
第十三開關(guān)晶體管m13的控制極與第三時鐘信號端ck3相連,第十三開關(guān)晶體管m13的第一極與輸入信號端input相連,第十三開關(guān)晶體管m13的第二極與第一節(jié)點n1相連。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖4所示,第十三開關(guān)晶體管m13可以為n型晶體管?;蛘?,第十三開關(guān)晶體管也可以為p型晶體管。在實際應(yīng)用中,第十三開關(guān)晶體管的具體類型需要根據(jù)實際應(yīng)用環(huán)境來設(shè)計確定,在此不作限定。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,第十三開關(guān)晶體管在第三時鐘信號端的信號的控制下處于導(dǎo)通狀態(tài)時,可以將輸入信號端的信號提供給第一節(jié)點。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖4所示,輸出穩(wěn)定模塊60可以包括:第十四開關(guān)晶體管m14;
第十四開關(guān)晶體管m14的控制極與復(fù)位信號端reset相連,第十四開關(guān)晶體管m14的第一極與參考電壓信號端vref相連,第十四開關(guān)晶體管m14的第二極與驅(qū)動信號輸出端output相連。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,如圖4所示,第十四開關(guān)晶體管m14可以為n型晶體管?;蛘撸谑拈_關(guān)晶體管也可以為p型晶體管。在實際應(yīng)用中,第十四開關(guān)晶體管的具體類型需要根據(jù)實際應(yīng)用環(huán)境來設(shè)計確定,在此不作限定。
在具體實施時,在本發(fā)明實施例提供的移位寄存器中,第十四開關(guān)晶體管在復(fù)位信號端的信號的控制下處于導(dǎo)通狀態(tài)時,可以將參考電壓信號端的信號提供給驅(qū)動信號輸出端。
以上僅是舉例說明本發(fā)明實施例提供的移位寄存器中各模塊的具體結(jié)構(gòu),在具體實施時,上述各模塊的具體結(jié)構(gòu)不限于本發(fā)明實施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不作限定。
較佳地,為了降低制備工藝,在具體實施時,在本發(fā)明實施例提供的移位寄存器中,當(dāng)輸入信號端input的有效脈沖電位為高電位時,如圖3和圖4所示,所有開關(guān)晶體管均可以為n型開關(guān)晶體管。
或者,在具體實施時,當(dāng)輸入信號端的有效脈沖電位為低電位時,所有開關(guān)晶體管均可以為p型開關(guān)晶體管,在此不作限定。
進(jìn)一步的,在具體實施時,在本發(fā)明實施例提供的上述移位寄存器中,n型的開關(guān)晶體管在高電位信號作用下導(dǎo)通,在低電位信號作用下截止;p型的開關(guān)晶體管在高電位信號作用下截止,在低電位信號作用下導(dǎo)通。
需要說明的是,本發(fā)明上述實施例中提到的開關(guān)晶體管可以是薄膜晶體管(tft,thinfilmtransistor),也可以是金屬氧化物半導(dǎo)體場效應(yīng)管(mos,metaloxidescmiconductor),在此不作限定。在具體實施中,上述開關(guān)晶體管的控制極為其柵極,根據(jù)開關(guān)晶體管的類型以及信號的不同,可以將其第一極作為源極,第二極作為漏極;或者,將第一極作為漏極,第二極作為源極,在此不具體區(qū)分。
下面結(jié)合電路時序圖對本發(fā)明實施例提供的上述移位寄存器的工作過程作以描述。其中,以n=1為例進(jìn)行說明。下述描述中以1表示高電位信號,0表示低電位信號,其中,1和0代表其邏輯電位,僅是為了更好的解釋本發(fā)明實施例提供的上述移位寄存器的工作過程,而不是在具體實施時施加在各開關(guān)晶體管的柵極上的電位。
實施例一、
以圖4所示的移位寄存器的結(jié)構(gòu)為例對其工作過程作以描述,其中,參考電壓信號端vref的信號為低電位信號,對應(yīng)的輸入輸出時序圖如圖5所示。具體地,選取如圖5所示的輸入輸出時序圖中的輸入階段t1、輸入保持階段t2、輸出階段t3、輸出削角階段t4和復(fù)位階段t5五個階段。其中,va代表第一時鐘信號端ck1的信號的幅值,vb代表第三時鐘信號端ck3的幅值,vc代表在輸出削角階段t4中第三節(jié)點n3的信號的幅值;其中,va>vb。
在輸入階段t1,input=1,reset=0,ck1=0,ck2=0,ck3=1,cs=0。
由于input=1,因此第十一開關(guān)晶體管m11導(dǎo)通以將輸入信號端input的高電位信號提供給第一節(jié)點n1,使第一節(jié)點n1的信號為高電位信號,以控制第三開關(guān)晶體管m3、第九開關(guān)晶體管m9以及第十開關(guān)晶體管m10均導(dǎo)通。導(dǎo)通的第九開關(guān)晶體管m9可以將參考電壓信號端vref的低電位信號提供給第八開關(guān)晶體管m8的控制極,以控制第八開關(guān)晶體管m8截止。導(dǎo)通的第十開關(guān)晶體管m10可以將參考電壓信號端vref的低電位信號提供給第二節(jié)點n2,以使第二節(jié)點n2的信號為低電位信號,以控制第四開關(guān)晶體管m4與第六開關(guān)晶體管m6均截止。由于ck1=0,因此第二開關(guān)晶體管m2截止。由于cs=0,因此第一開關(guān)晶體管m1截止。由于ck3=1,因此第五開關(guān)晶體管m5導(dǎo)通以將參考電壓信號端vref的低電位信號提供給驅(qū)動信號輸出端output,使存儲電容cst充電,驅(qū)動信號輸出端output輸出低電位的掃描信號。并且由于ck3=1,因此第十三開關(guān)晶體管m13導(dǎo)通以將輸入信號端input的高電位信號提供給第一節(jié)點n1,進(jìn)一步使第一節(jié)點n1的信號為高電位信號。由于reset=0,因此第十二開關(guān)晶體管m12與第十四開關(guān)晶體管m14均截止。
在輸入保持階段t2,input=1,reset=0,ck1=0,ck2=0,ck3=1,cs=1。
由于input=1,因此第十一開關(guān)晶體管m11導(dǎo)通以將輸入信號端input的高電位信號提供給第一節(jié)點n1,使第一節(jié)點n1的信號為高電位信號,以控制第三開關(guān)晶體管m3、第九開關(guān)晶體管m9以及第十開關(guān)晶體管m10均導(dǎo)通。導(dǎo)通的第九開關(guān)晶體管m9可以將參考電壓信號端vref的低電位信號提供給第八開關(guān)晶體管m8的控制極,以控制第八開關(guān)晶體管m8截止。導(dǎo)通的第十開關(guān)晶體管m10可以將參考電壓信號端vref的低電位信號提供給第二節(jié)點n2,以使第二節(jié)點n2的信號為低電位信號,以控制第四開關(guān)晶體管m4與第六開關(guān)晶體管m6均截止。由于ck1=0,因此第二開關(guān)晶體管m2截止。由于cs=1,因此第一開關(guān)晶體管m1導(dǎo)通且第三開關(guān)晶體管m3導(dǎo)通可以將第二時鐘信號端ck2的低電位信號提供給驅(qū)動信號輸出端output。由于ck3=1,因此第五開關(guān)晶體管m5導(dǎo)通以將參考電壓信號端vref的低電位信號提供給驅(qū)動信號輸出端output,使存儲電容cst充電,驅(qū)動信號輸出端output輸出低電位的掃描信號。并且由于ck3=1,因此第十三開關(guān)晶體管m13導(dǎo)通以將輸入信號端input的高電位信號提供給第一節(jié)點n1,進(jìn)一步使第一節(jié)點n1的信號為高電位信號。由于reset=0,因此第十二開關(guān)晶體管m12與第十四開關(guān)晶體管m14均截止。
在輸出階段t3,input=0,reset=0,ck1=1,ck2=1,ck3=0,cs=0。
由于input=0,因此第十一開關(guān)晶體管m11截止,使第一節(jié)點n1處于浮接狀態(tài)。由于第一節(jié)點n1處于浮接狀態(tài),由于存儲電容cst的自舉作用,可以保持第一節(jié)點n1的信號為高電位信號,以控制第三開關(guān)晶體管m3、第九開關(guān)晶體管m9以及第十開關(guān)晶體管m10均導(dǎo)通。由于ck1=1,因此第二開關(guān)晶體管m2導(dǎo)通以及第一時鐘信號端ck1的高電位信號提供給第三節(jié)點n3。由于第三開關(guān)晶體管m3導(dǎo)通,可以將第一時鐘信號端ck1的高電位信號提供給驅(qū)動信號輸出端output,使驅(qū)動信號輸出端output輸出高電位的掃描信號。由于存儲電容cst的自舉作用可以保持其兩端的電壓差穩(wěn)定,使得第一節(jié)點n1的信號的電位進(jìn)一步被拉高,以使第三開關(guān)晶體管m3、第九開關(guān)晶體管m9以將第十開關(guān)晶體管m10均完全導(dǎo)通。完全導(dǎo)通的第三開關(guān)晶體管m3可以使第一時鐘信號端ck1的高電位信號無電壓損失的提供給驅(qū)動信號輸出端output,使得掃描信號的幅值為va。完全導(dǎo)通的第九開關(guān)晶體管m9可以將參考電壓信號端vref的低電位信號提供給第八開關(guān)晶體管m8的控制極,以控制第八開關(guān)晶體管m8截止。完全導(dǎo)通的第十開關(guān)晶體管m10可以將參考電壓信號端vref的低電位信號提供給第二節(jié)點n2,以使第二節(jié)點n2的信號為低電位信號,以控制第四開關(guān)晶體管m4與第六開關(guān)晶體管m6均截止。由于cs=0,因此第一開關(guān)晶體管m1截止。由于ck3=0,因此第五開關(guān)晶體管m5與第十三開關(guān)晶體管m13均截止。由于reset=0,因此第十二開關(guān)晶體管m12與第十四開關(guān)晶體管m14均截止。
在輸出削角階段t4,input=0,reset=0,ck1=1,ck2=1,ck3=0,cs=1。
由于input=0,因此第十一開關(guān)晶體管m11截止,使第一節(jié)點n1處于浮接狀態(tài)。由于第一節(jié)點n1處于浮接狀態(tài),由于存儲電容cst的自舉作用,可以保持第一節(jié)點n1的信號為高電位信號,以控制第三開關(guān)晶體管m3、第九開關(guān)晶體管m9以及第十開關(guān)晶體管m10均導(dǎo)通。由于ck1=1,因此第二開關(guān)晶體管m2導(dǎo)通以將第一時鐘信號端ck1的高電位信號提供給第三節(jié)點n3。由于cs=1,因此第一開關(guān)晶體管m1導(dǎo)通以將第二時鐘信號端ck2的高電位信號提供給第三節(jié)點n3。由于第三開關(guān)晶體管m3導(dǎo)通,可以將第三節(jié)點n3的信號提供給驅(qū)動信號輸出端output,使驅(qū)動信號輸出端output輸出削角后的高電位的掃描信號。由于存儲電容cst的自舉作用可以保持其兩端的電壓差穩(wěn)定,使得第一節(jié)點n1的信號的電位進(jìn)一步被拉高,以使第三開關(guān)晶體管m3、第九開關(guān)晶體管m9以及第十開關(guān)晶體管m10均完全導(dǎo)通。完全導(dǎo)通的第三開關(guān)晶體管m3可以使第三節(jié)點n3的信號無電壓損失的提供給驅(qū)動信號輸出端output。其中,由于va>vb,因此可以將第一時鐘信號端ck1的信號與第二時鐘信號端ck2的信號之間的關(guān)系,看作電流由第一時鐘信號端ck1經(jīng)由第二開關(guān)晶體管m2、第三節(jié)點n3、以及第一開關(guān)晶體管m1流向第二時鐘信號端ck2的電流通路,根據(jù)電流守恒定律,可以的得到:
在復(fù)位階段t5,input=0,reset=1,ck1=0,ck2=0,ck3=1,cs=0。
由于input=0,因此第十一開關(guān)晶體管m11截止。由于reset=1,因此第十二開關(guān)晶體管m12導(dǎo)通以將參考電壓信號端vref的低電位信號提供給第一節(jié)點n1,使第一節(jié)點n1的信號為低電位信號,以控制第三開關(guān)晶體管m3、第九開關(guān)晶體管m9以及第十開關(guān)晶體管m10均截止。由于ck3=1,因此第七開關(guān)晶體管m7導(dǎo)通并將第三時鐘信號端ck3的高電位信號提供給第八開關(guān)晶體管m8的控制極以控制第八開關(guān)晶體管m8導(dǎo)通。導(dǎo)通的第八開關(guān)晶體管m8將第三時鐘信號端ck3的高電位信號提供給第二節(jié)點n2,使第二節(jié)點n2的信號為高電位信號,以控制第四開關(guān)晶體管m4與第六開關(guān)晶體管m6均導(dǎo)通。導(dǎo)通的第六開關(guān)晶體管m6將參考電壓信號端vref的低電位信號提供給第一節(jié)點n1,進(jìn)一步使第一節(jié)點n1的信號為低電位信號。導(dǎo)通的第四開關(guān)晶體管m4將參考電壓信號端vref的低電位信號提供給驅(qū)動信號輸出端output,使驅(qū)動信號輸出端output輸出低電位的掃描信號。由于ck3=1,因此第五開關(guān)晶體管m5導(dǎo)通以將參考電壓信號端vref的低電位信號提供給驅(qū)動信號輸出端output,進(jìn)一步使驅(qū)動信號輸出端output輸出低電位的掃描信號。并且由于ck3=1,因此第十三開關(guān)晶體管m13導(dǎo)通以將輸入信號端input的低電位信號提供給第一節(jié)點n1,進(jìn)一步使第一節(jié)點n1的信號為高電位信號。由于reset=1,因此第十四開關(guān)晶體管m14導(dǎo)通以將參考電壓信號端vref的低電位信號提供給驅(qū)動信號輸出端output,進(jìn)一步使驅(qū)動信號輸出端output輸出低電位的掃描信號。
在復(fù)位階段t5之后,還可以包括復(fù)位保持階段t6。在復(fù)位保持階段t6中,input=0,reset=1,ck1=0,ck2=0,ck3=1,cs=1,可以看出除削角控制信號端cs的信號變?yōu)楦唠娢恢?,其余信號均與復(fù)位階段t5中的相同。由于第三開關(guān)晶體管m3截止,因此第二時鐘信號端ck2的信號也不會傳輸?shù)津?qū)動信號輸出端output,因此驅(qū)動信號輸出端output保持輸出低電位的掃描信號。復(fù)位保持階段t6其余工作過程與復(fù)位階段t5的工作過程基本相同,在此不作贅述。
在復(fù)位保持階段t6之后,還可以包括:第一輸出保持階段t7和第二輸出保持階段t8。在第一輸出保持階段t7中,input=0,reset=0,ck1=1,ck2=1,ck3=0。由于input=0,因此第十一開關(guān)晶體管m11截止。由于reset=0,因此第十二開關(guān)晶體管m12截止。由于ck3=0,因此第七開關(guān)晶體管m7截止。因此第二節(jié)點n2處于浮接狀態(tài)。由于未有低電位信號傳輸?shù)降诙?jié)點n2,因此第二節(jié)點n2仍保持為高電位信號,以控制第四開關(guān)晶體管m4與第六開關(guān)晶體管m6均導(dǎo)通。導(dǎo)通的第六開關(guān)晶體管m6將參考電壓信號端vref的低電位信號提供給第一節(jié)點n1,使第一節(jié)點n1的信號為低電位信號。以控制第三開關(guān)晶體管m3、第九開關(guān)晶體管m9以及第十開關(guān)晶體管m10均截止。導(dǎo)通的第四開關(guān)晶體管m4將參考電壓信號端vref的低電位信號提供給驅(qū)動信號輸出端output,使驅(qū)動信號輸出端output輸出低電位的掃描信號。
在第二輸出保持階段t8中,input=0,reset=0,ck1=0,ck2=0,ck3=1。由于input=0,因此第十一開關(guān)晶體管m11截止。由于reset=0,因此第十二開關(guān)晶體管m12截止。由于ck3=1,因此第七開關(guān)晶體管m7導(dǎo)通以將第三時鐘信號端ck3的高電位信號提供給第八開關(guān)晶體管m8的控制極,以控制第八開關(guān)晶體管m8導(dǎo)通。導(dǎo)通的第八開關(guān)晶體管m8將第三時鐘信號端ck3的高電位信號提供給第二節(jié)點n2,使第二節(jié)點n2的信號為高電位信號,以控制第四開關(guān)晶體管m4與第六開關(guān)晶體管m6均導(dǎo)通。導(dǎo)通的第六開關(guān)晶體管m6將參考電壓信號端vref的低電位信號提供給第一節(jié)點n1,使第一節(jié)點n1的信號為低電位信號,以控制第三開關(guān)晶體管m3、第九開關(guān)晶體管m9以及第十開關(guān)晶體管m10均截止。導(dǎo)通的第四開關(guān)晶體管m4將參考電壓信號端vref的低電位信號提供給驅(qū)動信號輸出端output,使驅(qū)動信號輸出端output輸出低電位的掃描信號。由于ck3=1,因此第五開關(guān)晶體管m5導(dǎo)通以將參考電壓信號端vref的低電位信號提供給驅(qū)動信號輸出端output,進(jìn)一步使驅(qū)動信號輸出端output輸出低電位的掃描信號。
在本發(fā)明實施例提供的上述移位寄存器中,在第二輸出保持階段t8之后,一直重復(fù)執(zhí)行第一輸出保持階段t7和第二輸出保持階段t8的工作過程,直至下一幀開始。
在實施例一中,由于輸出階段t3與輸出削角階段t4可以分別將不同幅值的第一時鐘信號端的信號和第二時鐘信號端的信號提供給驅(qū)動信號輸出端,因此可以使驅(qū)動信號輸出端輸出高電位的具有削角波形的掃描信號,以形成具有削角波形的掃描信號。并且,第一開關(guān)晶體管的電阻r1與第二開關(guān)晶體管的電阻r2分別由開關(guān)晶體管的長寬比決定,在開關(guān)晶體管的長寬比越大時,其對應(yīng)的電阻越小。因此也可以通過調(diào)整第一開關(guān)晶體管的電阻r1與第二開關(guān)晶體管的電阻r2,來調(diào)整vc的大小。當(dāng)然,也可以通過調(diào)整第一時鐘信號端的信號的幅值與第二時鐘信號端的信號的幅值,來調(diào)整vc的大小。在第一時鐘信號端的信號的幅值與第二時鐘信號端的信號的幅值的差異越大時,得到的掃描信號的削角后的幅值差異越大。
一般在液晶顯示面板中,像素電極上的電壓產(chǎn)生的跳變電壓δvp滿足公式:
基于同一發(fā)明構(gòu)思,本發(fā)明實施例還提供了一種本發(fā)明實施例提供的上述任一種移位寄存器的驅(qū)動方法,如圖6所示,包括:輸入階段、輸入保持階段、輸出階段、輸出削角階段以及復(fù)位階段;
s601、在輸入階段,向輸入信號端與第三時鐘信號端分別提供第一電位信號,向復(fù)位信號端、第一時鐘信號端、第二時鐘信號端以及削角控制信號端分別提供第二電位信號,驅(qū)動信號輸出端輸出第二電位信號;
s602、在輸入保持階段,向輸入信號端、第三時鐘信號端以及削角控制信號端分別提供第一電位信號,向復(fù)位信號端、第一時鐘信號端以及第二時鐘信號端分別提供第二電位信號,驅(qū)動信號輸出端輸出第二電位信號;
s603、在輸出階段,向第一時鐘信號端與第二時鐘信號端分別提供第一電位信號,向輸入信號端、復(fù)位信號端、第三時鐘信號端以及削角控制信號端分別提供第二電位信號,驅(qū)動信號輸出端輸出第一電位信號;
s604、在輸出削角階段,向第一時鐘信號端、第二時鐘信號端以及削角控制信號端分別提供第一電位信號,向輸入信號端、復(fù)位信號端以及第三時鐘信號端分別提供第二電位信號,驅(qū)動信號輸出端輸出第一電位信號;
s605、在復(fù)位階段,向復(fù)位信號端與第三時鐘信號端分別提供第一電位信號,向輸入信號端、第一時鐘信號端、第二時鐘信號端以及削角控制信號端分別提供第二電位信號,驅(qū)動信號輸出端輸出第二電位信號。
本發(fā)明實施例提供的驅(qū)動方法,可以使驅(qū)動信號輸出端輸出的掃描信號的幅值發(fā)生改變,以形成具有削角波形的掃描信號,當(dāng)將該具有削角波形的掃描信號依次通過各行柵線輸入到對應(yīng)行中的各像素單元時,可以使跳變電壓△vp減小,從而改善顯示面板的閃爍、殘像等現(xiàn)象,提高顯示面板的顯示品質(zhì)。
在具體實施時,在本發(fā)明實施例提供的驅(qū)動方法中,第一電位信號為高電位信號,第二電位信號為低電位信號。或者,第一電位信號為低電位信號,第二電位信號為高電位信號。
在具體實施時,在本發(fā)明實施例提供的驅(qū)動方法中,在復(fù)位階段之后,還可以包括:復(fù)位保持階段,向輸入信號端、第一時鐘信號端、第二時鐘信號端分別提供第二電位信號,向復(fù)位信號端、第三時鐘信號端以及削角控制信號端分別提供第一電位信號。
在具體實施時,在本發(fā)明實施例提供的驅(qū)動方法中,在復(fù)位保持階段之后,還可以包括:第一輸出保持階段與第二輸出保持階段;
在第一輸出保持階段,向輸入信號端、復(fù)位信號端、第三時鐘信號端分別提供第二電位信號,向第一時鐘信號端與第二時鐘信號端分別提供第一電位信號;其中先向削角控制信號端提供第二電位信號,之后再向削角控制信號端提供第一電位信號。
在第二輸出保持階段,向輸入信號端、復(fù)位信號端、第一時鐘信號端以及第二時鐘信號端分別提供第二電位信號,向第三時鐘信號端向分別提供第一電位信號;其中先向削角控制信號端提供第二電位信號,之后再向削角控制信號端提供第一電位信號。
基于同一發(fā)明構(gòu)思,本發(fā)明實施例還提供了一種柵極驅(qū)動電路,如圖7所示,包括級聯(lián)的多個本發(fā)明實施例提供的任一種移位寄存器:sr(1)、sr(2)…sr(n-1)、sr(n)、sr(n+1)…sr(n-1)、sr(n)(共n個移位寄存器,1≤n≤n),其中,
第一級移位寄存器sr(1)的輸入信號端input與幀觸發(fā)信號端stv相連;
除第一級移位寄存器sr(1)之外,其余各級移位寄存器sr(n)的輸入信號端input分別與其相鄰的上一級移位寄存器sr(n-1)的驅(qū)動信號輸出端output_n-1相連;
除最后一級移位寄存器sr(n)之外,其余各級移位寄存器sr(n)的復(fù)位信號端reset分別與其相鄰的下一級移位寄存器sr(n+1)的驅(qū)動信號輸出端output_n+1相連。
具體地,上述柵極驅(qū)動電路中的每個移位寄存器的具體結(jié)構(gòu)與本發(fā)明實施例提供的上述任一種移位寄存器在功能和結(jié)構(gòu)上均相同,重復(fù)之處不再贅述。在具體實施時,本發(fā)明提供的上述柵極驅(qū)動電路中各級移位寄存器sr(n)輸出的掃描信號gate_n如圖8所示。
在具體實施時,在本發(fā)明提供的上述柵極驅(qū)動電路中,各級移位寄存器的參考電壓信號端均與同一參考信號控制端相連。
在具體實施時,在本發(fā)明提供的上述柵極驅(qū)動電路中,如圖7所示,第2k-1級移位寄存器的第一時鐘信號端ck1和第2k級移位寄存器的第三時鐘信號端ck3均與同一時鐘端即第一時鐘端ck1相連;第2k-1級移位寄存器的第三時鐘信號端ck3和第2k級移位寄存器的第一時鐘信號端ck1均與同一時鐘端即第三時鐘端ck3相連。并且,第2k-1級移位寄存器的第二時鐘信號端ck2均與同一時鐘端即第二時鐘端ck2相連;第2k級移位寄存器的第二時鐘信號端ck2均與同一時鐘端即第四時鐘端ck4相連;其中,k為正整數(shù)。
基于同一發(fā)明構(gòu)思,本發(fā)明實施例還提供了一種顯示裝置,包括本發(fā)明提供的上述柵極驅(qū)動電路。通過該柵極驅(qū)動電路為顯示裝置中顯示面板的各柵線提供具有削角波形的掃描信號,其具體實施可參見上述移位寄存器的實施過程,相同之處不再贅述。該顯示裝置可以為:手機(jī)、平板電腦、電視機(jī)、顯示器、筆記本電腦、數(shù)碼相框、導(dǎo)航儀等任何具有顯示功能的產(chǎn)品或部件。對于該顯示裝置的其它必不可少的組成部分均為本領(lǐng)域的普通技術(shù)人員應(yīng)該理解具有的,在此不做贅述,也不應(yīng)作為對本發(fā)明的限制。
本發(fā)明實施例提供的移位寄存器、其驅(qū)動方法、柵極驅(qū)動電路及顯示裝置,包括:輸入模塊、復(fù)位模塊、節(jié)點控制模塊、削角控制模塊以及輸出模塊;輸入模塊用于在輸入信號端的控制下將輸入信號端的信號提供給第一節(jié)點;復(fù)位模塊用于在復(fù)位信號端的控制下將參考電壓信號端的信號提供給第一節(jié)點;節(jié)點控制模塊用于使第一節(jié)點的信號的電位與第二節(jié)點的信號的電位相反;削角控制模塊用于在第一時鐘信號端的控制下將第一時鐘信號端的信號提供給第三節(jié)點,在削角控制信號端的控制下將第二時鐘信號端的信號提供給第三節(jié)點;其中,第二時鐘信號端的信號的幅值小于第一時鐘信號端的信號的幅值;輸出模塊用于在第一節(jié)點的信號的控制下將第三節(jié)點的信號提供給移位寄存器的驅(qū)動信號輸出端,以及分別在第三時鐘信號端與第二節(jié)點的信號的控制下將參考電壓信號端的信號提供給驅(qū)動信號輸出端。因此,可以通過設(shè)置削角控制模塊且通過上述五個模塊的相互配合,可以使驅(qū)動信號輸出端輸出的掃描信號的幅值發(fā)生改變,以形成具有削角波形的掃描信號,當(dāng)將該具有削角波形的掃描信號依次通過各行柵線輸入到對應(yīng)行中的各像素單元時,可以使跳變電壓△vp減小,從而改善顯示面板的閃爍、殘像等現(xiàn)象,提高顯示面板的顯示品質(zhì)。
顯然,本領(lǐng)域的技術(shù)人員可以對本發(fā)明進(jìn)行各種改動和變型而不脫離本發(fā)明的精神和范圍。這樣,倘若本發(fā)明的這些修改和變型屬于本發(fā)明權(quán)利要求及其等同技術(shù)的范圍之內(nèi),則本發(fā)明也意圖包含這些改動和變型在內(nèi)。