本申請涉及顯示技術領域,具體涉及顯示裝置及其驅動方法。
背景技術:
目前,現(xiàn)有的顯示裝置通常在內部安裝的集成驅動電路的控制下實現(xiàn)進行畫面顯示。主要控制過程為:首先向集成驅動電路提供邏輯電壓信號,以驅動集成驅動電路的內部電路器件;然后再向集成驅動電路提供模擬電壓信號,以使集成驅動電路輸出驅動信號;顯示裝置上的其他電子器件在驅動信號的控制下實現(xiàn)畫面顯示。
由于模擬電壓信號(通常為2.8v)往往要高于邏輯電壓信號(通常為1.8v),所以為了避免集成驅動電路的內部電路器件因大電流損傷,需要一種控制電路以保證集成驅動電路的正常工作時序,即邏輯電壓信號先供電,模擬電壓信號再供電。
技術實現(xiàn)要素:
鑒于現(xiàn)有技術中的上述缺陷,本申請?zhí)峁┝艘环N改進的顯示裝置及其驅動方法,來解決以上背景技術部分提到的技術問題。
為了實現(xiàn)上述目的,第一方面,本申請實施例提供了一種顯示裝置,該顯示裝置包括:集成驅動電路,用于輸出驅動信號;電源驅動電路,包括邏輯電壓輸出端和模擬電壓輸出端,邏輯電壓輸出端用于向集成驅動電路提供邏輯電壓信號,模擬電壓輸出端用于向集成驅動電路提供模擬電壓信號;延遲控制單元,連接在電源驅動電路和集成驅動電路之間,延遲控制單元用于將模擬電壓輸出端輸出的模擬電壓信號延遲后提供至集成驅動電路。
在一些實施例中,延遲控制單元包括第一輸入端、第二輸入端和輸出端;第一輸入端與邏輯電壓輸出端電連接,第二輸入端與模擬電壓輸出端電連接,且輸出端與集成驅動電路電連接;延遲控制單元在邏輯電壓信號的控制下,將模擬電壓信號延遲后提供至集成驅動電路,且第一輸入端與集成驅動電路電連接,以向集成驅動電路提供邏輯電壓信號。
在一些實施例中,延遲控制單元包括延遲單元和輸出單元;延遲單元的輸入端與第一輸入端電連接,且延遲單元的輸出端與輸出單元的控制端電連接,用于在邏輯電壓信號的控制下觸發(fā)計時,并在達到預設時長后,輸出控制信號;輸出單元的輸入端與第二輸入端電連接,且輸出單元的輸出端與延遲控制單元的輸出端電連接,用于在控制信號的控制下,輸出模擬電壓信號。
在一些實施例中,延遲單元為555定時器。
在一些實施例中,輸出單元為開關單元,開關單元在延遲單元輸出的控制信號的控制下導通,以將模擬電壓信號提供至延遲控制單元的輸出端。
在一些實施例中,延遲控制單元為定時器,定時器的輸入端與模擬電壓輸出端電連接,且定時器的輸出端與集成驅動電路電連接;定時器在模擬電壓信號的控制下觸發(fā)計時,并在達到預設時長后,輸出模擬電壓信號,且邏輯電壓輸出端與集成驅動電路電連接,以向集成驅動電路提供邏輯電壓信號。
在一些實施例中,顯示裝置包括柔性電路板;延遲控制單元設置于柔性電路板上,并通過柔性電路板與電源驅動電路和集成驅動電路電連接。
在一些實施例中,顯示裝置包括測試端口,測試端口與第一輸入端和第二輸入端電連接,用于提供邏輯電壓信號和模擬電壓信號。
第二方面,本申請實施例提供了一種驅動方法,用于驅動第一方面中任一實現(xiàn)方式所描述的顯示裝置,該方法包括:控制電源驅動電路中的邏輯電壓輸出端和模擬電壓輸出端分別輸出邏輯電壓信號和模擬電壓信號;將邏輯電壓信號提供至集成驅動電路;控制連接在電源驅動電路和集成驅動電路之間的延遲控制單元,將模擬電壓信號延遲后提供至集成驅動電路。
在一些實施例中,延遲控制單元包括第一輸入端、第二輸入端和輸出端;將邏輯電壓信號提供至集成驅動電路,控制連接在電源驅動電路和集成驅動電路之間的延遲控制單元,將模擬電壓信號延遲后提供至集成驅動電路,包括:控制邏輯電壓輸出端向第一輸入端提供邏輯電壓信號,其中,第一輸入端與集成驅動電路電連接,以將邏輯電壓信號提供至集成驅動電路;控制模擬電壓輸出端向第二輸入端提供模擬電壓信號,以使延遲控制單元在邏輯電壓信號的控制下,將模擬電壓信號延遲后通過輸出端提供至集成驅動電路。
本申請實施例提供的顯示裝置及其驅動方法,通過設置延遲控制單元,可以將模擬電壓輸出端輸出的模擬電壓信號經(jīng)過延遲后提供給集成驅動電路。即使邏輯電壓輸出端輸出的邏輯電壓信號先向集成驅動電路供電,模擬電壓信號再向集成驅動電路供電,從而保證集成驅動電路的正常工作時序,進而避免模擬電壓信號早于邏輯電壓信號先供電,而導致集成驅動電路因內部電流過大而損壞。
附圖說明
通過閱讀參照以下附圖所作的對非限制性實施例所作的詳細描述,本申請的其它特征、目的和優(yōu)點將會變得更明顯:
圖1是本申請?zhí)峁┑娘@示裝置的一個實施例的結構示意圖;
圖2是本申請?zhí)峁┑娘@示裝置的另一個實施例的結構示意圖;
圖3是本申請?zhí)峁┑难舆t控制單元的一個實施例的結構示意圖;
圖4是本申請?zhí)峁┑娘@示裝置的又一個實施例的結構示意圖;
圖5是本申請?zhí)峁┑娘@示裝置的再一個實施例的結構示意圖;
圖6是本申請?zhí)峁┑尿寗臃椒ǖ囊粋€實施例的流程圖。
具體實施方式
下面結合附圖和實施例對本申請的原理和特征作進一步的詳細說明。可以理解的是,此處所描述的具體實施例僅僅用于解釋相關發(fā)明,而非對該發(fā)明的限定。另外還需要說明的是,為了便于描述,附圖中僅示出了與發(fā)明相關的部分。
需要說明的是,在不沖突的情況下,本申請中的實施例及實施例中的特征可以相互組合。下面將參考附圖并結合實施例來詳細說明本申請。
請參見圖1,其示出了本申請?zhí)峁┑娘@示裝置的一個實施例的結構示意圖。該顯示裝置可以包括集成驅動電路11、延遲控制單元12和電源驅動電路13。
在本實施例中,電源驅動電路13可以包括邏輯電壓輸出端a和模擬電壓輸出端b。其中,邏輯電壓輸出端a可以用于向集成驅動電路11提供邏輯電壓信號。模擬電壓輸出端b可以用于向集成驅動電路11提供模擬電壓信號。而集成驅動電路11主要用于輸出驅動信號。通過邏輯電壓信號和模擬電壓信號的供電,集成驅動電路11啟動工作,從而輸出驅動信號。此時顯示裝置中的其他電路器件在驅動信號的控制下工作,從而實現(xiàn)畫面顯示。
如圖1所示,為了保證集成驅動電路11的正常工作時序,延遲控制單元12可以連接在電源驅動電路13和集成驅動電路11之間,用于將模擬電壓輸出端b輸出的模擬電壓信號經(jīng)過延遲后提供至集成驅動電路11。此時,電源驅動電路13可以通過延遲控制單元12與集成驅動電路11電連接。即邏輯電壓輸出端a和模擬電壓輸出端b均與延遲控制單元12電連接。當延遲控制單元12接收到邏輯電壓信號v1后,可以將其直接提供給集成驅動電路11。延遲控制單元12接收到模擬電壓信號v2后,可以將其延遲后的v2'提供給集成驅動電路11。這樣可以保證邏輯電壓信號v1先向集成驅動電路11供電,而模擬電壓信號v2再向集成驅動電路11供電,從而避免模擬電壓信號先供電導致集成驅動電路的內部電流突然過大,使集成驅動電路燒毀損壞。
可以理解的是,圖1中邏輯電壓輸出端a向集成驅動電路11提供邏輯電壓信號的電路實現(xiàn)方式僅僅是示意性的,可以根據(jù)具體的電路結構進行設計。
在本實施例的一些可選地實現(xiàn)方式中,延遲控制單元可以包括第一輸入端、第二輸入端和輸出端。具體可以參見圖2,其示出了本申請?zhí)峁┑娘@示裝置的另一實施例的結構示意圖。
如圖2所示,延遲控制單元包括第一輸入端c、第二輸入端d和輸出端e。其中,第一輸入端c與邏輯電壓輸出端a電連接,同時又與集成驅動電路11電連接。第二輸入端d與模擬電壓輸出端b電連接。且輸出端e與集成驅動電路11電連接。
此時,電源驅動電路13可以同時或分時輸出邏輯電壓信號v1和模擬電壓信號v2。第一輸入端c在接收到邏輯電壓信號v1后,延遲控制單元12可以在邏輯電壓信號v1的控制下,將第二輸入端d接收到的模擬電壓信號v2延遲后的v2'提供至集成驅動電路11。此外,由于第一輸入端c與集成驅動電路11電連接,所以可以將接收到邏輯電壓信號v1直接提供至集成驅動電路11。
從圖2中可知,因為延遲控制單元是在邏輯電壓信號的控制下,對模擬電壓信號進行延遲處理,說明此時邏輯電壓信號已向集成驅動電路供電,以保證延遲后的模擬電壓信號晚于邏輯電壓信號供電。
可選地,如圖3所示,延遲控制單元12還可以包括延遲單元121和輸出單元122。延遲單元121的輸入端a與第一輸入端c電連接,且延遲單元121的輸出端b與輸出單元122的控制端c電連接。輸出單元122的輸入端d與第二輸入端d電連接,且輸出單元122的輸出端e與延遲控制單元12的輸出端e電連接。
此時,延遲單元121在邏輯電壓信號的控制下觸發(fā)計時,并在達到預設時長后,輸出控制信號。輸出單元122在延遲單元121輸出的控制信號的控制下,輸出模擬電壓信號,從而使延遲控制單元12的輸出端e輸出模擬電壓信號。通過這種控制方式既可以保證模擬電壓信號延遲提供至集成驅動電路,又可以根據(jù)實際需求來設置具體的延遲時長(即預設時長)。例如預設時長為0.2秒,延遲單元121接收到邏輯電壓信號時開始計時,并在計時時長達到0.2秒時,向輸出單元122提供控制信號。此時輸出單元122在控制信號的控制下輸出模擬電壓信號。
作為示例,延遲單元121可以為定時器,如555定時器。而輸出單元122可以為開關單元。開關單元可以包括但不限于:薄膜晶體管或微動開關等。開關單元在延遲單元121輸出的控制信號的控制下導通,以將模擬電壓信號提供至延遲控制單元12的輸出端e。需要說明的是,555定時器是現(xiàn)有技術中常用的電子元器件,其具體結構和工作原理在此不再贅述。
可以理解的是,在顯示裝置的生產(chǎn)過程中,通常也會進行顯示測試。然而,在測試過程中,由于非規(guī)范操作,可能會使測試治具帶電插接顯示裝置。這樣就容易出現(xiàn)模擬電壓信號先供電等情況,進而導致集成驅動電路未能按照正常的工作時序啟動。因此,為了降低因非規(guī)范操作導致集成驅動電路損壞的情況發(fā)生,顯示裝置還可以包括測試端口。測試端口可以與第一輸入端c和第二輸入端d電連接,從而向集成驅動電路11提供邏輯電壓信號和延遲后的模擬電壓信號。這樣通過測試端口即可以利用外部電源(非電源驅動電路輸出的電壓信號)進行顯示驅動,又可以保護集成驅動電路。
進一步參見圖4,其示出了本申請?zhí)峁┑娘@示裝置的又一個實施例的結構示意圖。在本實施例中,顯示裝置同樣包括集成驅動電路41、延遲控制單元42和電源驅動電路43。并且電源驅動電路43包括邏輯電壓輸出端a和模擬電壓輸出端b。
從圖4中可以看出,邏輯電壓輸出端a與集成驅動電路41電連接,用于向其提供邏輯電壓信號v1。模擬電壓輸出端b通過延遲控制單元42與集成驅動電路41電連接。這樣延遲控制單元42可以將模擬電壓輸出端b輸出的模擬電壓信號v2延遲后的v2'提供至集成驅動電路41,以保證集成驅動電路的正常工作時序。
在本實施例中,延遲控制單元42可以為定時器。在這里,定時器的輸入端c與模擬電壓輸出端b電連接。且定時器的輸出端d與集成驅動電路電連接。定時器可以在模擬電壓信號v2的控制下觸發(fā)計時,并在達到預設時長后,輸出模擬電壓信號v2'。也就是說,定時器在輸入端c接收到模擬電壓信號v2時開始計時,并在計時時長達到預設時長時,輸出端d輸出模擬電壓信號v2'。
可以理解的是,為了確保延遲后的模擬電壓信號晚于邏輯電壓信號被提供至集成驅動電路,預設時長可以設置的長一些,和\或電源驅動電路43同時輸出邏輯電壓信號和模擬電壓信號。在達到相同延遲功能的情況下,本實施例中的延遲控制單元的結構更為簡單,這樣可以簡化顯示裝置的生產(chǎn)工藝,降低生產(chǎn)成本。
此外,上述各實施例所描述的延遲控制單元可以位于顯示裝置的任何位置(如襯底基板上)。在一些應用場景中,延遲控制單元可以位于柔性電路板上,具體可以參見圖5。如圖5所示,顯示裝置可以包括柔性電路板54。并且延遲控制單元52設置于柔性電路板54上。此時延遲控制單元52可以通過柔性電路板54與電源驅動電路53和集成驅動電路51電連接。這樣僅需要對柔性電路板54的電路進行修改,而無需對顯示裝置上的現(xiàn)有顯示面板進行改動,從而減少生產(chǎn)成本。
需要說明的是,當顯示裝置為觸控顯示裝置時,柔性電路板還可以將觸控感應電極的觸控感應信號發(fā)送至集成驅動電路,以確定觸控位置。
本申請還提供了一種驅動方法,用于驅動上述各實施例中的顯示裝置。如圖6所示,其示出了本申請?zhí)峁┑尿寗臃椒ǖ囊粋€實施例的流程圖。該方法包括以下步驟:
步驟601,控制電源驅動電路中的邏輯電壓輸出端和模擬電壓輸出端分別輸出邏輯電壓信號和模擬電壓信號。
步驟602,將邏輯電壓信號提供至集成驅動電路。
步驟603,控制連接在電源驅動電路和集成驅動電路之間的延遲控制單元,將模擬電壓信號延遲后提供至集成驅動電路。
在本實施例的一些可選地實現(xiàn)方式中,延遲控制單元可以包括第一輸入端、第二輸入端和輸出端。此時,將邏輯電壓信號提供至集成驅動電路,控制連接在電源驅動電路和集成驅動電路之間的延遲控制單元,將模擬電壓信號延遲后提供至集成驅動電路,可以包括:控制邏輯電壓輸出端向第一輸入端提供邏輯電壓信號,其中,第一輸入端與集成驅動電路電連接,以將邏輯電壓信號提供至集成驅動電路;控制模擬電壓輸出端向第二輸入端提供模擬電壓信號,以使延遲控制單元在邏輯電壓信號的控制下,將模擬電壓信號延遲后通過輸出端提供至集成驅動電路。
本實施例的驅動方法可以將模擬電壓輸出端輸出的模擬電壓信號經(jīng)過延遲后提供給集成驅動電路。這樣可以使邏輯電壓輸出端輸出的邏輯電壓信號先向集成驅動電路供電,模擬電壓信號再向集成驅動電路供電,從而保證集成驅動電路的正常工作時序,進而避免模擬電壓信號早于邏輯電壓信號先供電,而導致集成驅動電路因內部電流過大而損壞。
以上描述僅為本申請的較佳實施例以及對所運用技術原理的說明。本領域技術人員應當理解,本申請中所涉及的發(fā)明范圍,并不限于上述技術特征的特定組合而成的技術方案,同時也應涵蓋在不脫離所述發(fā)明構思的情況下,由上述技術特征或其等同特征進行任意組合而形成的其它技術方案。例如上述特征與本申請中公開的(但不限于)具有類似功能的技術特征進行互相替換而形成的技術方案。