本發(fā)明涉及顯示技術領域,尤指一種柵極驅動電路、顯示面板、顯示裝置及驅動方法。
背景技術:
顯示器主要包括顯示面板,與顯示面板上的數(shù)據(jù)線相連的數(shù)據(jù)信號驅動電路,與顯示面板上的柵線相連的柵極驅動電路及顯示面板。柵極驅動電路通過對應的柵線依序對顯示面板上的像素行進行充電,以將數(shù)據(jù)信號驅動電路輸出的數(shù)據(jù)信號傳輸至對應的像素,在像素的像素電極和公共電極上之間形成電場,使而液晶分子在電場作用下會發(fā)生偏轉,從而實現(xiàn)畫面顯示。
由于液晶分子具有粘滯效應,因此液晶分子偏轉至預期狀態(tài)會有一個時間過程,即響應時間。當像素的充電時間小于液晶的響應時間,就會導致像素充電不足的情況,從而影響液晶顯示器的顯示品質。顯示器中,每一行像素的充電時間取決于分辨率的大小,分辨率越高,像素的充電時間越短,因此隨著顯示器的分辨率的不斷提高,像素充電不足的問題越來越顯著。
因此,如何解決像素充電不足的問題是本領域技術人員亟需解決的技術問題。
技術實現(xiàn)要素:
本發(fā)明實施例提供一種柵極驅動電路、顯示面板、顯示裝置及驅動方法,用以解決現(xiàn)有技術中存在的像素充電不足的問題。
本發(fā)明實施例提供的一種柵極驅動電路,包括級聯(lián)的n個移位寄存器單元;除了最后一級移位寄存器單元之外,其余每一級移位寄存器單元的輸出端分別與下一級移位寄存器的輸入端相連;所述柵極驅動電路還包括:
與第n級移位寄存器單元對應的預充電控制單元;其中,
與第n級移位寄存器單元對應的預充電控制單元分別與第n級移位寄存器單元的輸出端以及第n-1級移位寄存器單元的輸出端相連,用于在所述第n級移位寄存器單元輸出有效脈沖信號時,向第n條柵線輸出開啟電壓,以及用于在所述第n-1級移位寄存器單元輸出有效脈沖信號時,向所述第n條柵線輸出預開啟電壓;其中n為大于1且小于或等于n的任意整數(shù);
所述預開啟電壓的幅值介于所述開啟電壓的幅值與所述柵線的關閉電壓的幅值之間。
相應地,本發(fā)明實施例還提供了一種顯示面板,包括交叉設置的柵線和數(shù)據(jù)線,還包括與所述柵線連接的上述任一種柵極驅動電路,以及與所述數(shù)據(jù)線連接的數(shù)據(jù)信號驅動電路;
其中,在所述柵極驅動電路中,所述預充電控制單元包括的電阻的阻值與所述預充電控制單元對應的柵線所在的行與所述數(shù)據(jù)信號驅動電路之間的距離成反比。
相應地,本發(fā)明實施例還提供了一種顯示裝置,包括本發(fā)明實施例提供的上述顯示面板。
相應地,本發(fā)明實施例還提供了上述任一種柵極驅動電路的驅動方法,在一幀時間內:
所述柵極驅動電路中的n個移位寄存器單元逐級輸出有效脈沖信號;
對于與第n級移位寄存器單元對應的預充電控制單元,在所述第n級移位寄存器單元輸出所述有效脈沖信號時,所述預充電控制單元向第n條柵線輸出開啟電壓,在第n-1級移位寄存器單元輸出所述有效脈沖信號時,向所述第n條柵線輸出預開啟電壓,其中n為大于1且小于或等于n的任意整數(shù);
所述預開啟電壓的幅值介于所述開啟電壓的幅值與所述柵線的關閉電壓的幅值之間。
本發(fā)明有益效果如下:
本發(fā)明實施例提供的柵極驅動電路、顯示面板、顯示裝置及驅動方法,其中柵極驅動電路包括級聯(lián)的n個移位寄存器單元;還包括:與第n級移位寄存器單元對應的預充電控制單元;其中,與第n級移位寄存器單元對應的預充電控制單元用于在第n級移位寄存器單元輸出有效脈沖信號時,向第n條柵線輸出開啟電壓,以及用于在第n-1級移位寄存器單元輸出有效脈沖信號時,向第n條柵線輸出預開啟電壓。而現(xiàn)有的柵極驅動電路中當移位寄存器器單元輸出有效脈沖信號時,使像素打開開始充電,但是像素上的電壓需要由上一幀時的極性為正(或負)的電壓變?yōu)闃O性為負(或正)的目標電壓需要的時間較長。而本發(fā)明實施例提供的柵極驅動電路,由于多了預充電控制單元的設置,利用預充電控制單元使對應行的柵線在上一行柵線的電壓為開啟電壓時本行柵線的電壓已經(jīng)變?yōu)轭A開啟電壓,從而使本行像素打開,像素上的電壓的極性相對上一幀發(fā)生翻轉,即實現(xiàn)預充電。這樣當本行柵線對應的預充電控制單元輸出開啟電壓時,本行像素打開開始充電,像素上的電壓的極性與預充電時相比是不變的,因此電壓達到目標電壓的速度快,從而相比現(xiàn)有的柵極驅動電路充電時間加長,從而解決顯示面板的像素充電不足的問題。
附圖說明
圖1為本發(fā)明實施例提供的一種柵極驅動電路的結構示意圖;
圖2a為本發(fā)明實施例提供的柵極驅動電路中級聯(lián)的n個移位寄存器單元的輸出時序圖;
圖2b為本發(fā)明實施例提供的柵極驅動電路的輸出時序圖;
圖3為本發(fā)明實施例提供的柵極驅動電路中一種預充電控制單元的結構示意圖;
圖4為本發(fā)明實施例提供的柵極驅動電路中另一種預充電控制單元的結構示意圖;
圖5a為本發(fā)明實施例提供的柵極驅動電路中一種預充電控制單元的具體結構示意圖;
圖5b為本發(fā)明實施例提供的柵極驅動電路中另一種預充電控制單元的具體結構示意圖;
圖6a為本發(fā)明實施例提供的柵極驅動電路中又一種預充電控制單元的具體結構示意圖;
圖6b為本發(fā)明實施例提供的柵極驅動電路中又一種預充電控制單元的具體結構示意圖;
圖7a為圖6a所示的預充電控制單元對應的一種時序圖;
圖7b為圖6a所示的預充電控制單元對應的另一種時序圖;
圖7c為圖6b所示的預充電控制單元對應的一種時序圖;
圖7d為圖6b所示的預充電控制單元對應的另一種時序圖;
圖8為本發(fā)明實施例提供的另一種柵極驅動電路的結構示意圖;
圖9為本發(fā)明實施例提供的顯示面板的結構示意圖。
具體實施方式
為了使本發(fā)明的目的、技術方案和優(yōu)點更加清楚,下面將結合附圖對本發(fā)明作進一步地詳細描述,顯然,所描述的實施例僅是本發(fā)明一部分實施例,而不是全部的實施例?;诒景l(fā)明中的實施例,本領域普通技術人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其它實施例,都屬于本發(fā)明保護的范圍。
附圖中各部件的形狀和大小不反映真實比例,目的只是示意說明本發(fā)明內容。
現(xiàn)有的液晶顯示器中,為了避免液晶分子長時間處于一種偏轉狀態(tài)而影響液晶的特性,因此一般采用幀反轉或列反轉的驅動方式,即輸入到像素上的數(shù)據(jù)信號在相鄰兩幀的極性是相反的。例如在上一幀某像素對應的數(shù)據(jù)信號的極性為負,而在當前幀對該像素進行充電時該像素對應的數(shù)據(jù)信號的極性為正,由于液晶的粘滯性,當充電時間短時,就會導致充電不足的問題。
有鑒于此,本發(fā)明實施例提供了一種柵極驅動電路,如圖1所示,包括級聯(lián)的n個移位寄存器單元:sr(1)、sr(2)、…sr(n)…、sr(n);除了最后一級移位寄存器單元sr(n)之外,其余每一級移位寄存器單元sr(n)的輸出端outn分別與下一級移位寄存器sr(n+1)的輸入端inputn+1相連;具體地,級聯(lián)的n個移位寄存器單元的輸出時序圖如圖2a所示。
該柵極驅動電路還包括:與第n級移位寄存器單元sr(n)對應的預充電控制單元10_n;其中,
與第n級移位寄存器單元sr(n)對應的預充電控制單元10_n分別與第n級移位寄存器單元sr(n)的輸出端outn以及第n-1級移位寄存器單元sr(n-1)的輸出端outn-1相連,用于在第n級移位寄存器單元sr(n)輸出有效脈沖信號時,向第n條柵線gn輸出開啟電壓,以及用于在第n-1級移位寄存器單元sr(n-1)輸出有效脈沖信號時,向第n條柵線gn輸出預開啟電壓;其中n為大于1且小于或等于n的任意整數(shù);其中,該柵極驅動電路的輸出時序圖如圖2b所示;
預開啟電壓的幅值介于開啟電壓的幅值與柵線的關閉電壓的幅值之間。
本發(fā)明實施例提供的柵極驅動電路,包括級聯(lián)的n個移位寄存器單元;還包括:與第n級移位寄存器單元對應的預充電控制單元;其中,與第n級移位寄存器單元對應的預充電控制單元用于在第n級移位寄存器單元輸出有效脈沖信號時,向第n條柵線輸出開啟電壓,以及用于在第n-1級移位寄存器單元輸出有效脈沖信號時,向第n條柵線輸出預開啟電壓。而現(xiàn)有的柵極驅動電路中當移位寄存器器單元輸出有效脈沖信號時,使像素打開開始充電,但是像素上的電壓需要由上一幀時的極性為正(或負)的電壓變?yōu)闃O性為負(或正)的目標電壓需要的時間較長。而本發(fā)明實施例提供的柵極驅動電路,由于多了預充電控制單元的設置,利用預充電控制單元使對應行的柵線在上一行柵線的電壓為開啟電壓時本行柵線的電壓已經(jīng)變?yōu)轭A開啟電壓,從而使本行像素打開,像素上的電壓的極性相對上一幀發(fā)生翻轉,即實現(xiàn)預充電。這樣當本行柵線對應的預充電控制單元輸出開啟電壓時,本行像素打開開始充電,像素上的電壓的極性與預充電時相比是不變的,因此電壓達到目標電壓的速度快,從而相比現(xiàn)有的柵極驅動電路充電時間加長,從而解決顯示面板的像素充電不足的問題。
需要說明的是,本發(fā)明中開啟電壓和預開啟電壓均可使柵線連接的像素中的薄膜晶體管tft導通的電壓,但是預開啟電壓的電壓絕對值小于開啟電壓的電壓絕對值,即預開啟電壓使tft導通的程度小于開啟電壓使tft導通的程度;關閉電壓可使柵線連接的像素中的tft關閉的電壓。
在具體實施時,在本發(fā)明實施例提供的柵極驅動電路中,預開啟電壓越接近開啟電壓,充電效果越好。在具體實施時,預開啟電壓的大小可以根據(jù)實際情況進行權衡。
下面結合具體實施例,對本發(fā)明進行詳細說明。需要說明的是,本實施例是為了更好的解釋本發(fā)明,但不限制本發(fā)明。
本發(fā)明實施例提供的柵極驅動電路中,如圖3所示,其中,圖3是以任一預充電控制單元10_n為例進行說明,預充電控制單元10_n包括:充電模塊11和預充電模塊12;其中,
充電模塊11分別與對應級移位寄存器單元sr(n)的輸出端outn、第一參考電壓端vref1和對應的柵線gn相連;充電模塊11用于在對應級移位寄存器單元sr(n)輸出有效脈沖信號時將第一參考電壓端vref1的電壓提供給對應的柵線gn,以向對應的柵線gn輸出開啟電壓;
預充電模塊12分別與對應級移位寄存器單元sr(n)的輸出端outn、上一級移位寄存器單元sr(n+1)的輸出端outn+1、第二參考電壓端vref2、第三參考電壓端vref3以及對應的柵線gn相連;預充電模塊12用于:在上一級移位寄存器單元sr(n+1)輸出有效脈沖信號時,將第三參考電壓端vref3的電壓進行分壓后提供給對應的柵線gn,以向對應的柵線輸出預開啟電壓;在上一級移位寄存器單元sr(n+1)和對應級移位寄存器單元sr(n)均無有效脈沖信號輸出時,將第二參考電壓端vref2的電壓提供給對應的柵線gn,以向對應的柵線gn輸出關閉啟電壓。
在具體實施時,在本發(fā)明實施例提供的柵極驅動電路中,第一參考電壓端、第二參考電壓端和第三參考電壓端的電壓與柵線所需要的開啟電壓和關閉電壓有關。當開啟電壓為高電平,關閉電壓為低電平時,第一參考電壓端和第三參考電壓端為高電平,第二參考電壓端為低電平;反之,當開啟電壓為低電平,關閉電壓為高電平時,第一參考電壓端和第三參考電壓端為低電平,第二參考電壓端為高電平。
在具體實施時,在本發(fā)明實施例提供的柵極驅動電路中,如圖4所示,第三參考電壓端vref3與第一參考電壓端vref1為同一端。這樣減少一個參考電壓端,可以減少柵極驅動電路中的走線,從而簡化電路結構。
在具體實施時,在本發(fā)明實施例提供的柵極驅動電路中,如圖5a和圖5b所示,充電模塊11包括:第一晶體管t1;其中,
第一晶體管t1的柵極與對應級移位寄存器單元sr(n)的輸出端outn相連,第一晶體管t1的第一極與第一參考電壓端vref1相連,第一晶體管t1的第二極與對應的柵線gn相連。
在具體實施時,在本發(fā)明實施例提供的柵極驅動電路中,如圖5a和圖5b所示,預充電模塊12包括:第二晶體管t2、第三晶體管t3和電阻r1;其中,
第二晶體管t2的柵極與對應級移位寄存器單元sr(n)的輸出端outn相連,第二晶體管t2的第一極與第二參電壓端vref2相連,第二晶體管t2的第二極與對應的柵線gn相連;
第三晶體管t3的柵極與上一級移位寄存器單元sr(n-1)的輸出端outn-1相連,如圖5a和圖5b所示,第三晶體管t3的第一極通過電阻r1與第三參考電壓端vref3相連,第三晶體管t3的第二極與對應的柵線gn相連;
或者,第三晶體管的柵極與上一級移位寄存器單元的輸出端outn-1相連,第三晶體管的第一極與第三參考電壓端相連,第三晶體管的第二極通過電阻與對應的柵線相連(該種連接關系圖中未示出)。
在具體實施時,在本發(fā)明實施例提供的柵極驅動電路中,如圖5a所示,第一晶體管t1與第三晶體管t3均為p型晶體管,第二晶體管t2為n型晶體管;或者,如圖5b所示,第一晶體管t1與第三晶體管t3均為n型晶體管,第二晶體管t2為p型晶體管。
在具體實施時,在本發(fā)明實施例提供的柵極驅動電路中,當?shù)谌齾⒖茧妷憾藇ref3與第一參考電壓端vref1為同一端時,預充電控制單元10_n的具體結構如圖6a和圖6b所示。
在具體實施時,在本發(fā)明實施例提供的柵極驅動電路中,n型晶體管在高電平作用下導通,在低電平作用下關閉。p型晶體管在低電平作用下導通,在高電平作用下關閉。
具體地,預充電控制單元10_n的工作原理為:當?shù)趎-1級移位寄存器單元sr(n-1)的輸出端outn-1輸出效脈沖信號時,第三開開關晶體管t3和第二晶體管t2導通,第一晶體管t1關閉,第一參考電壓端vref1和第二參考電壓端vref2導過,第一參考電壓端vref1的電壓通過電阻r1分壓后提供給柵線gn,以向柵線gn輸出預開啟電壓;當?shù)趎級移位寄存器單元sr(n)的輸出端outn輸出有效脈沖信號時,第一晶體管t1導通,第三開開關晶體管t3和第二晶體管t2關閉,第一參考電壓端vref1的電壓提供給柵線gn,已向柵線gn輸出開啟電壓;當?shù)趎-1級移位寄存器單元sr(n-1)的輸出端outn-1和第n級移位寄存器單元sr(n)的輸出端outn均無有效脈沖信號輸出時,第二晶體管t2導通,第一晶體管t1和第三開開關晶體管t3關閉,第二參考電壓端vref2的電壓提供給柵線gn,以向柵線gn輸出關閉電壓。
在具體實施時,當?shù)趎級移位寄存器單元sr(n)輸出的有效脈沖信號為低電平信號時,預充電控制單元10_n的具體結構如圖6a所示。
當?shù)谝粎⒖茧妷憾藇ref1的電壓為高電平,第二參考電壓端vref2的電壓為低電平時,對應的時序如圖7a所示。在t1階段,outn-1為低電平,outn為高電平,t2和t3導通,t1關閉,第一參考電壓端vref1的高電平電壓通過電阻r1分壓后提供給柵線gn,使柵線gn上的電位為高電平。在t2階段,outn-1為高電平,outn為低電平,t1導通,t2和t3關閉,第一參考電壓端vref1的高電平電壓直接提供給柵線gn,使柵線gn上的電位為高電平,且柵線gn上的電位高于t1階段。在除了t1和t2的其它階段,outn-1為高電平,outn為高電平,t2導通,t1和t3關閉,第二參考電壓端vref2的低電平電壓提供給柵線gn,使柵線gn上的電位為低電平。
當?shù)谝粎⒖茧妷憾藇ref1的電壓為低電平,第二參考電壓端vref2的電壓為高電平時,對應的時序如圖7b所示。在t1階段,outn-1為低電平,outn為高電平,t2和t3導通,t1關閉,第一參考電壓端vref1的低電平電壓通過電阻r1分壓后提供給柵線gn,使柵線gn上的電位為低電平。在t2階段,outn-1為高電平,outn為低電平,t1導通,t2和t3關閉,第一參考電壓端vref1的低電平電壓直接提供給柵線gn,使柵線gn上的電位為低電平,且柵線gn上的電位低于t1階段。在除了t1和t2的其它階段,outn-1為高電平,outn為高電平,t2導通,t1和t3關閉,第二參考電壓端vref2的高電平電壓提供給柵線gn,使柵線gn上的電位為高電平。
在具體實施時,當?shù)趎級移位寄存器單元sr(n)輸出的有效脈沖信號為高電平信號時,預充電控制單元10_n的具體結構如圖6b所示。
當?shù)谝粎⒖茧妷憾藇ref1的電壓為高電平,第二參考電壓端vref2的電壓為低電平時,對應的時序如圖7c所示。在t1階段,outn-1為高電平,outn為低電平,t2和t3導通,t1關閉,第一參考電壓端vref1的高電平電壓通過電阻r1分壓后提供給柵線gn,使柵線gn上的電位為高電平。在t2階段,outn-1為低電平,outn為高電平,t1導通,t2和t3關閉,第一參考電壓端vref1的高電平電壓直接提供給柵線gn,使柵線gn上的電位為高電平,且柵線gn上的電位高于t1階段。在除了t1和t2的其它階段,outn-1為低電平,outn為低電平,t2導通,t1和t3關閉,第二參考電壓端vref2的低電平電壓提供給柵線gn,使柵線gn上的電位為低電平。
當?shù)谝粎⒖茧妷憾藇ref1的電壓為低電平,第二參考電壓端vref2的電壓為高電平時,對應的時序如圖7d所示。在t1階段,outn-1為高電平,outn為低電平,t2和t3導通,t1關閉,第一參考電壓端vref1的低電平電壓通過電阻r1分壓后提供給柵線gn,使柵線gn上的電位為低電平。在t2階段,outn-1為低電平,outn為高電平,t1導通,t2和t3關閉,第一參考電壓端vref1的低電平電壓直接提供給柵線gn,使柵線gn上的電位為低電平,且柵線gn上的電位低于t1階段。在除了t1和t2的其它階段,outn-1為低電平,outn為低電平,t2導通,t1和t3關閉,第二參考電壓端vref2的高電平電壓提供給柵線gn,使柵線gn上的電位為高電平。
以上僅是舉例說明柵極驅動電路中預充電控制單元的具體結構,在具體實施時,預充電控制單元的具體結構不限于本發(fā)明實施例提供的上述結構,還可以是本領域技術人員可知的其他結構,在此不做限定。
在具體實施時,在本發(fā)明實施例提供的柵極驅動電路中,當移位寄存單元輸出的有效脈沖信號為高電平,而開啟電壓為低電平時;或者,當移位寄存單元輸出的有效脈沖信號為低電平,而開啟電壓為高電平時,如圖8所示,還包括與第一級移位寄存器單元sr(1)對應的反相器01;其中,
反相器01的輸入端與第一級移位寄存器單元sr(1)的輸出端out1相連,反相器01的輸出端用于與第1條柵線g1相連,這樣保證每一條柵線上的開啟電壓均為高電平或均為低電平。例如當柵極驅動電路中的預充電控制單元10_n對應的時序為如圖7a和圖7d所示時,需要在第一級移位寄存器單元sr(1)的輸出端out1連接反相器01。
基于同一發(fā)明構思,本發(fā)明實施例還提供了一種顯示面板,如圖9所示,包括交叉設置的柵線g1~gn和數(shù)據(jù)線data,還包括與柵線gn連接的柵極驅動電路1,以及與數(shù)據(jù)線data連接的數(shù)據(jù)信號驅動電路2;
其中,在柵極驅動電路1中,預充電控制單元10_n包括的電阻r1的阻值與預充電控制單元10_n對應的柵線gn所在的行與數(shù)據(jù)信號驅動電路2之間的距離成反比。即柵線gn所在的行與數(shù)據(jù)信號驅動電路2之間的距離越遠,柵極驅動電路1向該行該行柵線gn輸出的預開啟電壓越接近第三參考電壓端的電壓,這是由于距離數(shù)據(jù)信號驅動電路2越遠的柵線gn,數(shù)據(jù)線上的數(shù)據(jù)信號到達該行柵線gn對應的像素的阻抗越大,因此為了補償存在的阻抗差異,利用不同行柵線對應的電阻r1的阻值不同進行補償。
在具體實施時,本發(fā)明實施例提供的顯示面板適用于液晶顯示面板。
基于同一發(fā)明構思,本發(fā)明實施例還提供了一種顯示裝置,包括本發(fā)明實施例提供的顯示面板。由于該顯示面板解決問題的原理與前述一種柵極驅動電路相似,因此該顯示裝置的實施可以參見前述柵極驅動電路的實施,重復之處不再贅述。
在具體實施時,該顯示裝置可以為:手機、平板電腦、電視機、顯示器、筆記本電腦、數(shù)碼相框、導航儀等任何具有顯示功能的產(chǎn)品或部件。該顯示裝置的實施可以參見上述顯示面板的實施例,重復之處不再贅述。
基于同一發(fā)明構思,本發(fā)明實施例還提供的一種上述柵極驅動電路的驅動方法,在一幀時間內:
柵極驅動電路中的n個移位寄存器單元逐級輸出有效脈沖信號;
對于與第n級移位寄存器單元對應的預充電控制單元,在第n級移位寄存器單元輸出有效脈沖信號時,預充電控制單元向第n條柵線輸出開啟電壓,在第n-1級移位寄存器單元輸出有效脈沖信號時,向第n條柵線輸出預開啟電壓,其中n為大于1且小于或等于n的任意整數(shù);
預開啟電壓的幅值介于開啟電壓的幅值與柵線的關閉電壓的幅值之間。
在具體實施時,當預充電控制單元包括充電模塊和預充電模塊時,在本發(fā)明實施例提供的驅動方法中,對于與第n級移位寄存器單元對應的預充電控制單元的工作具體為:
在第n級移位寄存器單元輸出有脈沖信號時,充電模塊將第一參考電壓端的電壓提給第n條柵線,以向第n條柵線輸出開啟電壓;
在第n-1級移位寄存器單元輸出有效脈沖信號時,預充電模塊將第三參考電壓端的電壓進行分壓后提供給第n條柵線,以向提供第n條柵線輸出預開啟電壓;
在第n-1級移位寄存器單元和第n級移位寄存器單元均無有效脈沖信號輸出時,預充電模塊將第二參考電壓端的電壓提供給第n條柵線,以向第n條柵線輸出關閉電壓。
本發(fā)明實施例提供的驅動方法,利用預充電控制單元使對應行的柵線在上一行柵線的電壓為開啟電壓時本行柵線的電壓已經(jīng)變?yōu)轭A開啟電壓,從而使本行像素打開,像素上的電壓的極性隨上一行像素上的電壓的極性的翻轉發(fā)生翻轉,這樣當本行柵線對應的預充電控制單元輸出開啟電壓時,本行像素打開開始充電,像素上的電壓的極性不需要發(fā)生,因此電壓達到目標電壓的速度快,從而相比現(xiàn)有的柵極驅動電路充電時間加長,從而解決顯示面板的像素充電不足的問題。
在具體實施時,當充電模塊包括第一晶體管時,在本發(fā)明實施例提供的驅動方法中,充電模塊的具體工作為:第一晶體管在對應級移位寄存器單元輸出有效脈沖信號時開啟,且開啟的第一晶體管將第一參考電壓端的電壓提供給對應的柵線。
在具體實施時,當預充電模塊包括第二晶體管、第三晶體管和電阻時,在本發(fā)明實施例提供的驅動方法中,預充電模塊的具體工作為:
第二晶體管在對應級移位寄存器單元無有效脈沖信號輸出時開啟,且開啟的第二晶體管將第二參電壓端的電壓提供給對應的柵線;
第三晶體管在上一級移位寄存器單元輸出有效脈沖信號時開啟,且開啟的第三晶體管使第三參考電壓端的電壓經(jīng)過電阻分壓后輸出至對應的柵線。
具體地,本發(fā)明實施例提供的上述驅動方法中,柵極驅動電路的具體工作原理可以參見上述柵極驅動電路部分,在此不作贅述。
進一步地,當柵極驅動電路應用于顯示面板上,且顯示面板上設置有數(shù)據(jù)信號驅動電路時,在本發(fā)明實施例提供的驅動方法中,第n條柵線所在的行與數(shù)據(jù)信號驅動電路的距離越遠,柵極驅動電路向第n條柵線輸出的預開啟電壓的幅值越大。
本發(fā)明實施例提供的上述柵極驅動電路、顯示面板、顯示裝置及驅動方法,其中柵極驅動電路包括級聯(lián)的n個移位寄存器單元;還包括:與第n級移位寄存器單元對應的預充電控制單元;其中,與第n級移位寄存器單元對應的預充電控制單元用于在第n級移位寄存器單元輸出有效脈沖信號時,向第n條柵線輸出開啟電壓,以及用于在第n-1級移位寄存器單元輸出有效脈沖信號時,向第n條柵線輸出預開啟電壓。而現(xiàn)有的柵極驅動電路中當移位寄存器器單元輸出有效脈沖信號時,使像素打開開始充電,但是像素上的電壓需要由上一幀時的極性為正(或負)的電壓變?yōu)闃O性為負(或正)的目標電壓需要的時間較長。而本發(fā)明實施例提供的柵極驅動電路,由于多了預充電控制單元的設置,利用預充電控制單元使對應行的柵線在上一行柵線的電壓為開啟電壓時本行柵線的電壓已經(jīng)變?yōu)轭A開啟電壓,從而使本行像素打開,像素上的電壓的極性發(fā)生翻轉,即實現(xiàn)預充電。這樣當本行柵線對應的預充電控制單元輸出開啟電壓時,本行像素打開開始充電,像素上的電壓的極性與預充電時相比是不變的,因此電壓達到目標電壓的速度快,從而相比現(xiàn)有的柵極驅動電路充電時間加長,從而解決顯示面板的像素充電不足的問題。
顯然,本領域的技術人員可以對本發(fā)明進行各種改動和變型而不脫離本發(fā)明的精神和范圍。這樣,倘若本發(fā)明的這些修改和變型屬于本發(fā)明權利要求及其等同技術的范圍之內,則本發(fā)明也意圖包含這些改動和變型在內。