本發(fā)明屬于顯示技術(shù)領(lǐng)域,具體涉及一種像素驅(qū)動電路、像素驅(qū)動電路的驅(qū)動方法及顯示裝置。
背景技術(shù):
有機發(fā)光顯示器(OLED)是當(dāng)今平板顯示器研究領(lǐng)域的熱點之一,與液晶顯示器相比,OLED具有低能耗、生產(chǎn)成本低、自發(fā)光、寬視角及響應(yīng)速度快等優(yōu)點,目前,在手機、PDA、數(shù)碼相機等顯示領(lǐng)域OLED已經(jīng)開始取代傳統(tǒng)的LCD顯示屏。像素驅(qū)動電路設(shè)計是OLED顯示器核心技術(shù)內(nèi)容,具有重要的研究意義。
與TFT-LCD利用穩(wěn)定的電壓控制亮度不同,OLED屬于電流驅(qū)動,需要穩(wěn)定的電流來控制發(fā)光。圖1為現(xiàn)有的像素驅(qū)動電路,請參閱圖1,該像素驅(qū)動電路包括一個發(fā)光單元,該發(fā)光單元包括輸入模塊10、驅(qū)動模塊11、發(fā)光模塊12和存儲模塊13,其中,輸入模塊10與數(shù)據(jù)線data和掃描線scan相連,且輸入模塊10和驅(qū)動模塊11相連,形成第一節(jié)點,輸入模塊10用于在掃描線的控制下將數(shù)據(jù)線上的信號提供給第一節(jié)點A;驅(qū)動模塊11和第一電源線相連,形成第二節(jié)點B;存儲模塊13的兩端分別連接第一節(jié)點A和第二節(jié)點B;驅(qū)動模塊11與發(fā)光模塊12相連,發(fā)光模塊12與第二電源線相連;其中,存儲模塊13用于在掃描線輸入有效信號時受到第一電源線的充電以及在掃描線輸入無效信號時向第一節(jié)點A放電;驅(qū)動模塊用于在第一節(jié)點A的控制下控制第一電源線和發(fā)光模塊12導(dǎo)通,以驅(qū)動發(fā)光模塊12發(fā)光。具體地,輸入模塊10包括開關(guān)管T1,驅(qū)動模塊11包括驅(qū)動管T1,存儲模塊包括存儲電容Cs;發(fā)光模塊12包括發(fā)光元件OLED,當(dāng)掃描線選擇某一行時,Vscan為低,T1導(dǎo)通,數(shù)據(jù)電壓Vdata寫入存儲電容Cs,當(dāng)該行掃描結(jié)束后,Vscan變高,T1關(guān)斷,存儲在Cs上的柵極電壓驅(qū)動T2管,使其產(chǎn)生電流來驅(qū)動OLED,保證OLED在一幀內(nèi)持續(xù)發(fā)光。但是,在實際應(yīng)用中,由于工藝制程和器件老化等原因,在各像素驅(qū)動電路的驅(qū)動管的閾值電壓不相等,這樣,就會導(dǎo)致流過每個像素點OLED的電流相對理論值發(fā)生變化,從而使得顯示亮度不均,從而影響整個圖像的顯示效果。
為解決上述問題,現(xiàn)有技術(shù)采用一種具有補償電路的6T1C的像素驅(qū)動電路,但是,其又會存在以下技術(shù)問題:由于一個像素驅(qū)動電路只能驅(qū)動一個像素,且需要設(shè)置一條數(shù)據(jù)線,若驅(qū)動多個像素,需要設(shè)置多個像素驅(qū)動電路和多條數(shù)據(jù)線,同時需要設(shè)置多個數(shù)據(jù)驅(qū)動IC,因此,不僅會導(dǎo)致像素間距Pixel Pitch較大,從而導(dǎo)致無法做到高PPI,而且還造成成本高。
技術(shù)實現(xiàn)要素:
本發(fā)明旨在至少解決現(xiàn)有技術(shù)中存在的技術(shù)問題之一,提出了一種像素驅(qū)動電路及像素驅(qū)動電路的驅(qū)動方法,節(jié)省了數(shù)據(jù)線的設(shè)置數(shù)量,不僅可以在一定程度有利于減小像素間距Pixel Pitch,從而可以做到高PPI;而且,還可以減少數(shù)據(jù)驅(qū)動IC的設(shè)置數(shù)量,從而降低成本。
為解決上述問題之一,本發(fā)明提供了一種像素驅(qū)動電路,包括:補償單元和多個發(fā)光單元;所述多個發(fā)光單元與同一條數(shù)據(jù)線相連但與不同的掃描線相連;
每個所述發(fā)光單元包括:輸入模塊、驅(qū)動模塊、發(fā)光模塊和存儲模塊、第一節(jié)點、第二節(jié)點和第三節(jié)點;
所述補償單元包括:第一重置模塊、第二重置模塊和控制模塊;
所述輸入模塊與數(shù)據(jù)線、對應(yīng)的掃描線和對應(yīng)的第一節(jié)點相連,用于在掃描線上信號的控制下將數(shù)據(jù)線上的信號提供給第一節(jié)點;
所述驅(qū)動模塊的控制端與對應(yīng)的第一節(jié)點相連,第一端與對應(yīng)的第二節(jié)點相連,第二端與對應(yīng)的發(fā)光模塊的第一端相連;所述發(fā)光模塊的第二端與第二電源線相連;所述驅(qū)動模塊用于在第一節(jié)點上信號的控制下導(dǎo)通第二節(jié)點和發(fā)光模塊的第一端;
所述第一重置模塊與第一電源線、第一控制線和所有的第二節(jié)點相連,用于在第一控制線上信號的控制下將第一電源線上的信號獨立地提供給每個第二節(jié)點;
所述控制模塊與所有的第一節(jié)點、所有的第三節(jié)點和第三控制線相連,用于在第三控制線上信號的控制下獨立地導(dǎo)通每個第三節(jié)點和對應(yīng)的第一節(jié)點;
所述第二重置模塊與第三電源線、第二控制線和所有的第三節(jié)點相連,用于在第二控制線上信號的控制下將第三電源線上的信號獨立地提供給每個第三節(jié)點;
所述存儲模塊的第一端與對應(yīng)的第二節(jié)點相連,第二端與對應(yīng)的第三節(jié)點相連,用于在該第二節(jié)點和第三節(jié)點上信號的控制下進(jìn)行充電或放電,以及在第三節(jié)點浮接時保持第二節(jié)點和第三節(jié)點之間的電壓差穩(wěn)定。
優(yōu)選地,所述補償單元還包括:輔助放電模塊;
所述輔助放電模塊與第四控制線、所有的發(fā)光模塊的第一端和第二端相連,用于在第四控制線上信號的控制下獨立地導(dǎo)通每個發(fā)光模塊的第一端和第二端。
優(yōu)選地,所述第一重置模塊包括:
與所述發(fā)光單元一一對應(yīng)的多個第一重置子模塊;
每個所述第一重置子模塊與第一控制線、第一電源線和對應(yīng)的第二節(jié)點相連,用以在第一控制線上信號的控制下將第一電源線上的信號提供給對應(yīng)的第二節(jié)點。
優(yōu)選地,所述第二重置模塊包括:
與所述發(fā)光單元一一對應(yīng)的多個第二重置子模塊;
每個所述第二重置子模塊與第二控制線、第三電源線和對應(yīng)的第三節(jié)點相連,用以在第二控制線上信號的控制下將第三電源線上的信號提供給對應(yīng)的第三節(jié)點。
優(yōu)選地,所述第一重置子模塊包括第一薄膜晶體管,
所述第一薄膜晶體管的柵極與所述第一控制線相連,所述第一薄膜晶體管的第一極與第一電源線相連,所述第一薄膜晶體管的第二極與第二節(jié)點相連。
優(yōu)選地,所述第二重置子模塊包括第二薄膜晶體管,
所述第二薄膜晶體管的柵極與所述第二控制線相連,所述第二薄膜晶體管的第一極與第三電源線相連,所述第二薄膜晶體管的第二極與第三節(jié)點相連。
優(yōu)選地,所述第二控制線共用任一條掃描線。
優(yōu)選地,所述控制模塊包括:與所述發(fā)光單元一一對應(yīng)的多個控制子模塊;
每個所述控制子模塊與第三控制線、對應(yīng)的第一節(jié)點和對應(yīng)的第三節(jié)點相連,用以在第三控制線上信號的控制下導(dǎo)通該第一節(jié)點和第三節(jié)點。
優(yōu)選地,所述控制子模塊包括第三薄膜晶體管,
所述第三薄膜晶體管的柵極與所述第三控制線相連,所述第三薄膜晶體管的第一極與所述第三節(jié)點相連,所述第三薄膜晶體管的第二極與第一節(jié)點相連。
優(yōu)選地,所述第三控制線共用任一條掃描線但與所述第二控制線不同。
優(yōu)選地,所述輔助放電模塊包括:
與所述發(fā)光單元一一對應(yīng)的多個輔助放電子模塊;
每個所述輔助放電子模塊與第四控制線、對應(yīng)的發(fā)光模塊的第一端和第二端相連,用于在第四控制線上信號的控制下導(dǎo)通該發(fā)光模塊的第一端和第二端。
優(yōu)選地,所述輔助放電子模塊包括第四薄膜晶體管,
所述第四薄膜晶體管的柵極與所述第四控制線相連,所述第四薄膜晶體管的第一極和第二極分別與對應(yīng)的所述發(fā)光模塊的第一端和第二端相連。
優(yōu)選地,所述第四控制線與第三控制線共用同一條掃描線。
本發(fā)明還提供一種上述像素驅(qū)動電路的驅(qū)動方法,包括重置步驟、數(shù)據(jù)寫入及放電步驟和補償發(fā)光步驟;其中
在所述重置步驟,所述第一重置模塊在第一控制線上信號的控制下將第一電源線上的信號提供至所有的第二節(jié)點;所述第二重置模塊在第二控制線上信號的控制下將第三電源線上的信號提供至所有的第三節(jié)點;所有的存儲模塊均在第三節(jié)點和第二節(jié)點上信號的控制下進(jìn)行充電;
在所述數(shù)據(jù)寫入及放電步驟,多個所述掃描線上依次輸入有效信號,所述第一重置模塊在第一控制線上的信號的控制下斷開第一電源線和所有的第二節(jié)點;針對輸入有效信號的當(dāng)前掃描線對應(yīng)的發(fā)光單元:所述輸入模塊在該掃描線上控制下將數(shù)據(jù)線上的信號提供至對應(yīng)的第一節(jié)點;所述驅(qū)動模塊在所述第一節(jié)點上信號的控制下導(dǎo)通對應(yīng)的第二節(jié)點和對應(yīng)的發(fā)光模塊的第一端;所述存儲模塊在對應(yīng)的第二節(jié)點和第三節(jié)點的作用下通過所述發(fā)光模塊放電;
在補償發(fā)光步驟,多個所述掃描線上均輸入無效信號,每個所述輸入模塊在對應(yīng)掃描線上控制下斷開數(shù)據(jù)線和對應(yīng)的第一節(jié)點;所述第一重置模塊在第一控制線上的信號的控制下使第一電源線上的信號提供給所有的第二節(jié)點;所述第二重置模塊在第二控制線上的信號的控制下斷開第三電源線和所有的第三節(jié)點;所述控制模塊在第三控制線上的信號的控制下導(dǎo)通所有的第三節(jié)點和對應(yīng)的第一節(jié)點;每個所述存儲模塊在對應(yīng)的第三節(jié)點處于浮接狀態(tài)時保持對應(yīng)的第二節(jié)點和對應(yīng)的第三節(jié)點上的電壓差穩(wěn)定;每個所述驅(qū)動模塊在第一節(jié)點上的信號的控制下導(dǎo)通對應(yīng)的第二節(jié)點和對應(yīng)的所述發(fā)光模塊的第一端,控制所述發(fā)光模塊發(fā)光。
優(yōu)選地,在所述像素驅(qū)動電路采用權(quán)利要求2所述的像素驅(qū)動電路時,在所述數(shù)據(jù)寫入及放電步驟,輔助放電模塊在第四控制線上信號的控制下導(dǎo)通所有的發(fā)光模塊的第一端和第二端,針對輸入有有效信號的當(dāng)前掃描線對應(yīng)的發(fā)光單元:所述存儲模塊在對應(yīng)的第二節(jié)點和第三節(jié)點的作用下通過所述第二電源線放電。
本發(fā)明還提供一種顯示裝置,包括本發(fā)明提供的上述像素驅(qū)動電路。
本發(fā)明具有以下有益效果:
在本發(fā)明中,借助一個補償單元可以同時對多個發(fā)光單元進(jìn)行閾值補償發(fā)光,并且,可以使得多個發(fā)光單元僅與一條數(shù)據(jù)線相連,從而節(jié)省了數(shù)據(jù)線的設(shè)置數(shù)量,因此,不僅可以在一定程度有利于減小像素間距Pixel Pitch,從而可以做到高PPI;而且,還可以減少數(shù)據(jù)驅(qū)動IC的設(shè)置數(shù)量,從而降低成本。
附圖說明
圖1為現(xiàn)有的像素驅(qū)動電路;
圖2為本發(fā)明實施例提供的像素驅(qū)動電路的一種原理框圖;
圖3為本發(fā)明實施例提供的像素驅(qū)動電路的另一種原理框圖;
圖4為圖3所示的像素驅(qū)動電路的一種具體電路圖;
圖5為圖4所示像素驅(qū)動電路的時序圖;
圖6a~圖6e為圖4所示像素驅(qū)動電路對應(yīng)圖5所示不同時間段的工作示意圖。
具體實施方式
為使本領(lǐng)域的技術(shù)人員更好地理解本發(fā)明的技術(shù)方案,下面結(jié)合附圖來對本發(fā)明提供的像素驅(qū)動電路、像素驅(qū)動電路的驅(qū)動方法及顯示裝置進(jìn)行詳細(xì)描述。
實施例1
圖2為本發(fā)明實施例提供的像素驅(qū)動電路的一種原理框圖,請參閱圖2,本發(fā)明實施例提供的像素驅(qū)動電路,包括:補償單元和多個發(fā)光單元1,圖2中以兩個發(fā)光單元1為例進(jìn)行說明,當(dāng)然,本發(fā)明中發(fā)光單元1的數(shù)量也可以為3個以上;多個發(fā)光單元1與同一條數(shù)據(jù)線data相連但與不同的掃描線(如圖2中的第一掃描線和第二掃描線)相連,也即,發(fā)光單元1與掃描線一一對應(yīng)相連;每個發(fā)光單元1包括:輸入模塊10、驅(qū)動模塊11、發(fā)光模塊12、存儲模塊13、第一節(jié)點A、第二節(jié)點B和第三節(jié)點C;補償單元2包括:第一重置模塊21、第二重置模塊22和控制模塊23。
其中,輸入模塊10與數(shù)據(jù)線、對應(yīng)的掃描線和對應(yīng)的第一節(jié)點A相連,用于在掃描線上信號的控制下將數(shù)據(jù)線上的信號提供給第一節(jié)點A。在此需要說明的是,數(shù)據(jù)線分時提供對應(yīng)不同發(fā)光單元的信號。
驅(qū)動模塊11的控制端與對應(yīng)的第一節(jié)點A相連,第一端與對應(yīng)的第二節(jié)點B相連,第二端與對應(yīng)的發(fā)光模塊12的第一端相連;發(fā)光模塊12的第二端與第二電源線相連;驅(qū)動模塊11用于在第一節(jié)點A上信號的控制下導(dǎo)通第二節(jié)點B和發(fā)光模塊的第一端。
第一重置模塊21與第一電源線、第一控制線和所有的第二節(jié)點B相連,用于在第一控制線上信號的控制下將第一電源線上的信號獨立地提供給每個第二節(jié)點B,用以使多個發(fā)光單元的第二節(jié)點B上的信號之間各自相互獨立而不相互影響。
控制模塊23與所有的第一節(jié)點A、所有的第三節(jié)點C和第三控制線相連,用于在第三控制線上信號的控制下獨立地導(dǎo)通每個第三節(jié)點C和對應(yīng)的第一節(jié)點A,用以使多個發(fā)光單元的第三節(jié)點C和第一節(jié)點A導(dǎo)通時各自相互獨立而不相互影響。
第二重置模塊22與第三電源線、第二控制線和所有的第三節(jié)點C相連,用于在第二控制線上信號的控制下將第三電源線上的信號獨立地提供給第三節(jié)點C,用以使多個發(fā)光單元的第三節(jié)點C上的信號之間各自相互獨立而不相互影響。
存儲模塊13的第一端與對應(yīng)的第二節(jié)點B相連,第二端與對應(yīng)的第三節(jié)點C相連,用于在該第二節(jié)點B和第三節(jié)點C上信號的控制下進(jìn)行充電或放電,以及在第三節(jié)點C浮接時保持第二節(jié)點B和第三節(jié)點C之間的電壓差穩(wěn)定。
優(yōu)選地,圖3為本發(fā)明實施例提供的像素驅(qū)動電路的另一種原理框圖,請參閱圖3,補償單元2還包括:輔助放電模塊24;輔助放電模塊24與第四控制線、所有的發(fā)光模塊12的第一端和第二端相連,用于在第四控制線上信號的控制下獨立地導(dǎo)通每個發(fā)光模塊12的第一端和第二端,用以使多個發(fā)光單元的第一端上的信號之間各自相互獨立而不相互影響??梢岳斫?,借助該輔助放電模塊24可以保證在補償發(fā)光步驟之前發(fā)光模塊12中無電流通過,因此,可以間接提高發(fā)光模塊12的使用壽命。
下面結(jié)合圖4詳細(xì)描述本發(fā)明實施例提供的像素驅(qū)動電路的一種具體電路。請參閱圖4,該像素驅(qū)動電路中包括三個發(fā)光單元1,為實現(xiàn)第一重置模塊21將第一電源線上的信號獨立地提供給每個第二節(jié)點B,第一重置模塊21包括:與發(fā)光單元1一一對應(yīng)的多個第一重置子模塊211;每個第一重置子模塊211與第一控制線、第一電源線和對應(yīng)的第二節(jié)點B相連,用以在第一控制線上信號的控制下將第一電源線上的信號提供給對應(yīng)的第二節(jié)點B。
具體地,第一重置子模塊211包括第一薄膜晶體管T1,第一薄膜晶體管T1的柵極與第一控制線相連,所述第一薄膜晶體管T1的第一極與第一電源線相連,所述第一薄膜晶體管的第二極與第二節(jié)點B相連。
為實現(xiàn)第二重置模塊22將第三電源線上的信號獨立地提供給每個第三節(jié)點C,第二重置模塊22包括:與發(fā)光單元1一一對應(yīng)的多個第二重置子模塊222;每個第二重置子模塊22與第二控制線、第三電源線和對應(yīng)的第三節(jié)點C相連,用以在第二控制線上信號的控制下將第三電源線上的信號提供給對應(yīng)的第三節(jié)點C。
具體地,第二重置子模塊22包括第二薄膜晶體管T2,第二薄膜晶體管T2的柵極與第二控制線相連,第二薄膜晶體管T2的第一極與第三電源線相連,所述第二薄膜晶體管T2的第二極與第三節(jié)點C相連。
優(yōu)選地,第二控制線共用任一條掃描線,如圖4中第二控制線共用第一掃描線Scan1,這樣,可以使得第一掃描線“兩用”,因而可以減少信號線的設(shè)置數(shù)量,從而進(jìn)一步有利于減小像素間距Pixel Pitch。
控制模塊23包括:與發(fā)光單元1一一對應(yīng)的多個控制子模塊231;每個控制子模塊231與第三控制線、對應(yīng)的第一節(jié)點A和對應(yīng)的第三節(jié)點C相連,用以在第三控制線上信號的控制下導(dǎo)通該第一節(jié)點A和第三節(jié)點C。
具體地,控制子模塊231包括第三薄膜晶體管T3,第三薄膜晶體管T3的柵極與第三控制線相連,所述第三薄膜晶體管T3的第一極與第三節(jié)點C相連,所述第三薄膜晶體管T3的第二極與第一節(jié)點A相連。
優(yōu)選地,第三控制線共用任一條掃描線但與但與第二控制線不同,如圖4中第三控制線為第三掃描線Scan3,這樣,可以使得該第三掃描線“兩用”,因而可以減少信號線的設(shè)置數(shù)量,從而進(jìn)一步有利于減小像素間距Pixel Pitch。
為實現(xiàn)輔助放電模塊在第四控制線的控制下獨立地導(dǎo)通每個發(fā)光模塊12的第一端和第二端,輔助放電模塊24包括:與所述發(fā)光單元1一一對應(yīng)的多個輔助放電子模塊241;每個輔助放電子模塊241與第四控制線、對應(yīng)的發(fā)光模塊12的第一端和第二端相連,用于在第四控制線上信號的控制下導(dǎo)通該發(fā)光模塊12的第一端和第二端。
具體地,輔助放電子模塊241包括第四薄膜晶體管T4,第四薄膜晶體管T4的柵極與所述第四控制線T4相連,所述第四薄膜晶體管T4的第一極和第二極分別與對應(yīng)的所述發(fā)光模塊12的第一端和第二端相連。
優(yōu)選地,第四控制線和第三控制線共用同一條掃描線,如圖4中第四控制線為第三掃描線Scan3。這樣,可以使得第三掃描線“三用”,因而可以更減少信號線的設(shè)置數(shù)量,從而更進(jìn)一步有利于減小像素間距Pixel Pitch。
在第二控制線共用任一條掃描線,第三控制線共用任一條掃描線但與第二控制線不同,第四控制線與第三控制線共用同一條掃描線的情況下,第三薄膜晶體管T3與第一薄膜晶體管T1、第二薄膜晶體管T2、第四薄膜晶體管T4的類型均不相同,在圖4中,第三薄膜晶體管T3為N型晶體管,第一薄膜晶體管T1、第二薄膜晶體管T2、第四薄膜晶體管T4為P型晶體管。
圖4中的3個發(fā)光單元1按照排列位置被分別稱之為左發(fā)光單元、中發(fā)光單元和右發(fā)光單元;對應(yīng)左發(fā)光單元、中發(fā)光單元和右發(fā)光單元,各自的輸入模塊10均包括第五晶體管T5,驅(qū)動模塊11均包括第六晶體管T6;發(fā)光模塊12均包括發(fā)光元件OLED;存儲模塊13均包括存儲電容C1。其中,第五晶體管T5與第二晶體管T2相同,為P型晶體管;第一電源線輸出電壓Vdd,第二電源線和第三電源線為接地線(當(dāng)然,在實際應(yīng)用中,也可以為低電平端,在下文中均以接地端為例進(jìn)行說明);左發(fā)光單元、中發(fā)光單元和右發(fā)光單元依次對應(yīng)Scan1~Scan3;第一控制線稱為Em。
下面結(jié)合圖5詳細(xì)描述圖4所示具體電路的工作過程,具體包括如下步驟:
重置步驟,結(jié)合時序圖的第1時間段,Scan1、Scan3、Em均為低電位,Scan2為高電位;除了所有的T3和中發(fā)光單元的T5斷開,其余開關(guān)TFT均導(dǎo)通,所有的第三節(jié)點C同時接地,電勢為0V;所有的第二節(jié)點B都接入Vdd,左發(fā)光單元和右發(fā)光單元的第一節(jié)點A接入數(shù)據(jù)線的信號,電勢為V1,該步驟實現(xiàn)了對所有的存儲模塊13進(jìn)行充電的過程,具體充電過程件圖6a中的箭頭所示。
所述數(shù)據(jù)寫入及放電步驟,包括與發(fā)光單元數(shù)量一一對應(yīng)的第一步、第二步和第三步。其中
在第一步,結(jié)合時序圖的第2時間段,Scan1~Scan3低電位,Em為高電位,除了所有的T1和T3關(guān)閉,所有的開關(guān)管均導(dǎo)通,此時,所有的第一節(jié)點A均寫入數(shù)據(jù)線,且當(dāng)前信號為左發(fā)光單元對應(yīng)的數(shù)據(jù)信號V1,C1、C2和C3沿圖6b中箭頭表示的路徑各自放電,放電的最終結(jié)果是:左發(fā)光單元的第二節(jié)點的電壓為V1+Vth1,Vth1為左發(fā)光單元的T6的閾值電壓;中發(fā)光單元的第二節(jié)點的電壓為V1+Vth2,Vth2為中發(fā)光單元的T6的閾值電壓;右發(fā)光單元的第二節(jié)點的電壓為V1+Vth3,Vth3為右發(fā)光單元的T6的閾值電壓。在此放電過程中,由于每個T4將對應(yīng)的OLED的第一端和第二端相連接,因此,電流不會通過OLED,提高了OLED的壽命。
在第二步,結(jié)合時序圖的第3時間段,Scan1提前拉高;Scan2和Scan3保持低電位,Em保持高電位,此時,僅中發(fā)光單元和右發(fā)光單元的T5和所有發(fā)光單元的T4導(dǎo)通,數(shù)據(jù)線上的當(dāng)前信號為中發(fā)光單元對應(yīng)的數(shù)據(jù)信號V2,中發(fā)光單元和右發(fā)光單元的C1均開始放電,放電路徑參見圖6c中的箭頭所示,放電的最終結(jié)果是:中發(fā)光單元的第二節(jié)點B的電壓變?yōu)閂2+Vth2,右發(fā)光單元的第二節(jié)點B的電壓變?yōu)閂2+Vth3。
在第三步,結(jié)合時序圖的第4時間段,Scan2拉高,Scan1、Scan3、Em保持;此時,僅右發(fā)光單元的T5和所有的發(fā)光單元的T4導(dǎo)通,右發(fā)光單元的C1開始放電,放電路徑參見圖6d中的箭頭所示,數(shù)據(jù)線上的當(dāng)前信號為右發(fā)光單元對應(yīng)的數(shù)據(jù)信號V3,因此,右發(fā)光單元的第一節(jié)點A的電壓為V3,放電的最終結(jié)果是:右發(fā)光單元的第二節(jié)點B的電壓變?yōu)閂3+Vth3。
補償發(fā)光步驟,結(jié)合時序圖的第5時間段,Em拉低,Scan3拉高,Scan1~Scan2保持,此時,僅所有的T1和所有的T3導(dǎo)通,所有的第二節(jié)點B接入Vdd,該Vdd產(chǎn)生驅(qū)動OLED發(fā)光的電流,如圖6e的箭頭所示,控制所有的OLED發(fā)光;由于當(dāng)前每個第三節(jié)點C和對應(yīng)的第一節(jié)點A相連,且所有的第三節(jié)點C懸浮狀態(tài),為保持原來的每個第二節(jié)點B和對應(yīng)的第三節(jié)點C之間的電壓差穩(wěn)定,因此,每個第三節(jié)點C(或每個第一節(jié)點A)的信號會發(fā)生等壓跳變,這使得則左發(fā)光單元的第一節(jié)點A上的電壓跳變?yōu)閂dd-V1-Vth1;中發(fā)光單元的第一節(jié)點A的電壓跳變?yōu)閂dd-V2-Vth2;右發(fā)光單元的第一節(jié)點A的電壓跳變?yōu)閂dd-V3-Vth3。
再基于以下飽和電流公式,計算流入各個發(fā)光單元1的OLED的電流IOLED。計算左發(fā)光單元的電流IOLED=K(VGS-Vth1)2=K[Vdd-(Vdd-V1-Vth1)-Vth1]2=K·V12;同理可以得到,中發(fā)光單元的電流IOLED=K·V22;右發(fā)光單元的電流IOLED=K·V32。
由上式中可以看到,此時,每個發(fā)光單元的電流IOLED已經(jīng)不受Vth的影響,只與Vdata有關(guān),因此,徹底解決了驅(qū)動TFT由于工藝制程及長時間的操作造成閾值電壓(Vth)漂移的問題,消除其對IOLED的影響,保證OLED的正常工作;同時保證了使用1個補償單元來完成三個像素的驅(qū)動,減少了數(shù)據(jù)線的數(shù)量,這樣可大幅縮減Pixel Pitch大小并降低IC成本,從而獲得更高的PPI。
綜上所述,本發(fā)明實施例提供的像素驅(qū)動電路,借助補償單元的第一重置模塊、第二重置模塊和控制模塊和多個發(fā)光單元的輸入模塊、驅(qū)動模塊、發(fā)光模塊和存儲模塊、第一節(jié)點、第二節(jié)點和第三節(jié)點的相互配合,可以借助一個補償單元同時對多個發(fā)光單元進(jìn)行閾值補償發(fā)光,并且,可以使得多個發(fā)光單元僅與一條數(shù)據(jù)線相連,從而節(jié)省了數(shù)據(jù)線的設(shè)置數(shù)量,因此,不僅可以在一定程度有利于減小像素間距Pixel Pitch,從而可以做到高PPI;而且,還可以減少數(shù)據(jù)驅(qū)動IC的設(shè)置數(shù)量,從而降低成本。
需要說明的是,在本實施例中,多個發(fā)光單元可以為同行設(shè)置的多個發(fā)光單元;也可以為同行設(shè)置且依次相鄰的多個發(fā)光單元;還可以為多行多列排列的多個發(fā)光單元;當(dāng)然,還可以為任意形式排列的多個發(fā)光單元。
實施例2
基于同一發(fā)明構(gòu)思,本發(fā)明實施例提供一種上述實施例1提供的像素驅(qū)動電路的驅(qū)動方法,包括重置步驟、數(shù)據(jù)寫入及放電步驟和補償發(fā)光步驟;其中
在重置步驟,第一重置模塊在第一控制線上信號的控制下將第一電源線上的信號提供至所有的第二節(jié)點;所述第二重置模塊在第二控制線上信號的控制下將第三電源線上的信號提供至所有的第三節(jié)點;所有的存儲模塊均在第三節(jié)點和第二節(jié)點上信號的控制下進(jìn)行充電。
在所述數(shù)據(jù)寫入及放電步驟,多個所述掃描線上依次輸入有效信號,所述第一重置模塊在第一控制線上的信號的控制下斷開第一電源線和所有的第二節(jié)點;針對輸入有有效信號的當(dāng)前掃描線對應(yīng)的發(fā)光單元:所述輸入模塊在該掃描線上控制下將數(shù)據(jù)線上的信號提供至對應(yīng)的第一節(jié)點;所述驅(qū)動模塊在所述第一節(jié)點上信號的控制下導(dǎo)通對應(yīng)的第二節(jié)點和對應(yīng)的發(fā)光模塊的第一端;所述存儲模塊在對應(yīng)的第二節(jié)點和第三節(jié)點的作用下通過所述發(fā)光模塊放電。
在補償發(fā)光步驟,多個所述掃描線上均輸入無效信號,每個所述輸入模塊在對應(yīng)掃描線上控制下斷開數(shù)據(jù)線和對應(yīng)的第一節(jié)點;所述第一重置模塊在第一控制線上的信號的控制下使第一電源線上的信號提供給所有的第二節(jié)點;所述第二重置模塊在第二控制線上的信號的控制下斷開第三電源線和所有的第三節(jié)點;所述控制模塊在第三控制線上的信號的控制下導(dǎo)通所有的第三節(jié)點和對應(yīng)的第一節(jié)點;每個所述存儲模塊在對應(yīng)的第三節(jié)點處于浮接狀態(tài)時保持對應(yīng)的第二節(jié)點和對應(yīng)的第三節(jié)點上的電壓差穩(wěn)定;每個所述驅(qū)動模塊在第一節(jié)點上的信號的控制下導(dǎo)通對應(yīng)的第二節(jié)點和對應(yīng)的所述發(fā)光模塊的第一端,控制所述發(fā)光模塊發(fā)光。
優(yōu)選地,在所述像素驅(qū)動電路采用具有輔助放電模塊的像素驅(qū)動電路時,在所述數(shù)據(jù)寫入及放電步驟,輔助放電模塊在第四控制線上信號的控制下導(dǎo)通所有的發(fā)光模塊的第一端和第二端,針對輸入有有效信號的當(dāng)前掃描線對應(yīng)的發(fā)光單元:所述存儲模塊在對應(yīng)的第二節(jié)點和第三節(jié)點的作用下通過所述第二電源線放電。
由于本實施例提供的驅(qū)動方法為與上述實施例1提供的像素驅(qū)動電路相對應(yīng)的驅(qū)動方法,而在實施例1已經(jīng)對驅(qū)動方法中進(jìn)行了詳細(xì)地描述,重復(fù)之處在此不再贅述,具體參見實施例1的驅(qū)動過程。
實施例3
本發(fā)明實施例還提供一種顯示裝置,該顯示裝置包括本發(fā)明上述實施例1提供的像素驅(qū)動電路。該顯示裝置解決問題的原理與前述像素驅(qū)動電路相似,因此該顯示面板的實施可以參見前述像素驅(qū)動電路的實施,重復(fù)之處在此不再贅述。
在具體實施時,本發(fā)明實施例提供的顯示裝置可以為:手機、平板電腦、電視機、顯示器、筆記本電腦、數(shù)碼相框、導(dǎo)航儀等任何具有顯示功能的產(chǎn)品或部件。
可以理解的是,以上實施方式僅僅是為了說明本發(fā)明的原理而采用的示例性實施方式,然而本發(fā)明并不局限于此。對于本領(lǐng)域內(nèi)的普通技術(shù)人員而言,在不脫離本發(fā)明的精神和實質(zhì)的情況下,可以做出各種變型和改進(jìn),這些變型和改進(jìn)也視為本發(fā)明的保護范圍。