1.一種雙向掃描單元,其特征在于,所述雙向掃描單元包括第一級(jí)子單元和第二級(jí)子單元,其中,所述第一級(jí)子單元包括:第一輸入模塊、第一上拉節(jié)點(diǎn)、第一上拉控制模塊、第二上拉控制模塊、第一下拉節(jié)點(diǎn)、第一下拉控制模塊、第二下拉控制模塊、第一下拉生成模塊、第一輸出模塊和第一輸出端;以及,所述第二級(jí)子單元包括:第二輸入模塊、第二上拉節(jié)點(diǎn)、第三上拉控制模塊、第四上拉控制模塊、第二下拉節(jié)點(diǎn)、第三下拉控制模塊、第四下拉控制模塊、第二下拉生成模塊、第二輸出模塊和第二輸出端;
所述第一輸入模塊響應(yīng)于第一控制端的信號(hào)而控制第一電壓端與所述第一上拉節(jié)點(diǎn)之間和控制第三電壓端與所述第一輸出端之間的接通狀態(tài),以及響應(yīng)于第二控制端的信號(hào)而控制第二電壓端與所述第一上拉節(jié)點(diǎn)之間和控制所述第三電壓端與所述第一輸出端之間的接通狀態(tài),其中,所述第一電壓端和第二電壓端輸出的信號(hào)的電平相反;
所述第二輸入模塊響應(yīng)于第三控制端的信號(hào)而控制所述第一電壓端與所述第二上拉節(jié)點(diǎn)之間和控制所述第三電壓端與所述第二輸出端之間的接通狀態(tài),以及響應(yīng)于第四控制端的信號(hào)而控制所述第二電壓端與所述第二上拉節(jié)點(diǎn)之間和控制所述第三電壓端與所述第二輸出端之間的接通狀態(tài),其中,所述第一輸入模塊和第二輸入模塊的結(jié)構(gòu)相同;
所述第一上拉控制模塊響應(yīng)于所述第一上拉節(jié)點(diǎn)的信號(hào)而控制所述第一下拉節(jié)點(diǎn)與所述第三電壓端之間和控制所述第一下拉節(jié)點(diǎn)與所述第一下拉生成模塊之間的接通狀態(tài);所述第二上拉控制模塊響應(yīng)于所述第二上拉節(jié)點(diǎn)的信號(hào)而控制所述第一下拉節(jié)點(diǎn)與所述第三電壓端之間和控制所述第一下拉節(jié)點(diǎn)與所述第一下拉生成模塊之間的接通狀態(tài);
所述第三上拉控制模塊響應(yīng)于所述第二上拉節(jié)點(diǎn)的信號(hào)而控制所述第二下拉節(jié)點(diǎn)與所述第三電壓端之間和控制所述第二下拉節(jié)點(diǎn)與所述第二下拉生成模塊之間的接通狀態(tài);所述第四上拉控制模塊響應(yīng)于所述第一上拉節(jié)點(diǎn)的信號(hào)而控制所述第二下拉節(jié)點(diǎn)與所述第三電壓端之間和控制所述第二下拉節(jié)點(diǎn)與所述第二下拉生成模塊之間的接通狀態(tài),其中,所述第一上拉控制模塊和第三上拉控制模塊的結(jié)構(gòu)相同,且所述第二上拉控制模塊和第四上拉控制模塊的結(jié)構(gòu)相同;
所述第一下拉生成模塊響應(yīng)于第一信號(hào)端的信號(hào)而控制所述第一信號(hào)端和所述第一下拉節(jié)點(diǎn)之間的接通狀態(tài);
所述第二下拉生成模塊響應(yīng)于第二信號(hào)端的信號(hào)而控制所述第二信號(hào)端與所述第二下拉節(jié)點(diǎn)之間的接通狀態(tài),且所述第一下拉生成模塊和第二下拉生成模塊的結(jié)構(gòu)相同;
所述第一下拉控制模塊響應(yīng)于所述第一下拉節(jié)點(diǎn)的信號(hào)而控制所述第一上拉節(jié)點(diǎn)與所述第三電壓端之間和控制所述第三電壓端與所述第一輸出端之間的接通狀態(tài);所述第二下拉控制模塊響應(yīng)于所述第二下拉節(jié)點(diǎn)的信號(hào)而控制所述第一上拉節(jié)點(diǎn)與所述第三電壓端之間和控制所述第三電壓端與所述第一輸出端之間的接通狀態(tài);
所述第三下拉控制模塊響應(yīng)于所述第二下拉節(jié)點(diǎn)的信號(hào)而控制所述第二上拉節(jié)點(diǎn)與所述第三電壓端之間和控制所述第三電壓端與所述第二輸出端之間的接通狀態(tài);所述第四下拉控制模塊響應(yīng)于所述第一下拉節(jié)點(diǎn)的信號(hào)而控制所述第二上拉節(jié)點(diǎn)與所述第三電壓端之間和控制所述第三電壓端與所述第二輸出端之間的接通狀態(tài),其中,所述第一下拉控制模塊和第三下拉控制模塊的結(jié)構(gòu)相同,且所述第二下拉控制模塊和第四下拉控制模塊的結(jié)構(gòu)相同;
所述第一輸出模塊響應(yīng)于所述第一上拉節(jié)點(diǎn)的信號(hào)而控制第一時(shí)鐘信號(hào)端與所述第一輸出端之間的接通狀態(tài),以及,所述第二輸出模塊響應(yīng)于所述第二上拉節(jié)點(diǎn)的信號(hào)而控制第二時(shí)鐘信號(hào)端與所述第二輸出端之間的接通狀態(tài),其中,所述第一時(shí)鐘信號(hào)端和第二時(shí)鐘信號(hào)端輸出的信號(hào)相位差為180度,且所述第一輸出模塊和第二輸出模塊的結(jié)構(gòu)相同。
2.根據(jù)權(quán)利要求1所述的雙向掃描單元,其特征在于,所述第一輸入模塊包括:第一晶體管、第二晶體管、第三晶體管和第四晶體管;
所述第一晶體管的柵極連接至所述第一控制端,所述第一晶體管的第一端連接至所述第一電壓端,所述第一晶體管的第二端連接至所述第一上拉節(jié)點(diǎn);所述第二晶體管的柵極連接至所述第二控制端,所述第二晶體管的第一端連接至所述第二電壓端,所述第二晶體管的第二端連接至所述第一上拉節(jié)點(diǎn);所述第三晶體管的柵極連接至所述第一控制端,所述第三晶體管的第一端連接至所述第三電壓端,所述第三晶體管的第二端連接至所述第一輸出端; 所述第四晶體管的柵極連接至所述第二控制端,所述第四晶體管的第一端連接至所述第三電壓端,所述第四晶體管的第二端連接至所述第一輸出端;
以及,所述第二輸入模塊包括:第十六晶體管、第十七晶體管、第十八晶體管和第十九晶體管;
所述第十六晶體管的柵極連接至所述第三控制端,所述第十六晶體管的第一端連接至所述第一電壓端,所述第十六晶體管的第二端連接至所述第二上拉節(jié)點(diǎn);所述第十七晶體管的柵極連接至所述第四控制端,所述第十七晶體管的第一端連接至所述第二電壓端,所述第十七晶體管的第二端連接至所述第二上拉節(jié)點(diǎn);所述第十八晶體管的柵極連接至所述第三控制端,所述第十八晶體管的第一端連接至所述第三電壓端,所述第十八晶體管的第二端連接至所述第二輸出端;所述第十九晶體管的柵極連接至所述第四控制端,所述第十九晶體管的第一端連接至所述第三電壓端,所述第十九晶體管的第二端連接至所述第二輸出端。
3.根據(jù)權(quán)利要求1所述的雙向掃描單元,其特征在于,所述第一上拉控制模塊包括:第五晶體管和第六晶體管;
所述第五晶體管的柵極連接至所述第一上拉節(jié)點(diǎn),所述第五晶體管的第一端連接至所述第三電壓端,所述第五晶體管的第二端連接至所述第一下拉節(jié)點(diǎn);所述第六晶體管的柵極連接至所述第一上拉節(jié)點(diǎn),所述第六晶體管的第一端連接至所述第三電壓端,所述第六晶體管的第二端連接至所述第一下拉生成模塊;
以及,所述第三上拉控制模塊包括:第二十晶體管和第二十一晶體管;
所述第二十晶體管的柵極連接至所述第二上拉節(jié)點(diǎn),所述第二十晶體管的第一端連接至所述第三電壓端,所述第二十晶體管的第二端連接至所述第二下拉節(jié)點(diǎn);所述第二十一晶體管的柵極連接至所述第二上拉節(jié)點(diǎn),所述第二十一晶體管的第一端連接至所述第三電壓端,所述第二十一晶體管的第二端連接至所述第二下拉生成模塊。
4.根據(jù)權(quán)利要求3所述的雙向掃描單元,其特征在于,所述第二上拉控制模塊包括:第七晶體管和第八晶體管;
所述第七晶體管的柵極連接至所述第二上拉節(jié)點(diǎn),所述第七晶體管的第一端連接至所述第三電壓端,所述第七晶體管的第二端連接至所述第一下拉 節(jié)點(diǎn);所述第八晶體管的柵極連接至所述第二上拉節(jié)點(diǎn),所述第八晶體管的第一端連接至所述第三電壓端,所述第八晶體管的第二端連接至所述第一下拉生成模塊;
以及,所述第四上拉控制模塊包括:第二十二晶體管和第二十三晶體管;
所述第二十二晶體管的柵極連接至所述第一上拉節(jié)點(diǎn),所述第二十二晶體管的第一端連接至所述第三電壓端,所述第二十二晶體管的第二端連接至所述第二下拉節(jié)點(diǎn);所述第二十三晶體管的柵極連接至所述第一上拉節(jié)點(diǎn),所述第二十三晶體管的第一端連接至所述第三電壓端,所述第二十三晶體管的第二端連接至所述第二下拉生成模塊。
5.根據(jù)權(quán)利要求4所述的雙向掃描單元,其特征在于,所述第一下拉生成模塊包括:第九晶體管和第十晶體管;
所述第九晶體管的柵極連接至所述第六晶體管和第八晶體管的第二端,所述第九晶體管的第一端連接至所述第一信號(hào)端,所述第九晶體管的第二端連接至所述第一下拉節(jié)點(diǎn);所述第十晶體管的柵極和第一端均連接至所述第一信號(hào)端,所述第十晶體管的第二端連接至所述第六晶體管和第八晶體管的第二端;
以及,所述第二下拉生成模塊包括:第二十四晶體管和第二十五晶體管;
所述第二十四晶體管的柵極連接至所述第二十一晶體管和第二十三晶體管的第二端,所述第二十四晶體管的第一端連接至所述第二信號(hào)端,所述第二十四晶體管的第二端連接至所述第二下拉節(jié)點(diǎn);所述第二十五晶體管的柵極和第一端均連接至所述第二信號(hào)端,所述第二十五晶體管的第二端連接至所述第二十一晶體管和第二十三晶體管的第二端。
6.根據(jù)權(quán)利要求5所述的雙向掃描單元,其特征在于,所述第六晶體管和第八晶體管的寬長比均大于所述第十晶體管的寬長比;
以及,所述第二十一晶體管和第二十三晶體管的寬長比均大于所述第二十五晶體管的寬長比。
7.根據(jù)權(quán)利要求1所述的雙向掃描單元,其特征在于,所述第一下拉控制模塊包括:第十一晶體管和第十二晶體管;
所述第十一晶體管的柵極連接至所述第一下拉節(jié)點(diǎn),所述第十一晶體管的第一端連接至所述第三電壓端,所述第十一晶體管的第二端連接至所述第 一上拉節(jié)點(diǎn);所述第十二晶體管的柵極連接至所述第一下拉節(jié)點(diǎn),所述第十二晶體管的第一端連接至所述第三電壓端,所述第十二晶體管的第二端連接至所述第一輸出端;
以及,所述第三下拉控制模塊包括:第二十六晶體管和第二十七晶體管;
所述第二十六晶體管的柵極連接至所述第二下拉節(jié)點(diǎn),所述第二十六晶體管的第一端連接至所述第三電壓端,所述第二十六晶體管的第二端連接至所述第二上拉節(jié)點(diǎn);所述第二十七晶體管的柵極連接至所述第二下拉節(jié)點(diǎn),所述第二十七晶體管的第一端連接至所述第三電壓端,所述第二十七晶體管的第二端連接至所述第二輸出端。
8.根據(jù)權(quán)利要求7所述的雙向掃描單元,其特征在于,所述第二下拉控制模塊包括:第十三晶體管和第十四晶體管;
所述第十三晶體管的柵極連接至所述第二下拉節(jié)點(diǎn),所述第十三晶體管的第一端連接至所述第三電壓端,所述第十三晶體管的第二端連接至所述第一上拉節(jié)點(diǎn);所述第十四晶體管的柵極連接至所述第二下拉節(jié)點(diǎn),所述第十四晶體管的第一端連接至所述第三電壓端,所述第十四晶體管的第二端連接至所述第一輸出端;
以及,所述第四下拉控制模塊包括:第二十八晶體管和第二十九晶體管;
所述第二十八晶體管的柵極連接至所述第一下拉節(jié)點(diǎn),所述第二十八晶體管的第一端連接至所述第三電壓端,所述第二十八晶體管的第二端連接至所述第二上拉節(jié)點(diǎn);所述第二十九晶體管的柵極連接至所述第一下拉節(jié)點(diǎn),所述第二十九晶體管的第一端連接至所述第三電壓端,所述第二十九晶體管的第二端連接至所述第二輸出端。
9.根據(jù)權(quán)利要求1所述的雙向掃描單元,其特征在于,所述第一輸出模塊包括:第十五晶體管和第一自舉電容;
所述第十五晶體管的柵極和所述第一自舉電容的第一極板均連接至所述第一上拉節(jié)點(diǎn),所述第十五晶體管的第一端連接至所述第一時(shí)鐘信號(hào)端,所述第十五晶體管的第二端和所述第一自舉電容的第二極板相連接為所述第一輸出端;
以及,所述第二輸出模塊包括:第三十晶體管和第二自舉電容;
所述第三十晶體管的柵極和所述第二自舉電容的第一極板均連接至所述第二上拉節(jié)點(diǎn),所述第三十晶體管的第一端連接至所述第二時(shí)鐘信號(hào)端,所述第三十晶體管的第二端和所述第二自舉電容的第二極板相連接為所述第二輸出端。
10.根據(jù)權(quán)利要求1所述的雙向掃描單元,其特征在于,所述第一信號(hào)端和第二信號(hào)端輸出的信號(hào)的電平相反,且所述第一信號(hào)端和第二信號(hào)端輸出的信號(hào)為幀反轉(zhuǎn)信號(hào)。
11.根據(jù)權(quán)利要求1所述的雙向掃描單元,其特征在于,所述雙向掃描單元還包括:與所述第一上拉節(jié)點(diǎn)連接的第一初始化模塊,以及,與所述第二上拉節(jié)點(diǎn)連接的第二初始化模塊;
其中,所述第一初始化模塊響應(yīng)于復(fù)位控制端的信號(hào)而控制所述第一上拉節(jié)點(diǎn)與復(fù)位電壓端之間的接通狀態(tài),以及,所述第二初始化模塊響應(yīng)于所述復(fù)位控制端的信號(hào)而控制所述第二上拉節(jié)點(diǎn)與所述復(fù)位電壓端之間的接通狀態(tài)。
12.根據(jù)權(quán)利要求11所述的雙向掃描單元,其特征在于,所述第一初始化模塊包括:第三十一晶體管;
所述第三十一晶體管的柵極連接至所述復(fù)位控制端,所述第三十一晶體管的第一端連接至所述復(fù)位電壓端,所述第三十一晶體管的第二端連接至所述第一上拉節(jié)點(diǎn);
以及,所述第二初始化模塊包括:第三十二晶體管;
所述第三十二晶體管的柵極連接至所述復(fù)位控制端,所述第三十二晶體管的第一端連接至所述復(fù)位電壓端,所述第三十二晶體管的第二端連接至所述第二上拉節(jié)點(diǎn)。
13.根據(jù)權(quán)利要求1所述的雙向掃描單元,其特征在于,所述雙向掃描單元還包括:與所述第一下拉節(jié)點(diǎn)連接的第一初始化模塊,以及,與所述第二下拉節(jié)點(diǎn)連接的第二初始化模塊;
其中,所述第一初始化模塊響應(yīng)于復(fù)位控制端的信號(hào)而控制所述第一下拉節(jié)點(diǎn)與所述復(fù)位控制端之間的接通狀態(tài),以及,所述第二初始化模塊響應(yīng)于所述復(fù)位控制端的信號(hào)而控制所述第二下拉節(jié)點(diǎn)與所述復(fù)位控制端之間的接通狀態(tài)。
14.根據(jù)權(quán)利要求13所述的雙向掃描單元,其特征在于,所述第一初始化模塊包括:第三十一晶體管;
所述第三十一晶體管的柵極和第一端均連接至所述復(fù)位控制端,所述第三十一晶體管的第二端連接至所述第一下拉節(jié)點(diǎn);
以及,所述第二初始化模塊包括:第三十二晶體管;
所述第三十二晶體管的柵極和第一端均連接至所述復(fù)位控制端,所述第三十二晶體管的第二端連接至所述第二下拉節(jié)點(diǎn)。
15.一種柵極驅(qū)動(dòng)電路,其特征在于,所述柵極驅(qū)動(dòng)電路包括n級(jí)雙向掃描單元為第一級(jí)雙向掃描單元至第n級(jí)雙向掃描單元,其中,每一級(jí)雙向掃描單元均為權(quán)利要求1~14任意一項(xiàng)所述的雙向掃描單元,n為不小于2的整數(shù)。
16.根據(jù)權(quán)利要求15所述的柵極驅(qū)動(dòng)電路,其特征在于,定義相鄰兩級(jí)所述雙向掃描單元為第i級(jí)雙向掃描單元和第i+1級(jí)雙向掃描單元,i為不大于n的正整數(shù);
所述第i級(jí)雙向掃描單元的第一輸出端與所述第i+1級(jí)雙向掃描單元的第一控制端相連,所述第i+1級(jí)雙向掃描單元的第一輸出端與所述第i級(jí)雙向掃描單元的第二控制端相連;
所述第i級(jí)雙向掃描單元的第二輸出端與所述第i+1級(jí)雙向掃描單元的第三控制端相連,所述第i+1級(jí)雙向掃描單元的第二輸出端與所述第i級(jí)雙向掃描單元的第四控制端相連;
以及,奇數(shù)級(jí)雙向掃描單元的第一時(shí)鐘信號(hào)端為同一信號(hào)端、且第二時(shí)鐘信號(hào)端為同一信號(hào)端,偶數(shù)級(jí)雙向掃描單元的第一時(shí)鐘信號(hào)端為同一信號(hào)端、且第二時(shí)鐘信號(hào)端為同一信號(hào)端。