本發(fā)明涉及顯示領域,特別是涉及一種有機發(fā)光顯示面板及其驅(qū)動方法。
背景技術:
近年來,人們研發(fā)出各種重量輕和尺寸小的平板顯示設備來代替陰極射線管。這些平板顯示設備的例子包括液晶顯示面板、等離子體顯示面板和電致發(fā)光顯示面板。其中,電致發(fā)光顯示面板通過顯示面板內(nèi)的電致發(fā)光器件實現(xiàn)顯示面板的正常顯示,根據(jù)發(fā)光層材料的不同,電致發(fā)光器件分為無機發(fā)光和有機發(fā)光兩類,因為有機發(fā)光器件具有高響應速度、高發(fā)光效率、強亮度、和寬視角而被業(yè)界稱為新一代顯示技術。
作為一種電流控制型發(fā)光器件,有機發(fā)光顯示面板的發(fā)光均勻性與控制每個發(fā)光單元的電流密切相關。一般地,一個像素單元對應一個像素電路,但隨著窄邊框與高分辨顯示的發(fā)展,幾個像素單元也可以共享一個像素電路。但是,不論采用上述哪種像素電路設計,在實際顯示過程中由于工藝以及薄膜晶體管老化等缺陷,有機發(fā)光顯示面板總存在驅(qū)動晶體管閾值電壓漂移而導致發(fā)光不均的問題。目前,在解決閾值電壓漂移問題上,面板廠商通常采用兩種方式:一是通過內(nèi)部補償方式,在像素電路內(nèi)部增加補償單元,在發(fā)光階段前先通過自身電路進行閾值抓取;二是通過外部補償方式,在像素電路內(nèi)部增加補償單元,在發(fā)光階段前先通過外部電路進行閾值抓取。相對內(nèi)部補償,外部補償?shù)慕Y構簡單且可調(diào)控性強,利于顯示面板的高分辨率設計。因此,近年來外部補償?shù)姆绞皆絹碓绞艿矫姘鍙S商的青睞。
圖1A是現(xiàn)有技術提供的一種外部補償像素電路圖。如圖1A所示,像素電路包括第一晶體管T1、第二晶體管T2、第三晶體管T3、電容Cst以及有機發(fā)光二極管D。其中,第一晶體管T1的柵極與第一掃描線SCAN1連接、第一極通過數(shù)據(jù)線L1連接至外部電路011、第二極與第一節(jié)點Q1連接,第二晶體管T2的柵極與第一節(jié)點Q1連接、第一極與第一恒壓源VDD連接、第二極與第二節(jié)點Q2連接,第三晶體管T3的柵極與第二掃描線SCAN2連接、第一極通過參考電壓線L2連接至外部電路011,有機發(fā)光二極管D的陽極與第二節(jié)點Q2連接,陰極與第二恒壓源VSS連接。
在圖1A中,第一晶體管T1~第三晶體管T3都為NMOS管。圖1B是圖1A所示外部補償電路實現(xiàn)閾值補償?shù)尿?qū)動時序圖。
具體地,在第一時刻t1:向第一掃描線SCAN1、第二掃描線SCAN2提供高電平信號,向數(shù)據(jù)線L1、參考信號線L2分別提供Vdata和Vref。在第一掃描線SCAN1、第二掃描線SCAN2高電平信號控制下,第一晶體管T1、第三晶體管T3導通,Vdata經(jīng)數(shù)據(jù)線L1、導通的第一晶體管T1傳輸至第一節(jié)點Q1,Vref經(jīng)參考電壓線L2、導通的第三晶體管T3傳輸至第二節(jié)點Q2。因此,在t1時刻,第一節(jié)點Q1的電位為Vdata、第二節(jié)點Q2的電位為Vref,且第一電容Cst充電至第二晶體管T2的閾值電壓Vth(Vdata-Vref>Vth)以驅(qū)動第二晶體管T2。
在第二時刻t2,向第一掃描線SCAN1提供高電平信號,向第二掃描線SCAN2提供低電平信號,向數(shù)據(jù)線L1、參考電壓線L2分別提供Vdata和Vref。此時,第一晶體管T1導通、第三晶體管T3截止,Vdata經(jīng)過數(shù)據(jù)線L1、導通的第一晶體管T1傳輸至第一節(jié)點Q1。由于在第二時刻t2第三晶體管T3截止,因此,Vpre不能通過參考電壓線L2傳輸至第二節(jié)點Q2。在t2時刻,第一節(jié)點Q1、第二節(jié)點Q2保持上一時刻的電位。對參考電壓線L2進行預充電的目的在于,為了降低參考電壓線L2上的寄生電容對下一時刻工作的影響。
在第三時刻t3,向第一掃描線SCAN1、第二掃描線SCAN2提供高電平信號,向數(shù)據(jù)線L1提供數(shù)據(jù)信號Vdata。此時,由于第一節(jié)點Q1、第二節(jié)點Q2仍分別維持上一時刻的電位Vdata、Vref,且Vdata-Vref>Vth,因此第二晶體管T2導通。像素電流經(jīng)導通的第二晶體管T2、第三晶體管T3傳輸至參考電壓線L2,參考電壓線L2的電壓從預充電電壓Vpre開始按照與驅(qū)動第二晶體管T2的像素電流成正比地增加,直到第二節(jié)點Q2的電位變?yōu)?Vdata-Vth),參考電壓線L2上的電壓達到飽和。
在第四時刻t4,向第一掃描線SCAN1、第二掃描線SCAN2提供低電平信號。此時,外部電路對參考電壓線L2上的飽和電壓Vdata-Vth進行采樣,并將采樣電壓輸出為感測電壓Vsensing,由此感測出與第二晶體管T2的像素電流成正比的電壓。利用Vsensing計算相應像素的驅(qū)動第二晶體管T2的像素電流,由于像素電流與第二晶體管T2的閾值電壓和像素間的遷移率偏差(相應像素與參考像素的遷移率之比)成一定的函數(shù)關系,因此,根據(jù)Vsensing計算得到的像素電流可以檢測出第二晶體管T2的閾值電壓和像素間的遷移率偏差,從而得到用于補償所檢測到的閾值電壓的偏移值和用于補償遷移率偏差的增益值來作為補償值,并且以查找表的形式將該補償值儲存在外部電路011中。
綜上,像素電路完成像素的閾值補償。當顯示時,外部電路根據(jù)儲存的各個像素的偏差值和增益值補償數(shù)據(jù)電壓。
但是,圖1A所示的外部補償電路進行閾值補償?shù)倪^程中,在t1、t2時刻由于第二晶體管T2導通,會存在有機發(fā)光二極管D偷亮的問題;同時,經(jīng)過外部補償二次寫入數(shù)據(jù)電壓Vdata的時候,是分別給第一節(jié)點Q1和第二節(jié)點Q2寫入電位,由于此時第二晶體管T2因第一節(jié)點Q1存在電位而打開,第一恒壓源VDD輸入的電信號經(jīng)過第二晶體管T2傳輸至第二節(jié)點Q2,即在此時刻,第二節(jié)點Q2同時被寫入第一恒壓源VDD的電位信號以及Vref,因此無法保證第二節(jié)點Q2的電位被寫入理想電位。
技術實現(xiàn)要素:
有鑒于此,一方面,本發(fā)明提供一種有機發(fā)光顯示面板,包括
至少一個第一電路和多個第二電路;多條參考電壓線和多條數(shù)據(jù)線;所述第一電路包括信號發(fā)生單元、信號輸入控制單元、信號偵測單元;所述第二電路包括第一晶體管,所述第一電路通過所述參考電壓線對所述第一晶體管進行初始化和閾值偵測,所述第一電路通過所述數(shù)據(jù)線對所述第一晶體管進行閾值補償。
另一方面,本發(fā)明提供一種驅(qū)動上述有機發(fā)光顯示面板的方法,包括第一時刻、第二時刻、第三時刻和第四時刻,其中:在所述第一時刻,所述信號發(fā)生單元通過所述參考電壓線傳輸參考電壓信號,對所述第一晶體管的柵極進行初始化;在所述第二時刻,對所述第一晶體管的閾值進行偵測與采集,并將采集到的閾值電壓傳輸至信號產(chǎn)生單元;在所述第三時刻,所述信號發(fā)生單元通過數(shù)據(jù)線傳輸經(jīng)過補償后的數(shù)據(jù)信號,對所述第一晶體管進行閾值補償;在所述第四時刻,所述有機發(fā)光顯示面板導通發(fā)光。
另一方面,本發(fā)明提供又一種驅(qū)動上述有機發(fā)光顯示面板的方法,所述驅(qū)動方法包括第一階段和第二階段:
在所述第一階段,向所述第二電壓源提供高電平信號,所述有機發(fā)光顯示面板上的所有像素單元完成初始化、閾值偵測與閾值補償過程;
在所述第二階段,向所述第二電壓源提供低電平信號,所述有機發(fā)光顯示面板上的所有像素單元導通發(fā)光。
與現(xiàn)有技術相比,本發(fā)明至少具有如下突出的優(yōu)點之一:
本發(fā)明提供的有機發(fā)光顯示面板及其驅(qū)動方法能夠解決閾值電壓漂移造成顯示不均的問題;
本發(fā)明提供的有機發(fā)光顯示面板及其驅(qū)動方法能夠解決閾值偵測過程中有機發(fā)光二極管偷亮的問題;
本發(fā)明提供的有機發(fā)光顯示面板及其驅(qū)動方法能夠用于VR顯示,可以降低余暉,改善VR眩暈問題。
附圖說明
圖1A是現(xiàn)有技術提供的一種外部補償像素電路圖;
圖1B是圖1A所示外部補償電路實現(xiàn)閾值補償?shù)尿?qū)動時序圖;
圖2A是本發(fā)明提供的一種有機發(fā)光顯示面板;
圖2B是本發(fā)明提供的一種用于驅(qū)動圖2A中像素單元工作的電路實施例;
圖3是一種驅(qū)動圖2B所示電路的驅(qū)動方法;
圖4是本發(fā)明提供的又一種用于驅(qū)動圖2A中像素單元工作的電路實施例;
圖5是用于驅(qū)動如圖4所示電路的時序圖;
圖6是本發(fā)明提供的一種有機發(fā)光顯示面板連接方式示意圖;
圖7是本發(fā)明提供的另一種有機發(fā)光顯示面板連接方式示意圖。
具體實施方式
為使本發(fā)明的上述目的、特征和優(yōu)點能夠更為明顯易懂,下面將結合附圖和實施例對本發(fā)明做進一步說明。
需要說明的是,在以下描述中闡述了具體細節(jié)以便于充分理解本發(fā)明。但是本發(fā)明能夠以多種不同于在此描述的其它方式來實施,本領域技術人員可以在不違背本發(fā)明內(nèi)涵的情況下做類似推廣。因此本發(fā)明不受下面公開的具體實施方式的限制。
圖2A是本發(fā)明提供的一種有機發(fā)光顯示面板實施例。如圖2A所示,有機發(fā)光顯示面板1包括顯示區(qū)100和非顯示區(qū)200,其中顯示區(qū)100內(nèi)包括多條沿X方向延伸的掃描線SL和多條沿Y方向延伸的數(shù)據(jù)線DL,以及由掃描線SL和數(shù)據(jù)線DL交叉限定的多個像素單元11,其中X方向與Y方向相互垂直。
圖2B是用于驅(qū)動圖2A中每個像素單元11工作的電路結構示意圖。第一電路10包括信號發(fā)生單元101、信號輸入控制單元102、信號偵測單元103。具體地,如圖2B所示,信號輸入控制單元102包括第二晶體管M2,信號偵測單元103包括第三晶體管M3、比較器CM、第一電容C1;第二電路20包括第一晶體管M1、第四晶體管M4、第五晶體管M5、第六晶體管M6、第七晶體管M7、第二電容C2以及有機發(fā)光二極管EL。
其中,第二晶體管M2的柵極與第一控制線CT1連接、第一極與信號發(fā)生單元101連接、第二極通過參考電壓線Lref與第二電路20中第四晶體管M4的第一極連接;第三晶體管M3的柵極與第二控制線CT2連接、第一極通過參考電壓線Lref與第二電路20中第四晶體管M4的第一極連接、第二極與比較器CM的第一輸入端R連接;比較器CM的第二輸入端S與第一電壓源PVDD連接、輸出端T與信號發(fā)生單元101連接;第四晶體管M4的柵極與第一掃描線S1連接、第一極與參考電壓線Lref連接、第二極與第一節(jié)點N1連接;第一晶體管M1的柵極與第一節(jié)點N1連接、第一極與第一電壓源PVDD連接、第二極與第二節(jié)點N2連接;第五晶體管M5的柵極與第二掃描線S2連接、第一極與第一節(jié)點N1連接、第二極與第二節(jié)點N2連接;第六晶體管M6的柵極與第三掃描線S3連接、第一極與第一節(jié)點N1連接、第二極通過數(shù)據(jù)線DL與信號發(fā)生單元101連接;第七晶體管M7的柵極與第三控制線CT3連接、第一極與第二節(jié)點N2連接,第二極與有機發(fā)光二極管EL的陽極連接;第二電容C2的第一端與第一節(jié)點N1連接、第二端與第一電壓源PVDD連接。
圖2B所示的像素電路能夠有效解決閾值電壓漂移造成顯示不均的問題、閾值補償過程中像素單元中有機發(fā)光二極管偷亮的問題、閾值補償過程中節(jié)點電位無法精確寫入的問題。
以下結合具體驅(qū)動方法進一步描述本實施例提供的像素電路如何實現(xiàn)上述技術效果。圖3是本實施例提供的一種驅(qū)動圖2B所示電路的驅(qū)動方法。需要說明的是,本實施例提供的第一晶體管M1至第六晶體管M6均為PMOS管,即整個電路為純PMOS構成的電路;當然,整個電路也可以為純NMOS構成的電路,那么驅(qū)動該純NMOS電路的時序正好與圖3所示的時序相顛倒。在本實施例中,僅以整個電路為純PMOS構成的電路為例,結合圖3所示的驅(qū)動方法來說明電路的工作工程。需要說明的是,本實施例中第一電壓源提供的電壓PVDD為恒定的高電平電壓,第二電壓源提供的電壓PVEE為恒定的低電平電壓。
具體地,在P1時刻,向第一掃描線S1、第一控制線CT1提供第一電平信號,向第二掃描線S2、第三掃描線S3、第二控制線CT2、第三控制線CT3提供第二電平信號。此時,在第一掃描線S1、第一控制線CT1低電平信號控制下,第二晶體管M2、第四晶體管M4導通。同時,信號發(fā)生單元101傳輸參考電壓信號Vref。因此,在P1時刻,第一節(jié)點N1的電壓為Vref,對第一晶體管M1的柵極進行初始化。由于此時第七晶體管M7在第三控制線CT3高電平信號控制下截止,有機發(fā)光二極管EL無法發(fā)光。因此,本實施例提供的用于驅(qū)動像素單元工作的電路在對驅(qū)動晶體管(第一晶體管M1)進行初始化時不會產(chǎn)生有機發(fā)光二極管偷亮的問題。
在P2時刻,向第一掃描線S1、第二掃描線S2、第二控制線CT2提供第一電平信號,向第三掃描線S3、第一控制線CT1、第三控制線CT3提供第二電平信號。此時,在第一掃描線S1、第二掃描線S2、第二控制線CT2低電平信號控制下,第三晶體管M3、第四晶體管M4、第五晶體管M5導通,同時第一晶體管M1在經(jīng)過上一時刻的初始化之后在本時刻導通。因此,第一電壓源PVDD產(chǎn)生的第一電壓PVDD經(jīng)導通的第一晶體管M1、第五晶體管M5傳輸至第一節(jié)點N1,導致第一節(jié)點N1的電位不斷升高,當?shù)谝还?jié)點N1的電位升高至PVDD-Vth時第一晶體管M1截止。由于此時第四晶體管M4、第三晶體管M3導通,因此,此時N1節(jié)點的電位通過參考電壓線Lref、導通的第四晶體管M4、第三晶體管M3傳輸至比較器CM的第一端R,經(jīng)過比較器CM后,將Vth值傳遞至信號產(chǎn)生單元101。由于此時第七晶體管M7在第三控制線CT3高電平信號控制下截止,第一電壓源提供的電壓PVDD無法傳遞至有機發(fā)光二極管EL的陽極,有機發(fā)光二極管EL無法發(fā)光。因此,本實施例提供的用于驅(qū)動像素單元工作的電路在對驅(qū)動晶體管(第一晶體管M1)進行初始化時不會產(chǎn)生有機發(fā)光二極管偷亮的問題。
為了便于理解,本發(fā)明在此對比較器CM的工作原理具體說明。如圖2B所示,比較器CM包括第一端R、第二端S和第三端T,其中R端為反向輸入端、S端為同向輸入端、T為輸出端。在P2時刻,R端連接第三晶體管M3輸出的電壓PVDD-Vth、S端連接第一電壓源PVDD產(chǎn)生的第一電壓PVDD,則輸出端T輸出R端和S端的差值Vth,并將Vth傳遞至信號產(chǎn)生單元101。
在P3時刻,向第三掃描線S3提供第一電平信號,向第一掃描線S1、第二掃描線S2、第一控制線CT1、第二控制線CT2、第三控制線CT3提供第二電平信號。此時,在第三掃描線S3低電平信號控制下,第六晶體管M6導通。信號產(chǎn)生單元101對P2時刻得到的閾值電壓Vth進行計算處理,通過數(shù)據(jù)線DL輸出電壓Vdata+Vth至第一晶體管M1的柵極并保存在第二電容C2中,完成對第一晶體管M1的閾值補償。
在P4時刻,向第三控制線CT3提供第一電平信號,向第一掃描線S1、第二掃描線S2、第三掃描線S3、第一控制線CT1、第二控制線CT2提供第二電平信號。此時,在第三控制線CT3低電平信號控制下第七晶體管M7導通,同時經(jīng)過上一時刻的閾值補償后第一晶體管M1在此刻導通。因此,P4時刻第一電壓源PVDD產(chǎn)生的電壓PVDD通過導通的第一晶體管M1、第七晶體管M7傳遞至有機發(fā)光二極管EL的陽極,在陽極電壓PVDD、陰極電壓PVEE的驅(qū)動下有機發(fā)光二極管EL發(fā)光。發(fā)光電流I=k(Vdata-PVDD)2,k表示由驅(qū)動晶體管(第一晶體管M1)的遷移率和寄生電容確定的常數(shù)。
結合圖2B所示的電路和圖3所示的驅(qū)動方法,可以看出,本實施例提供的有機發(fā)光顯示面板能夠有效解決閾值電壓漂移造成顯示不均的問題、閾值補償過程中有機發(fā)光二極管偷亮的問題、閾值補償過程中節(jié)點電位無法精確寫入的問題。
圖4是本發(fā)明提供的又一用于驅(qū)動圖2A中每個像素單元的電路實施例。與圖2B所示電路的區(qū)別在于,圖4所示電路中第二電路20未設置第七晶體管M7。圖5是用于驅(qū)動如圖4所示電路的時序圖,與圖3所示驅(qū)動方法的區(qū)別在于,圖5所示的驅(qū)動方法包括第一階段K1和第二階段K2,在第一階段K1第二電壓源提供的電壓PVEE為高電平電壓,在第二階段K2第二電壓源提供的電壓PVEE為低電平電壓。其中,K1階段有機發(fā)光顯示面板上的所有像素單元完成初始化、閾值偵測與閾值補償過程,K2階段有機發(fā)光顯示面板上的所有像素單元發(fā)光。即圖4所示的電路及圖5中與其相應的時序是先對有機發(fā)光顯示面板上所有像素單元完成閾值補償過程,然后所有像素單元再一起發(fā)光。這樣設計的好處在于,在應用這種有機發(fā)光顯示面板的虛擬現(xiàn)實設備(Visual Reality,VR)中可以降低余暉,改善VR眩暈問題。
具體地,在任意一幀的掃描過程中包括第一階段K1和第二階段K2。第一階段K1包括3m個時刻(k11、k12、k13、k21、k22、k23、…、ki1、ki2、ki3、…、km1、km2、km3),m是有機發(fā)光顯示面板像素單元的行數(shù)。其中,在k11、k12、k13時刻分別完成第一行像素單元11的初始化、閾值偵測和閾值補償過程,在k21、k22、k23時刻分別完成第二行像素單元11的初始化、閾值偵測和閾值補償過程,……,以此類推,在ki1、ki2、ki3時刻分別完成第i行像素單元11的初始化、閾值偵測和閾值補償過程。由于每行像素單元的初始化、閾值偵測和閾值補償過程相同,下面僅以第一行像素單元的初始化、閾值偵測和閾值補償過程示例性說明每行像素單元的具體工作工程。為方便描述,以下將控制第i行像素單元的第一掃描線標記為Si1、第二掃描線Si2、第三掃描線Si3、第一控制線為CTi1、第二控制線CTi2,例如將控制第1行像素單元的第一掃描線標記為S11、第二掃描線S12、第三掃描線S13、第一控制線為CT11、第二控制線CT12。
在k11時刻,向第一掃描線S1、第一控制線CT1提供第一電平信號,向第二掃描線S2、第三掃描線S3、第二控制線CT2提供第二電平信號。此時,在第一掃描線S1、第一控制線CT1低電平信號控制下,第二晶體管M2、第四晶體管M4導通。同時,信號發(fā)生單元101傳輸參考電壓信號Vref。因此,在k11時刻第一節(jié)點N1的電壓為Vref,對第一晶體管M1的柵極進行初始化。由于此時第二電壓源PVEE提供的電平為高電平,因此,即使第一電壓源提供的電壓PVDD經(jīng)導通的第一晶體管M1傳遞至有機發(fā)光二極管EL陽極時,也不會在有機發(fā)光二極管的兩端形成驅(qū)動有機發(fā)光二極管發(fā)光的驅(qū)動電壓。即本實施例對驅(qū)動晶體管(第一晶體管M1)進行初始化時不會產(chǎn)生有機發(fā)光二極管偷亮的問題。
在k12時刻,向第一掃描線S1、第二掃描線S2、第二控制線CT2提供第一電平信號,向第三掃描線S3、第一控制線CT1提供第二電平信號。此時,在第一掃描線S1、第二掃描線S2、第二控制線CT2低電平信號控制下,第三晶體管M3、第四晶體管M4、第五晶體管M5導通,同時第一晶體管M1在經(jīng)過上一時刻的初始化之后在本時刻導通。因此,第一電壓源PVDD產(chǎn)生的第一電壓PVDD經(jīng)導通的第一晶體管M1、第五晶體管M5傳輸至第一節(jié)點N1,導致第一節(jié)點N1的電位不斷升高,當?shù)谝还?jié)點N1的電位升高至PVDD-Vth時第一晶體管M1截止。由于此時第四晶體管M4、第三晶體管M3導通,因此,此時N1節(jié)點的電位通過參考電壓線Lref、導通的第四晶體管M4、第三晶體管M3傳輸至比較器CM的第一端R,經(jīng)過比較器CM后,將Vth值傳遞至信號產(chǎn)生單元101。因為在k12時刻,第二電壓源PVEE提供的電平保持為高電平,因此,閾值采集的過程中即使有PVDD電壓傳輸至有機發(fā)光二極管EL的陽極,有機發(fā)光二極管的兩端也不會形成驅(qū)動有機發(fā)光二極管發(fā)光的驅(qū)動電壓。即本實施例對驅(qū)動晶體管(第一晶體管M1)進行閾值偵測時不會產(chǎn)生有機發(fā)光二極管偷亮的問題。
在k13時刻,向第三掃描線S3提供第一電平信號,向第一掃描線S1、第二掃描線S2、第一控制線CT1、第二控制線CT2提供第二電平信號。此時,在第三掃描線S3低電平信號控制下,第六晶體管M6導通。信號產(chǎn)生單元101對k12時刻得到的閾值電壓Vth進行計算處理,通過數(shù)據(jù)線DL輸出電壓Vdata+Vth至第一晶體管M1的柵極并保存在第二電容C2中,完成對第一晶體管M1的閾值補償。
由上述分析可知,在k11、k12、k13時刻,由于第二電壓源的電壓PVEE保持為恒定的高電平,有機發(fā)光二極管兩端不能形成足夠大的驅(qū)動電壓,從而有效地避免了初始化、閾值采集過程中有機發(fā)光二極管偷亮的問題。
在第一行像素單元完成k11、k12、k13過程后,第二行像素單元開始進行k11、k12、k13,以此類推,直到第m行像素單元完成km1、km2、km3過程,K1階段結束。即有機發(fā)光顯示面板上的所有像素單元完成閾值補償。
當K1階段結束以后,有機發(fā)光顯示面板進入K2階段。在K2階段,第二電壓源的電壓PVEE由K1階段的高電平變?yōu)镵2階段的低電平。因此,在K2階段,顯示面板上的所有有機發(fā)光二極管發(fā)光。發(fā)光電流I=k(Vdata-PVDD)2,k表示由驅(qū)動晶體管(第一晶體管M1)的遷移率和寄生電容確定的常數(shù)。同時,由于第二電容C2的保持作用,第一節(jié)點N1電位恒定,所以發(fā)光階段的發(fā)光電流可以維持不變,保證發(fā)光階段的發(fā)光均勻性。
如上分析,圖4所示的電路及圖5中與其相應的時序是先對有機發(fā)光顯示面板上所有像素單元完成閾值補償過程,然后所有像素單元再一起發(fā)光。將含有圖4所示電路的有機發(fā)光顯示面板用于虛擬現(xiàn)實設備中時,可以降低虛擬現(xiàn)實設備使用時產(chǎn)生余暉,改善VR眩暈等問題。
需要說明的是,本發(fā)明提供的有機發(fā)光顯示面板1中每個像素單元11內(nèi)對應設置一個第二電路20,但不限定每個像素單元11內(nèi)都要設置一個第一電路10,即本發(fā)明提供的第一電路和第二電路的連接不限定為一對一的連接方式。
圖6是本發(fā)明提供的一種有機發(fā)光顯示面板連接方式示意圖。如圖6所示,位于同一列的第二電路20通過一條參考電壓線Lref連接至一個第一電路10,且位于不同列的第二電路通過不同的參考電壓線Lref連接至不同的第一電路10。即圖6所示的連接方式為位于同一列的第二電路20共享一個第一電路10。這樣設計的好處在于,可以自由地選擇對某一個像素單元進行閾值偵測和補償。因此在對顯示面板某個區(qū)域進行閾值補償?shù)那闆r下,這種設計可以避免對不需要閾值偵測和閾值補償?shù)南袼貑卧M行補償而大大增加能耗的問題。
圖7是本發(fā)明提供的另一種有機發(fā)光顯示面板連接方式示意圖。如圖7所示,位于同一列的第二電路20通過一條參考電壓線Lref連接至一個第一電路10,且位于不同列的第二電路通過不同的參考電壓線Lref連接至同一個第一電路10。這樣設計的好處在于,可以節(jié)省工藝和面板空間,便于窄邊框和高分辨顯示的實現(xiàn)。
需要說明的是,本發(fā)明提供的有機發(fā)光顯示面板中第一電路位于非顯示區(qū)。
需要說明的是,本發(fā)明提供的有機發(fā)光顯示面板中第一電路的信號產(chǎn)生單元為集成電路IC。
以上內(nèi)容是結合具體的優(yōu)選實施方式對本發(fā)明所作的進一步詳細說明,不能認定本發(fā)明的具體實施只局限于這些說明。對于本發(fā)明所屬技術領域的普通技術人員來說,在不脫離本發(fā)明構思的前提下,還可以做出若干簡單推演或替換,都應當視為屬于本發(fā)明的保護范圍。