本發(fā)明涉及平板顯示技術(shù)領(lǐng)域,特別涉及一種gip電路及其驅(qū)動方法和平板顯示裝置。
背景技術(shù):
近年來,隨著信息技術(shù)、無線移動通訊和信息家電的快速發(fā)展與應(yīng)用,人們對電子產(chǎn)品的依賴性與日俱增,更帶來各種顯示技術(shù)及顯示裝置的蓬勃發(fā)展。平板顯示裝置具有完全平面化、輕、薄、省電等特點,因此得到了廣泛的應(yīng)用。
目前,為了降低平板顯示裝置的制造成本并藉以實現(xiàn)窄邊框的目的,在制造過程中通常采用gip(gateinpanel,門面板)技術(shù),直接將柵極驅(qū)動電路(即gip電路)集成于平板顯示面板上,所述柵極驅(qū)動電路包括多個驅(qū)動單元,所述多個驅(qū)動單元用于產(chǎn)生多級gip信號。
請參考圖1,其為現(xiàn)有技術(shù)的平板顯示面板的部分結(jié)構(gòu)示意圖。如圖1所示,現(xiàn)有的平板顯示面板100包括有多個呈矩陣排布的像素(圖中未示出)、多條掃描線(s1至sn)和gip電路10,所述gip電路10包括多個依次連接的驅(qū)動單元(圖中未示出),所述多個驅(qū)動單元用于分別產(chǎn)生并輸出gip信號。其中,第1級gip信號提供給第1行像素的掃描線,第2級gip信號提供給第2行像素的掃描線,如此類推,第n級gip信號提供給第n行像素的掃描線。
所述平板顯示面板100的各個像素都是根據(jù)掃描線提供的gip信號進行選通的,各級gip信號正常與否都會直接影響平板顯示面板的顯示效果。一旦某一級gip信號出現(xiàn)異常,就無法選通對應(yīng)的像素,所述平板顯示面板100就會出現(xiàn)屏體不工作、屏體某一行顯示異?;蛘咂馏w前一部分圖片顯示正常而后一部分圖片顯示異常這些異常情況。
然而,現(xiàn)有的gip電路10中驅(qū)動單元通常采用10t3c型電路結(jié)構(gòu),不但電路結(jié)構(gòu)復(fù)雜,采用的薄膜晶體管(tft)的數(shù)量較多,而且所述驅(qū)動單元產(chǎn)生的gip信號在高電平轉(zhuǎn)換為低電平時不能被完全拉低。
請參考圖2,其為現(xiàn)有技術(shù)的gip信號的仿真圖。如圖2所示,某一級gip信號在低電平轉(zhuǎn)換為高電平時被拉高,但在高電平轉(zhuǎn)換為低電平時沒有完全拉低,而且其下一級的gip信號在高電平轉(zhuǎn)換為低電平時也沒有完全拉低。如此會造成顯示波紋問題,嚴重影響平板顯示裝置的顯示效果。
基此,如何解決現(xiàn)有的gip電路所輸出的gip信號在高電平轉(zhuǎn)換為低電平時不能被完全拉低,而且電路結(jié)構(gòu)復(fù)雜的問題,成了本領(lǐng)域技術(shù)人員亟待解決的一個技術(shù)問題。
技術(shù)實現(xiàn)要素:
本發(fā)明的目的在于提供一種gip電路及其驅(qū)動方法和平板顯示裝置,以解決現(xiàn)有技術(shù)中g(shù)ip電路所輸出的gip信號在高電平轉(zhuǎn)換為低電平時不能被完全拉低,而且電路結(jié)構(gòu)復(fù)雜的問題。
為解決上述問題,本發(fā)明提供一種gip電路,所述gip電路包括:多個依次連接的驅(qū)動單元,每個驅(qū)動單元分別與驅(qū)動控制線、第一柵極線、第二柵極線、第一時鐘信號線以及第二時鐘信號線連接;
所述驅(qū)動單元包括:第一晶體管至第八晶體管、第一電容以及第二電容;其中,所述第一晶體管連接在驅(qū)動控制線與第一節(jié)點之間,其柵極連接到第一時鐘信號線;所述第二晶體管連接在第一時鐘信號線與第三節(jié)點之間,其柵極連接到第一節(jié)點;所述第三晶體管連接在第二時鐘信號線與第四節(jié)點之間,其柵極連接到第三節(jié)點;所述第四晶體管連接在第二節(jié)點與第四節(jié)點之間,其柵極連接到第二時鐘信號線;所述第五晶體管連接在第三節(jié)點與第二柵極線之間,其柵極連接到第一時鐘信號線;所述第六晶體管連接在第一柵極線與第二節(jié)點之間,其柵極連接到第一節(jié)點;所述第七晶體管連接在第一柵極線與輸出端之間,其柵極連接到第二節(jié)點;所述第八晶體管連接在第二柵極線與輸出端之間,其柵極連接到第一節(jié)點;所述第一電容連接在第三節(jié)點與第四節(jié)點之間;所述第二電容連接在第一節(jié)點與輸出端之間。
可選的,在所述的gip電路中,所述第一晶體管至第八晶體管均為p型薄膜晶體管。
可選的,在所述的gip電路中,所述第一晶體管和第五晶體管的導(dǎo)通和截止均由所述第一時鐘信號線提供的第一時鐘信號控制,所述第四晶體管的導(dǎo)通和截止由所述第二時鐘信號線提供的第二時鐘信號控制,所述第二晶體管和第六晶體管的導(dǎo)通和截止均由所述第一節(jié)點的電位控制,所述第三晶體管的導(dǎo)通和截止由所述第三節(jié)點的電位控制。
可選的,在所述的gip電路中,所述第八晶體管的導(dǎo)通和截止由所述第一節(jié)點的電位控制,所述第七晶體管的導(dǎo)通和截止由所述第二節(jié)點的電位控制。
可選的,在所述的gip電路中,所述第一柵極線提供的信號為高電平,第二柵極線提供的信號為低電平。
相應(yīng)的,本發(fā)明還提供了一種gip電路的驅(qū)動方法,所述gip電路的驅(qū)動方法包括:
掃描周期包括第一時間段、第二時間段、第三時間段、第四時間段以及第五時間段;其中,
在第一時間段,第一時鐘信號線提供的第一時鐘信號由高電平變?yōu)榈碗娖?,第二時鐘信號線提供的第二時鐘信號為高電平,驅(qū)動控制線提供的控制信號為高電平,第一節(jié)點由低電平變?yōu)楦唠娖?,第二?jié)點保持為高電平,關(guān)閉第七晶體管和第八晶體管,使得輸出端輸出低電平;
在第二時間段,第一時鐘信號線提供的第一時鐘信號保持高電平,第二時鐘信號線提供的第二時鐘信號由高電平變?yōu)榈碗娖剑?qū)動控制線提供的控制信號保持高電平,第一節(jié)點保持高電平,第二節(jié)點由高電平變?yōu)榈碗娖?,打開第七晶體管,使得輸出端輸出高電平;
在第三時間段,第一時鐘信號線提供的第一時鐘信號由高電平變?yōu)榈碗娖?,第二時鐘信號線提供的第二時鐘信號保持高電平,驅(qū)動控制線提供的控制信號保持高電平,拉高第一節(jié)點的電位,第二節(jié)點保持低電平,使得輸出端保持高電平;
在第四時間段,第一時鐘信號線提供的第一時鐘信號保持高電平,第二時鐘信號線提供的第二時鐘信號由高電平變?yōu)榈碗娖?,?qū)動控制線提供的控制信號由高電平變?yōu)榈碗娖?,第一?jié)點保持高電平,第二節(jié)點保持低電平,使得輸出端保持高電平;以及
在第五時間段,第一時鐘信號線提供的第一時鐘信號由高電平變?yōu)榈碗娖?,第二時鐘信號線提供的第二時鐘信號保持高電平,驅(qū)動控制線提供的控制信號保持低電平,第一節(jié)點由高電平變?yōu)榈碗娖?,第二?jié)點由低電平變?yōu)楦唠娖剑蜷_第八晶體管,使得輸出端輸出低電平。
可選的,在所述的gip電路的驅(qū)動方法中,在所述第一時間段、第二時間段、第三時間段、第四時間段以及第五時間段,第一柵極線提供的信號保持高電平,第二柵極線提供的信號保持低電平。
相應(yīng)的,本發(fā)明還提供了一種平板顯示裝置,所述平板顯示裝置包括:如上所述的gip電路。
可選的,在所述的平板顯示裝置中,所述gip電路設(shè)置于所述平板顯示裝置的非顯示區(qū)域。
可選的,在所述的平板顯示裝置中,所述平板顯示裝置為有機發(fā)光顯示器、液晶顯示裝置、等離子體顯示裝置、真空熒光顯示裝置、或柔性顯示裝置。
綜上所述,在本發(fā)明提供的gip電路及其驅(qū)動方法和平板顯示裝置中,采用新型的gip電路,不但結(jié)構(gòu)簡單,而且其產(chǎn)生的gip信號在高電平轉(zhuǎn)換為低電平時能夠完全拉低,驅(qū)動能力更強,能夠避免顯示波紋的問題,提升平板顯示裝置的顯示效果。
附圖說明
圖1是現(xiàn)有技術(shù)的平板顯示面板的部分結(jié)構(gòu)示意圖;
圖2是現(xiàn)有技術(shù)的gip信號的仿真圖;
圖3本發(fā)明實施例的gip電路的結(jié)構(gòu)示意圖;
圖4本發(fā)明實施例的gip電路的驅(qū)動方法的時序波形圖;
圖5是本發(fā)明實施例的gip信號的仿真圖。
具體實施方式
以下結(jié)合附圖和具體實施例對本發(fā)明提出一種gip電路及其驅(qū)動方法和平板顯示裝置作進一步詳細說明。根據(jù)下面說明和權(quán)利要求書,本發(fā)明的優(yōu)點和特征將更清楚。需說明的是,附圖均采用非常簡化的形式且均使用非精準的比例,僅用以方便、明晰地輔助說明本發(fā)明實施例的目的。
請參考圖3,其為本發(fā)明實施例的gip電路的結(jié)構(gòu)示意圖。如圖3所示,所述gip電路包括多個依次連接的驅(qū)動單元20,每個驅(qū)動單元20分別與驅(qū)動控制線in、第一柵極線vgh、第二柵極線vgl、第一時鐘信號線clk1以及第二時鐘信號線clk1b連接;所述驅(qū)動單元20包括:第一晶體管m1至第八晶體管m8、第一電容c1以及第二電容c2;其中,所述第一晶體管m1連接在驅(qū)動控制線in與第一節(jié)點n1之間,其柵極連接到第一時鐘信號線clk1;所述第二晶體管m2連接在第一時鐘信號線clk1與第三節(jié)點n3之間,其柵極連接到第一節(jié)點n1;所述第三晶體管m3連接在第二時鐘信號線clk1b與第四節(jié)點n4之間,其柵極連接到第三節(jié)點n3;所述第四晶體管m4連接在第二節(jié)點n2與第四節(jié)點n4之間,其柵極連接到第二時鐘信號線clk1b;所述第五晶體管m5連接在第三節(jié)點n3與第二柵極線vgl之間,其柵極連接到第一時鐘信號線clk1所述第六晶體管m6連接在第一柵極線vgh與第二節(jié)點n2之間,其柵極連接到第一節(jié)點n1;所述第七晶體管m7連接在第一柵極線vgh與輸出端emout之間,其柵極連接到第二節(jié)點n2;所述第八晶體管m8連接在第二柵極線vgl與輸出端emout之間,其柵極連接到第一節(jié)點n1;所述第一電容c1連接在第三節(jié)點n3與第四節(jié)點n4之間;所述第二電容c2連接在第一節(jié)點n1與輸出端emout之間。
具體的,所述gip電路包括多個驅(qū)動單元,所述多個驅(qū)動單元依次連接,前一個驅(qū)動單元的輸出端與后一個驅(qū)動單元的輸入端連接,每個驅(qū)動單元分別與第一柵極線vgh、第二柵極線vgl、第一時鐘信號線clk1、第二時鐘信號線clk1b以及驅(qū)動控制線in連接。其中,所述第一柵極線vgh提供的信號一直保持為高電平,第二柵極線vgl提供的信號一直保持為低電平。
所述驅(qū)動單元20為8t2c型結(jié)構(gòu),包括8個晶體管和2個電容。其中,第七晶體管m7和第八晶體管m8作為驅(qū)動管連接在第一柵極線vgh與第二柵極線vgl之間,輸出端emout設(shè)置于所述第七晶體管m7和第八晶體管m8之間,第一晶體管m1至第六晶體管m6均作為開關(guān)管。
本實施例中,第一晶體管m1至第八晶體管m8均為p型薄膜晶體管。
請繼續(xù)參考圖3,第一晶體管m1和第五晶體管m5的導(dǎo)通和截止均由第一時鐘信號線clk1提供的第一時鐘信號控制,第四晶體管m4的導(dǎo)通和截止由第二時鐘信號線clk1b提供的第二時鐘信號控制,第二晶體管m2、第六晶體管m6和第八晶體管m8的導(dǎo)通和截止均由第一節(jié)點n1的電位高低控制,第三晶體管m3的導(dǎo)通和截止由第三節(jié)點n3的電位高低控制,第七晶體管m7的導(dǎo)通和截止由第二節(jié)點n2的電位高低控制。
在所述gip電路中驅(qū)動單元20采用8個晶體管和2個電容器,相對于現(xiàn)有技術(shù),減少了晶體管和電容器的數(shù)量,結(jié)構(gòu)更加簡單,而且所述驅(qū)動單元產(chǎn)生的gip信號在高電平轉(zhuǎn)換為低電平時能夠完全拉低,驅(qū)動能力更強,驅(qū)動效果更好。
相應(yīng)的,本發(fā)明還提供一種gip電路的驅(qū)動方法。請結(jié)合參考圖3和圖4,所述gip電路的驅(qū)動方法包括:掃描周期包括第一時間段t1、第二時間段t2、第三時間段t3、第四時間段t4以及第五時間段t5;其中,
在第一時間段t1,第一時鐘信號線clk1提供的第一時鐘信號由高電平變?yōu)榈碗娖?,第二時鐘信號線clk1b提供的第二時鐘信號為高電平,驅(qū)動控制線in提供的控制信號為高電平,第一節(jié)點n1由低電平變?yōu)楦唠娖?,第二?jié)點n2保持為高電平,關(guān)閉第七晶體管m7和第八晶體管m8,使得輸出端emout輸出低電平;
在第二時間段t2,第一時鐘信號線clk1提供的第一時鐘信號保持高電平,第二時鐘信號線clk1b提供的第二時鐘信號由高電平變?yōu)榈碗娖?,?qū)動控制線in提供的控制信號保持高電平,第一節(jié)點n1保持高電平,第二節(jié)點n2由高電平變?yōu)榈碗娖剑蜷_第七晶體管m7,使得輸出端emout輸出高電平;
在第三時間段t3,第一時鐘信號線clk1提供的第一時鐘信號由高電平變?yōu)榈碗娖?,第二時鐘信號線clk1b提供的第二時鐘信號保持高電平,驅(qū)動控制線in提供的控制信號保持高電平,拉高第一節(jié)點n1的電位,第二節(jié)點n2保持低電平,使得輸出端emout保持高電平;
在第四時間段t4,第一時鐘信號線clk1提供的第一時鐘信號保持高電平,第二時鐘信號線clk1b提供的第二時鐘信號由高電平變?yōu)榈碗娖剑?qū)動控制線in提供的控制信號由高電平變?yōu)榈碗娖?,第一?jié)點n1保持高電平,第二節(jié)點n2保持低電平,使得輸出端emout保持高電平;
在第五時間段t5,第一時鐘信號線clk1提供的第一時鐘信號由高電平變?yōu)榈碗娖?,第二時鐘信號線clk1b提供的第二時鐘信號保持高電平,驅(qū)動控制線in提供的控制信號保持低電平,第一節(jié)點n1由高電平變?yōu)榈碗娖剑诙?jié)點n2由低電平變?yōu)楦唠娖?,打開第八晶體管m8,使得輸出端emout輸出低電平。
具體的,在本發(fā)明的驅(qū)動方法中,所述第一柵極線vgh提供的信號一直為高電平,第二柵極線vgl提供的信號一直為低電平。
在第一時間段t1,由于第一時鐘信號線clk1提供的第一時鐘信號由高電平變?yōu)榈碗娖?,受第一時鐘信號控制的第一晶體管m1和和第五晶體管m5均由截止變?yōu)閷?dǎo)通,驅(qū)動控制線in提供的控制信號經(jīng)由第一晶體管m1提供至第一節(jié)點n1,第一節(jié)點n1由低電平變?yōu)楦唠娖剑虼说诹w管m6和第八晶體管m8均由導(dǎo)通變?yōu)榻刂?,第二柵極線vgl提供的信號無法經(jīng)由第八晶體管m8提供至輸出端emout。
由于此前第六晶體管m6處于導(dǎo)通狀態(tài),第一柵極線vgh提供的信號經(jīng)由第六晶體管m6提供至第二節(jié)點n2,第二節(jié)點n2處于高電平,第六晶體管m6由導(dǎo)通變?yōu)榻刂购螅诙?jié)點n2繼續(xù)保持高電平,因此第七晶體管m7處于截止狀態(tài),第一柵極線vgh提供的信號無法經(jīng)由第七晶體管m7提供至輸出端emout。
在此階段,輸出端emout輸出低電平。與此同時,第二柵極線vgl提供的信號經(jīng)由第五晶體管m5提供至第三節(jié)點n3,第三節(jié)點n3為低電平,受第三節(jié)點n3的電位高低控制的第三晶體管m3由截止變?yōu)閷?dǎo)通。
在第二時間段t2,由于第二時鐘信號線clk1b提供的第二時鐘信號由高電平變?yōu)榈碗娖?,受第二時鐘信號控制的第四晶體管m4由截止變?yōu)閷?dǎo)通,第二時鐘信號線clk1b提供的第二時鐘信號經(jīng)由第三晶體管m3和第四晶體管m4提供至第二節(jié)點n2,第二節(jié)點n2由高電平變?yōu)榈碗娖剑虼说谄呔w管m7由截止變?yōu)閷?dǎo)通,第一柵極線vgh提供的信號經(jīng)由第七晶體管m7提供至輸出端emout,因此輸出端emout輸出高電平。
在第三時間段t3,由于第一時鐘信號線clk1提供的第一時鐘信號由高電平變?yōu)榈碗娖?,受第一時鐘信號控制的第一晶體管m1和和第五晶體管m5均由截止變?yōu)閷?dǎo)通,驅(qū)動控制線in提供的控制信號再次經(jīng)由第一晶體管m1提供至第一節(jié)點n1,因此第一節(jié)點n1為高電平,因此第六晶體管m6和第八晶體管m8均處于截止狀態(tài),第二柵極線vgl提供的信號無法經(jīng)由第八晶體管m8提供至輸出端emout,第二節(jié)點n2繼續(xù)保持低電平。
由于第二節(jié)點n2保持低電平,因此第七晶體管m7處于導(dǎo)通狀態(tài),第一柵極線vgh提供的信號經(jīng)由第七晶體管m7提供至輸出端emout。由此,輸出端emout繼續(xù)輸出高電平。
與此同時,第二柵極線vgl提供的信號再次經(jīng)由第五晶體管m5提供至第三節(jié)點n3,由此使得第三節(jié)點n3為低電平,受第三節(jié)點n3的電位高低控制的第三晶體管m3由截止變?yōu)閷?dǎo)通。
在第四時間段t4,由于第二時鐘信號線clk1b提供的第二時鐘信號由高電平變?yōu)榈碗娖?,受第二時鐘信號控制的第四晶體管m4由截止變?yōu)閷?dǎo)通,第二時鐘信號線clk1b提供的第二時鐘信號經(jīng)由第三晶體管m3和第四晶體管m4提供至第二節(jié)點n2,第二節(jié)點n2保持低電平,因此第七晶體管m7處于導(dǎo)通狀態(tài),第一柵極線vgh提供的信號經(jīng)由第七晶體管m7提供至輸出端emout,因此輸出端emout輸出高電平
在第五時間段t5,由于第一時鐘信號線clk1提供的第一時鐘信號由高電平變?yōu)榈碗娖?,受第一時鐘信號控制的第一晶體管m1和和第五晶體管m5均由截止變?yōu)閷?dǎo)通,驅(qū)動控制線in提供的控制信號經(jīng)由第一晶體管m1提供至第一節(jié)點n1,第一節(jié)點n1由高電平變?yōu)榈碗娖?,因此第六晶體管m6和第八晶體管m8均由截止變?yōu)閷?dǎo)通,第二柵極線vgl提供的信號經(jīng)由第八晶體管m8提供至輸出端emout。由此,輸出端emout輸出低電平。
與此同時,第一柵極線vgh提供的信號經(jīng)由第六晶體管m6提供至第二節(jié)點n2,第二節(jié)點n2由低電平變?yōu)楦唠娖健?/p>
請參考圖5,其為本發(fā)明實施例的gip信號的仿真圖。如圖5所示,某一級gip信號在低電平轉(zhuǎn)換為高電平時被拉高,在高電平轉(zhuǎn)換為低電平時能夠完全拉低,其下一級的gip信號在高電平轉(zhuǎn)換為低電平時也完全拉低。
由此可見,與傳統(tǒng)的gip電路及其驅(qū)動方法相比,采用本發(fā)明實施例提供的gip電路及其驅(qū)動方法所獲得的驅(qū)動效果更好,能夠避免顯示波紋問題,從而提升平板顯示裝置的顯示效果。
相應(yīng)的,本發(fā)明還提供一種平板顯示裝置,所述平板顯示裝置包括如上所述的gip電路。具體請參考上文,此處不再贅述。
所述平板顯示裝置通常包括顯示區(qū)域和圍繞于所述顯示區(qū)域的非顯示區(qū)域,所述gip電路一般設(shè)置于所述平板顯示裝置的非顯示區(qū)域。
其中,所述平板顯示裝置可以是液晶顯示(lcd)裝置、等離子體顯示(pdp)裝置、真空熒光顯示(vfd)裝置、有機發(fā)光顯示(oled)裝置、柔性顯示裝置或者其他類型的顯示裝置,具體類型在此不作限制。
綜上,在本發(fā)明實施例提供的gip電路及其驅(qū)動方法和平板顯示裝置中,采用新型的gip電路,不但結(jié)構(gòu)簡單,而且其產(chǎn)生的gip信號在高電平轉(zhuǎn)換為低電平時能夠完全拉低,驅(qū)動能力更強,能夠避免顯示波紋問題,提升平板顯示裝置的顯示效果。
上述描述僅是對本發(fā)明較佳實施例的描述,并非對本發(fā)明范圍的任何限定,本發(fā)明領(lǐng)域的普通技術(shù)人員根據(jù)上述揭示內(nèi)容做的任何變更、修飾,均屬于權(quán)利要求書的保護范圍。