專利名稱:顯示面板以及具有該顯示面板的顯示設(shè)備的制作方法
技術(shù)領(lǐng)域:
本發(fā)明的示例性實(shí)施方式涉及ー種顯示面板以及具有該顯示面板的顯示設(shè)備。更具體地,本發(fā)明的示例性實(shí)施方式涉及ー種改進(jìn)外觀質(zhì)量的顯示面板以及具有該顯示面板的顯示設(shè)備。
背景技術(shù):
通常,液晶顯示器(“IXD”)設(shè)備包括IXD面板和驅(qū)動(dòng)該IXD面板的驅(qū)動(dòng)裝置。IXD面板包括多條數(shù)據(jù)線以及與數(shù)據(jù)線交叉的多條柵極線。因此,LCD面板的多個(gè)像素可以由數(shù)據(jù)線和柵極線限定。驅(qū)動(dòng)裝置包括將柵極信號(hào)輸出至柵極線的柵極驅(qū)動(dòng)電路和將數(shù)據(jù)信號(hào)輸出至數(shù)據(jù)線的數(shù)據(jù)驅(qū)動(dòng)電路。為了減少LCD設(shè)備的總尺寸以及制造成本,已經(jīng)使用了能夠減少數(shù)據(jù)線的數(shù)量和數(shù)據(jù)驅(qū)動(dòng)電路的數(shù)量的像素結(jié)構(gòu)。彼此相鄰的兩個(gè)像素共享像素結(jié)構(gòu)中的一條數(shù)據(jù)線。因此,包括在兩個(gè)像素列中的多個(gè)像素共享一條數(shù)據(jù)線,使得數(shù)據(jù)線的數(shù)量減少。然而,包括在ー個(gè)像素行中的多個(gè)像素電連接至彼此相鄰的兩條柵極線,并且彼此不同的兩個(gè)柵極信號(hào)施加于兩條柵極線。對(duì)于驅(qū)動(dòng)該像素行來(lái)說(shuō)兩條柵極線是必須的,使得產(chǎn)生兩個(gè)柵極信號(hào)的兩個(gè)電路級(jí)形成在與IXD面板的顯示區(qū)域中的該像素行相對(duì)應(yīng)的IXD面板的外圍區(qū)域中。因此,夕卜圍區(qū)域的寬度增加,使得邊框(bezel)寬度增加。另外,在高分辨率IXD面板中,由于柵極線的電阻而出現(xiàn)柵極信號(hào)的延遲差(delay difference),使得位于IXD面板的左側(cè)和右側(cè)的像素由于延遲差而具有電荷差(charge difference)。結(jié)果,出現(xiàn)諸如垂直線的缺陷。
發(fā)明內(nèi)容
本發(fā)明的示例性實(shí)施方式提供一種能夠減小顯示設(shè)備的邊框?qū)挾鹊娘@示面板。本發(fā)明的示例性實(shí)施方式還提供ー種具有顯示面板的顯示設(shè)備。
根據(jù)本發(fā)明的示例性實(shí)施方式,顯示面板包括顯示區(qū)域;外圍區(qū)域,圍繞顯示區(qū)域,并包括第一外圍區(qū)域和與該第一外圍區(qū)域相対的第二外圍區(qū)域;多個(gè)像素;多條數(shù)據(jù)線;第一柵極線;第二柵極線;第一柵極驅(qū)動(dòng)電路和第二柵極驅(qū)動(dòng)電路。像素位于顯示區(qū)域中,并且包括多個(gè)像素行和多個(gè)像素列。數(shù)據(jù)線沿列方向延伸并且每條數(shù)據(jù)線對(duì)應(yīng)于兩個(gè)像素列。第一柵極線沿行方向延伸并且位于每個(gè)像素行的第一側(cè)處。第二柵極線沿行方向延伸并且位于每個(gè)像素行的第二側(cè)處。第一柵極驅(qū)動(dòng)電路位于第一外圍區(qū)域中并且包括向第一柵極線提供柵極信號(hào)的第一級(jí)。第二柵極驅(qū)動(dòng)電路位于第二外圍區(qū)域中并且包括向第ニ柵極線提供柵極信號(hào)的第二級(jí)。在不例性實(shí)施方式中,顯不面板還可以包括第一時(shí)鐘線,其將第一時(shí)鐘信號(hào)傳送至第一柵極驅(qū)動(dòng)電路;第三時(shí)鐘線,其將第三時(shí)鐘信號(hào)傳送至第二柵極驅(qū)動(dòng)電路,第三時(shí)鐘信號(hào)相對(duì)于第一時(shí)鐘信號(hào)具有第一延遲差;第二時(shí)鐘線,其將第二時(shí)鐘信號(hào)傳送至第一柵極驅(qū)動(dòng)電路,第二時(shí)鐘信號(hào)相對(duì)于第一時(shí)鐘信號(hào)具有第二延遲差,第二延遲差大于第一延遲差;以及第四時(shí)鐘線,其將第四時(shí)鐘信號(hào)傳送給第二柵極驅(qū)動(dòng)電路,第四時(shí)鐘信號(hào)相對(duì)于第一時(shí)鐘彳目號(hào)具有第二延遲差,第二延遲差大于第二延遲差。在示例性實(shí)施方式中,第一級(jí)可以位于第一外圍區(qū)域中并且其寬度小于或等于由第一柵極線與第二柵極線之間的距離限定的像素行寬度,并且第二級(jí)可以位于第二外圍區(qū)域中并且具有小于或等于像素行寬度的寬度。在示例性實(shí)施方式中,顯示面板還可以包括第一放電電路,鄰近于第二級(jí),并且該第一放電電路包括將施加于第一柵極線的高電壓放電成低電壓的第一放電晶體管;以及第二放電電路,鄰近于第一級(jí),并且該第二放電電路包括將施加于第二柵極線的高電壓放電成低電壓的第二放電晶體管。
在示例性實(shí)施方式中,像素可以包括多個(gè)紅色像素、多個(gè)綠色像素和多個(gè)藍(lán)色像素,第一柵極線和第二柵極線中的ー個(gè)可以電連接至紅色像素中的每ー個(gè)而另ー個(gè)可以電連接至緑色像素中的每ー個(gè),并且第一柵極線和第二柵極線中的每ー個(gè)可以電連接至藍(lán)色像素。根據(jù)本發(fā)明的另ー示例性實(shí)施方式,顯示設(shè)備包括顯示面板和印刷電路板(“PCB”)。顯示面板包括顯示區(qū)域;外圍區(qū)域,圍繞顯示區(qū)域,并且包括第一外圍區(qū)域和與第一外圍區(qū)域相対的第二外圍區(qū)域;多個(gè)像素,位于顯示區(qū)域中并且包括多個(gè)像素行和多個(gè)像素列;多條數(shù)據(jù)線,沿列方向延伸并且每條數(shù)據(jù)線對(duì)應(yīng)于兩個(gè)像素列;第一柵極線,沿行方向延伸并且位于每個(gè)像素行的第一側(cè)處;第二柵極線,沿行方向延伸并且位于每個(gè)像素行的第二側(cè)處;第一柵極驅(qū)動(dòng)電路,位于第一外圍區(qū)域中,包括向第一柵極線提供柵極信號(hào)的第一級(jí);以及第ニ柵極驅(qū)動(dòng)電路,位于第二外圍區(qū)域中,并且包括向第二柵極線提供柵極信號(hào)的第二級(jí)。PCB電連接至顯示面板并且具有位于PCB上的主驅(qū)動(dòng)電路。主驅(qū)動(dòng)電路產(chǎn)生被提供給第一和第二柵極驅(qū)動(dòng)電路的第一時(shí)鐘信號(hào)、第二時(shí)鐘信號(hào)、第三時(shí)鐘信號(hào)和第四時(shí)鐘信號(hào)。在不例性實(shí)施方式中,印刷電路板可以包括將第一和第二時(shí)鐘信號(hào)傳送給第一柵極驅(qū)動(dòng)電路的多條第一信號(hào)線、將第三和第四時(shí)鐘信號(hào)傳送給第二柵極驅(qū)動(dòng)電路的多條第ニ信號(hào)線以及控制第一和第二信號(hào)線的RC時(shí)間常數(shù)的電阻-電容(“RC”,電阻器-電容器)控制部。根據(jù)本發(fā)明,第一和第二柵極驅(qū)動(dòng)電路中的ー個(gè)將柵極信號(hào)提供給位于像素行的第一側(cè)處的柵極線,并且另ー個(gè)將柵極信號(hào)提供給位于像素行的第二側(cè)處的柵極線,使得在高分辨率顯示設(shè)備中可以減小邊框?qū)挾炔⑶铱梢詼p少電能消耗。另外,通過(guò)本發(fā)明的像素結(jié)構(gòu),可以防止由于柵極信號(hào)的延遲差產(chǎn)生的顯著差異。
本發(fā)明的上述和其它特征將通過(guò)參照附圖對(duì)本發(fā)明的詳細(xì)示例性實(shí)施方式的描述而變得更加顯而易見(jiàn),其中圖I是示出了根據(jù)本發(fā)明的顯示設(shè)備的示例性實(shí)施方式的平面圖;圖2A是示出了圖I的第一柵極驅(qū)動(dòng)電路的示例性實(shí)施方式的框圖;圖2B是示出了圖I的第二柵極驅(qū)動(dòng)電路的示例性實(shí)施方式的框圖3是不出了圖2A和2B的第一和第二柵極驅(qū)動(dòng)電路的輸入和輸出信號(hào)的不例性實(shí)施方式的波形圖;圖4是示出了根據(jù)本發(fā)明的第一和第二柵極驅(qū)動(dòng)電路的輸入和輸出信號(hào)的另ー示例性實(shí)施方式的 波形圖;圖5是示出了圖I的顯示面板的示例性實(shí)施方式的示意圖;圖6A至6C是示出了根據(jù)對(duì)圖I的顯示面板中所包括的每個(gè)彩色像素進(jìn)行的驅(qū)動(dòng)而獲得的圖像質(zhì)量的示例性實(shí)施方式的示意圖;圖7A至7B是示出了根據(jù)圖I的顯示設(shè)備的外觀質(zhì)量改進(jìn)的示例性實(shí)施方式的示意圖;圖8是示出了還根據(jù)本發(fā)明的顯示面板的另ー示例性實(shí)施方式的示意圖;圖9是示出了根據(jù)本發(fā)明的顯示面板的又一示例性實(shí)施方式的示意圖;圖IOA至IOC是示出了根據(jù)對(duì)圖9的顯示面板中所包括的每個(gè)彩色像素進(jìn)行的驅(qū)動(dòng)而獲得的圖像質(zhì)量的示例性實(shí)施方式的示意圖;以及圖11是示出了根據(jù)本發(fā)明的顯示面板的又一示例性實(shí)施方式的示意圖。
具體實(shí)施例方式以下將參照示出了本發(fā)明示例性實(shí)施方式的附圖對(duì)本發(fā)明進(jìn)行更全面地描述。然而,本發(fā)明可以以多種不同形式來(lái)實(shí)施,而不應(yīng)該解釋為限于這里所闡述的示例性實(shí)施方式。當(dāng)然,提供這些實(shí)施方式以便使本公開內(nèi)容全面和完整,并且將本發(fā)明的范圍充分傳達(dá)給本領(lǐng)域技術(shù)人員。在附圖中,為了清楚起見(jiàn),層和區(qū)域的尺寸和相對(duì)尺寸可能被放大??梢岳斫猓?dāng)一個(gè)元件或?qū)颖环Q作在另ー個(gè)元件或?qū)印吧稀?、或“連接至”另ー個(gè)元件或?qū)訒r(shí),該元件或?qū)涌梢灾苯釉诹硪辉驅(qū)由匣蛑苯舆B接至另ー個(gè)元件或?qū)?,或者可能存在中間元件或?qū)印O喾?,?dāng)一個(gè)元件或?qū)颖环Q作“直接”在另ー個(gè)元件或?qū)由稀⒒颉爸苯舆B接至”另ー個(gè)元件或?qū)訒r(shí),則不存在中間元件或?qū)印O嗤瑯?biāo)號(hào)始終表示相同元件。如本文中所使用的,術(shù)語(yǔ)“和/或”包括一個(gè)或多個(gè)相關(guān)所列項(xiàng)目中的任意及所有組合??梢岳斫猓M管本文可以使用術(shù)語(yǔ)第一、第二、第三等來(lái)描述各種元件、部件、區(qū)域、層和/或部分,但是這些元件、部件、區(qū)域、層和/或部分不應(yīng)該受限于這些術(shù)語(yǔ)。這些術(shù)語(yǔ)僅用來(lái)將ー個(gè)元件、部件、區(qū)域、層或部分與另ー個(gè)元件、部件、區(qū)域、層或部分區(qū)分開來(lái)。因此,在不背離本發(fā)明教導(dǎo)的情況下,下文所討論的第一元件、部件、區(qū)域、層或部分可以稱為第二元件、部件、區(qū)域、層或部分。為了便于描述,本文可以使用諸如“下”、“上”等空間相對(duì)術(shù)語(yǔ),以描述如圖中所示的ー個(gè)元件或特征與另一元件或特征的關(guān)系??梢岳斫?,除圖中所示的方位之外,空間相對(duì)術(shù)語(yǔ)g在包括使用或操作時(shí)裝置的不同方位。例如,如果翻轉(zhuǎn)圖中的裝置,則相對(duì)于其它元件或特征描述為“下”的元件將相對(duì)于其它元件或特征被定位為“上”。因此,示例性術(shù)語(yǔ)“下”可以包括上面和下面兩個(gè)方位。裝置可以以其它方式定位(旋轉(zhuǎn)90度或位于其它方位),并且本文所用的空間相對(duì)描述符可相應(yīng)地進(jìn)行解釋。本文使用的術(shù)語(yǔ)僅用于描述特定實(shí)施方式的目的,而不是g在限制本發(fā)明。如本文中使用的,除非文中以其它方式清楚地指出,否則當(dāng)沒(méi)有限定所列項(xiàng)的具體數(shù)量時(shí),旨在包括ー個(gè)或多個(gè)所列項(xiàng)。還可以理解,當(dāng)在本說(shuō)明書中使用吋,術(shù)語(yǔ)“包括(comprises)”和/或“包含(comprising) ”表明存在所述的特征、整體、步驟、操作、元件、和/或部件,但并不排除存在或附加有一個(gè)或多個(gè)其它的特征、整體、步驟、操作、元件、部件、和/或其組。除非以其它方式限定,否則本文所使用的所有術(shù)語(yǔ)(包括技術(shù)術(shù)語(yǔ)和科學(xué)術(shù)語(yǔ))具有與本發(fā)明所屬技術(shù)領(lǐng)域的普通技術(shù)人員通常所理解相同的含義。還可以理解,諸如在常用詞典中定義的那些術(shù)語(yǔ)應(yīng)該解釋為具有與它們?cè)谙嚓P(guān)領(lǐng)域的上下文中的含義一致的含義,并且除非本文如此特別限定,否則不應(yīng)理解為理想化的或過(guò)于正式的含義。下面,將參照附圖詳細(xì)地解釋本發(fā)明。圖I是示出了根據(jù)本發(fā)明的顯示設(shè)備的示例性實(shí)施方式的平面圖。參照?qǐng)D1,顯示設(shè)備包括顯示面板100、數(shù)據(jù)驅(qū)動(dòng)部300和印刷電路板(“PCB”)400。
顯示面板100可以包括顯示區(qū)域DA和圍繞顯示區(qū)域DA的外圍區(qū)域PA。在顯示區(qū)域DA中有多條數(shù)據(jù)線DLm-I、DLm和DLm+1、多條柵極線GLi-I、GLj-I、GLi和GLj、以及多個(gè)像素P(其中,m、i和j是自然數(shù))。數(shù)據(jù)線DLm-1、DLm和DLm+1沿列方向縱向地延伸并且沿行方向布置,并且每條數(shù)據(jù)線DLm-1、DLm和DLm+1對(duì)應(yīng)于兩個(gè)像素列。柵極線GLi-l、GLj_l、GLi和GLj沿行方向縱向地延伸并且沿列方向布置(其中,i和j是自然數(shù))。在一個(gè)示例性實(shí)施方式中,例如,柵極線GLi-I或GLi位于每個(gè)像素行的第一側(cè)處,并且柵極線GLj-I或GLj位于每個(gè)像素行的與第一側(cè)相對(duì)的第二側(cè)處。 每個(gè)像素P均包括像素開關(guān)元件和電連接至像素開關(guān)元件的像素電極。像素可以布置成包括多個(gè)像素列和多個(gè)像素行的矩陣類型。兩個(gè)像素列可以設(shè)置在彼此相鄰的數(shù)據(jù)線DLm-I與DLm之間。ー個(gè)像素行可以設(shè)置在彼此相鄰的兩條柵極線之間。像素行的像素可以電連接至兩條柵極線。外圍區(qū)域PA可以包括第一柵極驅(qū)動(dòng)電路210、第二柵極驅(qū)動(dòng)電路230和數(shù)據(jù)驅(qū)動(dòng)部 300。第一柵極驅(qū)動(dòng)電路210位于第一外圍區(qū)域PAl中并且包括彼此級(jí)聯(lián)連接(cascade-connected)的多個(gè)級(jí)(stage) SCi-Ι和SCi。第一柵極驅(qū)動(dòng)電路210物理地連接于和/或電連接于第一外圍區(qū)域PAl中的第一時(shí)鐘線CKLl和第二時(shí)鐘線CKL2。第一柵極驅(qū)動(dòng)電路210包括多個(gè)電路開關(guān)元件,并且可以通過(guò)與用于形成像素開關(guān)元件的處理基本上相同的處理形成。第一柵極驅(qū)動(dòng)電路210電連接至兩條柵極線中的沿著掃描方向位于像素行的第一側(cè)(上側(cè))的第一柵極線,該兩條柵極線電連接至該像素行的像素,并且第一柵極驅(qū)動(dòng)電路210產(chǎn)生與施加于第一時(shí)鐘線CKLl的第一時(shí)鐘信號(hào)CKl或施加于第二時(shí)鐘線CKL2的第二時(shí)鐘信號(hào)CK2同步的柵極信號(hào)。在一個(gè)示例性實(shí)施方式中,例如,第(i-Ι)級(jí)SCi-I連接至位于第一像素行PLl的第一側(cè)處的第(i-Ι)條柵極線GLi-1,并且第(i-Ι)級(jí)SCi-I的寬度Wl可以小于或等于第一像素行PLl的寬度W2。第i級(jí)SCi連接至位于第二像素行PL2的第一側(cè)處的第i條柵極線GLi,并且第i級(jí)SCi的寬度Wl可以小于或等于第二像素行PL2的寬度W2。第二柵極驅(qū)動(dòng)電路230位于第二外圍區(qū)域PA2中,并且包括彼此級(jí)聯(lián)連接的多個(gè)級(jí)SCj-I和SCj。第二柵極驅(qū)動(dòng)電路230連接至位于第二外圍區(qū)域PA2中的第三時(shí)鐘線CKL3和第四時(shí)鐘線CKL4。第二柵極驅(qū)動(dòng)電路230包括多個(gè)電路開關(guān)元件,并且可以通過(guò)與用于形成像素開關(guān)元件的處理基本上相同的處理形成。第二柵極驅(qū)動(dòng)電路230電連接至兩條柵極線中的沿著掃描方向位于像素行的第二側(cè)(下側(cè))處的第二柵極線,該兩條柵極線電連接至該像素行的像素,并且第二柵極驅(qū)動(dòng)電路230產(chǎn)生與施加于第三時(shí)鐘線CKL3的第三時(shí)鐘信號(hào)CK3或施加于第四時(shí)鐘線CKL4的第四時(shí)鐘信號(hào)CK4同步的柵極信號(hào)。在一個(gè)示例性實(shí)施方式中,例如,第(j-Ι)級(jí)SCj-I連接至位于第一像素行PLl的第二側(cè)處的第(j_l)條柵極線GLj-1,并且第(j-Ι)級(jí)SCj-I的寬度Wl可以小于或等于第一像素行PLl的寬度W2。第j級(jí)SCj連接至位于第二像素行PL2的第二側(cè)處的第j條柵極線GLj,并且第j級(jí)SCj的寬度Wl可以小于或等于第二像素行PL2的寬度W2。寬度W2可以被限定為沿相同(列)方向獲得的第(i-Ι)條柵極線GLi-I與第(j-Ι)條柵極線GLj-I之間的或者第i條柵極線GLi與第j條柵極線GLj之間的距離。數(shù)據(jù)驅(qū)動(dòng)部300位于第三外圍區(qū)域PA3中。數(shù)據(jù)驅(qū)動(dòng)部300包括多個(gè)數(shù)據(jù)驅(qū)動(dòng)電路310、320和330,并且每個(gè)數(shù)據(jù)驅(qū)動(dòng)電路310、320和330可以包括柔性PCB,在該柔性PCB 上安裝有數(shù)據(jù)驅(qū)動(dòng)芯片。PCB 400可以通過(guò)數(shù)據(jù)驅(qū)動(dòng)部300而電連接至顯示面板100。PCB 400包括主驅(qū)動(dòng)電路410和多個(gè)信號(hào)線421、422、423和424。主驅(qū)動(dòng)電路410產(chǎn)生第一、第二、第三和第四時(shí)鐘信號(hào)CK1、CK2、CK3和CK4,并且位于PCB 400上。信號(hào)線421、422、423和424將第一、第二、第三和第四時(shí)鐘信號(hào)CK1、CK2、CK3和CK4分別傳送至第一和第二柵極驅(qū)動(dòng)電路210和230。在一個(gè)示例性實(shí)施方式中,例如,第一信號(hào)線421和422通過(guò)第一數(shù)據(jù)驅(qū)動(dòng)電路310而電連接至位于第一外圍區(qū)域PAl中的第一和第二時(shí)鐘線CKLl和CKL2。第二信號(hào)線423和424通過(guò)最后ー個(gè)數(shù)據(jù)驅(qū)動(dòng)電路330而電連接至位于第二外圍區(qū)域PA2中的第三和第四時(shí)鐘線CKL3和CKL4。PCB 400可以進(jìn)ー步包括第一電阻-電容(“RC”)控制部431和第二 RC控制部432。第一和第二 RC控制部431和432控制第一和第二信號(hào)線421、422、423和424的RC時(shí)間常數(shù)值。第一信號(hào)線421和422傳送第一和第二時(shí)鐘信號(hào)CKl和CK2,并且第二信號(hào)線423和424傳送第三和第四時(shí)鐘信號(hào)CK3和CK4。在一個(gè)示例性實(shí)施方式中,例如,當(dāng)?shù)谝恍盘?hào)線421和422的RC時(shí)間常數(shù)值與第二信號(hào)線423和424的RC時(shí)間常數(shù)值不同時(shí),第一 RC控制部431控制第一信號(hào)線421和422的RC時(shí)間常數(shù),并且第二 RC控制部432控制第二信號(hào)線423和424的RC時(shí)間常數(shù),使得第一信號(hào)線421和422的RC時(shí)間常數(shù)值與第ニ信號(hào)線423和424的RC時(shí)間常數(shù)值基本上相同。因此,可以減少或有效防止從第一柵極驅(qū)動(dòng)電路210產(chǎn)生的柵極信號(hào)與從第二柵極驅(qū)動(dòng)電路230產(chǎn)生的柵極信號(hào)之間的延遲差。顯示面板100包括顯示基板110、與顯示基板110相對(duì)的相對(duì)基板130以及位于顯不基板110與相對(duì)基板130之間的液晶層(未不出)。顯示基板110包括具有顯示區(qū)域DA和外圍區(qū)域PA的第一基底基板,并且數(shù)據(jù)線DLm-U DLm和DLm+1、柵極線GLi_l、GLj-1、GLi和GLj以及像素電極位于第一基底基板的顯示區(qū)域DA中。第一和第二柵極驅(qū)動(dòng)電路210和230位于第一基底基板的第一和第二外圍區(qū)域PAl和PA2中。相對(duì)基板130包括與第一基底基板相対的第二基底基板,并且第二基底基板具有顯示區(qū)域DA以及外圍區(qū)域PA1、PA2和PA3。多個(gè)濾色器(未示出)位于第二基底基板的顯示區(qū)域DA中。濾色器可以包括紅色、緑色和藍(lán)色濾色器。公共電極(未示出)位于包括濾色器的第二基底基板上,并且公共電極與像素電極相對(duì)(例如,面對(duì))。在可替換的實(shí)施方式中,濾色器可以被包括在顯示基板110中。另外,公共電極可以被包括在顯示基板110中。圖2A是示出了圖I的第一柵極驅(qū)動(dòng)電路210的示例性實(shí)施方式的框圖。圖2B是示出了圖I的第二柵極驅(qū)動(dòng)電路230的框圖。圖3是示出了圖2A和2B的第一柵極驅(qū)動(dòng)電路210和第二柵極驅(qū)動(dòng)電路230的輸入和輸出信號(hào)的示例性實(shí)施方式的波形圖。參照?qǐng)D2A和圖3,第一柵極驅(qū)動(dòng)電路210包括多個(gè)級(jí)SCI、SC2、...、SCi-USCi、. . .、SCk-I、dSC,并且接收垂直起始信號(hào)STV、低電壓V0FF、第一時(shí)鐘信號(hào)CKl和第二時(shí)鐘信號(hào)CK2。第二時(shí)鐘信號(hào)CK2相對(duì)于第一時(shí)鐘信號(hào)CKl可以具有第二延遲差t2。每個(gè)級(jí)SCI、SC2、· · ·、SCi-I、SCi、...、SCk-U dSC 可以包括第一輸入端子 INl、第二輸入端子IN2、第三輸入端子IN3、電壓端子VSS、輸出端子OT和進(jìn)位端子(carryterminal)CR。第一輸入端子INl接收垂直起始信號(hào)STV或之前級(jí)中的至少ー個(gè)的進(jìn)位信 號(hào)(carry signal)。第二輸入端子IN2接收第一時(shí)鐘信號(hào)CKl或第二時(shí)鐘信號(hào)CK2。第三輸入端子IN3接收之后級(jí)中的至少ー個(gè)的柵極信號(hào)。電壓端子VSS接收低電壓V0FF,該低電壓VOFF是柵極信號(hào)的低電平。輸出端子OT輸出與第一或第二時(shí)鐘信號(hào)CKl或CK2同步的柵極信號(hào)。進(jìn)位端子CR輸出與柵極信號(hào)同步的進(jìn)位信號(hào)。在一個(gè)示例性實(shí)施方式中,例如,第(i-Ι)級(jí)SCi-I響應(yīng)于從前ー級(jí)(其為第(i-2)級(jí))輸出的進(jìn)位信號(hào)Cri-2的高電壓VON而被驅(qū)動(dòng),以產(chǎn)生與第一時(shí)鐘信號(hào)CKl同步的第(i-Ι)個(gè)柵極信號(hào)Gi-I。第(i-Ι)個(gè)柵極信號(hào)Gi-I施加至位于第一像素行PLl的第一側(cè)處的第(i-Ι)條柵極線GLi-Ι。第i級(jí)SCi響應(yīng)于從前ー級(jí)(其為第(i-Ι)級(jí))輸出的進(jìn)位信號(hào)Cri-I的高電壓VON而被驅(qū)動(dòng),以產(chǎn)生與第二時(shí)鐘信號(hào)CK2同步的第i個(gè)柵極信號(hào)Gi。第i個(gè)柵極信號(hào)Gi施加至位于第二像素行PL2的第一側(cè)處的第i條柵極線GLi。因此,第一柵極驅(qū)動(dòng)電路210基于第一時(shí)鐘信號(hào)CKl或第二時(shí)鐘信號(hào)CK2而順序地輸出柵極信號(hào)G1、G3.....Gi-I、Gi.....Gk-I (其中,k為自然數(shù))。參照?qǐng)D2B和圖3,第二柵極驅(qū)動(dòng)電路230包括多個(gè)級(jí)SCI、SC2、...、SCj-U
SCj.....SCk、dSC,并且接收垂直起始信號(hào)STV、低電壓V0FF、第三時(shí)鐘信號(hào)CK3和第四時(shí)
鐘信號(hào)CK4。第三時(shí)鐘信號(hào)CK3相對(duì)于第一時(shí)鐘信號(hào)CKl可以具有第一延遲差tl。第一延遲差tl小于第二延遲差t2。第四時(shí)鐘信號(hào)CK4相對(duì)于第一時(shí)鐘信號(hào)CKl可以具有第三延遲差t3。第三延遲差t3大于第二延遲差t2??赏ㄟ^(guò)ー個(gè)周期T來(lái)重復(fù)第一、第二、第三和第四時(shí)鐘信號(hào)CK1、CK2、CK3和CK4,并且第一、第二、第三或第四時(shí)鐘信號(hào)CK1、CK2、CK3或CK4中的每ー個(gè)均具有對(duì)應(yīng)于1/4T的高電平時(shí)段(high period)。級(jí)SCI、SC2、· · ·、SCj-I、SCj、· · ·、SCk、dSC中的每ー個(gè)均可以包括第一輸入端子IN1、第二輸入端子IN2、第三輸入端子IN3、電壓端子VSS、輸出端子OT和進(jìn)位端子CR。第ー輸入端子INl接收垂直起始信號(hào)STV或之前級(jí)中的至少ー個(gè)的進(jìn)位信號(hào)。第二輸入端子IN2接收第三時(shí)鐘信號(hào)CK3或第四時(shí)鐘信號(hào)CK4。第三輸入端子IN3接收之后級(jí)中的至少ー個(gè)的柵極信號(hào)。電壓端子VSS接收低電壓V0FF,該低電壓VOFF為柵極信號(hào)的低電平。輸出端子OT輸出與第三或第四時(shí)鐘信號(hào)CK3或CK4同步的柵極信號(hào)。進(jìn)位端子CR輸出與柵極信號(hào)同步的進(jìn)位信號(hào)。在一個(gè)示例性實(shí)施方式中,例如,第(j-Ι)級(jí)SCj-I響應(yīng)于從前ー級(jí)(其為第(j-2)級(jí))輸出的進(jìn)位信號(hào)Cr j-2的高電壓VON而被驅(qū)動(dòng),以產(chǎn)生與第三時(shí)鐘信號(hào)CK3同步的第(j_l)個(gè)柵極信號(hào)Gj-I。第(j-Ι)個(gè)柵極信號(hào)Gj-I施加至位于第一像素行PLl的第ニ側(cè)處的第(j_l)條柵極線GLj-Ι。第j級(jí)SCj響應(yīng)于從前ー級(jí)(其為第(j-Ι)級(jí))輸出的進(jìn)位信號(hào)Crj-I的高電壓VON而被驅(qū)動(dòng),以產(chǎn)生與第四時(shí)鐘信號(hào)CK4同步的第j個(gè)柵極信號(hào)Gj。第j個(gè)柵極信號(hào)Gj施加至位于第二像素行PL2的第二側(cè)處的第j條柵極線GLj。因此,第二柵極驅(qū)動(dòng)電路230響應(yīng)于第三時(shí)鐘信號(hào)CK3或第四時(shí)鐘信號(hào)CK4而順序地輸出柵極信號(hào) G2、G4、· · ·、Gj-l、Gj、· · ·、Gk。第一和第二柵極驅(qū)動(dòng)電路210和230可以順序地將柵極信號(hào)GI、G2.....Gi-I、 Gj-l、Gi、Gj、· · ·、Gk輸出至顯示面板100的柵極線。圖4是示出了根據(jù)本發(fā)明的第一和第二柵極驅(qū)動(dòng)電路的輸入和輸出信號(hào)的另ー示例性實(shí)施方式的波形圖。參照?qǐng)DI和圖4,第一時(shí)鐘信號(hào)CKl和第二時(shí)鐘信號(hào)CK2施加于第一柵極驅(qū)動(dòng)電路210。第三時(shí)鐘信號(hào)CK3和第四時(shí)鐘信號(hào)CK4施加于第二柵極驅(qū)動(dòng)電路230。第三時(shí)鐘信號(hào)CK3相對(duì)于第一時(shí)鐘信號(hào)CKl具有第一延遲差tl,第二時(shí)鐘信號(hào)CK2相對(duì)于第一時(shí)鐘信號(hào)CKl具有大于第一延遲差tl的第二延遲差t2,并且第四時(shí)鐘信號(hào)CK4相對(duì)于第一時(shí)鐘信號(hào)CKl具有大于第二延遲差t2的第三延遲差t3??梢酝ㄟ^(guò)ー個(gè)周期T來(lái)重復(fù)第一、第二、第三和第四時(shí)鐘信號(hào)CK1、CK2、CK3和CK4,并且第一、第二、第三或第四時(shí)鐘信號(hào)CKl、CK2、CK3或CK4中的每ー個(gè)均具有對(duì)應(yīng)于1/2T的高電平時(shí)段。當(dāng)?shù)谝?、第二、第三或第四時(shí)鐘信號(hào)CKl、CK2、CK3或CK4中的每ー個(gè)的高電平時(shí)段與1/2T基本上相同時(shí),第三時(shí)鐘信號(hào)CK3的高電平時(shí)段與第一時(shí)鐘信號(hào)CKl的高電平時(shí)段的一半交迭,第二時(shí)鐘信號(hào)CK2的高電平時(shí)段與第三時(shí)鐘信號(hào)CK3的高電平時(shí)段的一半交迭,并且第四時(shí)鐘信號(hào)CK4的高電平時(shí)段與第二時(shí)鐘信號(hào)CK2的高電平時(shí)段的一半交迭。第一時(shí)鐘CKl可以具有與第二時(shí)鐘CK2的相位相反的相位。第三時(shí)鐘CK3可以具有與第四時(shí)鐘CK4的相位相反的相位。當(dāng)姆個(gè)時(shí)鐘信號(hào)的高電平時(shí)段為1/2T時(shí),交迭時(shí)段(overlapping period)為1/2T。然而,當(dāng)每個(gè)時(shí)鐘信號(hào)的高電平時(shí)段小于1/2T時(shí),交迭時(shí)段可以小于1/2T。參照?qǐng)D2A、圖2B和圖4,驅(qū)動(dòng)第一和第二柵極驅(qū)動(dòng)電路210和230的方法與在前述示例性實(shí)施方式中描述的那些方法基本上相同,因此將簡(jiǎn)化任何重復(fù)性的詳細(xì)說(shuō)明。第一柵極驅(qū)動(dòng)電路210的第(i-Ι)級(jí)SCi-I輸出與第一時(shí)鐘信號(hào)CKl的高電平時(shí)段同步的第(i-Ι)個(gè)進(jìn)位信號(hào)Cri-I和第(i-Ι)個(gè)柵極信號(hào)Gi-I。第i級(jí)SCi響應(yīng)于第(i_l)個(gè)進(jìn)位信號(hào)Cri-I而被驅(qū)動(dòng)以輸出與第二時(shí)鐘信號(hào)CK2的高電平時(shí)段1/2T同步的第i個(gè)進(jìn)位信號(hào)Cri和第i個(gè)柵極信號(hào)Gi。第二柵極驅(qū)動(dòng)電路230的第(j-Ι)級(jí)SCj-I輸出與第三時(shí)鐘信號(hào)CK3的高電平時(shí)段同步的第(j-Ι)個(gè)進(jìn)位信號(hào)Crj-I和第(j-Ι)個(gè)柵極信號(hào)Gj-Ι。第j級(jí)SCj響應(yīng)于第(j-Ι)個(gè)進(jìn)位信號(hào)Crj-I而被驅(qū)動(dòng)以輸出與第四時(shí)鐘信號(hào)CK4的高電平時(shí)段1/2T同步的第j個(gè)進(jìn)位信號(hào)Crj和第j個(gè)柵極信號(hào)Gj。圖5是示出了圖I的顯示面板的示例性實(shí)施方式的示意圖。參照?qǐng)DI、圖2A、圖2B和圖5,多個(gè)像素P1、P2、· . .、P12位于顯示面板100的顯示區(qū)域DA中,并且像素P1、P2、. . .、P12電連接于多條數(shù)據(jù)線DLm-1、DLm、DLm+1和DLm+2和多條柵極線GLi-l、GLj-l、GLi和GLj。第一柵極驅(qū)動(dòng)電路210位于顯示面板100的第一外圍區(qū)域PAl中,并且向柵極線GLi-I和GLi提供柵極信號(hào)。第二柵極驅(qū)動(dòng)電路230位于顯示面板100的第二外圍區(qū)域PA2中,并且向柵極線GLj-I和GLj提供柵極信號(hào)。在一個(gè)示例性實(shí)施方式中,例如,第一像素行PLl的第一像素Pl和第二像素P2、以及第二像素行PL2的第七像素P7和第八像素P8位于第(m- )條數(shù)據(jù)線DLm-I與第m條數(shù)據(jù)線DLm之間。第一像素行PLl的第三像素P3和第四像素P4以及第二像素行PL2的第九像素P9和第十像素PlO位于第m條數(shù)據(jù)線DLm與第(m+1)條數(shù)據(jù)線DLm+1之間。第一像素行PLl的第五像素P5和第六像素P6以及第二像素行PL2的第十一像素Pll和第十二像素P12位于第(m+1)條數(shù)據(jù)線 DLm+1與第(m+2)條數(shù)據(jù)線DLm+2之間。第一至第六像素PI、P2、· · ·、P6順序地布置在第一像素行PLl中,并且第七至第十二像素P7、P8、· · ·、P12順序地布置在第二像素行PL2中。第七至第十二像素P7、P8.....P12中的每ー個(gè)沿列方向分別相對(duì)于第一至第六
像素P1、P2、...、P6中的姆ー個(gè)布置。如圖5所示,像素列的像素電連接至位于像素行的第一側(cè)處的上柵極線或位于同一像素行的第二側(cè)處的下柵極線。在一個(gè)示例性實(shí)施方式中,例如,第一像素列PCl的第一和第七像素Pl和P7中的每ー個(gè)電連接至上柵極線,并且第二像素列PC2的第二和第八像素P2和P8中的每ー個(gè)電連接至下柵極線。第(i-Ι)條柵極線GLi-I位于第一像素行PLl的第一側(cè)(上側(cè))處,并且第(j_l)條柵極線GLj-I位于第一像素行PLl的第二側(cè)(下側(cè))處。第(i-Ι)條和第(j-Ι)條柵極
線GLi-I和GLj-I電連接至第一像素行PLl的第一至第六像素PI、P2.....P6。第i條柵
極線GLi位于第二像素行PL2的第一側(cè)(上側(cè))處,并且第j條柵極線GLj位于第二像素行PL2的第二側(cè)(下側(cè))處。第i條和第j條柵極線GLi和GLj電連接至第二像素行PL2的第七至第十二像素P7、P8、…、P12。對(duì)于第一像素行PLl的像素P1、P2.....P6,第一和第二像素Pl和P2全部連接至
相鄰的第(m-Ι)條和第m條數(shù)據(jù)線DLm-I和DLm中的第m條數(shù)據(jù)線DLm,第三和第四像素P3和P4全部連接至相鄰的第m條和第(m+Ι)條數(shù)據(jù)線DLm和DLm+1中的第(m+1)條數(shù)據(jù)線DLm+1,并且第五和第六像素P5和P6全部連接至相鄰的第(m+Ι)條和第(m+2)條數(shù)據(jù)線DLm+1和DLm+2中的第(m+2)條數(shù)據(jù)線DLm+2。第一、第三和第六像素P1、P3和P6連接至位于上側(cè)處的第(i-Ι)條柵極線GLi_l,并且第二、第四和第五像素P2、P4和P5連接至位于下側(cè)處的第(j-Ι)條柵極線GLj-1。因
此,第一像素行PLl的像素P1、P2.....P6可以由第一柵極驅(qū)動(dòng)電路210的第(i_l)級(jí)SCi-I
和第二柵極驅(qū)動(dòng)電路230的第(j-Ι)級(jí)SCj-I驅(qū)動(dòng)。對(duì)于第二像素行PL2的像素P7、P8.....P12,第七和第八像素P7和P8全部連接
至相鄰的第(m-Ι)條和第m條數(shù)據(jù)線DLm-I和DLm中的第(m_l)條數(shù)據(jù)線DLm-1,第九和第十像素P9和PlO全部連接至相鄰的第m條和第(m+Ι)條數(shù)據(jù)線DLm和DLm+1中的第m條數(shù)據(jù)線DLm,并且第十一和第十二像素Pll和P12全部連接至相鄰的第(m+Ι)條和第(m+2)條數(shù)據(jù)線DLm+1和DLm+2中的第(m+Ι)條數(shù)據(jù)線DLm+1。第七、第九和第十二像素P7、P9和P12連接至位于上側(cè)處的第i條柵極線GLi,并且第八、第十和第十一像素P8、PlO和Pll連接至位于下側(cè)處的第j條柵極線GLj。因此,第二像素行PL2的像素P7、P8.....P12可以由第一柵極驅(qū)動(dòng)電路210的第i級(jí)SCi和第
ニ柵極驅(qū)動(dòng)電路230的第j級(jí)SCj驅(qū)動(dòng)。在一個(gè)示例性實(shí)施方式中,例如,當(dāng)顯示面板100包括紅色、緑色和藍(lán)色像素吋,在第一像素行PLl中,第一和第四像素Pl和P4可以是藍(lán)色像素,第二和第五像素P2和P5可以是紅色像素,并且第三和第六像素P3和P6可以是綠色像素。另外,在第二像素行PL2中,第七和第十像素P7和PlO是藍(lán)色像素,第八和第十一像素P8和Pll是紅色像素,并且第九和第十二像素P9和P12是綠色像素。因此,作為紅色像素的第二、第五、第八和第i^一像素P2、P5、P8和Pll電連接至第(j_l)條和第j條柵極線GLj-I和GLj,以便由第二柵極驅(qū)動(dòng)電路230驅(qū)動(dòng)。作為綠色像素的第三、第六、第九和第十二像素P3、P6、P9和P12電連接至第(i-Ι)條和第i條柵極線GLi-I和GLi,以便由第一柵極驅(qū)動(dòng)電路210驅(qū)動(dòng)。作為藍(lán)色像素的第一、第四、第七和第十像素P1、P4、P7和PlO電連接至第(i-Ι)條、第(j-Ι)條、第i條和第j條柵極線GLi-UGLj-UGLi和GLj,以便由第一和第二柵極驅(qū)動(dòng)電路210和230驅(qū)動(dòng)。圖6A至6C是示出了根據(jù)對(duì)圖I的顯示面板中所包括的每個(gè)彩色像素進(jìn)行的驅(qū)動(dòng)而獲得的圖像質(zhì)量的示例性實(shí)施方式的示意圖。參照?qǐng)D5和圖6A,圖6A中所示的顯示面板100示例了驅(qū)動(dòng)多個(gè)紅色像素R。第一像素行PLl的紅色像素R連接至位于第一像素行PLl的下側(cè)處的柵極線,并且第二像素行PL2的紅色像素R連接至位于第二像素行PL2的下側(cè)處的柵極線。因此,紅色像素R連接至相對(duì)于像素行位于下側(cè)處的柵極線。顯示面板100的紅色像素R由向位于下側(cè)處的柵極線提供柵極信號(hào)的第二柵極驅(qū)動(dòng)電路230驅(qū)動(dòng)。因此,從第二柵極驅(qū)動(dòng)電路230產(chǎn)生的柵極信號(hào)朝向與第二柵極驅(qū)動(dòng)電路230相對(duì)的第一柵極驅(qū)動(dòng)電路210傳送。由于柵極線的電阻,在施加至鄰近于第二柵極驅(qū)動(dòng)電路230的紅色像素R的柵極信號(hào)與施加至鄰近于第一柵極驅(qū)動(dòng)電路210的紅色像素R的柵極信號(hào)之間可能出現(xiàn)延遲差,使得紅色像素R可能具有由于延遲差而逐漸變化的電荷差。然而,在所有像素行PL1、PL2、PL3、...中均勻地出現(xiàn)電荷差,使得不會(huì)由于電荷差而在顯示面板100中出現(xiàn)紅色顯著差異。參照?qǐng)D5和圖6B,圖6B中所示的顯示面板100示例了驅(qū)動(dòng)多個(gè)綠色像素G。第一像素行PLl的綠色像素G連接至位于第一像素行PLl的上側(cè)處的柵極線,并且第二像素行PL2的緑色像素G連接至位于第二像素行PL2的上側(cè)處的柵極線。因此,緑色像素G連接至相對(duì)于像素行位于上側(cè)處的柵極線。顯示面板100的緑色像素G由向位于上側(cè)處的柵極線提供柵極信號(hào)的第一柵極驅(qū)動(dòng)電路210驅(qū)動(dòng)。因此,從第一柵極驅(qū)動(dòng)電路210產(chǎn)生的柵極信號(hào)朝向與第一柵極驅(qū)動(dòng)電路210相對(duì)的第二柵極驅(qū)動(dòng)電路230傳送。由于柵極線的電阻,在施加至鄰近于第一柵極驅(qū)動(dòng)電路210的緑色像素G與施加至鄰近于第二柵極驅(qū)動(dòng)電路230的緑色像素G的柵極信號(hào)之間可能出現(xiàn)延遲差,使得緑色像素G可能具有由于延遲差而逐漸變化的電荷差。然而,在所有像素行PL1、PL2、PL3、...中均勻地出現(xiàn)電荷差,使得不會(huì)由于電荷差而在顯示面板100中出 現(xiàn)綠色顯著差異。參照?qǐng)D5和圖6C,圖6C中所示的顯示面板100示例了驅(qū)動(dòng)多個(gè)藍(lán)色像素B。第一像素行PLl的藍(lán)色像素B連接至位于第一像素行PLl的上側(cè)和下側(cè)處的柵極線,并且第二像素行PL2的藍(lán)色像素B連接至位于第二像素行PL2的上側(cè)和下側(cè)處的柵極線。因此,藍(lán)色像素B全都連接至相對(duì)于像素行分別位于上側(cè)和下側(cè)處的所有柵極線。顯示面板100的藍(lán)色像素B由向位于上側(cè)和下側(cè)處的所有柵極線分別提供柵極信號(hào)的第一和第二柵極驅(qū)動(dòng)電路210和230驅(qū)動(dòng)。因此,由于柵極線的電阻,在鄰近于第一柵極驅(qū)動(dòng)電路210的藍(lán)色像素B與鄰近于第二柵極驅(qū)動(dòng)電路230的藍(lán)色像素B之間可能出現(xiàn)電荷差,使得可能由于電荷差而出現(xiàn)諸如垂直線的缺陷。然而,與紅色或綠色相比,藍(lán)色難以被識(shí)別,因此不會(huì)降低顯示質(zhì)量。根據(jù)所示的示例性實(shí)施方 式的像素結(jié)構(gòu),第一和第二柵極驅(qū)動(dòng)電路210和230中的一個(gè)向像素行的上柵極線提供柵極信號(hào),并且另一個(gè)向該像素行的下柵極線提供柵極信號(hào)。因此,不會(huì)出現(xiàn)由于柵極信號(hào)的延遲差引起的顯示質(zhì)量的顯著差異。圖7A至7B是示出了根據(jù)圖I的顯示設(shè)備的外觀質(zhì)量改進(jìn)的示例性實(shí)施方式的示意圖。參照?qǐng)DI和圖7A,兩個(gè)電路級(jí)位于顯示面板500的第一外圍區(qū)域PAl中,并且該兩個(gè)電路級(jí)將兩個(gè)柵極信號(hào)分別提供給位于像素行PLc的上側(cè)和下側(cè)處的兩條柵極線。在這種情況下,該兩個(gè)電路級(jí)位于第一外圍區(qū)域PAl的與像素行PLc的寬度W相對(duì)應(yīng)的區(qū)域中。即,由該兩個(gè)電路級(jí)占據(jù)的總寬度不大于像素行PLc的寬度W,使得該兩個(gè)電路級(jí)完全位于像素行PLc的寬度W內(nèi)。因此,該兩個(gè)電路級(jí)位于具有寬度W的區(qū)域中,使得會(huì)增加與顯示面板500的外圍區(qū)域相對(duì)應(yīng)的邊框的寬度BW1。參照?qǐng)DI和圖7B,根據(jù)所示的示例性實(shí)施方式,兩個(gè)電路級(jí)分別位于顯示面板600的第一和第二外圍區(qū)域PAl和PA2中,并且將兩個(gè)柵極信號(hào)分別提供給位于像素行Ple的上側(cè)和下側(cè)處的兩條柵極線。如圖6A至圖6C中所描述的,不會(huì)出現(xiàn)由于兩個(gè)柵極信號(hào)的延遲差引起的顯示質(zhì)量的顯著差異。該兩個(gè)電路級(jí)中的第一電路級(jí)可以位于第一外圍區(qū)域PAl中,并且該兩個(gè)電路級(jí)中的第二電路級(jí)可以位于第二外圍區(qū)域PA2中。在這種情況下,第一電路級(jí)可以位于第一外圍區(qū)域PAl的與像素行PLe的寬度W相對(duì)應(yīng)的區(qū)域中,并且第二電路級(jí)可以位于第二外圍區(qū)域PA2的與像素行PLe的寬度W相對(duì)應(yīng)的區(qū)域中。與顯示面板600的外圍區(qū)域相對(duì)應(yīng)的邊框的寬度BW2可以比圖7A中描述的寬度BWl小至少約50%。因此,在具有所示的示例性實(shí)施方式的像素結(jié)構(gòu)的顯示面板600中,可以減小邊框?qū)挾?,使得可以改善顯示設(shè)備的外觀質(zhì)量。在下文中,將使用相同參考標(biāo)號(hào)來(lái)表不與之前不例性實(shí)施方式中所描述的部件相同或相似的部件,并且將省略任何重復(fù)性的詳細(xì)說(shuō)明。圖8是示出了根據(jù)本發(fā)明的顯示面板的另ー示例性實(shí)施方式的示意圖。參照?qǐng)DI、圖3和圖8,顯不面板600包括第一柵極驅(qū)動(dòng)電路210、第一放電電路241、第二柵極驅(qū)動(dòng)電路230和第二放電電路242。第一柵極驅(qū)動(dòng)電路210包括位于第一外圍區(qū)域PAl中的級(jí)SCi-I和SCi,并且級(jí)SCi-I和SCi中的每ー個(gè)向位于每個(gè)像素行的第一側(cè)處的柵極線GLi-I和GLi提供柵極信號(hào)。第一柵極驅(qū)動(dòng)電路210電連接至柵極線GLi-I和GLi的第一端。第一放電電路241位于第二外圍區(qū)域PA2中。第一放電電路241電連接至柵極線GLi-I和GLi的與第一端相対的第二端,并且將施加至每條柵極線GLi-I或GLi的柵極信號(hào)的高電壓VON放電成低電壓V0FF。第一放電電路241包括第一放電晶體管TRl和傳送低電壓VOFF的電壓線VL。如圖8所示,第一放電晶體管TRl位于級(jí)SCj-I和SCj_2之間的第二外圍區(qū)域PA2中,并且位干與由第(i-Ι)條和第(j-Ι)條柵極線GLi-I和GLj-I之間的距離限定的像素行的寬度相對(duì)應(yīng)(例如不超過(guò)該寬度)的第二外圍區(qū)域PA2中。第一放電晶體管TRl包括第一控制電極、第一輸入電極和第一輸出電極。在ー個(gè)示例性實(shí)施方式中,例如,第一控制電極連接至與第i級(jí)SCi連接的第i條柵極線GLi,第一輸入電極連接至第(i-Ι)條柵極線GLi-1,并且第一輸出電極連接至電壓線VL。當(dāng)高電壓VON施加至第i條柵極線GLi時(shí),第一放電晶體管TRl導(dǎo)通。第一放電晶體管TRl將施加于第(i-Ι)條柵極線GLi-I的高電壓VON放電成低電壓VOFF。第二柵極驅(qū)動(dòng)電路230包括位于第二外圍區(qū)域PA2中的級(jí)SCj-I和SCj,并且級(jí)SCj-I和SCj中的每ー個(gè)向位于每個(gè)像素行的第二側(cè)處的柵極線GLj-I和GLj提供柵極信號(hào)。第二柵極驅(qū)動(dòng)電路230電連接至柵極線GLj-I和GLj的第二端。第二放電電路242位于第一外圍區(qū)域PAl中。第二放電電路242電連接至柵極線GLj-I和GLj的第一端,并且將施加于每條柵極線GLj-I或GLj的柵極信號(hào)的高電壓VON放電成低電壓V0FF。第二放電電路242包括第二放電晶體管TR2和傳送低電壓VOFF的電壓線VL。如圖8所示,第二放電晶體管TR2位于級(jí)SCi-I和SCi之間的第一外圍區(qū)域PAl中,并且位干與由第(i-Ι)條和第(j-Ι)條柵極線GLi-I和GLj-I之間的距離限定的像素行的寬度相對(duì)應(yīng)(例如不超過(guò)該寬度)的第一外圍區(qū)域PAl中。第二放電晶體管TR2包括第二控制電極、第二輸入電極和第二輸出電極。在ー個(gè)示例性實(shí)施方式中,例如,第二控制電極連接至與第j級(jí)SCj連接的第j條柵極線GLj,第ニ輸入電極連接至第(j_l)條柵極線GLj-1,并且第二輸出電極連接至電壓線VL。當(dāng)高電壓VON施加至第j條柵極線GLj時(shí),第二放電晶體管TR2導(dǎo)通。第二放電晶體管TR2將施加于第(j-Ι)條柵極線GLj-I的高電壓VON放電成低電壓VOFF。圖9是示出了根據(jù)本發(fā)明的顯示面板的又一示例性實(shí)施方式的示意圖。參照?qǐng)DI、圖2A、圖2B和圖9,顯示面板700在顯示區(qū)域DA中包括多條數(shù)據(jù)線DLm-UDLm和DLm+1、多條柵極線GLi-I、GLj_l、GLi和GLj、以及電連接至數(shù)據(jù)線DLm_l、DLm和DLm+1和柵極線GLi-U GLj-1、GLi和GLj的多個(gè)像素PU P2、…、P12。顯示面板700包括位于第一外圍區(qū)域PAl中的向柵極線GLi-I和GLi提供柵極信號(hào)的第一柵極驅(qū)動(dòng)電路210以及第ニ外圍區(qū)域PA2中的向柵極線GLj-I和GLj提供柵極信號(hào)的第二柵極驅(qū)動(dòng)電路230。在一個(gè)示例性實(shí)施方式中,例如,第(m-Ι)條數(shù)據(jù)線DLm-I位于第一像素行PLl的第一像素Pl與第二像素P2之間,并且位于第二像素行PL2的第七像素P7與第八像素P8之間。第m條數(shù)據(jù)線DLm位于第一像素行PLl的第三像素P3與第四像素P4之間,并且位于第二像素行PL2的第九像素P9與第十像素PlO之間。第(m+Ι)條數(shù)據(jù)線DLm+1位于第一像素行PLl的第五像素P5與第六像素P6之間,并且位于第二像素行PL2的第i^一像素Pll與第十二像素P12之間。如圖9所示,第一至第六像素P1、P2、. . .、P6順序地布置在第一像素行PLl中,并且第七至第十二像素P7、P8、. . .、P12順序地布置在第二像素行PL2中。第七至第十二像素P7、P8.....P12中的每ー個(gè)沿列方向相對(duì)于第一至第六像素
P1、P2、. . .、P6中的每ー個(gè)布置。如圖9所示,像素列的像素電連接至位于像素行的第一側(cè)處的上柵極線或位于該像素行的第二側(cè)處的下柵極線。在一個(gè)示例性實(shí)施方式中,例如,第一像素列PCl的第一和第七像素Pl和P7中的每ー個(gè)電連接至上柵極線,并且第二像素列PC2的第二和第八像素P2和P8中的每ー個(gè)電連接至下柵極線。第(i-Ι)條柵極線GLi-I位于第一像素行PLl的第一側(cè)(上側(cè))處,并且第(j_l)條柵極線GLj-I位于第一像素行PLl的第二側(cè)(下側(cè))處。第(i-Ι)條和第(j-Ι)條柵極
線GLi-I和GLj-I電連接至第一像素行PLl的第一至第六像素PI、P2.....P6。第i條柵
極線GLi位于第二像素行PL2的第一側(cè)(上側(cè))處,并且第j條柵極線GLj位于第二像素行PL2的第二側(cè)(下側(cè))處。第i條和第j條柵極線GLi和GLj電連接至第二像素行PL2的第七至第十二像素P7、P8、…、P12。對(duì)于第一像素行PLl的像素P1、P2.....P6,第一和第二像素Pl和P2全部連接至
第(m-Ι)條數(shù)據(jù)線DLm-1,第三和第四像素P3和P4全部連接至第m條數(shù)據(jù)線DLm,并且第五和第六像素P5和P6全部連接至第(m+Ι)條數(shù)據(jù)線DLm+1。第一、第四和第六像素P1、P4和P6連接至第(i-Ι)條柵極線GLi_l,并且第二、第三和第五像素P2、P3和P5連接至第(j-Ι)條柵極線GLj-Ι。因此,第一像素行PLl的像素
P1、P2.....P6可以由第一柵極驅(qū)動(dòng)電路210的第(i-Ι)級(jí)SCi-I和第二柵極驅(qū)動(dòng)電路230
的第(j_l)級(jí)SCj-I驅(qū)動(dòng)。對(duì)于第二像素行PL2的像素P7、P8.....P12,第七和第八像素P7和P8全部連接
至第(m-Ι)條數(shù)據(jù)線DLm-1,第九和第十像素P9和PlO全部連接至第m條數(shù)據(jù)線DLm,并且第十一和第十二像素Pll和P12全部連接至第(m+Ι)條數(shù)據(jù)線DLm+1。第七、第十和第十二像素P7、P10和P12連接至第i條柵極線GLi,并且第八、第九和第十一像素P8、P9和Pll連接至第j條柵極線GLj。因此,第二像素行PL2的像素P7、
P8.....P12可以由第一柵極驅(qū)動(dòng)電路210的第i級(jí)SCi和第二柵極驅(qū)動(dòng)電路230的第j
級(jí)SCj驅(qū)動(dòng)。在一個(gè)示例性實(shí)施方式中,例如,當(dāng)顯示面板700包括紅色、緑色和藍(lán)色像素吋,在第一像素行PLl中,第一和第四像素Pl和P4可以是紅色像素,第二和第五像素P2和P5可以是綠色像素,并且第三和第六像素P3和P6可以是藍(lán)色像素。另外,在第二像素行PL2中,第七和第十像素P7和PlO是紅色像素,第八和第十一像素P8和Pll是綠色像素,并且第九和第十二像素P9和P12是藍(lán)色像素。因此,作為紅色像素的第一、第四、第七和第十像素PI、P4、P7和PlO電連接至第(i-Ι)條和第i條柵極線GLi-I和GLi,以便由第一柵極驅(qū)動(dòng)電路210驅(qū)動(dòng)。作為綠色像素的第二、第五、第八和第十一像素P2、P5、P8和Pll電連接至第(j-Ι)條和第j條柵極線GLj-I和GLj,以便由第二柵極驅(qū)動(dòng)電路230驅(qū)動(dòng)。作為藍(lán)色像素的第三、第六、第九和第十二像素P3、P6、P9和P12電連接至第(i-Ι)條、第(j-Ι)條、第i條和第j條柵極線GLi-I、GLj-1、GLi和GLj,以便由第一和第二柵極驅(qū)動(dòng)電路210和230兩者驅(qū)動(dòng)。圖IOA至IOC是示出了根據(jù)對(duì)圖9的顯示面板中所包括的每個(gè)彩色像素進(jìn)行的驅(qū)動(dòng)而獲得的圖像質(zhì)量的示例性實(shí)施方式的示意圖。參照?qǐng)D9和圖10A,圖IOA中所示的顯示面板700示例了驅(qū)動(dòng)多個(gè)紅色像素R。第一像素行PLl的紅色像素R連接至位于第一像素行PLl的上側(cè)處的柵極線,并且第二像素行PL2的紅色像素R連接至位于第二像素行PL2的上側(cè)處的柵極線。因此,紅色像素R連接至相對(duì)于像素行位于上側(cè)處的柵極線。顯示面板700的紅色像素R由向位于上側(cè)處的柵極線提供柵極信號(hào)的第一柵極驅(qū)動(dòng)電路210驅(qū)動(dòng)因此,從第一柵極驅(qū)動(dòng)電路210產(chǎn)生的柵極信號(hào)朝向與第一柵極驅(qū)動(dòng)電路210相對(duì)的第二柵極驅(qū)動(dòng)電路230傳送。由于柵極線的電阻,在施加至鄰近于第一柵極驅(qū)動(dòng)電路210的紅色像素R與施加至鄰近于第二柵極驅(qū)動(dòng)電路230的紅色像素R的柵極信號(hào)之間可能出現(xiàn)延遲差,使得紅色像素R可能具有由于延遲差而逐漸變化的電荷差。然而,在所有像素行PL1、PL2、PL3、...中均勻地出現(xiàn)電荷差,使得在顯示面板700中不會(huì)由于電荷差而出現(xiàn)紅色顯著差異。參照?qǐng)D9和圖10B,圖IOB中所示的顯示面板700示例了驅(qū)動(dòng)多個(gè)綠色像素G。第一像素行PLl的緑色像素G連接至位于第一像素行PLl的下側(cè)處的柵極線,并且第二像素行PL2的緑色像素G連接至位于第二像素行PL2的下側(cè)處的柵極線。因此,緑色像素G連接至相對(duì)于像素行位于上側(cè)和下側(cè)中的下側(cè)處的柵極線。顯示面板700的緑色像素G由向位于下側(cè)處的柵極線提供柵極信號(hào)的第二柵極驅(qū)動(dòng)電路230驅(qū)動(dòng)。因此,從第二柵極驅(qū)動(dòng)電路230產(chǎn)生的柵極信號(hào)朝向與第二柵極驅(qū)動(dòng)電路230相對(duì)的第一柵極驅(qū)動(dòng)電路210傳送。由于柵極線的電阻,在施加至鄰近于第二柵極驅(qū)動(dòng)電路230的緑色像素G與鄰近于第一柵極驅(qū)動(dòng)電路210的緑色像素G的柵極信號(hào)之間可能出現(xiàn)延遲差,使得緑色像素G可能具有由于延遲差而逐漸變化的電荷差。然而,在所有像素行PL1、PL2、PL3、...中均勻地出現(xiàn)電荷差,使得在顯示面板700中不會(huì)由于電荷差而出現(xiàn)綠色顯著差異。參照?qǐng)D9和圖10C,圖IOC中所示的顯示面板700示例了驅(qū)動(dòng)多個(gè)藍(lán)色像素B。第一像素行PLl的藍(lán)色像素B連接至位于第一像素行PLl的上側(cè)和下側(cè)處的柵極線,并且第ニ像素行PL2的藍(lán)色像素B連接至位于第二像素行PL2的上側(cè)和下側(cè)處的柵極線。因此,藍(lán)色像素B全都連接至相對(duì)于像素行分別位于上側(cè)和下側(cè)處的所有柵極線。顯示面板100的藍(lán)色像素B由分別向位于上側(cè)和下側(cè)處的所有柵極線提供柵極信號(hào)的第一和第二柵極驅(qū)動(dòng)電路210和230驅(qū)動(dòng)。因此,由于柵極線的電阻,在鄰近于第一柵極驅(qū)動(dòng)電路210的藍(lán)色像素B與鄰近于第二柵極驅(qū)動(dòng)電路230的藍(lán)色像素B之間可能出現(xiàn)電荷差,使得可能由于電荷差而出現(xiàn)諸如垂直線的缺陷。然而,與紅色或綠色相比,藍(lán)色難以被識(shí)別,因此顯示質(zhì)量不會(huì)降低。根據(jù)所示的示例性實(shí)施方式的像素結(jié)構(gòu),第一和第二柵極驅(qū)動(dòng)電路210和230中的ー個(gè)將柵極信號(hào)提供給像素行的上柵極線,并且另ー個(gè)將柵極信號(hào)提供給像素行的下柵極線。因此,不會(huì)出現(xiàn)由于柵極信號(hào)的延遲差引起的顯示質(zhì)量的顯著差異。圖11是示出了根據(jù)本發(fā)明的顯示面板的又一示例性實(shí)施方式的示意圖。根據(jù)所示的示例性實(shí)施方式的顯示面板800在圖9所示的顯示面板700中還包括圖8所示的第一和第二放電電路241和242。在下文中,將使用相同參考標(biāo)號(hào)來(lái)表不與之前不例性實(shí)施方式中所描述的部件相同或相似的部件,并且將簡(jiǎn)化任何重復(fù)性的詳細(xì)說(shuō)明。參照?qǐng)D9和圖11,顯示面板800包括第一柵極驅(qū)動(dòng)電路210、第一放電電路241、第ニ柵極驅(qū)動(dòng)電路230和第二放電電路242。第一柵極驅(qū)動(dòng)電路210包括位于第一外圍區(qū)域PAl中的級(jí)SCi-I和SCi,并且級(jí)SCi-I和SCi中的每ー個(gè)向位于每個(gè)像素行的第一側(cè)處的柵極線GLi-I和GLi提供柵極信號(hào)。第一放電電路241位于第二外圍區(qū)域PA2中。第一放電電路241包括第一放電晶體管TRl和傳送低電壓VOFF的電壓線VL。如圖11所示,第一放電晶體管TRl位于級(jí)SCj-I和SCj-2之間的第二外圍區(qū)域PA2中,并且位于與由第(i_l)條和第(j-Ι)條柵極線GLi-I和GLj-I之間的距離限定的像素行的寬度相對(duì)應(yīng)的第二外圍區(qū)域PA2中。第一放電晶體管TRl包括第一控制電極、第一輸入電極和第一輸出電極。在ー個(gè)示例性實(shí)施方式中,例如,第一控制電極連接至與第i級(jí)SCi相連接的第i條柵極線GLi,第一輸入電極連接至第(i-Ι)條柵極線GLi-1,并且第一輸出電極連接至電壓線VL。第二柵極驅(qū)動(dòng)電路230包括位于第二外圍區(qū)域PA2中的級(jí)SCj-I和SCj,并且級(jí)SCj-I和SCj中的每ー個(gè)向位于每個(gè)像素行的第二側(cè)處的柵極線GLj-I和GLj提供柵極信 號(hào)。第二放電電路242位于第一外圍區(qū)域PAl中。第二放電電路242包括第二放電晶體管TR2和傳送低電壓VOFF的電壓線VL。如圖11所示,第二放電晶體管TR2位于級(jí)SCi-I和SCi之間的第一外圍區(qū)域PAl中,并且位干與由第(i-Ι)條和第(j-Ι)條柵極線GLi-I和GLj-I之間的距離限定的像素行的寬度相對(duì)應(yīng)的第一外圍區(qū)域PAl中。第二放電晶體管TR2包括第二控制電極、第二輸入電極和第二輸出電極。在ー個(gè)示例性實(shí)施方式中,例如,第二控制電極連接至與第j級(jí)SCj相連接的第j條柵極線GLj,第ニ輸入電極連接至第(j_l)條柵極線GLj-1,并且第二輸出電極連接至電壓線VL。根據(jù)上述示例性實(shí)施方式,第一和第二柵極驅(qū)動(dòng)電路210和230中的ー個(gè)向位于像素行的第一側(cè)處的柵極線提供柵極信號(hào),并且另ー個(gè)向位于像素行的與第一側(cè)相對(duì)的第ニ側(cè)處的柵極線提供柵極信號(hào),使得在高分辨率顯示設(shè)備中邊框?qū)挾瓤杀粶p小并且電カ消耗可被降低。另外,通過(guò)上述示例性實(shí)施方式的像素結(jié)構(gòu),可以減少或有效防止由于柵極信號(hào)的延遲差而產(chǎn)生的顯著差異。以上是對(duì)本發(fā)明的示例性說(shuō)明,而不應(yīng)被解釋為限制本發(fā)明。雖然已經(jīng)描述了本發(fā)明的示例性實(shí)施方式,但是本領(lǐng)域技術(shù)人員可以容易地理解,在實(shí)質(zhì)上沒(méi)有脫離本發(fā)明的新穎教導(dǎo)和優(yōu)點(diǎn)的情況下,可以對(duì)示例性實(shí)施方式進(jìn)行多種變型。因此,所有這些變型旨在被包括在如在權(quán)利要求中所限定的本發(fā)明的范圍內(nèi)。在權(quán)利要求中,裝置加功能(means-plus-function)的語(yǔ)句_在覆蓋本文所描述的執(zhí)行所列功能的結(jié)構(gòu),并且不僅覆蓋結(jié)構(gòu)等同物,而且覆蓋等同結(jié)構(gòu)。因此,可以理解,以上是對(duì)本發(fā)明的示例性說(shuō)明,而不應(yīng)被解釋為限制于所公開的特定示例性實(shí)施方式,并且對(duì)所公開的示例性實(shí)施方式的變型、以及其它示例性實(shí)施方式將g在被包括在所附權(quán)利要求的范圍內(nèi)。本發(fā)明由所附權(quán)利要求限定,其中權(quán)利要求的等同物將被包括在內(nèi)。
權(quán)利要求
1.一種顯不面板,包括 顯示區(qū)域; 外圍區(qū)域,所述外圍區(qū)域圍繞所述顯示區(qū)域,并且包括第一外圍區(qū)域和與所述第一外圍區(qū)域相対的第二外圍區(qū)域; 多個(gè)像素,位于所述顯示區(qū)域中,并且包括多個(gè)像素行和多個(gè)像素列; 多條數(shù)據(jù)線,所述多條數(shù)據(jù)線沿列方向延伸,其中,每條數(shù)據(jù)線對(duì)應(yīng)于兩個(gè)像素列;第一柵極線,所述第一柵極線沿行方向延伸,并且位于每個(gè)所述像素行的第一側(cè)處;第二柵極線,所述第二柵極線沿所述行方向延伸,并且位于每個(gè)所述像素行的與所述第一側(cè)相對(duì)的第二側(cè)處; 第一柵極驅(qū)動(dòng)電路,位于所述第一外圍區(qū)域中,并且包括向所述第一柵極線提供柵極信號(hào)的第一級(jí);以及第二柵極驅(qū)動(dòng)電路,位于所述第二外圍區(qū)域中,并且包括向所述第二柵極線提供所述柵極信號(hào)的第二級(jí)。
2.根據(jù)權(quán)利要求I所述的顯示面板,進(jìn)ー步包括 第一時(shí)鐘線,所述第一時(shí)鐘線向所述第一柵極驅(qū)動(dòng)電路傳送第一時(shí)鐘信號(hào); 第三時(shí)鐘線,所述第三時(shí)鐘線向所述第二柵極驅(qū)動(dòng)電路傳送第三時(shí)鐘信號(hào),所述第三時(shí)鐘信號(hào)相對(duì)于所述第一時(shí)鐘信號(hào)具有第一延遲差; 第二時(shí)鐘線,所述第二時(shí)鐘線向所述第一柵極驅(qū)動(dòng)電路傳送第二時(shí)鐘信號(hào),所述第二時(shí)鐘信號(hào)相對(duì)于所述第一時(shí)鐘信號(hào)具有第二延遲差,所述第二延遲差大于所述第一延遲差;以及 第四時(shí)鐘線,所述第四時(shí)鐘線向所述第二柵極驅(qū)動(dòng)電路傳送第四時(shí)鐘信號(hào),所述第四時(shí)鐘信號(hào)相對(duì)于所述第一時(shí)鐘信號(hào)具有第三延遲差,所述第三延遲差大于所述第二延遲差。
3.根據(jù)權(quán)利要求I所述的顯示面板,其中, 所述第一級(jí)位于所述第一外圍區(qū)域中,并且具有小于或等于由所述第一柵極線與所述第二柵極線之間的距離限定的像素行寬度的寬度,并且 所述第二級(jí)位于所述第二外圍區(qū)域中,并且具有小于或等于所述像素行寬度的寬度。
4.根據(jù)權(quán)利要求I所述的顯示面板,進(jìn)ー步包括 第一放電電路,鄰近于所述第二級(jí),并且包括第一放電晶體管,所述第一放電晶體管將施加至所述第一柵極線的高電壓放電成低電壓;以及 第二放電電路,鄰近于所述第一級(jí),并且包括第二放電晶體管,所述第二放電晶體管將施加至所述第二柵極線的高電壓放電成低電壓。
5.根據(jù)權(quán)利要求4所述的顯示面板,其中, 所述第一級(jí)和所述第二放電晶體管位于所述第一外圍區(qū)域中,并且具有小于或等于由所述第一柵極線和所述第二柵極線之間的距離限定的像素行寬度的寬度,并且 所述第二級(jí)和所述第一放電晶體管位于所述第二外圍區(qū)域中,并且具有小于或等于所述像素行寬度的寬度。
6.根據(jù)權(quán)利要求I所述的顯示面板,其中, 所述像素包括多個(gè)紅色像素、多個(gè)綠色像素和多個(gè)藍(lán)色像素,所述第一柵極線和所述第二柵極線中的一個(gè)電連接至每個(gè)所述紅色像素,并且所述第一柵極線和所述第二柵極線中的另ー個(gè)電連接至每個(gè)所述綠色像素,并且所述第一柵極線和所述第二柵極線中的每ー個(gè)均電連接至所述藍(lán)色像素。
7.根據(jù)權(quán)利要求6所述的顯示面板,其中,包括在像素列中的每個(gè)所述像素均電連接至同一柵極線。
8.根據(jù)權(quán)利要求7所述的顯示面板,其中, 單個(gè)像素行中的且位于彼此相鄰的兩條數(shù)據(jù)線之間的第一像素和第二像素電連接至所述相鄰的兩條數(shù)據(jù)線中的同一數(shù)據(jù)線,并且 所述第一柵極線和所述第二柵極線中的一個(gè)電連接至所述第一像素,并且所述第一柵極線和所述第二柵極線中的另ー個(gè)電連接至所述第二像素。
9.根據(jù)權(quán)利要求7所述的顯示面板,進(jìn)ー步包括 順序布置的第(m-1)條數(shù)據(jù)線、第m條數(shù)據(jù)線、第(m+1)條數(shù)據(jù)線和第(m+2)條數(shù)據(jù)線,其中,m為自然數(shù), 其中, 包括在第一像素行中的且位于所述第(m-1)條數(shù)據(jù)線與所述第m條數(shù)據(jù)線之間的第一像素和第二像素電連接至所述第m條數(shù)據(jù)線, 包括在所述第一像素行中的且位于所述第m條數(shù)據(jù)線與所述第(m+1)條數(shù)據(jù)線之間的第三像素和第四像素電連接至所述第(m+1)條數(shù)據(jù)線,并且 包括在所述第一像素行中的且位于所述第(m+1)條數(shù)據(jù)線與所述第(m+2)條數(shù)據(jù)線之間的第五像素和第六像素電連接至所述第(m+2)條數(shù)據(jù)線。
10.根據(jù)權(quán)利要求9所述的顯示面板,其中, 所述第一像素行的所述第一像素、第三像素和第六像素電連接至位于所述第一像素行的所述第一側(cè)處的所述第一柵極線,并且 所述第一像素行的所述第二像素、第四像素和第五像素電連接至位于所述第一像素行的所述第二側(cè)處的所述第二柵極線。
11.根據(jù)權(quán)利要求10所述的顯示面板,其中, 包括在第二像素行中的且位于所述第(m-1)條數(shù)據(jù)線與所述第m條數(shù)據(jù)線之間的第七像素和第八像素電連接至所述第(m-1)條數(shù)據(jù)線, 包括在所述第二像素行中的且位于所述第m條數(shù)據(jù)線與所述(m+1)條數(shù)據(jù)線之間的第九像素和第十像素電連接至所述第m條數(shù)據(jù)線,并且 包括在所述第二像素行中的且位于所述第(m+1)條數(shù)據(jù)線與所述第(m+2)條數(shù)據(jù)線之間的第十一像素和第十二像素電連接至所述第(m+1)條數(shù)據(jù)線。
12.根據(jù)權(quán)利要求11所述的顯示面板,其中, 所述第二像素行的所述第七像素、第九像素和第十二像素電連接至位于所述第二像素行的所述第一側(cè)處的所述第一柵極線,并且 所述第二像素行的所述第八像素、第十像素和第十一像素電連接至位于所述第二像素行的所述第二側(cè)處的所述第二柵極線。
13.根據(jù)權(quán)利要求7所述的顯示面板,其中, 每條所述數(shù)據(jù)線電連接至單個(gè)第一像素行中的彼此相鄰的第一像素和第二像素中的每ー個(gè),并且位于所述第一像素與所述第二像素之間,并且 所述第一柵極線和所述第二柵極線中的一個(gè)電連接至所述第一像素行的所述第一像素,并且所述第一柵極線和所述第二柵極線中的另ー個(gè)電連接至所述第一像素行的所述第ニ像素。
14.根據(jù)權(quán)利要求7所述的顯示面板,進(jìn)ー步包括 順序布置的第(m-1)條數(shù)據(jù)線、第m條數(shù)據(jù)線和第(m+1)條數(shù)據(jù)線,其中,m為自然數(shù), 其中, 所述第(m-1)條數(shù)據(jù)線電連接至第一像素行的位于所述第(m-1)條數(shù)據(jù)線的相對(duì)兩側(cè)處的第一像素和第二像素中的每ー個(gè), 所述第m條數(shù)據(jù)線電連接至所述第一像素行的位于所述第m條數(shù)據(jù)線的相對(duì)兩側(cè)處的第三像素和第四像素中的每ー個(gè),并且 所述第(m+1)條數(shù)據(jù)線電連接至所述第一像素行的位于所述第(m+1)條數(shù)據(jù)線的相對(duì)兩側(cè)處第五像素和第六像素中的每ー個(gè)。
15.根據(jù)權(quán)利要求14所述的顯示面板,其中, 所述第一像素行的所述第一像素、第四像素和第六像素電連接至位于所述第一像素行的所述第一側(cè)處的所述第一柵極線,并且 所述第一像素行的所述第二像素、第三像素和第五像素電連接至位于所述第一像素行的所述第二側(cè)處的所述第二柵極線。
16.根據(jù)權(quán)利要求15所述的顯示面板,其中, 所述第(m-1)條數(shù)據(jù)線電連接至第二像素行的位于所述第(m-1)條數(shù)據(jù)線的相對(duì)兩側(cè)處的第七像素和第八像素, 所述第m條數(shù)據(jù)線電連接至所述第二像素行的位于所述第m條數(shù)據(jù)線的相對(duì)兩側(cè)處的第九像素和第十像素,并且 所述第(m+1)條數(shù)據(jù)線電連接至所述第二像素行的位于所述第(m+1)條數(shù)據(jù)線的相對(duì)兩側(cè)處的第十一像素和第十二像素。
17.根據(jù)權(quán)利要求16所述的顯示面板,其中, 所述第二像素行的所述第七像素、第十像素和第十二像素電連接至位于所述第二像素行的所述第一側(cè)處的所述第一柵極線,并且 所述第二像素行的所述第八像素、第九像素和第十一像素電連接至位于所述第二像素行的所述第二側(cè)處的所述第二柵極線。
18.—種顯不設(shè)備,包括 顯示面板,包括 顯示區(qū)域, 外圍區(qū)域,所述外圍區(qū)域圍繞所述顯示區(qū)域,并且包括第一外圍區(qū)域和與所述第一外圍區(qū)域相対的第二外圍區(qū)域, 多個(gè)像素,位于所述顯示區(qū)域中,并且包括多個(gè)像素行和多個(gè)像素列, 多條數(shù)據(jù)線,所述多條數(shù)據(jù)線沿列方向延伸,其中每條數(shù)據(jù)線對(duì)應(yīng)于兩個(gè)像素列, 第一柵極線,所述第一柵極線沿行方向延伸,并且位于每個(gè)所述像素行的第一側(cè)處, 第二柵極線,所述第二柵極線沿所述行方向延伸,并且位于每個(gè)所述像素行的與所述第一側(cè)相對(duì)的第二側(cè)處, 第一柵極驅(qū)動(dòng)電路,位于所述第一外圍區(qū)域中,并且包括向所述第一柵極線提供柵極信號(hào)的第一級(jí),以及 第二柵極驅(qū)動(dòng)電路,位于所述第二外圍區(qū)域中,并且包括向所述第二柵極線提供所述柵極信號(hào)的第二級(jí);以及 印刷電路板,所述印刷電路板電連接至所述顯示面板,并且具有安裝在所述印刷電路板上的主驅(qū)動(dòng)電路,其中,所述主驅(qū)動(dòng)電路產(chǎn)生被提供給所述第一柵極驅(qū)動(dòng)電路和所述第ニ柵極驅(qū)動(dòng)電路的第一時(shí)鐘信號(hào)、第二時(shí)鐘信號(hào)、第三時(shí)鐘信號(hào)和第四時(shí)鐘信號(hào)。
19.根據(jù)權(quán)利要求18所述的顯示設(shè)備,其中,所述印刷電路板包括 多個(gè)第一信號(hào)線,向所述第一柵極驅(qū)動(dòng)電路傳送所述第一時(shí)鐘信號(hào)和所述第二時(shí)鐘信 號(hào); 多個(gè)第二信號(hào)線,向所述第二柵極驅(qū)動(dòng)電路傳送所述第三時(shí)鐘信號(hào)和所述第四時(shí)鐘信號(hào);以及 電阻-電容控制部,控制所述第一信號(hào)線和所述第二信號(hào)線的電阻-電容時(shí)間常數(shù)。
20.根據(jù)權(quán)利要求18所述的顯示設(shè)備,其中, 所述像素包括多個(gè)紅色像素、多個(gè)綠色像素和多個(gè)藍(lán)色像素,并且所述第一柵極線和所述第二柵極線中的一個(gè)電連接至每個(gè)所述紅色像素,所述第一柵極線和所述第二柵極線中的另ー個(gè)電連接至每個(gè)所述綠色像素,并且所述第一柵極線和所述第二柵極線中的每ー個(gè)均電連接至所述藍(lán)色像素。
全文摘要
本申請(qǐng)?zhí)峁┝艘环N顯示面板以及具有該顯示面板的顯示設(shè)備。所述顯示面板包括顯示區(qū)域、包括第一外圍區(qū)域和與所述第一外圍區(qū)域相對(duì)的第二外圍區(qū)域的外圍區(qū)域、位于所述顯示區(qū)域中的多個(gè)像素、多條數(shù)據(jù)線、第一柵極線、第二柵極線、第一柵極驅(qū)動(dòng)電路以及第二柵極驅(qū)動(dòng)電路。每條數(shù)據(jù)線對(duì)應(yīng)于兩個(gè)像素列。第一柵極線位于像素行的第一側(cè)上。第二柵極線位于像素行的第二側(cè)處。第一柵極驅(qū)動(dòng)電路位于第一外圍區(qū)域中,并且包括向第一柵極線提供柵極信號(hào)的第一級(jí)。第二柵極驅(qū)動(dòng)電路位于第二外圍區(qū)域中,并且包括向第二柵極線提供柵極信號(hào)的第二級(jí)。
文檔編號(hào)G09G3/36GK102651206SQ20111044886
公開日2012年8月29日 申請(qǐng)日期2011年12月28日 優(yōu)先權(quán)日2011年2月23日
發(fā)明者文勝煥, 李在訓(xùn), 裵有漢 申請(qǐng)人:三星電子株式會(huì)社