專利名稱:移位寄存電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及顯示技術(shù)領(lǐng)域,且特別是有關(guān)于一種移位寄存電路。
背景技術(shù):
現(xiàn)有的應(yīng)用于平面顯示器,例如液晶顯示器的移位寄存電路一般包括多個級串聯(lián) 耦接的移位寄存器,用以依序產(chǎn)生多個驅(qū)動脈沖信號,例如用以依次驅(qū)動液晶顯示器的柵 極線的柵級驅(qū)動脈沖信號;并且各個移位寄存器所產(chǎn)生的對應(yīng)的啟動脈沖信號會傳輸至下 一級移位寄存器以使下一級移位寄存器開始工作。現(xiàn)有的移位寄存電路利用非晶硅(a-Si)或者多晶硅(p-Si)工藝而制作在玻璃基 板上,借此節(jié)省柵極驅(qū)動芯片的成本、簡化模塊段制造流程以及增加玻璃基板利用效率等。 但由于其材質(zhì)的載子遷移率比較低,因此需要設(shè)計較大面積的薄膜晶體管才能有效驅(qū)動液 晶顯示器的柵極線。而越大面積的薄膜晶體管其所產(chǎn)生的寄生電容效應(yīng)就越大,造成動態(tài) 功率消耗大幅上升,從而限制了其應(yīng)用范圍。
發(fā)明內(nèi)容
本發(fā)明的目的就是在于提供一種移位寄存電路,其可大幅度地降低相關(guān)的動態(tài)功 率消耗。本發(fā)明提出一種移位寄存電路,包括多級移位寄存器,每級移位寄存器用以輸出 一個對應(yīng)的啟動脈沖信號以及驅(qū)動脈沖信號。再者,每級移位寄存器分別包括上拉電路、第 一驅(qū)動電路、第二驅(qū)動電路以及放電電路。上拉電路接收前一級移位寄存器所輸出的前一 個啟動脈沖信號以及一個參考信號以對第一節(jié)點進行充電。第一驅(qū)動電路于第一節(jié)點處電 性耦接上拉電路,且接收對應(yīng)的時鐘脈沖信號以根據(jù)第一節(jié)點的電位而產(chǎn)生對應(yīng)的啟動脈 沖信號。第二驅(qū)動電路亦于第一節(jié)點處電性耦接上拉電路,且接收高參考電位以于輸出端 輸出對應(yīng)的驅(qū)動脈沖信號。放電電路包括第一晶體管以及第二晶體管。其中第一晶體管包 括第一控制端、第一通路端以及第二通路端,第一通路端電性耦接第一節(jié)點,且第二通路端 電性耦接低參考電位,第一控制端接收第一控制信號以在第一時間段內(nèi)對第一節(jié)點進行放 電。第二晶體管包括第二控制端、第三通路端以及第四通路端,第三通路端電性耦接第二驅(qū) 動電路的輸出端,且第四通路端電性耦接低參考電位,第二控制端接收第二控制信號以在 第二時間段內(nèi)對第二驅(qū)動電路的輸出端進行放電。其中,第一時間段的啟動時刻早于第二 時間段的啟動時刻。在本發(fā)明的較佳實施例中,上述的第一晶體管的第一控制端所接收的第一控制信 號為后一級移位寄存器所輸出的后一級啟動脈沖信號,以在第一時間段內(nèi)對第一節(jié)點上的 電位進行放電;且第二晶體管的第二控制端所接收的第二控制信號為后兩級移位寄存器所 輸出的后二級啟動脈沖信號以在第二時間段內(nèi)對第二驅(qū)動電路的輸出端進行放電。在本發(fā)明的較佳實施例中,上述的放電電路進一步包括第三晶體管,其包括第三 控制端、第五通路端以及第六通路端。第五通路端電性耦接第二晶體管的第二控制端,而第
5六通路端電性耦接低參考電位。其中,第三控制端接收第一節(jié)點上的電位以修正第二晶體 管的第二控制端所接收的后二級啟動脈沖信號。在本發(fā)明的較佳實施例中,上述的第一晶體管的第一控制端所接收的第一控制信 號為后兩級移位寄存器所輸出的后二級驅(qū)動脈沖信號,以在第一時間段內(nèi)對第一節(jié)點進行 放電;且第二晶體管的第二控制端所接收的第二控制信號為后三級移位寄存器所輸出的后 三個驅(qū)動脈沖信號,以在第二時間段內(nèi)對第二驅(qū)動電路的輸出端進行放電。在本發(fā)明的較佳實施例中,上述的第一晶體管的第一控制端所接收的第一控制信 號為后兩級移位寄存器所輸出的后二級驅(qū)動脈沖信號,以在第一時間段內(nèi)對第一節(jié)點進行 放電;且第二晶體管的第二控制端所接收的第二控制信號為后兩級移位寄存器所輸出的后 二級啟動脈沖信號以在第二時間段內(nèi)對第二驅(qū)動電路的輸出端進行放電。在本發(fā)明的較佳實施例中,上述的上拉電路包括第四晶體管,且第四晶體管包括 第四控制端、第七通路端以及第八通路端。第四控制端接收前一級移位寄存器所輸出的前 一個啟動脈沖信號,第七通路端接收參考信號,而第八通路端電性耦接第一節(jié)點。在本發(fā)明的較佳實施例中,上述的參考信號為高參考電位?;蛘?,參考信號為前一 級移位寄存器所輸出的前一個驅(qū)動脈沖信號?;蛘撸瑓⒖夹盘枮榍耙患壱莆患拇嫫魉敵?的前一個啟動脈沖信號。在本發(fā)明的較佳實施例中,上述的第一驅(qū)動電路包括第五晶體管以及電容。第五 晶體管包括第五控制端、第九通路端以及第十通路端。第五控制端電性耦接第一節(jié)點,第九 通路端用以接收對應(yīng)的時鐘脈沖信號,而第十通路端用以輸出對應(yīng)的啟動脈沖信號。電容 電性耦接于第一節(jié)點與第十通路端之間。在本發(fā)明的較佳實施例中,上述的第二驅(qū)動電路包括第六晶體管,其包括第六控 制端、第十一通路端以及第十二通路端。第六控制端電性耦接第一節(jié)點,第十一通路端用以 接收高參考電位,而第十二通路端用以輸出對應(yīng)的驅(qū)動脈沖信號。在本發(fā)明的較佳實施例中,上述的每級移位寄存器進一步包括第一穩(wěn)壓電路以及 第一穩(wěn)壓控制電路。第一穩(wěn)壓電路分別電性耦接第一節(jié)點及第二驅(qū)動電路的輸出端,而第 一穩(wěn)壓控制電路電性耦接第一穩(wěn)壓電路且接收至少一控制信號的控制以決定第一穩(wěn)壓電 路是否對第一節(jié)點及第二驅(qū)動電路的輸出端進行放電。在本發(fā)明的較佳實施例中,上述的第一穩(wěn)壓電路包括第七晶體管以及第八晶體 管。第七晶體管包括第七控制端、第十三通路端以及第十四通路端。第七控制端電性耦接 第一穩(wěn)壓控制電路的輸出端,第十三通路端用于接收對應(yīng)的驅(qū)動脈沖信號,而第十四通路 端電性耦接第一節(jié)點。第八晶體管包括第八控制端、第十五通路端以及第十六通路端。第 八控制端電性耦接第一穩(wěn)壓控制電路的輸出端,第十五通路端電性耦接低參考電位,而第 十六通路端電性耦接第二驅(qū)動電路的輸出端。在本發(fā)明的較佳實施例中,上述的第一穩(wěn)壓控制電路包括第九晶體管、第十晶體 管、第十一晶體管以及第十二晶體管。第九晶體管包括第九控制端、第十七通路端以及第 十八通路端。第九控制端電性耦接參考電位,第十七通路端亦電性耦接參考電位。第十晶體 管包括第十控制端、第十九通路端以及第二十通路端。第十控制端用于接收第三控制信號, 第十九通路端電性耦接第十八通路端且其連接處作為第二節(jié)點,而第二十通路端電性耦接 低參考電位。第十一晶體管包括第十一控制端、第二十一通路端以及第二十二通路端。第十一控制端電性耦接第二節(jié)點,第二十一通路端電性耦接參考電位。第十二晶體管包括第 十二控制端、第二十三通路端以及第二十四通路端。第十二控制端亦用于接收第三控制信 號,第二十三通路端電性耦接低參考電位,而第二十四通路端,電性耦接第二十二通路端且 其耦接處作為第一穩(wěn)壓控制電路的輸出端。在本發(fā)明的較佳實施例中,上述的第三控制信號為對應(yīng)的驅(qū)動脈沖信號。在本發(fā)明的較佳實施例中,上述的第一穩(wěn)壓控制電路進一步包括第十三晶體管以 及第十四晶體管。第十三晶體管包括第十三控制端、第二十五通路端以及第二十六通路 端。第十三控制端用于接收第四控制信號,第二十五通路端電性耦接第二節(jié)點,而第二十六 通路端電性耦接低參考電位。第十四晶體管包括第十四控制端、第二十七通路端以及第 二十八通路端。第十四控制端亦用于接收第四控制信號,第二十七通路端電性耦接低參考 電位,而第二十八通路端電性耦接第一穩(wěn)壓控制電路的輸出端。在本發(fā)明的較佳實施例中,上述的第四控制信號為前一級移位寄存器所輸出的前 一個驅(qū)動脈沖信號?;蛘叩谒目刂菩盘枮閷?yīng)的啟動脈沖信號。在本發(fā)明的較佳實施例中,上述的第三控制信號為第一節(jié)點上的電位。本發(fā)明的移位寄存器的第二驅(qū)動電路是通過固定的高參考電位對其輸出端進行 充電,且放電電路在對第二驅(qū)動電路的輸出端進行放電前,先對第一節(jié)點進行放電拉低第 一節(jié)點上的電位。如此即可防止固定的高參考電位對接地電位的輸出,因此可大幅度地降 低移位寄存器的功率消耗。為讓本發(fā)明的上述和其他目的、特征和優(yōu)點能更明顯易懂,下文特舉較佳實施例, 并配合所附附圖,作詳細說明如下。
圖1繪示為本發(fā)明一實施例所公開的移位寄存電路的局部結(jié)構(gòu)示意圖
圖2繪示為本發(fā)明一實施例所公開的移位寄存器的方塊示意圖3繪示為圖2所示的移位寄存器的具體電路示意圖4繪示為圖3所示的各種信號的時序圖5繪示為本發(fā)明另一-實施例所公開的上拉電路的示意圖6繪示為本發(fā)明又一-實施例所公開的上拉電路的示意圖7繪示為本發(fā)明另一-實施例所公開的放電電路的示意圖8繪示為本發(fā)明又一-實施例所公開的放電電路的示意圖9繪示為本發(fā)明另一-實施例所公開的第一穩(wěn)壓控制電路的示意圖10繪示為本發(fā)明又-一實施例所公開的第一穩(wěn)壓控制電路的示意圖
圖11繪示為本發(fā)明再-一實施例所公開的第一穩(wěn)壓控制電路的示意圖。
其中,附圖標記
100 移位寄存電路SR(n-l)、SR(n)、SR(n+l)移位寄存器
110 上拉電路120 第一驅(qū)動電路
130 第二驅(qū)動電路140 放電電路
150:第一穩(wěn)壓控制電路 160:第一穩(wěn)壓電路
170:第二穩(wěn)壓控制電路 180:第二穩(wěn)壓電路
VGH:高參考電位VSS:低參考電位Q (η)第一節(jié)點HC (m)、HC (1)、HC (2)、HC (3)、HC (4)時鐘脈沖信號A (η)第二節(jié)點P (η)第三節(jié)點LCl 第一參考電位LC2 第二參考電位C2 電容Tl、Τ2、Τ3、Τ41、Τ42、Τ45、Τ51、Τ52、Τ53、Τ54、Τ55、Τ56、Τ61、Τ62:晶體管ST (n-2)、ST (n_l)、ST (η)、ST (η+1)、ST (η+2)、ST (1)、ST (2)、ST (3)、ST (4)啟動脈沖信號G (η-1)、G (η)、G (η+1)、G (η+2)、G (η+3)、G (1)、G (2)、G (3)、G (4)柵極驅(qū)動脈沖信號
具體實施例方式請參閱圖1,其繪示為本發(fā)明一實施例所公開的移位寄存電路的局部結(jié)構(gòu)示意 圖。如圖1所示,本發(fā)明所公開的移位寄存電路100適用于液晶顯示器的柵極驅(qū)動電路, 以依次驅(qū)動液晶顯示器的柵極線,但本發(fā)明并不限于此,例如其也可應(yīng)用于液晶顯示器的 源級驅(qū)動電路。移位寄存電路100包括多個級聯(lián)耦接的移位寄存器例如SR(n-1)、SR(η) 及SR(η+1)等,其中每個移位寄存器用以依序地產(chǎn)生對應(yīng)的柵極驅(qū)動脈沖信號如G(n-l)、 G(η)或G(n+1),并產(chǎn)生對應(yīng)的啟動脈沖信號如ST(n-l)、ST(n)及ST(n+l)。且每個移位寄 存器所產(chǎn)生的對應(yīng)的啟動脈沖信號傳輸至下一級移位寄存器以使下一級移位寄存器開始 工作。請參閱圖2及圖3,其中圖2繪示為本發(fā)明一實施例所公開的移位寄存器的方塊 示意圖,而圖3繪示為圖2所示的移位寄存器的具體電路示意圖。如圖2-圖3所示,本實 施例以圖1所示的移位寄存器SR(n)為例來介紹本發(fā)明。具體地,移位寄存器SR(η)包括 上拉電路110、第一驅(qū)動電路120、第二驅(qū)動電路130以及放電電路140。其中,第一驅(qū)動電 路120與第二驅(qū)動電路130相互并聯(lián),且上拉電路110分別電性耦接第一驅(qū)動電路120以 及第二驅(qū)動電路130,而其電性耦接處作為第一節(jié)點Q(n)。上拉電路110接收前一級移位寄存器所輸出的前一個啟動脈沖信號ST(n-l)以及 參考信號如VGH,以對第一節(jié)點Q(η)進行充電。具體地,上拉電路110包括晶體管Tl,其柵 極接收前一個啟動脈沖信號ST (η-1),其源極接收參考信號VGH,而其漏極電性耦接第一節(jié) 點 Q(η)。第一驅(qū)動電路120電性耦接第一節(jié)點Q (η),且接收對應(yīng)的時鐘脈沖信號HC (m)以 根據(jù)第一節(jié)點Q(n)的電位而產(chǎn)生對應(yīng)的啟動脈沖信號ST(n)。具體地,第一驅(qū)動電路120 包括晶體管T2以及電容C2,晶體管T2的柵極電性耦接第一節(jié)點Q(n),其源極接收對應(yīng)的 時鐘脈沖信號HC(η),而其漏極作為第一驅(qū)動電路120的輸出端以輸出對應(yīng)的啟動脈沖信 號ST (η)。電容C2電性耦接于晶體管Τ2的柵極與漏極之間。第二驅(qū)動電路130亦電性耦接第一節(jié)點Q (η),且接收高參考電位VGH以產(chǎn)生對應(yīng) 的柵極驅(qū)動脈沖信號G(n),從而驅(qū)動液晶顯示器上對應(yīng)的柵極線。具體地,第二驅(qū)動電路130包括晶體管T3,其柵極電性耦接第一節(jié)點Q (η),其源極接收高參考電位VGH,而其漏極 作為第二驅(qū)動電路130的輸出端以輸出對應(yīng)的柵極驅(qū)動脈沖信號G(n)。放電電路140電性耦接第一節(jié)點Q(Ii)以及第二驅(qū)動電路130的輸出端,且接收第 一控制信號、第二控制信號以及低參考電位VSS以在第一時間段內(nèi)對第一節(jié)點Q(n)進行放 電,且在第二時間段內(nèi)對第二驅(qū)動電路130的輸出端進行放電。在本實施例中,第一控制信 號為后一級移位寄存器SR(n+1)(圖未示)所輸出的后一級啟動脈沖信號ST(n+l),而第二 控制信號為后兩級移位寄存器SR(n+2)(圖未示)所輸出的后二級啟動脈沖信號ST(n+2)。 具體地,放電電路140包括晶體管T41及晶體管T42。晶體管T42的柵極接收第一控制信號 ST (n+1),其源極電性耦接低參考電位VSS,而其漏極電性耦接第一節(jié)點Q(n)。晶體管T41 的柵極接收第二控制信號ST (n+2),其源極電性耦接低參考電位VSS,而其漏極電性耦接第 二驅(qū)動電路130的輸出端。請參閱圖4,其繪示為上述各種信號的時序圖。請一并參閱圖2至圖4,以下將具 體地介紹本發(fā)明的移位寄存器的工作原理。以下將以四個時鐘脈沖信號HC(I) HC(4)為 例來介紹本發(fā)明,本領(lǐng)域技術(shù)人員可以理解的是,時鐘脈沖信號的數(shù)量由液晶顯示器的像 素個數(shù)所決定,本發(fā)明并不限定于此。當液晶顯示器接收到啟動信號ST后,時鐘脈沖信號 HC(I) -HC (4)依次開啟。此處以第二級移位寄存器SR(2)為例來介紹本實施例的相關(guān)內(nèi)容。當前一級移位 寄存器SR(I)輸出的啟動脈沖信號ST(I)處于高電位時,上拉電路110中的晶體管Tl導(dǎo)通, 參考信號對第一節(jié)點Q(2)進行充電,在本實施例中,參考信號可為高參考電位VGH。因此, 第一驅(qū)動電路120中的晶體管T2受第一節(jié)點Q (2)上的電位的控制從而導(dǎo)通,但是,晶體管 T2源極所接收的時鐘脈沖信號HC⑵還是處于低電位,因此第一驅(qū)動電路120所產(chǎn)生的對 應(yīng)啟動脈沖信號ST(2)處于低電位,但在此時其會產(chǎn)生一個小小的波動。此外,第二驅(qū)動電 路130中的晶體管T3受節(jié)點Q(2)上的電位的控制從而導(dǎo)通,且由于其源極電性耦接固定 的高參考電位VGH,因此高參考電位VGH對其漏極充電,從而拉升其漏極所產(chǎn)生的柵極驅(qū)動 脈沖信號G (η),使柵極驅(qū)動脈沖信號G (η)處于高電位。當前一級移位寄存器SR(I)輸出的啟動脈沖信號ST(I)處于低電位時,上拉電路 110中的晶體管Tl截止,此時第一節(jié)點Q(2)處于浮接狀態(tài)(floating),第一驅(qū)動電路120 中的晶體管T2繼續(xù)導(dǎo)通,且晶體管T2源極所接收的時鐘脈沖信號HC (2)處于高電位,其漏 極所產(chǎn)生的對應(yīng)啟動脈沖信號ST(2)拉升而處于高電位,直至對應(yīng)的時鐘脈沖信號HC(2) 結(jié)束。且,由于電容C2的存在,因此第一節(jié)點Q(2)上的電位將對應(yīng)啟動脈沖信號ST(2)而 被進一步地推高。此外,第二驅(qū)動電路130中的晶體管T3受第一節(jié)點Q(2)上的電位控制從 而繼續(xù)導(dǎo)通,高參考電位VSS繼續(xù)對其漏極充電,其漏極所產(chǎn)生的柵極驅(qū)動脈沖信號G (η) 繼續(xù)處于高電位。進一步地,由于放電電路140中的晶體管Τ42的柵極受第一控制信號ST(3)控制, 因此當?shù)谝豢刂菩盘柤春笠患壱莆患拇嫫鱏R(3)所輸出的后一級啟動脈沖信號ST (3)處于 高電位時,晶體管T42導(dǎo)通,此時由于晶體管T42源極電性耦接低參考電位VSS,因此放電電 路140在第一時間段內(nèi)通過晶體管T42對第一節(jié)點Q(n)進行放電,即拉低第一節(jié)點Q(n) 上的電位。此外,由于放電電路140中的晶體管T43的柵極受第二控制信號ST(4)控制,因 此當?shù)诙刂菩盘柤春髢杉壱莆患拇嫫鱏R(4)所輸出的后二級啟動脈沖信號ST (4)處于高
9電位時,晶體管T41導(dǎo)通,在第二時間段內(nèi)通過晶體管T41對第二驅(qū)動電路130的輸出端進 行放電,即拉低對應(yīng)的柵極驅(qū)動脈沖信號G(2)。且,如圖4所示,第一控制信號ST(3)的啟動時刻早于第二控制信號ST(4)的啟動 時刻,因此,對第一節(jié)點Q(n)的放電動作早于對第二驅(qū)動電路130的輸出端的放電動作。 也就是說,第一節(jié)點Q(n)上的電位在對第二驅(qū)動電路130的輸出端進行放電動作之前,就 已經(jīng)拉低到低電位,第二驅(qū)動電路130中的晶體管T3截止,高參考電位VGH停止對第二驅(qū) 動電路130的輸出端進行充電。因此,本發(fā)明不會出現(xiàn)放電電路140 —邊對第二驅(qū)動電路 130的輸出端進行放電,高參考電位VGH—邊對第二驅(qū)動電路130的輸出端進行充電的情 形。因此,本發(fā)明的移位寄存器可大幅度地降低其動態(tài)功率消耗。此外,本發(fā)明實施例的放電電路還進一步包括晶體管T45。晶體管T45的柵極電性 耦接第一接點Q(n)以接收第一節(jié)點Q(n)上的電位,其源極電性耦接低參考電位VSS,而其 漏極電性耦接晶體管T41的柵極以對晶體管T41的柵極所接收的第二控制信號ST (n+2)進 行調(diào)整。因此,對于第二級移位寄存器SR(2)而言,其第一節(jié)點Q(2)上的電位處于高電位 時,晶體管T45導(dǎo)通,低參考信號VSS會對其漏極放電,因此第二控制信號ST(4)在此時會 被拉低,以消除第二控制信號ST(4)在此處的波動。請繼續(xù)參閱圖2-圖3,移位寄存器SR (η)進一步包括第一穩(wěn)壓控制電路150、第一 穩(wěn)壓電路160、第二穩(wěn)壓控制電路170以及第二穩(wěn)壓電路180。第一穩(wěn)壓控制電路150電性 耦接第一穩(wěn)壓電路160以控制第一穩(wěn)壓電路160的動作,而第一穩(wěn)壓電路160電性耦接第 一節(jié)點Q(n)以及第二驅(qū)動電路130的輸出端以穩(wěn)定第一節(jié)點Q(n)上的電位以及第二驅(qū)動 電路130所輸出的柵極驅(qū)動脈沖信號G (η)。第二穩(wěn)壓控制電路170與第二穩(wěn)壓電路180與 第一穩(wěn)壓控制電路150與第一穩(wěn)壓電路160的電路結(jié)構(gòu)相同,其亦是用來進一步地穩(wěn)定第 一節(jié)點Q(n)上的電位以及第二驅(qū)動電路130所輸出的柵極驅(qū)動脈沖信號G(η)。具體地,第一穩(wěn)壓控制電路150包括晶體管Τ51、晶體管Τ52、晶體管Τ53、晶體管 Τ54、晶體管Τ55以及晶體管Τ56。晶體管Τ51的柵極電性耦接第一參考電位LC1,其源極 亦電性耦接第一參考電位LC1,其漏極電性耦接晶體管Τ52的漏極,且其連接處定義為第二 節(jié)點Α(η)。晶體管Τ52的柵極接收第三控制信號,如對應(yīng)的柵極脈沖信號G(n),其源極電 性耦接低參考電位VSS。晶體管T53的柵極電性耦接第二節(jié)點A(n),其源極電性耦接第一 參考電位LC1,其漏極電性耦接晶體管T54的漏極,且其連接處定義為第三節(jié)點P (η),第三 節(jié)點P(η)作為第一穩(wěn)壓控制點路150的輸出端。晶體管Τ54的柵極亦接收第三控制信號 G(n),其源極電性耦接低參考電位VSS。晶體管T55的柵極接收第四控制信號,如前一級移 位寄存器SR(n-l)所輸出的前一個柵極驅(qū)動脈沖信號G(n-l),其源極電性耦接低參考電位 VSS,而其漏極亦電性耦接第二節(jié)點A (η)。晶體管Τ56的柵極亦接收第四控制信號G (η_1), 其源極電性耦接低參考電位VSS,而其漏極亦電性耦接第三節(jié)點P (η)。也就是說,晶體管Τ55與晶體管Τ56的相關(guān)電路與晶體管Τ52與晶體管Τ54的相 關(guān)電路相互并聯(lián),且晶體管Τ52與晶體管Τ54是受第三控制信號G (η)的控制,而晶體管Τ55 與晶體管Τ56是受第四控制信號G(n-l)的控制。第一穩(wěn)壓電路160包括晶體管T61與晶體管T62。晶體管T61與晶體管T62的柵 極均電性耦接第一穩(wěn)壓控制電路150的輸出端(Pn),且晶體管T61的源極電性耦接對應(yīng)的 柵極驅(qū)動脈沖信號G(n),而其漏極電性耦接第一節(jié)點Q(ri)。晶體管T62的源極電性耦接低參考信號VSS,而其漏極電性耦接第二驅(qū)動電路130的輸出端。在本實施例中,第一穩(wěn)壓控制電路150接收第三控制信號G (η),其可保證第一穩(wěn) 壓控制電路150的輸出端P(Ii)所輸出的控制信號使第一穩(wěn)壓電路160在本級移位寄存器 SR(η)進行工作時,停止對第一節(jié)點Q(η)以及第二驅(qū)動電路130的輸出端進行放電。此外, 第一穩(wěn)壓控制電路150接收第四控制信號G (η-1),其可保證第一穩(wěn)壓控制電路150的輸出 端P (η)所輸出的控制信號使第一穩(wěn)壓電路160在其前一級移位寄存器SR(η-1)進行工作 時,就開始停止對第一節(jié)點Q(n)以及第二驅(qū)動電路130的輸出端進行放電,從而進一步地 保證穩(wěn)定第一節(jié)點Q(n)上的電位以及第二驅(qū)動電路130的輸出端所輸出的對應(yīng)的柵極驅(qū) 動脈沖信號G (η)。此外,由于第二穩(wěn)壓控制電路170與第二穩(wěn)壓電路180與第一穩(wěn)壓控制電路150 與第一穩(wěn)壓電路160的電路結(jié)構(gòu)相同,其不同僅在于第二穩(wěn)壓控制電路170電性耦接第二 參考電位LC2,而其余的結(jié)構(gòu)在此不再贅述。請參閱圖5,其繪示為本發(fā)明另一實施例所公開的上拉電路的示意圖。如圖5所 示,本實施例所公開的上拉電路與圖2-3所公開的上拉電路相似,其不同僅在于上拉電路 所接收的參考信號并非是固定的高參考電位VGH,而是前一級移位寄存器SR(η-1)所輸出 的前一個柵極驅(qū)動脈沖信號G (η-1),其可在前一級移位寄存器SR (η-1)所輸出的前一個啟 動脈沖信號ST (η-1)導(dǎo)通本級移位寄存器SR(η)上拉電路110的晶體管Tl的時候,前一個 柵極驅(qū)動脈沖信號G(η-1)可對第一節(jié)點Q(n)進行充電以拉升第一節(jié)點Q(η)上的電位。請參閱圖6,其繪示為本發(fā)明又一實施例所公開的上拉電路的示意圖。如圖6所 示,本實施例所公開的上拉電路與圖2-3所公開的上拉電路相似,其不同僅在于上拉電路 所接收的參考信號并非是固定的高參考電位VGH,而是前一級移位寄存器SR(η-1)所輸出 的前一個啟動脈沖信號ST(η-1),其可在前一級移位寄存器SR(η-1)所輸出的前一個啟動 脈沖信號ST (η-1)在導(dǎo)通本級移位寄存器SR(η)上拉電路110的晶體管Tl的時候,前一個 啟動脈沖信號ST(n-l)也可對第一節(jié)點Q(n)進行充電以拉升第一節(jié)點Q(η)上的電位。當 然,本領(lǐng)域技術(shù)人員可以理解的是,上拉電路所接收的參考信號亦可以為其他的信號,只要 前一級移位寄存器SR(η-1)所輸出的前一個啟動脈沖信號ST (η-1)在導(dǎo)通本級移位寄存器 SR(η)上拉電路110的晶體管Tl的時候,上述參考信號可以對第一節(jié)點Q(ri)進行充電即 可。請參閱圖7,其繪示為本發(fā)明另一實施例所公開的放電電路的示意圖。如圖7所 示,本實施例的放電電路與圖2與圖3所公開的放電電路相似,其不同僅在于第一控制信號 為后兩級移位寄存器SR(n+2)所輸出的后二級柵極驅(qū)動脈沖信號G (n+2)以在第一時間段 內(nèi)對第一節(jié)點Q(n)進行放電,而第二控制信號為后三級移位寄存器SR (n+3)所輸出的后三 個柵極驅(qū)動脈沖信號G(n+3)以在第二時間段內(nèi)對第二驅(qū)動電路130的輸出端進行放電。由 于后二級柵極驅(qū)動脈沖信號G(n+2)的啟動時刻早于后三個柵極驅(qū)動脈沖信號G(n+3)的啟 動時刻,因此其可保證放電電路140首先對第一節(jié)點Q(ri)進行放電,以防止對第二驅(qū)動電 路130的輸出端進行放電時,高參考電位VGH還對第二驅(qū)動電路130的輸出端進行充電。請參閱圖8,其繪示為本發(fā)明又一實施例所公開的放電電路的示意圖。如圖8所 示,本實施例的放電電路與圖2與圖3所公開的放電電路相似,其不同僅在于第一控制信號 為后兩級移位寄存器SR(n+2)所輸出的后二級柵極驅(qū)動脈沖信號G(n+2)以在第一時間段內(nèi)對第一節(jié)點Q(n)進行放電,而第二控制信號為后兩級移位寄存器SR(n+2)所輸出的后二 級啟動脈沖信號ST(n+2)以在第二時間段內(nèi)對第二驅(qū)動電路130的輸出端進行放電。由于 后二級柵極驅(qū)動脈沖信號G(n+2)的啟動時刻早于后二級啟動脈沖信號ST(n+2)的啟動時 刻,因此其亦可保證放電電路140首先對第一節(jié)點Q(ri)進行放電。當然,本領(lǐng)域技術(shù)人員 可以理解的是,第一控制信號與第二控制信號亦可以為其他信號的組合,只要其可控制放 電電路140在對第二驅(qū)動電路130的輸出端進行放電前,先對第一節(jié)點Q(ri)進行放電拉低 第一節(jié)點Q(n)上的電位即可。請參閱圖9,其繪示為本發(fā)明另一實施例所公開的第一穩(wěn)壓控制電路的示意圖。如 圖9所示,本實施例的第一穩(wěn)壓控制電路與圖2-3所公開的第一穩(wěn)壓控制電路相似,其不同 僅在于第一穩(wěn)壓控制電路只接收第三控制信號G (η),而并沒有接收第四控制信號G (η-1)。 即本實施例中的第一穩(wěn)壓控制電路并沒有晶體管Τ55以及晶體管Τ56,其只保證第一穩(wěn)壓 電路160在本級移位寄存器SR(η)進行工作時,停止對第一節(jié)點Q(ri)以及第二驅(qū)動電路 130的輸出端進行放電。請參閱圖10,其繪示為本發(fā)明又一實施例所公開的第一穩(wěn)壓控制電路的示意圖。 如圖10所示,本實施例的第一穩(wěn)壓控制電路與圖9所公開的第一穩(wěn)壓控制電路相似,其不 同僅在于第三控制信號并非是本級移位寄存器SR(η)所輸出的對應(yīng)的柵極驅(qū)動脈沖信號 G (η),而是第一節(jié)點Q (η)上的電位,其亦可保證第一穩(wěn)壓電路160在本級移位寄存器SR (η) 進行工作時,停止對第一節(jié)點Q(n)以及第二驅(qū)動電路130的輸出端進行放電。請參閱圖11,其繪示為本發(fā)明再一實施例所公開的第一穩(wěn)壓控制電路的示意圖。 如圖11所示,本實施例的第一穩(wěn)壓控制電路與圖2與圖3所公開的第一穩(wěn)壓控制電路相 似,其不同僅在于第一穩(wěn)壓控制電路所接收第四控制信號并非前一級移位寄存器SR(η-1) 所輸出的前一個柵極驅(qū)動脈沖信號G (η-1),而是本級移位寄存器SR (η)所輸出的對應(yīng)的啟 動脈沖信號ST(η),其亦可保證第一穩(wěn)壓電路160在本級移位寄存器SR(η)進行工作時,停 止對第一節(jié)點Q(n)以及第二驅(qū)動電路130的輸出端進行放電。當然,第一穩(wěn)壓控制電路所 接收的第三控制信號及第四控制信號也可作其他的改變方式。綜上所述,本發(fā)明的移位寄存器的第二驅(qū)動電路是通過固定的高參考電位對其輸 出端進行充電,且放電電路在對第二驅(qū)動電路的輸出端進行放電前,先對第一節(jié)點進行放 電拉低第一節(jié)點上的電位即可,防止固定的高參考電位繼續(xù)對第二驅(qū)動電路的輸出端進行 充電,因此其可大幅度地降低移位寄存器的動態(tài)功率消耗。當然,本發(fā)明還可有其它多種實施例,在不背離本發(fā)明精神及其實質(zhì)的情況下,熟 悉本領(lǐng)域的技術(shù)人員當可根據(jù)本發(fā)明作出各種相應(yīng)的改變和變形,但這些相應(yīng)的改變和變 形都應(yīng)屬于本發(fā)明所附的權(quán)利要求的保護范圍。
權(quán)利要求
一種移位寄存電路,其特征在于,包括多級移位寄存器,每一級這些移位寄存器用以輸出一對應(yīng)的啟動脈沖信號以及一對應(yīng)的驅(qū)動脈沖信號,且每一這些移位寄存器分別包括一上拉電路、一第一驅(qū)動電路、一第二驅(qū)動電路、一放電電路,其中該上拉電路接收前一級移位寄存器所輸出的前一個啟動脈沖信號以及一個參考信號,以對一第一節(jié)點進行充電;該第一驅(qū)動電路在該第一節(jié)點處電性耦接該上拉電路,且接收一對應(yīng)的時鐘脈沖信號以根據(jù)該第一節(jié)點的電位而產(chǎn)生該對應(yīng)的啟動脈沖信號;該第二驅(qū)動電路亦在該第一節(jié)點處電性耦接該上拉電路,且接收一高參考電位以在一輸出端輸出該對應(yīng)的驅(qū)動脈沖信號;以及該放電電路包括一第一晶體管以及一第二晶體管;該第一晶體管包括一第一控制端、一第一通路端以及一第二通路端,該第一通路端電性耦接該第一節(jié)點,且該第二通路端電性耦接一低參考電位,該第一控制端接收一第一控制信號以在一第一時間段內(nèi)對該第一節(jié)點進行放電;以及該第二晶體管包括一第二控制端、一第三通路端以及一第四通路端,該第三通路端電性耦接該第二驅(qū)動電路的該輸出端,且該第四通路端電性耦接該低參考電位,該第二控制端接收一第二控制信號以在一第二時間段內(nèi)對該第二驅(qū)動電路的輸出端進行放電;其中,該第一時間段的啟動時刻早于該第二時間段的啟動時刻。
2.根據(jù)權(quán)利要求1所述的移位寄存電路,其特征在于,該第一晶體管的該第一控制端 所接收的該第一控制信號為后一級移位寄存器所輸出的后一級啟動脈沖信號,以在該第一 時間段內(nèi)對該第一節(jié)點上的電位進行放電;且該第二晶體管的該第二控制端所接收的該第 二控制信號為后兩級移位寄存器所輸出的后二級啟動脈沖信號以在該第二時間段內(nèi)對該 第二驅(qū)動電路的輸出端進行放電。
3.根據(jù)權(quán)利要求2所述的移位寄存電路,其特征在于,該放電電路進一步包括一第三 晶體管,其包括一第三控制端;一第五通路端,電性耦接該第二晶體管的該第二控制端;以及一第六通路端,電性耦接該低參考電位;其中,該第三控制端接收該第一節(jié)點上的電位以修正該第二晶體管的該第二控制端所 接收的該后二級啟動脈沖信號。
4.根據(jù)權(quán)利要求1所述的移位寄存電路,其特征在于,該第一晶體管的該第一控制端 所接收的該第一控制信號為后兩級移位寄存器所輸出的后二級驅(qū)動脈沖信號,以在該第一 時間段內(nèi)對該第一節(jié)點進行放電;且該第二晶體管的該第二控制端所接收的該第二控制信 號為后三級移位寄存器所輸出的后三個驅(qū)動脈沖信號,以在該第二時間段內(nèi)對該第二驅(qū)動 電路的輸出端進行放電。
5.根據(jù)權(quán)利要求1所述的移位寄存電路,其特征在于,該第一晶體管的該第一控制端 所接收的該第一控制信號為后兩級移位寄存器所輸出的后二級驅(qū)動脈沖信號,以在該第一 時間段內(nèi)對該第一節(jié)點進行放電;且該第二晶體管的該第二控制端所接收的該第二控制信 號為該后兩級移位寄存器所輸出的后二級啟動脈沖信號以在該第二時間段內(nèi)對該第二驅(qū)動電路的輸出端進行放電。
6.根據(jù)權(quán)利要求1所述的移位寄存電路,其特征在于,該上拉電路包括一第四晶體管, 該第四晶體管包括一第四控制端,接收該前一級移位寄存器所輸出的該前一個啟動脈沖信號; 一第七通路端,接收該參考信號;以及 一第八通路端,電性耦接該第一節(jié)點。
7.根據(jù)權(quán)利要求6所述的移位寄存電路,其特征在于,該參考信號為該高參考電位。
8.根據(jù)權(quán)利要求6所述的移位寄存電路,其特征在于,該參考信號為該前一級移位寄 存器所輸出的前一個驅(qū)動脈沖信號。
9.根據(jù)權(quán)利要求6所述的移位寄存電路,其特征在于,該參考信號為該前一級移位寄 存器所輸出的該前一個啟動脈沖信號。
10.根據(jù)權(quán)利要求1所述的移位寄存電路,其特征在于,該第一驅(qū)動電路包括 一第五晶體管,其包括一第五控制端,電性耦接該第一節(jié)點;一第九通路端,用以接收該對應(yīng)的時鐘脈沖信號;以及一第十通路端,用以輸出該對應(yīng)的啟動脈沖信號;以及 一電容,電性耦接于該第一節(jié)點與該第十通路端之間。
11.根據(jù)權(quán)利要求1所述的移位寄存電路,其特征在于,該第二驅(qū)動電路包括一第六晶 體管,其包括一第六控制端,電性耦接該第一節(jié)點;一第十一通路端,用以接收該高參考電位;以及一第十二通路端,用以輸出該對應(yīng)的驅(qū)動脈沖信號。
12.根據(jù)權(quán)利要求1所述的移位寄存電路,其特征在于,每一級這些移位寄存器進一步 包括一第一穩(wěn)壓電路,分別電性耦接該第一節(jié)點及該第二驅(qū)動電路的該輸出端; 一第一穩(wěn)壓控制電路,電性耦接該第一穩(wěn)壓電路且接收至少一控制信號的控制以決定 該第一穩(wěn)壓電路是否對該第一節(jié)點及該第二驅(qū)動電路的輸出端進行放電。
13.根據(jù)權(quán)利要求12所述的移位寄存電路,其特征在于,該第一穩(wěn)壓電路包括一第七晶體管,其包括一第七控制端,電性耦接該第一穩(wěn)壓控制電路的一輸出端;一 第十三通路端,用于接收該對應(yīng)的驅(qū)動脈沖信號;以及一第十四通路端,電性耦接該第一節(jié) 點;以及一第八晶體管,其包括一第八控制端,電性耦接該第一穩(wěn)壓控制電路的該輸出端;一 第十五通路端,電性耦接該低參考電位;以及一第十六通路端,電性耦接該第二驅(qū)動電路的 該輸出端。
14.根據(jù)權(quán)利要求13所述的移位寄存電路,其特征在于,該第一穩(wěn)壓控制電路包括 一第九晶體管,其包括一第九控制端,電性耦接一參考電位;一第十七通路端,亦電性耦接該參考電位;以及一第十八通路端;一第十晶體管,其包括一第十控制端,用于接收一第三控制信號;一第十九通路端, 電性耦接該第十八通路端且其連接處作為一第二節(jié)點;以及一第二十通路端,電性耦接該 低參考電位;一第十一晶體管,其包括一第十一控制端,電性耦接該第二節(jié)點;一第二十一通路端,電性耦接該參考電位;以及一第二十二通路端;以及一第十二晶體管,其包括一第十二控制端,亦用于接收該第三控制信號;一第二十三 通路端,電性耦接該低參考電位;以及一第二十四通路端,電性耦接該第二十二通路端且其 耦接處作為該第一穩(wěn)壓控制電路的該輸出端。
15.根據(jù)權(quán)利要求14所述的移位寄存電路,其特征在于,該第三控制信號為該對應(yīng)的 驅(qū)動脈沖信號。
16.根據(jù)權(quán)利要求15所述的移位寄存電路,其特征在于,該第一穩(wěn)壓控制電路進一步 包括一第十三晶體管,其包括一第十三控制端,用于接收一第四控制信號;一第二十五通 路端,電性耦接該第二節(jié)點;以及一第二十六通路端,電性耦接該低參考電位;以及一第十四晶體管,其包括一第十四控制端,亦用于接收該第四控制信號;一第二十七 通路端,電性耦接該低參考電位;以及一第二十八通路端,電性耦接該第一穩(wěn)壓控制電路的 該輸出端。
17.根據(jù)權(quán)利要求16所述的移位寄存電路,其特征在于,該第四控制信號為前一級移 位寄存器所輸出的前一個驅(qū)動脈沖信號。
18.根據(jù)權(quán)利要求16所述的移位寄存電路,其特征在于,該第四控制信號為該對應(yīng)的 啟動脈沖信號。
19.根據(jù)權(quán)利要求14所述的移位寄存電路,其特征在于,該第三控制信號為該第一節(jié) 點上的電位。
全文摘要
本發(fā)明公開一種移位寄存電路,包括多級移位寄存器,每級移位寄存器用以輸出對應(yīng)的啟動脈沖信號以及對應(yīng)的驅(qū)動脈沖信號。每級移位寄存器分別包括上拉電路、第一驅(qū)動電路、第二驅(qū)動電路以及放電電路。上拉電路用以對第一節(jié)點進行充電。第一驅(qū)動電路產(chǎn)生對應(yīng)的啟動脈沖信號。第二驅(qū)動電路產(chǎn)生對應(yīng)的驅(qū)動脈沖信號。放電電路在對第二驅(qū)動電路的輸出端進行放電之前,先對第一節(jié)點進行放電。
文檔編號G09G3/20GK101950522SQ20101028960
公開日2011年1月19日 申請日期2010年9月19日 優(yōu)先權(quán)日2010年9月19日
發(fā)明者楊欲忠, 林坤岳, 林致穎, 陳勇志 申請人:友達光電股份有限公司