亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

顯示裝置的制作方法

文檔序號:2648151閱讀:104來源:國知局
專利名稱:顯示裝置的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及一種顯示裝置,尤其是具有矩形以外的形狀的液晶顯示裝置、EL(電發(fā) 光Electroluminescence)顯示裝置等的面顯示裝置。
背景技術(shù)
有源矩陣液晶顯示裝置構(gòu)成為多個像素排列成行和列,即配置成矩陣狀。像素矩 陣的各行共有在薄膜晶體管(TFT)的柵電極上連接的柵極配線。像素矩陣的各列共有供給 數(shù)據(jù)信號的數(shù)據(jù)配線。柵極配線的信號控制薄膜晶體管的導(dǎo)通、截止,在薄膜晶體管導(dǎo)通 時,數(shù)據(jù)配線的信號施加到液晶材料上,由此改變液晶材料的光學(xué)特性。圖19表示有源矩陣液晶顯示裝置中現(xiàn)有的像素結(jié)構(gòu)。像素矩陣的各行共有共用 的柵極配線10,像素矩陣的各列共有共同的數(shù)據(jù)配線12。各像素具有串聯(lián)地配置在數(shù)據(jù) 配線和共用電極18之間的薄膜晶體管14以及液晶單元16。薄膜晶體管14由供給到柵極 配線的信號來切換導(dǎo)通及截止。因此,柵極配線與像素的對應(yīng)行的各薄膜電極14的柵電極 連接。并且,各像素具有存儲電容20。該存儲電容的一端與下一柵極配線、前一柵極配線或 者其他存儲電容配線連接。該存儲電容20即使在薄膜晶體管14被截止之后,也維持液晶 單元16的電壓地存儲電荷。為了向液晶單元施加希望的電壓以得到所需的灰度級(grayscale level),與柵 極配線上的地址信號同步地向數(shù)據(jù)配線供給適當(dāng)?shù)男盘?。該地址信號將薄膜晶體管14導(dǎo) 通,由此根據(jù)施加到數(shù)據(jù)配線上的信號電壓,使液晶單元16充放電到希望的電壓的同時, 使存儲電容充放電。通過地址信號,薄膜晶體管14被截止,存儲電容20在其他行被地址指定時,維持 液晶單元16兩端間的電壓。存儲電容20降低薄膜晶體管14截止時的漏泄或電容耦合、液 晶的介電常數(shù)改變所引起的液晶單元電壓的變動。各行以在1個幀周期中所有行都被尋址的方式被連續(xù)地尋址。圖20是表示現(xiàn)有的有源矩陣液晶顯示裝置的結(jié)構(gòu)的平面圖。參照圖20,地址信 號由柵極驅(qū)動器電路30供給,數(shù)據(jù)信號通過數(shù)據(jù)驅(qū)動器電路32供給到像素矩陣34。圖20 中表示矩形的有源矩陣顯示裝置。對此,在專利文獻1中公開了非矩形的顯示裝置。圖21是專利文獻1中公開的非 矩形顯示裝置的平面圖。根據(jù)專利文獻1,該顯示裝置具有包括像素陣列、柵極驅(qū)動電路部(圖中用R表 示)以及數(shù)據(jù)驅(qū)動器電路(圖中用C表示)的驅(qū)動器電路結(jié)構(gòu),各像素通過與對應(yīng)行及列 配線連接的柵極驅(qū)動器電路部及數(shù)據(jù)驅(qū)動器電路部被尋址,像素陣列形成非矩形的外形, 其中,所述顯示裝置具有沿著所述陣列的外周配置的至少3個所述柵極驅(qū)動電路部以及至少3個所述數(shù)據(jù)驅(qū)動器電路部,上述行和數(shù)據(jù)驅(qū)動器電路部沿著外周交替配置。上述柵極 驅(qū)動器電路部和數(shù)據(jù)驅(qū)動器電路部可以形成在與顯示裝置像素相同的基板上,例如像素和 驅(qū)動器電路也可以使用多晶硅工藝技術(shù)形成。專利文獻1 特表2005-528644號公報但是,上述現(xiàn)有顯示裝置具有以下問題。第1個問題是無法應(yīng)對任意形狀的顯示裝置。即,通過現(xiàn)有技術(shù),雖然能夠得到一 定程度的非矩形的顯示裝置,但其形狀設(shè)計的自由度依然很低。其中一個理由是由于沿著像素矩陣的外周形狀配置驅(qū)動電路。在現(xiàn)有技術(shù)中,為 了對像素進行尋址,需要從各像素延伸到像素矩陣的外周部的橫向延伸的柵極配線以及從 像素延伸到像素矩陣的外周部的縱向延伸的數(shù)據(jù)配線。并且,必須使這些柵極配線以及數(shù) 據(jù)配線切斷,因此顯示裝置的形狀的自由度存在界限。存在根據(jù)顯示裝置的形狀,上述配線 的一部分切斷,產(chǎn)生無法尋址的像素區(qū)域的問題。作為現(xiàn)有技術(shù)的顯示裝置無法應(yīng)對任意形狀的其他理由,列舉了在像素矩陣部外 周連接有TAB(Tape Automated Bonding,帶式自動焊接)方式的驅(qū)動器電路的例子。TAB以 膜狀的TCP (Tape Carrier Package,薄膜封裝)的方式進行處理,在切斷一個個TAB之前, 將其像電影膠片那樣地在鼓上卷繞成線圈狀。因此,切斷后的TAB為平坦的形狀,將通常的TAB利用各向異性導(dǎo)電膜連接到液晶 面板上后,經(jīng)過將其彎曲的工序。如圖21所示,將TAB連接到具有曲線狀外周形狀的液晶面板上后,將TAB彎曲,并 且,想要制作圖21所示的心形形狀的外觀具有特點的形狀情況下,該TAB的彎折比較困難。其理由是,TAB的彎折部通常為直線形狀。外周形狀的曲率半徑越小,該問題越深刻,另外在1個TAB連接部上存在多個山或 谷的形狀時,沿著該形狀彎折TAB,使該形狀具有外觀上的特點是非常困難的工作。第2個問題是,為了利用多晶硅工藝技術(shù)沿著外周的曲線形狀形成驅(qū)動器電路, 掩模設(shè)計需要花費大量的時間。顯示裝置的驅(qū)動電路的電路布局(layout)與像素矩陣部的布局同樣地,通過將 被稱作單位單元的多個布局配置成陣列狀而畫出。例如,在柵極驅(qū)動器電路的情況下,制作出由構(gòu)成掃描電路的一段的電路、緩沖一 段的掃描電路的輸出的電路以及起動一段的緩沖的輸出的電路構(gòu)成等的單位單元后,在 CAD (Computer Aided Design,計算機輔助設(shè)計)上指定其間距和個數(shù),由此在直線上將單 元布局配置,能夠在短時間內(nèi)得到希望的電路布局?,F(xiàn)在的電路布局用CAD雖然具有將單位單元在X及Y方向上直線狀地布局配置的 功能,但是沒有將單位單元曲線狀地配置的功能。因此,為了制作沿著顯示裝置外周形狀的驅(qū)動器電路的布局,必須逐個將基本單 元手動配置,或者制作出數(shù)個基本單元的布局后,將其手動配置。因此掩模設(shè)計需要很多時 間,掩模設(shè)計者會疲勞困乏而不想繼續(xù)工作。

發(fā)明內(nèi)容
因此,本發(fā)明的目的在于提供一種提高顯示裝置的形狀設(shè)計的自由度,任意形狀
5的顯示裝置。本發(fā)明的其他目的在于提供一種縮短任意形狀的顯示裝置的設(shè)計時間,提高其生 產(chǎn)率的顯示裝置。本發(fā)明的另一目的在于提供一種既能實現(xiàn)上述目的,又能實現(xiàn)顯示裝置的窄邊框 化的顯示裝置。本發(fā)明的又一目的在于提供一種既能實現(xiàn)上述目的,又能減少顯示裝置基板的連 接端子數(shù)的顯示裝置。本發(fā)明的再一目的在于提供一種既能實現(xiàn)上述目的,又能提高像素的開口率的顯
示裝置。本申請中公開的發(fā)明為了達到上述目的,具有以下概要結(jié)構(gòu)。另外,以下在括號內(nèi) 添加附圖的參考標(biāo)號以說明本發(fā)明,但其只是為了使本發(fā)明易于理解,并不能理解為將本 發(fā)明的范圍限定于此,這是不言自明的。本發(fā)明的面顯示裝置,在其第1方式中,將包括構(gòu)成掃描電路的一段的電路(也 稱為掃描電路的“單位電路”)(圖2的206)和與上述電路(圖2的206)的輸出節(jié)點(圖 2的n2)連接的像素電路(202)的顯示裝置要素(200)以一筆畫成的要領(lǐng)(一筆書t O要 領(lǐng))設(shè)置在顯示裝置基板(圖1的208)上。即,將包括構(gòu)成掃描電路的一段的電路(圖2 的206)和與上述電路(圖2的206)的輸出節(jié)點(圖2的n2)連接的像素電路(202)的顯 示裝置要素(200)在顯示裝置基板(圖1的208)上連續(xù)地配置。上述掃描電路的結(jié)構(gòu)是,驅(qū)動其所必需的時鐘信號為1相的時鐘信號。在其他方式中(技術(shù)方案3)中,本發(fā)明的面顯示裝置,具有包括用于向掃描電路 的輸出節(jié)點輸出掃描信號的晶體管(圖13的214a、214b、214c、214d、……)的掃描電路 (204);以及與所述輸出節(jié)點連接的像素電路(202),其中,將用于向所述輸出節(jié)點輸出掃 描信號的晶體管和一個像素電路作為一組,在所述面顯示裝置上設(shè)置多組所述組,由此形 成顯示區(qū)域的大致整個區(qū)域。進而,在其他方式(技術(shù)方案4)中,本發(fā)明的有源矩陣液晶顯示裝置是包括用于 向掃描電路的輸出節(jié)點輸出掃描信號的晶體管(圖13的214a、214b、214c、214d、……)而 構(gòu)成的掃描電路(204);以及與所述輸出節(jié)點連接的像素電路(202)的面顯示裝置,其中, 將用于向所述輸出節(jié)點輸出掃描信號的晶體管和1個像素電路作為1組,在所述面顯示裝 置上設(shè)置多組所述組,由此形成顯示區(qū)域,進而所述掃描電路中包含的晶體管和所述像素 電路中包含的晶體管是形成在玻璃基板上的多晶硅TFT。進而,在其他方式(技術(shù)方案5)中,本發(fā)明的面顯示裝置具有在非矩形的顯示裝 置基板上以一筆畫成的要領(lǐng)設(shè)置的掃描電路;與掃描電路的各輸出段連接的像素電路,所 述掃描電路具有至少一處以上折回部(52),并設(shè)在所述顯示裝置基板(208)上,由此形成 非矩形狀的顯示區(qū)域。進而,在其他方式(技術(shù)方案6)中,本發(fā)明的面顯示裝置具有在非矩形的顯示裝 置基板上以一筆畫成的要領(lǐng)設(shè)置的掃描電路;與掃描電路的各輸出段連接的像素電路,該 掃描電路螺旋狀地配置在所述顯示裝置基板上,形成非矩形狀的顯示區(qū)域(圖5)。進而,在其他方式(技術(shù)方案7)中,本發(fā)明的面顯示裝置,具有多個像素電路 (202);以及依次向所述多個像素電路施加電壓的掃描電路(204),其中,所述掃描電路的一部分設(shè)置在所述像素電路和像素電路之間,或設(shè)置在像素電路下方。在其他方式(技術(shù)方案8)中,本發(fā)明的面顯示裝置,將包括多個像素電路(202) 以及依次向所述多個像素電路施加電壓的掃描電路(204)而構(gòu)成的電路以彎曲一次以上 的方式設(shè)置在顯示裝置基板上(圖1)。在其他方式(技術(shù)方案9)中,本發(fā)明的面顯示裝置,將包括多個像素電路(202) 以及依次向所述多個像素電路施加電壓的掃描電路(204)的電路螺旋狀地設(shè)置在顯示裝 置基板上(圖5)。在其他方式(技術(shù)方案10)中,本發(fā)明的面顯示裝置,將線狀顯示裝置(302)在支 撐體(304)上卷繞兩次以上而形成(圖7),其中,所述線狀顯示裝置(302)線狀地形成有多 個像素電路和由所述掃描電路選擇的像素電路,且具有撓性。進而,在其他方式(技術(shù)方案14)中,本發(fā)明的顯示裝置,具有由晶體管構(gòu)成的像 素開關(guān)(350)的柵電極與掃描電路的輸出節(jié)點連接的結(jié)構(gòu),所述掃描電路的奇數(shù)段的電路 的輸出節(jié)點(圖13的nl、n3、n5……)輸出第1極性(低態(tài)有效)的掃描信號,偶數(shù)段的 電路的輸出節(jié)點(圖13的n2、n4、n6……)輸出極性與所述第1極性相反(高態(tài)有效)的 掃描信號,與所述奇數(shù)段的輸出節(jié)點連接的像素開關(guān)為第1導(dǎo)電型(P型)的晶體管,與所 述偶數(shù)段的輸出節(jié)點連接的像素開關(guān)為第2導(dǎo)電型(η型)的晶體管。進而,在其他方式(技術(shù)方案15)的本發(fā)明的顯示裝置中,所述掃描電路的奇數(shù) 段的單位電路包括輸入從前段供給的脈沖信號的倒相電路(圖13的54);和連接在倒相 電路的輸出節(jié)點和掃描電路的輸出節(jié)點之間的第2導(dǎo)電型(η型)開關(guān)晶體管(圖13的 214a、214c),所述掃描電路的偶數(shù)段的電路包括輸入從前段供給的脈沖信號的倒相電路; 和連接在倒相電路的輸出節(jié)點和掃描電路的輸出節(jié)點之間的第1導(dǎo)電型(P型)開關(guān)晶體 管(圖13的214b、214d),各個所述開關(guān)晶體管的柵電極中輸入有共同的時鐘信號。進而,在其他方式(技術(shù)方案16)的本發(fā)明的顯示裝置中,所述掃描電路的奇數(shù)段 的電路和偶數(shù)段的單位電路包括輸入有從前段供給的脈沖信號,且將其輸出節(jié)點作為掃描 電路的輸出節(jié)點的時鐘控制倒相器(clocked inverter)(圖15的56),在所述掃描電路的 奇數(shù)段的電路所包含的所述時鐘控制倒相器的第2導(dǎo)電型(η型)的晶體管的柵電極中供 給有時鐘信號,在所述時鐘控制倒相器電路(clocked inverter circuit)的第1導(dǎo)電型(ρ 型)的晶體管的柵電極中供給有時鐘信號的反轉(zhuǎn)信號,在所述掃描電路的偶數(shù)段的電路所 包含的時鐘控制倒相器電路的第2導(dǎo)電型(η型)的晶體管的柵電極中供給有時鐘信號的 反轉(zhuǎn)信號,所述時鐘控制倒相器電路的第1導(dǎo)電型(P型)的晶體管的柵電極中供給有時鐘 信號(圖15)。進而,在其他方式(技術(shù)方案17)中,本發(fā)明的顯示裝置中,所述掃描電路的奇數(shù) 段和偶數(shù)段的電路包括輸入有從前段供給的脈沖信號的倒相電路(圖15的54);以及連 接在倒相電路的輸出節(jié)點和掃描電路的輸出節(jié)點之間的CMOS傳輸門(58),在所述掃描電 路的奇數(shù)段的電路所包含的所述CMOS傳輸門的第2導(dǎo)電型(η型)的晶體管的柵電極中供 給有時鐘信號,在所述CMOS傳輸門的第1導(dǎo)電型(ρ型)的晶體管的柵電極中供給有所述 時鐘信號的反轉(zhuǎn)信號,在所述掃描電路的偶數(shù)段的單位電路所包含的CMOS傳輸門的第2導(dǎo) 電型(η型)的晶體管的柵電極中供給有所述時鐘信號的反轉(zhuǎn)信號,在CMOS傳輸門的第1 導(dǎo)電型(P型)的晶體管的柵電極中供給有時鐘信號。
進而,在其他方式(技術(shù)方案18)的本發(fā)明的顯示裝置中,所述掃描電路的奇數(shù)段 的電路及偶數(shù)段的電路包括以串聯(lián)方式依次連接在高位電源和低位電源間的第1至第4 的開關(guān)元件(圖17(b)的MOl M04),所述第1、第2開關(guān)元件為ρ型的MOS型晶體管,所 述第3、第4開關(guān)元件為η型的MOS型晶體管,1個所述ρ型的MOS型晶體管和1個所述η 型的MOS型晶體管的柵電極共用地連接,輸入從前段供給的脈沖信號,剩余的2個所述MOS 型晶體管的柵電極中輸入有時鐘信號,并包括將1個所述P型的MOS晶體管和1個所述η 型MOS型晶體管的漏電極作為輸出節(jié)點的單相時鐘控制型倒相器(圖17)。本發(fā)明的第1效果是能夠?qū)崿F(xiàn)任意形狀的顯示裝置。其中一個理由是,包括構(gòu)成掃描電路的一段的電路和與所述掃描電路的輸出節(jié)點 連接的像素電路的顯示裝置要素級聯(lián)地連接,所有的像素被依次尋址的電路以一筆畫成的 要領(lǐng)設(shè)置在顯示裝置基板上,形成顯示區(qū)域。即,通過將一筆畫成的牽引進行任意的布局, 由此能夠形成任意形狀的顯示區(qū)域。其他理由是,由于以一筆畫成的要領(lǐng)將所述顯示裝置要素電路配置在顯示裝置基 板上,形成顯示區(qū)域,因此能夠?qū)︼@示區(qū)域內(nèi)的所有像素尋址。在現(xiàn)有的顯示裝置中,構(gòu)成 為在縱向直線狀布線的數(shù)據(jù)配線和在橫向直線狀布線的柵極配線的交點上設(shè)置的像素被 尋址,存在如下問題根據(jù)顯示裝置的形狀,上述配線的一部分被切斷,產(chǎn)生無法尋址的像 素區(qū)域。其他理由是,顯示裝置基板上的顯示區(qū)域由以一筆畫成的要領(lǐng)設(shè)置的顯示裝置要 素構(gòu)成,因此顯示裝置基板和用于驅(qū)動該顯示裝置基板的電路的連接部位于以一筆畫成的 要領(lǐng)設(shè)置的顯示裝置要素的一段即可,其結(jié)果是,具有能夠減少與用于驅(qū)動該顯示裝置基 板的電路連接的端子數(shù)的效果,因此不需要在顯示裝置區(qū)域的外周部安裝TAB方式的驅(qū)動 器,或者其數(shù)量減少。TAB的彎折部通常為直線形狀,很難將顯示裝置基板的外周形狀設(shè)置 成曲線等形狀。本發(fā)明的第2效果是能夠縮短掩模設(shè)計的時間。其理由是,沒有必要沿著外周的曲線形狀將驅(qū)動器電路布局。實施本發(fā)明的情況 下,將顯示裝置要素布局而得到的構(gòu)成作為單位單元,將與顯示裝置的橫向?qū)挾葘?yīng)的個 數(shù)的該單位單元直線狀地布局配置,由此完成一行的布局。這與現(xiàn)有的配置一行像素的工 序相同。以往必須沿著外周形狀將驅(qū)動器電路布局成非直線狀,但根據(jù)本實施方式,不需要 進行該布局,因此能夠縮短掩模設(shè)計的時間。本發(fā)明的第3效果是能夠?qū)@示裝置的邊框變窄。其理由是,不需要沿著顯示裝置基板的外周配置驅(qū)動器電路。即,顯示裝置要素能 夠設(shè)置到顯示裝置基板的外周部邊緣,由此顯示裝置基板的形狀能夠與顯示裝置的形狀大 致一致,其結(jié)果是能夠縮窄顯示裝置的邊框。本發(fā)明的第4效果是減少顯示裝置基板的連接端子數(shù)。其理由是,顯示裝置基板上的顯示區(qū)域由以一筆畫成的要領(lǐng)配置的顯示裝置要素 構(gòu)成,因此顯示裝置基板與用于驅(qū)動該顯示裝置基板的電路的連接部配置在以一筆畫成的 要領(lǐng)配置的顯示裝置要素的一端。本發(fā)明的第5效果是能夠提高像素的開口率。其理由是,構(gòu)成掃描電路的晶體管數(shù)和驅(qū)動掃描電路的時鐘信號數(shù)較少。


圖1是表示本發(fā)明的實施方式的面顯示裝置的平面圖。
圖2是表示本發(fā)明的實施方式的面顯示裝置的電路圖。
圖3是表示本發(fā)明的實施方式的面顯示裝置的平面圖。
圖4是表示本發(fā)明的實施方式的面顯示裝置的平面圖。
圖5是表示本發(fā)明的實施方式的面顯示裝置的平面圖。
圖6是表示本發(fā)明的實施方式的面顯示裝置的平面圖。
圖7是表示本發(fā)明的實施方式的面顯示裝置的透視圖(a)和電路圖(b)。
圖8是表示本發(fā)明的實施方式的顯示裝置的電路圖。
圖9是表示本發(fā)明的實施例的電路配置圖。
圖10是表示本發(fā)明的實施例的DFF的電路圖(a)以及各符號的電路圖(b)、(c)。
圖11是表示本發(fā)明的實施例的電路圖(a)和DFF2的電路圖(b)。
圖12是表示本發(fā)明的實施例的電路配置圖。
圖13是表示本發(fā)明的實施例的電路圖。
圖14是表示圖13所示的電路的工作的時序圖。
圖15是表示本發(fā)明的實施例的電路圖(a)以及變形實施例的電路圖(b)。
圖16是表示圖15所示的電路的動作的時序表。
圖17是表示本發(fā)明的實施例的電路圖(a)以及單相時鐘控制型反相器的電路圖(b)、單相時鐘控制型反相電路的真值表(C)。圖18是表示圖17所示的電路的工作的時序表。圖19是現(xiàn)有有源矩陣液晶顯示裝置的像素電路圖。圖20是現(xiàn)有的有源矩陣液晶顯示裝置的平面圖。圖21是現(xiàn)有的非矩形的顯示裝置的平面圖。
具體實施例方式以下參照

本發(fā)明的實施方式。(第1實施方式)圖1是表示本發(fā)明的第1實施方式的有源矩陣型液晶顯示裝置的結(jié)構(gòu)的圖。參照 圖1,本實施方式的結(jié)構(gòu)是,在與顯示裝置(208)的外形形狀大致一致的顯示區(qū)域內(nèi),以一 筆畫成的要領(lǐng)設(shè)置顯示裝置要素,由此構(gòu)成面顯示裝置。即,將顯示裝置要素以與顯示區(qū)域 的形狀一致的方式彎曲一處以上,以一筆畫成的要領(lǐng)設(shè)置,由此構(gòu)成面顯示裝置。利用圖2對顯示裝置要素以及設(shè)置了顯示裝置要素的構(gòu)成進行說明。設(shè)置了顯示 裝置要素的構(gòu)成是指如圖2所示在顯示裝置基板上形成有電路的構(gòu)成。參照圖2,顯示裝置要素(200)具有構(gòu)成掃描電路的一段的電路(也稱為掃描電路 的“單位電路”)(206)以及與其輸出節(jié)點連接的像素電路(202)而構(gòu)成。更具體地說,構(gòu)成掃描電路的一段的電路(206)例如由D型觸發(fā)電路(略記為 “DFF”)構(gòu)成,DFF的輸出節(jié)點Q上連接有像素電路。DFF與CLK節(jié)點中輸入的時鐘信號的 上升同步地,對輸入節(jié)點D中輸入的信號進行取樣,輸出到輸出節(jié)點Q。
像素電路(202)具有其漏極端子與DATA節(jié)點連接的像素開關(guān)350、連接在像素 開關(guān)350的源極端子和共用電極VC(18)之間的液晶單元(16)以及存儲電容(20)。存儲電容(20)的一端連接在液晶單元(16)的與共用電極VC(IS)不同側(cè)的節(jié)點, 存儲電容(20)的另一端VA(22)與存儲電容配線或被施加了固定電位的配線例如DFF的電 源配線連接。以一筆畫成的要領(lǐng)配置顯示裝置要素(圖1的212)是指,以使該顯示裝置要素內(nèi) 的DFF的輸出節(jié)點Q與下一段的DFF的輸入節(jié)點D連接方式,將顯示裝置要素級聯(lián)地連接 的電路。另外,以DFF的輸出節(jié)點Q和下一段的輸入節(jié)點D連接的方式級聯(lián)連接多個的電 路被稱為“掃描電路”或“移位寄存電路”。通過連接DFF的輸出節(jié)點Q和下一段的DFF的輸入節(jié)點D的配線,脈沖信號與時 鐘信號同步地向后段傳送。在此,連接輸出節(jié)點Q和輸入節(jié)點D的配線稱作“脈沖傳送配 線” (300)。在此所述的掃描電路和像素電路,在顯示裝置上基板上例如使用多晶硅工藝技 術(shù),如圖3所示進行布局。如圖3所示,掃描電路(204)和與掃描電路的輸出節(jié)點連接的像素電路(202)形 成在顯示裝置基板上。掃描電路和與其輸出節(jié)點連接的像素電路構(gòu)成一行。通過多行構(gòu)成 顯示區(qū)域。以連接行與行的方式設(shè)置脈沖傳送配線(300)。該部分是一筆畫成狀地布局的掃 描電路折回的部分,在圖3中,表示為折回部(52)。通過設(shè)在掃描電路端部的輸入端子(210)輸入信號。通過像素電路形成的像素的間距在縱方向上恒定,并且在橫方向上也恒定地進行 布局。由此,能夠避免現(xiàn)有問題中可以想到的在顯示部上產(chǎn)生不需要的線、顯著地損害 畫質(zhì)的問題。對構(gòu)成行的顯示裝置要素的個數(shù)進行調(diào)整,調(diào)整各行的橫方向的長度使其與顯示 區(qū)域一致,將多行布局,由此填埋顯示區(qū)域,從而能夠?qū)崿F(xiàn)任意形狀的顯示裝置。由于在行與行之間配置有脈沖傳送配線(300),因而所有行中包含的掃描電路一 筆畫成地設(shè)置在顯示區(qū)域整體上,一筆畫成地將各像素布局。接著對本實施方式的工作進行說明。為了向各液晶單元施加希望的電壓,得到需要的灰度級(grayscale level),與掃 描電路(204)的輸出同步地,向與DATA節(jié)點連接的數(shù)據(jù)配線供給適當(dāng)?shù)男盘?。掃描電路?輸出信號將像素開關(guān)(350)導(dǎo)通,由此根據(jù)施加到數(shù)據(jù)配線的信號電壓,將液晶單元(16) 充放電至希望的電壓的同時,使存儲電容(20)充放電。其后,通過掃描電路的輸出信號,像素開關(guān)(350)被截止,已寫入液晶單元(16)的 電壓在其他像素被尋址期間維持該電壓。掃描電路以一個幀周期內(nèi)所有的像素被尋址的方式連續(xù)地輸出掃描信號。根據(jù)本實施方式,該顯示裝置在其顯示區(qū)域內(nèi)以一筆畫成的要領(lǐng)設(shè)置顯示裝置要 素(200),因此能夠應(yīng)對任意形狀的顯示裝置。其效果可以通過參照下文所述的其他實施方式得以明確。另一方面,在現(xiàn)有的顯示裝置中,為了對像素進行尋址,需要延伸到顯示裝置基板 的外周部的橫向延伸的柵極配線、以及延伸到顯示裝置基板的外周部的縱向延伸的數(shù)據(jù)配 線,因此形狀的自由度存在極限。根據(jù)本實施方式,顯示裝置基板上的顯示裝置通過以一筆畫成的要領(lǐng)配置的顯示 裝置要素構(gòu)成,因此顯示裝置基板和用于驅(qū)動該顯示裝置基板的電路的連接部位于以一筆 畫成的要領(lǐng)設(shè)置的顯示裝置要素的一端即可,其結(jié)果是,能夠得到與用于驅(qū)動該顯示裝置 基板的電路連接的連接端子數(shù)減少的效果。因此,例如,即使在將該連接如TAB所示用于撓性基板的情況下,將其連接的部位 僅限于顯示裝置基板的外周部的一小部分。因此,像素區(qū)域的形狀成為顯示裝置的形狀,能 夠得到外觀上的效果。根據(jù)本實施方式,顯示裝置基板上的像素區(qū)域由以一筆畫成的要領(lǐng)設(shè)置的顯示裝 置要素構(gòu)成,且與用于驅(qū)動該顯示裝置基板的電路的連接部位于以一筆畫成的要領(lǐng)設(shè)置的 顯示裝置要素一端即可,因此即使在顯示區(qū)域的形狀為瓢狀的中間變窄的形狀,其中間變 窄的部分非常窄的情況下,只要至少具有顯示裝置要素能夠排列的寬度,就能實現(xiàn)這種形 狀的顯示裝置。即平面形狀能夠應(yīng)對任意的顯示裝置。根據(jù)本實施方式,不需要沿著外周的曲線形狀將驅(qū)動器電路布局,因此能夠得到 縮短掩模設(shè)計時間的效果。本實施方式的情況下,將顯示裝置要素布局后的構(gòu)成設(shè)為單位單元,將與像素區(qū) 域的橫向?qū)挾葘?yīng)的個數(shù)的該單位單元直線狀地布局配置,由此完成一行的布局。這與現(xiàn) 有的配置一行像素的工序相同。以往必須沿著外周形狀將驅(qū)動器電路布局成非直線狀,但 根據(jù)本實施方式,不需要這樣(沿著外周形狀將驅(qū)動器電路布局成非直線狀),因此能夠縮 短掩模設(shè)計的時間。另外,顯示區(qū)域的一部分或全部為矩形的情況下,不一定必須以行單位進行布局, 也可以利用將單位單元排列配置成矩陣狀,根據(jù)需要追加或刪除單位單元的方法進行顯示 區(qū)域的布局。根據(jù)本實施方式,能夠得到將顯示裝置的邊框變窄的效果。例如可以設(shè)想使用多 晶硅工藝技術(shù),將顯示裝置的驅(qū)動器電路形成在顯示裝置基板上的情況。在作為現(xiàn)有技術(shù)的在圖21所示的顯示裝置的驅(qū)動器電路形成在顯示裝置基板上 的情況下,沿著顯示裝置基板的外周形狀將驅(qū)動器電路布局。因此,顯示區(qū)域比顯示裝置基 板的外周的邊緣(邊沿)靠內(nèi)側(cè),并且比設(shè)在邊緣內(nèi)側(cè)的驅(qū)動器電路的布局區(qū)域靠內(nèi)側(cè)。對此,根據(jù)本實施方式,不需要沿著顯示裝置基板的外周形狀的驅(qū)動器電路的布 局,因此能夠?qū)@示區(qū)域設(shè)置達到顯示裝置基板的最邊緣。另外,現(xiàn)有技術(shù)中的柵極驅(qū)動器電路必須具有驅(qū)動與橫向排列的像素數(shù)相等數(shù)目 的晶體管或橫向布線的柵極配線的寄生電容的能力。因此在柵極驅(qū)動器中需要由大尺寸的 晶體管構(gòu)成的緩沖電路。對此,根據(jù)本實施方式,與構(gòu)成掃描電路的一段的電路(206)的輸出節(jié)點連接的 晶體管(像素開關(guān))為1個,并且與該輸出節(jié)點連接的配線長度較短,寄生電容較小,因此 不需要由大尺寸的晶體管構(gòu)成的緩沖電路。
(第2實施方式)在所述第1實施方式中,如參照圖1的說明所示,在顯示區(qū)域的整個區(qū)域以一筆畫 成的要領(lǐng)設(shè)置顯示裝置要素。在第2實施方式中,與此相對,顯示裝置如圖4所示,將顯示區(qū)域分割成多個子區(qū) 域,在各子區(qū)域中,顯示裝置要素以一筆畫成的要領(lǐng)設(shè)置。圖4中存在8個子區(qū)域,但僅將2個子區(qū)域標(biāo)記為62a、62b。在本實施例中,通過分割成子區(qū)域,能夠降低施加到掃描電路的時鐘頻率,進而減 少時鐘信號配線的負荷電容,減少時鐘延遲。進而,減少數(shù)據(jù)配線的負荷電容,減少數(shù)據(jù)信號的延遲。由此,與第1實施方式相比能夠更容易地驅(qū)動更大型的顯示裝置或像素數(shù)更多的 顯示裝置。在圖4中,在各子區(qū)域中設(shè)有輸入端子(210a 210h),但也可以在顯示裝置基板 上形成配線,使輸入端子的位置集合。根據(jù)這種方式,由于能夠通過在一個部位安裝撓性基 板而實現(xiàn)與外部的電連接,因此對于制作任意形狀的顯示裝置是優(yōu)選的。(第3實施方式)在所述第1實施方式中,如參照圖1和圖3的說明所示,將直線狀地配置顯示裝置 要素而形成的行排列多行,由此構(gòu)成顯示裝置。在本發(fā)明的第3實施方式中,如圖5所示, 將顯示裝置要素螺旋狀地配置,由此構(gòu)成面顯示裝置。(第4實施方式)圖6是表示本發(fā)明的第4實施方式的結(jié)構(gòu)的圖。本發(fā)明的第4實施方式是顯示裝 置基板具有開口 50的面顯示裝置的一例。即使在這種形狀的情況下,通過以一筆畫成的要 領(lǐng)設(shè)置顯示裝置要素,也能夠填埋顯示區(qū)域,構(gòu)成面顯示裝置,對于面顯示裝置的形狀的設(shè) 計自由度較高。由于不需要沿著面顯示裝置基板的開口部設(shè)置驅(qū)動器,因此能夠得到顯示 裝置的外形形狀的自由度較高的效果。而利用現(xiàn)有技術(shù)時,很難實現(xiàn)這種形狀。其理由如下。一個理由是,由于具有開口部,數(shù)據(jù)配線或柵極配線被切斷,與配置在像素矩陣外 周的柵極驅(qū)動器電路、數(shù)據(jù)驅(qū)動器電路無法連接,或者產(chǎn)生難以連接的區(qū)域。作為解決該問題的方法,可以想到沿著開口部的邊緣,追加設(shè)置數(shù)據(jù)驅(qū)動器電路 或柵極驅(qū)動器電路。作為設(shè)置方法的一例,有利用TAB的方式的安裝。TAB的輸出側(cè)的端子組利用各向 異性導(dǎo)電膜與液晶面板的數(shù)據(jù)線或柵極線的輸入端子連接。開口部的形狀具有外觀上的特點,為了得到該效果,需要將TAB向著顯示裝置的 背面折回。但是,大多數(shù)情況下開口部的曲率半徑較小,這種TAB的彎折很困難。進而,在顯示裝置背面設(shè)置與TAB的輸入側(cè)端子組連接的追加配線等,產(chǎn)生部件 個數(shù)的增加、成本上升,除此之外設(shè)計上產(chǎn)生新的限制。作為其他設(shè)置方法,還有沿著外周的邊緣以及開口的邊緣,利用多晶硅工藝技術(shù) 形成數(shù)據(jù)驅(qū)動器電路或柵極驅(qū)動器電路的方法。并且,可以想到在外周的邊緣的一部分上 設(shè)置用于輸入信號的連接端子的結(jié)構(gòu)。
但是,由于需要將輸入信號發(fā)送到沿著開口邊緣的驅(qū)動器電路,因此必須形成配 線。在使用多晶硅工藝技術(shù)的情況下,該配線形成在與形成像素的晶體管的面相同的 面上,其結(jié)果產(chǎn)生像素矩陣部的布局不規(guī)則的區(qū)域。由此,存在像素矩陣部、即顯示區(qū)域上產(chǎn)生不需要的線,嚴重損傷畫質(zhì)的新問題。出于以上理由,在使用現(xiàn)有技術(shù)時,實現(xiàn)圖6所示的具有開口的形狀是很困難的, 但是通過本發(fā)明已解決。(第5實施方式)圖7是表示本發(fā)明的第5實施方式的結(jié)構(gòu)的圖。參照圖7對本實施方式進行說 明。在本實施方式中,掃描電路(204)和與掃描電路的各輸出節(jié)點連接的像素電路(202) 形成在長條狀的撓性基板上。并且,該長條狀顯示裝置即線狀顯示裝置(302)卷繞在支撐 體(304)上,由此制作出面顯示裝置。根據(jù)本實施方式,顯示裝置的顯示區(qū)域由以一筆畫成的要領(lǐng)設(shè)置的顯示裝置要素 (200)構(gòu)成,因此顯示裝置和用于驅(qū)動該顯示裝置的電路的連接部位于以一筆畫成的要領(lǐng) 設(shè)置的顯示裝置要素的一端即可,其結(jié)果獲得可以減少與用于驅(qū)動該顯示裝置的電路連接 的連接端子數(shù)的效果。(其他實施方式)在上述實施方式中,作為面顯示裝置的一個形態(tài),表示了有源矩陣液晶顯示裝置 的例子,但顯示裝置的形態(tài)不限于此,例如也可以在EUElectroluminescence)顯示裝置、 電子紙、電場發(fā)射型顯示裝置等由多個像素構(gòu)成的面顯示裝置中實施,能夠得到上述實施 方式中敘述的多個效果。在上述實施方式中,作為在顯示裝置基板上形成顯示電路裝置要素的方式,表示 了在顯示裝置基板上利用多晶硅工藝技術(shù)形成的方式的例子,但本發(fā)明不限于上述制法, 這一點是不言自明的。例如,可以是利用非晶硅工藝技術(shù)形成的方式,也可以使用各種有機 半導(dǎo)體工藝技術(shù)形成的方式,也可以是在絕緣基板上形成單晶硅薄膜,利用其形成的方式。進而,除了在絕緣基板是上使用薄膜工藝形成的方式之外,也可以在硅基板上形 成顯示裝置要素。在上述實施方式中,如圖3所示,表示了掃描電路和與其連接的像素在平面圖中 被布局在分離的位置上的例子,但也它們也可以是重疊的。例如,使用多晶硅工藝技術(shù)形成 半透過型的液晶顯示裝置時,像素內(nèi)的反射部區(qū)域與掃描電路的布局重疊地形成,像素內(nèi) 的透過部區(qū)域與掃描電路的布局不重疊地形成,由此得到提高像素的開口率、反射率的效^ ο在EL顯示裝置中也同樣地,通過將像素內(nèi)的發(fā)光部分和掃描電路在平面圖中重 疊地進行布局,得到提高填充因子(Fill Factor)的效果。在上述實施方式中,如圖2所示,表示了 DFF的輸出上連接1個像素開關(guān),各像素 開關(guān)中,一種數(shù)據(jù)信號與DATA節(jié)點連接的例子,但也可以在DFF的輸出上并列連接3個子 像素,并連接3種數(shù)據(jù)信號,由此形成彩色的顯示裝置。更詳細地說,如圖8所示,在DFF的 輸出節(jié)點Q上,3個子像素202a、202b、202c并聯(lián)連接。它們是紅(R)、綠(G)、藍(B)的像 素,用DATA_R、DATA_G、DATA_B表示的獨立的數(shù)據(jù)信號與它們連接。由此實現(xiàn)彩色顯示裝
13置。在上述實施方式中,如圖1、圖5或圖6所示,在非矩形的顯示裝置基板上形成有與 該基板的外形形狀大致相似形狀的顯示區(qū)域,但也可以在矩形的顯示基板內(nèi)形成非矩形的 顯示區(qū)域。例如,像日本國旗那樣,在矩形的顯示裝置基板上形成圓形的顯示區(qū)域。這時,顯 示裝置基板的四角不是顯示區(qū)域,該區(qū)域可以用作顯示裝置基板與其他構(gòu)成要素的螺紋固 定區(qū)域。同樣地,在矩形的顯示裝置基板上形成環(huán)狀的顯示區(qū)域時,可以將環(huán)狀的孔的部分 用作螺紋固定區(qū)域。以下結(jié)合具體的例子進行說明。(實施例1)在該實施例中,使用多晶硅工藝技術(shù)制作TFT (薄膜晶體管Thin FiIm Transistor)基板,利用其制作出透過性的有源矩陣液晶顯示裝置。制造工藝使用現(xiàn)有已 知的低溫多晶硅TFT-IXD的制造技術(shù)。詳細的制造工藝例如記載在e-express公司(、 一 工夕7 7。> 7社)發(fā)行的“絵τ見3低溫poly-Si TFT-LCD製造口七7 05年版,,。利用低溫多晶硅TFT-IXD的制造技術(shù),制作平面構(gòu)造的TFT像素開關(guān)和掃描電路 部的TFT、像素電極、存儲電容電極,形成TFT基板。構(gòu)成顯示裝置基板上的電路的TFT由相同工藝的TFT制成。利用需要最高電壓的 TFT可以工作的工藝。進而,在該TFT基板上,制作4μπι的已形成圖案的柱子,作為用于保持單元間隙 (Cell Gap)的空間使用,同時具有耐沖擊力。并且,在相對基板的顯示區(qū)域外部,涂布有紫外線硬化用的密封材料。相對基板上 與像素的開口部對應(yīng)的位置以外的部分上設(shè)有遮光層(所謂的黑底(black matrix)),防 止向錯(〒]”’)D 3 > )引起的畫質(zhì)劣化,并且隱藏配線的折回部等不規(guī)則的布 局,從顯示裝置的觀察者觀察到的是像素的開口部以等間距配置。TFT基板和相對基板粘接后,將玻璃容易吸收的波長為10. 6μ (百萬分之一)的二 氧化碳激光抵接在切斷線上并加熱后,立刻噴射冷卻物質(zhì)氣霧,制作龜裂,對其施加壓力并 切斷,由此分離成具有曲線狀外形形狀的單片,注入液晶。液晶材料為向列液晶,添加手征 材料,使其在材料堆(e >,)方向上匹配,從而形成扭曲向列(TN)型。顯示裝置基板上形成的電路的結(jié)構(gòu)如圖9所示。其是將圖2所示的實施方式的結(jié) 構(gòu)進一步與布局對應(yīng)地詳細重畫的圖。顯示裝置要素由以下布局構(gòu)成在表示為DFF的長 方形的位置上將形成DFF電路的晶體管和DFF的內(nèi)部配線布局的結(jié)構(gòu)、在表示為像素的長 方形的位置上將像素晶體管、像素電極以及存儲電容布局的結(jié)構(gòu)、左右方向設(shè)置的時鐘配 線(CLK)、第1電源配線(VDD)、第2電源配線(VSS) ,DATA配線、存儲電容配線(VCOM)的布 局結(jié)構(gòu)。將這樣布局的顯示裝置要素單元在左右方向上陣列配置,形成顯示裝置基板的行 的布局。第一行和第二行在其端部以連接時鐘配線、第一電源配線、第二電源配線、DATA配 線、存儲電容配線的方式追加配線,從而以一筆畫成的要領(lǐng)電連接顯示裝置要素。通過調(diào)整 構(gòu)成各行的顯示裝置要素單元的數(shù)目能夠與任意外形形狀一致地形成顯示區(qū)域。將這樣形成的顯示裝置基板和與該基板的外形形狀相配的背光燈組裝,從而構(gòu)成顯示裝置。由于構(gòu)成為如上所述以一筆畫成的要領(lǐng)設(shè)置顯示裝置要素,因此橫方向的尺寸能 夠通過調(diào)整構(gòu)成行的顯示裝置要素的單元數(shù)設(shè)置成任意尺寸,并且,縱方向的尺寸能夠通 過調(diào)整行數(shù)實現(xiàn)任意尺寸,其結(jié)果,可以將顯示區(qū)域設(shè)計成任意形狀,能夠制作任意形狀的 顯示裝置基板。根據(jù)本實施例,以一筆畫成的要領(lǐng)設(shè)置顯示裝置要素,因此所有的要素必然能夠 被尋址。并且,根據(jù)本實施例,所有的顯示裝置要素以一筆畫成的要領(lǐng)電連接,因此不需要 沿著顯示裝置基板外周的以往必需的驅(qū)動器電路。根據(jù)本實施例,這樣,所有的顯示裝置要素以一筆畫成的要領(lǐng)電連接,因此大大減 少顯示裝置基板和外部電路的連接端子數(shù)。如本實施例這樣,構(gòu)成為從外部供給DATA信號的情況下,S卩,在數(shù)據(jù)驅(qū)動器未形 成在基板上時,以往需要像素的橫方向的數(shù)目的連接端子,例如需要100個。在本實施例中 只需要1個。由于以往沿著顯示裝置基板外周所必需的TAB不再需要,因此外周形狀的自由度 大幅度提高。或者,沿著顯示裝置基板外周形成的所必需的驅(qū)動器電路不再需要,因此能夠 使外框變窄。沿著非矩形的顯示裝置基板外周布局驅(qū)動電路的工作在現(xiàn)有的CAD中是相當(dāng) 費工時的工作,但由于已經(jīng)不需要,因而能夠縮短掩模設(shè)計時間。在本實施例中,DFF的結(jié)構(gòu)如圖10(a)所示,由4個時鐘控制倒相器CINVl CINV4、2個倒相器INV1、INV2以及用于生成反轉(zhuǎn)時鐘信號Cl、非反轉(zhuǎn)時鐘信號C2的2個倒 相器INV3、INV4構(gòu)成。時鐘控制倒相器以及倒相器的結(jié)構(gòu)分別是圖10 (C)、圖10(b)所示 的結(jié)構(gòu)。圖10(b)是連接在電源VDD和VSS之間,共用連接?xùn)艠O形成輸入節(jié)點A,且共用連 接漏極形成輸出節(jié)點Y的P溝道晶體管MP1、N溝道晶體管麗1所構(gòu)成的CMOS倒相器。圖 10 (C)是連接在電源VDD和VSS之間的P溝道晶體管MP2、MP1、N溝道晶體管麗1、麗2所構(gòu) 成的、輸入A被輸入到晶體管MP1、麗1的共通柵極、反轉(zhuǎn)時鐘Cl、非反轉(zhuǎn)時鐘C2分別被輸 入到晶體管MN2、MP2的時鐘控制倒相器(Clocked Inverter)。作為變形例,圖11 (a)表示了刪除用于生成DFF內(nèi)的反轉(zhuǎn)時鐘信號、非反轉(zhuǎn)時鐘信 號的2個倒相器,取而代之對時鐘信號及其反轉(zhuǎn)信號進行總線配線的例子。圖11(b)是表 示圖11 (a)的DFF2電路的結(jié)構(gòu)的圖。向圖11的CLK中供給時鐘信號,向XCLK中供給時鐘信號的反轉(zhuǎn)信號。在該例的 情況下,每個像素所需要的晶體管數(shù)目在DFF2電路中為20個,加上1個像素總計為21個。在本實施例中,使用準(zhǔn)分子激光形成多晶硅膜,但也可以使用其他激光,例如連續(xù) 振蕩的CW激光等。在本實施例中制作透過型IXD,也可以在形成像素的透明電極后,在整個面上依次 堆積Mo膜和Al膜,形成光刻圖案,在Al膜和Mo膜上同時形成圖案,其后去除光刻圖案時, 形成反射電極,得到半透過型像素電極的構(gòu)成。并且,在顯示裝置基板上布局的顯示裝置要素中所包含的晶體管或配線被布局 成在以平面圖觀察時,設(shè)置在與反射電極重疊的位置上,以截面圖觀察時,設(shè)置在反射電 極下方的位置上,由此提高像素的開口率和反射面積。
在本實施例中,時鐘配線、電源線、數(shù)據(jù)配線、存儲電容配線也都是以一筆畫成的 要領(lǐng)進行布局,但也不一定必須一筆畫成地進行布局。例如也可以是在縱方向上將數(shù)據(jù)配線配線,在縱方向上排列的像素之間共用連接 地布局。并且,將上述配線電連接而與輸入端子連接即可。最低限需要將掃描電路以一筆 畫成的要領(lǐng)進行布局。圖12是表示本實施例的電路布局的一例的圖。參照圖12,數(shù)據(jù)配線縱向延伸,縱 向排列的像素彼此與數(shù)據(jù)線共用地連接。并且,上述數(shù)據(jù)配線電連接而與輸入端子(DATA) 連接。這種情況下,時鐘配線和數(shù)據(jù)配線的環(huán)繞路線不同,因此必須注意信號的時序設(shè) 計。具體來說,以從時鐘配線的輸入端子(CLK)觀察,位于最遠端的像素和位于最近端的像 素中都寫入有數(shù)據(jù)的方式設(shè)計數(shù)據(jù)信號的時序。在本實施例中,表示了通過配線將時鐘信號供給到各DFF的結(jié)構(gòu),但是考慮到時 鐘配線的負荷電容,也可以在時鐘配線中途插入中繼緩沖器。這種情況下,為了保持顯示區(qū)域的布局的規(guī)則性,例如優(yōu)選在掃描電路的折回部 分,即顯示區(qū)域的端部插入中繼緩沖器。(實施例2)在所述實施例1的圖11的電路的情況下,對于1個像素,需要21個晶體管、用于 驅(qū)動掃描電路的時鐘信號以及時鐘信號的反轉(zhuǎn)信號的2相時鐘信號。在本實施例中,為了削減上述晶體管的數(shù)目或控制時鐘信號的種類,對本發(fā)明者 制作的電路進行說明。圖13是表示本實施例的掃描電路和像素電路的結(jié)構(gòu)的圖。參照圖13,顯示裝置要 素(200)由構(gòu)成掃描電路的一段的電路(206)和與該電路(206)的輸出節(jié)點連接的像素電 路(202)構(gòu)成,構(gòu)成掃描電路的一段的電路(206)由1個反相電路和1個開關(guān)晶體管構(gòu)成。 開關(guān)晶體管214a、214c為η型,開關(guān)晶體管214b、214d為ρ型。即,掃描電路的第一段的開 關(guān)晶體管214a為η型,第二段的開關(guān)晶體管214b為ρ型,第三段的開關(guān)晶體管214c為η 型,奇數(shù)段的開關(guān)晶體管為η型,偶數(shù)段的開關(guān)晶體管為ρ型而構(gòu)成。掃描電路的各段的輸出節(jié)點nl、n2、η3……上分別連接有1個像素開關(guān)。與節(jié)點 nl連接的像素開關(guān)為ρ型,與n2連接的像素開關(guān)為η型,與π3連接的像素開關(guān)為ρ型等的 方式,與掃描電路的奇數(shù)段的輸出節(jié)點連接的像素開關(guān)為P型,與偶數(shù)段的輸出節(jié)點連接 的像素開關(guān)為η型而構(gòu)成。因此,能夠構(gòu)成對應(yīng)每個像素具有4個晶體管的顯示裝置。并且,用于驅(qū)動掃描電路的時鐘信號是單相信號即可。時鐘信號為單相,并且掃描 電路的每一段僅僅驅(qū)動1個晶體管即可,因此減少時鐘配線的負荷電容,時鐘延遲變少。這樣構(gòu)成的掃描電路和像素電路如下工作。圖14是用于說明本實施例的工作的 時序圖。參照圖14,將脈沖寬度為2χΤ(Τ表示時鐘信號半周期)的高態(tài)有效的脈沖信號 (one-shot pulse:單脈沖)作為輸入信號ST,在時鐘信號CLK從低電平向高電平的上升時 序輸入到ST端子中,由此ST的反轉(zhuǎn)脈沖信號輸出到節(jié)點nl。該信號作為構(gòu)成下一段的顯示裝置要素中包含的掃描電路的一段的電路的輸入 信號,在比節(jié)點nl的信號遲T的時鐘信號CLK的下降時序,脈沖信號輸出到節(jié)點n2。在節(jié)點nl的脈沖信號波形上標(biāo)有“a”的期間,η型晶體管MOl導(dǎo)通,因此節(jié)點nl是低阻抗。因此,輸入到ST的脈沖信號的反轉(zhuǎn)信號輸出到節(jié)點nl。在“b”的期間,晶體管MOl處于導(dǎo)通,節(jié)點nl為高阻抗,形成通過節(jié)點nl的電容 保持電壓的狀態(tài)。這樣,脈沖寬度為2xT的低態(tài)有效脈沖信號輸出到節(jié)點nl。節(jié)點n2在“a”期間,ρ型的晶體管M02導(dǎo)通,因此為高阻抗,“b”期間,ρ型的晶體 管Μ02導(dǎo)通,因此為低阻抗,作為反相器INV02的輸入的反轉(zhuǎn)信號的高電平輸出到節(jié)點π2。在“C”期間,處于晶體管Μ02截止、節(jié)點η2為高阻抗、通過節(jié)點η2的電容保持電 壓的狀態(tài)。這樣,向節(jié)點n2輸出脈沖寬度為2χΤ的高態(tài)有效脈沖信號。以下同樣地,延遲期間T地依次向節(jié)點η3輸出低態(tài)有效的脈沖、向節(jié)點η4輸出高 態(tài)有效的脈沖。這樣,在節(jié)點nl、n3、n5……的掃描電路的奇數(shù)段的輸出中能夠產(chǎn)生低態(tài)有效的掃 描脈沖信號,在節(jié)點η2、η4、η6……的掃描電路的偶數(shù)段的輸出中能夠產(chǎn)生高態(tài)有效的掃描 脈沖信號。如圖13所示,通過該極性的掃描脈沖信號,以像素開關(guān)導(dǎo)通的方式設(shè)定像素開關(guān) 的極性。即,與掃描電路的奇數(shù)段的輸出連接的像素開關(guān)設(shè)定為P型晶體管,與偶數(shù)段的輸 出連接的像素開關(guān)設(shè)定為Π型晶體管。因此,例如,與節(jié)點nl連接的像素開關(guān)在如期間“a” 和期間“b”所示的一系列期間內(nèi)導(dǎo)通。像素開關(guān)導(dǎo)通期間,液晶單元的電容及存儲電容根據(jù)數(shù)據(jù)信號DATA的電壓信號 充放電,決定在像素開關(guān)截止的時序?qū)懭胂袼氐碾妷?。因此,寫入與節(jié)點nl連接的像素的電壓信號在節(jié)點nl的上升時序,為施加到DATA 節(jié)點的Dl。同樣地,寫入與節(jié)點n2連接的像素的電壓在節(jié)點π2的下降時序為施加到DATA節(jié) 點的電壓信號D2。這樣,在DATA節(jié)點中,應(yīng)寫入像素的電壓以周期T依次施加。通過掃描電路,從與掃描電路的初段連接的像素開始,到與最終段連接的像素為 止依次尋址,構(gòu)成1幀的數(shù)據(jù)寫入到像素中。與掃描電路偶數(shù)段連接的像素電路和與奇數(shù)段連接的像素電路的電路結(jié)構(gòu)不同, 因此顯示特性也因此產(chǎn)生差異。為了保證作為顯示裝置的畫質(zhì),要盡力進行布局以在橫向、 縱向上都配置不同的像素電路地。本實施例的電路形成在玻璃基板上,應(yīng)用反轉(zhuǎn)共通的電極極性的驅(qū)動方式實現(xiàn)顯 示裝置。此時,施加到液晶上的電壓范圍能夠取得充分的反差,取OV至5V的范圍,在反轉(zhuǎn) 共通電極的極性時一方電壓為0V,另一方電壓為5V。此時,像素電極取-5V至IOV的范圍, 因此在像素開關(guān)為η型時,作為使其截止的電壓需要-5V以下,作為用于使其導(dǎo)通的電壓, 需要7V以上。在像素開關(guān)為ρ型時,用于使其截止的電壓需要IOV以上,用于使其導(dǎo)通的電壓需 要-2V以下。因此,輸出段所需要的電壓范圍為-5V以下 IOV以上。為了使其可能,反相 器的電源電壓設(shè)為-5V、10V,通過開關(guān)(Μ01至Μ04)傳達該振幅的電壓信號,因此時鐘信號 的電壓為-7V、12V??偨Y(jié)來說,如下文所述。S卩,在本實施例中,DATA信號的電壓范圍設(shè)定為0 5V、反相器的電源電壓設(shè)定 為-5V和10V,時鐘信號的低電平設(shè)為-7V,高電平設(shè)為12V。
根據(jù)這樣構(gòu)成的電路,每一個像素具有4個晶體管即可,并且用于驅(qū)動掃描電路 的時鐘信號是1相即可。S卩,與實施例1的圖11比較,每一個像素所占的晶體管或配線面積減少,例如可以 提高透過型液晶顯示裝置的開口率。或者,可以提高顯示裝置的精細度。在本實施例中,掃描電路的電路結(jié)構(gòu)為動態(tài)電路結(jié)構(gòu),也可以適當(dāng)?shù)刈芳臃答侂?路,變形成靜態(tài)電路結(jié)構(gòu)。另外,在圖13中,表示了構(gòu)成掃描電路的一段的電路(206)和像 素電路(202)所構(gòu)成的顯示裝置要素(200)連成串(數(shù)珠繋¥ )地設(shè)置一列的例子,但也 可以包含分支的結(jié)構(gòu)。(實施例3)對本發(fā)明的第3實施例進行說明。參照圖15,本實施例的掃描電路(204)中,掃描 電路的每一段由1個時鐘控制倒相電路(56)構(gòu)成。構(gòu)成掃描電路的一段的電路(206)的輸出節(jié)點nl、n2、η3……上連接有1個像素 開關(guān)(350)。對應(yīng)于與輸出節(jié)點nl連接的像素開關(guān)為ρ型、與輸出節(jié)點n2連接的像素開關(guān) 為η型、與輸出節(jié)點η3連接的像素開關(guān)為ρ型的情況,與掃描電路的奇數(shù)段的輸出節(jié)點連 接的像素開關(guān)為P型,與偶數(shù)段的輸出節(jié)點連接的像素開關(guān)為η型而構(gòu)成。因此,可以以每個像素對應(yīng)5個晶體管來構(gòu)成顯示裝置。并且用于驅(qū)動掃描電路 的時鐘信號提供CLK和其反轉(zhuǎn)XCLK。這樣構(gòu)成的掃描電路和像素電路如下工作。圖16是說明本實施例的工作的時序 圖。參照圖16,將脈沖寬度為2χΤ(Τ表示時鐘信號半周期)的高態(tài)有效的脈沖信號作為輸 入信號ST,在時鐘信號CLK從低電平向高電平上升的上升時序輸入,由此向節(jié)點nl輸出ST 的反轉(zhuǎn)脈沖信號。該信號成為構(gòu)成下一段的顯示裝置要素中包含的掃描電路的一段的電路 (206)的輸入信號,向輸出節(jié)點π2,比輸出節(jié)點nl的信號遲T且在時鐘信號CLK的下降時 序輸出脈沖信號。在輸出節(jié)點nl的脈沖信號波形上標(biāo)有“a”的期間,時鐘控制倒相器CINVOl的輸 出節(jié)點為低阻抗,因此輸出節(jié)點nl為低阻抗。因此,輸入到ST的脈沖信號的反轉(zhuǎn)信號輸出 到節(jié)點nl。在“b”的期間,處于CLK為低阻抗、節(jié)點nl為高阻抗、通過節(jié)點nl的電容保持電 壓的狀態(tài)。這樣脈沖寬度為2xT的低態(tài)有效的脈沖信號輸出到節(jié)點nl。節(jié)點n2在“a”期間為高阻抗,“b”期間為低阻抗,作為反相器CINV02的輸入的反 轉(zhuǎn)信號的高電平被輸出。在“C”期間,處于節(jié)點n2為高阻抗、通過節(jié)點n2的電容保持電壓 的狀態(tài)。這樣,向節(jié)點n2輸出脈沖寬度為2χΤ的高態(tài)有效脈沖信號。以下同樣地,延遲期間T地依次向節(jié)點η3輸出低態(tài)有效的脈沖、向節(jié)點η4輸出高 態(tài)有效的脈沖。這樣,在節(jié)點nl、n3、n5……的掃描電路的奇數(shù)段的輸出中能夠產(chǎn)生低態(tài)有效的掃 描脈沖信號,在節(jié)點η2、η4、η6……的掃描電路的偶數(shù)段的輸出中能夠產(chǎn)生高態(tài)有效的掃描 脈沖信號。如圖15所示,通過該極性的掃描脈沖信號,以像素開關(guān)導(dǎo)通的方式設(shè)定像素開關(guān) 的極性。這與利用圖13的說明同樣。因此,寫入與節(jié)點nl連接的像素的電壓信號在節(jié)點nl的上升時序,為施加到DATA節(jié)點的Dl。同樣地,寫入與節(jié)點n2連接的像素的電壓在節(jié)點π2的下降時序為施加到DATA節(jié) 點的電壓信號D2。這樣,應(yīng)寫入各像素的電壓在周期T依次施加于DATA節(jié)點。在本實施例中,與上述實施例不同,時鐘信號的低電平及高電平的電壓與時鐘控 制倒相器的電源電壓相同。因此,在本實施例中,具有為了驅(qū)動顯示裝置而應(yīng)當(dāng)準(zhǔn)備的電源 電壓的種類減少,并且施加在晶體管上電壓降低的特點。根據(jù)這樣構(gòu)成的電路,每個像素對應(yīng)5個晶體管。并且用于驅(qū)動掃描電路的始終 需要為2相。時鐘信號的振幅的電壓與時鐘控制倒相器的電源電壓相同即可。在本實施例中,構(gòu)成為動態(tài)電路結(jié)構(gòu),但也可以適當(dāng)追加反饋電路,變形成靜態(tài)電 路結(jié)構(gòu)。在本實施例中,也可以替代時鐘控制倒相器,如圖15(b)所示,采用反相器54和傳 輸門58的結(jié)構(gòu)。圖15(b)的電路的工作、特征與時鐘控制倒相器相同。(實施例4)在本實施例中,對每一個像素的晶體管數(shù)為5個、時鐘信號為單相、時鐘信號的振 幅電壓與掃描電路的電源電壓相同的結(jié)構(gòu)的一例進行說明。圖17是表示本發(fā)明的實施例4 的結(jié)構(gòu)的圖。參照圖17(a),該顯示裝置電路的結(jié)構(gòu)是,構(gòu)成掃描電路的一段的電路(206) 具有單相時鐘控制型反相器(60),連接有將單相時鐘控制型反相器(60)的輸出信號作為 輸入的像素電路(202)。圖17(b)是表示圖17(a)的單相時鐘控制型反相器(60)的電路結(jié)構(gòu)的圖。參照 圖17 (b),在電源VDD和接地電位VSS之間,2個P型的MOS型晶體管MOl和M02、2個N型 的MOS型晶體管M03和M04以柵地-陰地(cascode)方式連接,晶體管M02和M03的柵極 連接并供給輸入信號,晶體管M02和M03的漏極連接而取出輸出信號。并且,分別供給時鐘 信號至晶體管MOl和M04的柵極。參照圖17(c)所示的真值表說明單相時鐘控制型反相器的工作。在時鐘信號為高電平時,源電極與電源電位VDD連接的P型MOS晶體管MOl為非 導(dǎo)通(OFF)狀態(tài),源電極接地的N型MOS晶體管M04處于導(dǎo)通(ON)狀態(tài)。此時輸入信號為 高電平時,該單相時鐘控制型反相器的輸出信號為低電平,輸入信號為低電平時,輸出為高 阻抗。相反地,在時鐘信號為低電平時,源電極與電源電位VDD連接的P型MOS晶體管 MOl為ON狀態(tài),源電極接地的N型MOS晶體管M04處于截止?fàn)顟B(tài)。此時輸入信號為高電 平時,單相時鐘控制型反相器輸出為高阻抗的狀態(tài),輸入信號為低電平時,輸出信號為高電平。參照表示說明用時序表的圖18對本實施例的顯示裝置電路的工作進行說明。將脈沖寬度為3xT(T表示時鐘信號的半周期)的脈沖信號作為輸入信號,在時鐘 信號CLK從高電平下降到低電平的下降時序輸入,由此在時鐘信號CLK的上升時序向節(jié)點 nl輸出反轉(zhuǎn)脈沖信號。該信號作為下一段的單相時鐘控制型反相器的輸入信號,比節(jié)點nl的信號遲T周 期且在時鐘信號CLK的下降時序向節(jié)點π2輸出脈沖信號。
19
在節(jié)點nl的脈沖信號波形上標(biāo)有“b”和“C”的期間內(nèi),單相時鐘控制型反相器 CINVOl的輸出變?yōu)楦咦杩範(fàn)顟B(tài),但通過節(jié)點nl的電容,處于保持“a”期間的電壓的狀態(tài)。這樣,通過單相時鐘信號CLK,能夠使節(jié)點nl、n3、n5……的掃描電路的奇數(shù)段的輸 出中產(chǎn)生低態(tài)有效的掃描脈沖信號,使節(jié)點η2、η4、η6……的掃描電路的偶數(shù)段的輸出中產(chǎn) 生高態(tài)有效的掃描脈沖信號。如圖17所示,以像素開關(guān)通過該極性的掃描脈沖信號導(dǎo)通的方式設(shè)定像素開關(guān) 的極性。寫入與節(jié)點nl連接的像素的電壓信號為在節(jié)點nl的上升時序施加到DATA節(jié)點 的D1。同樣,寫入與節(jié)點n2連接的像素的電壓為在節(jié)點π2的下降時序施加到DATA節(jié)點 的電壓信號D2。這樣,應(yīng)寫入像素的電壓以周期T依次施加到DATA節(jié)點。在本實施例中,時鐘信 號為單相,因此時鐘配線的負荷電容較小,時鐘延遲變少。(其他實施例)在上述實施例中,以使用多晶硅工藝技術(shù)形成的液晶顯示裝置為中心進行了說 明,但也可以適用于用多晶硅TFT形成掃描電路和像素電路的有機EL顯示裝置。在上述實施例中,以通過薄膜工藝將掃描電路和像素電路形成在玻璃基板上為例 進行了說明,但也可以適用于在其他絕緣基板或硅基板上形成掃描電路和像素電路的顯示
直ο在上述實施例中,對玻璃基板上形成的平面形狀的顯示進行了說明,但也可以將 利用多晶硅工藝形成的掃描電路和像素電路從玻璃基板上剝離,轉(zhuǎn)印到撓性基板等上,形 成具有撓性的顯示裝置,形成曲面形狀的顯示裝置。進而,也可以在長條狀的撓性基板上形成掃描電路和與掃描電路的各輸出節(jié)點連 接的像素電路,將該長條狀的顯示裝置(線狀顯示裝置)卷繞在支撐體上,由此制作面顯示
直ο本發(fā)明適用于便攜電話終端或便攜媒體播放器等便攜電子設(shè)備類等。作為便攜電 子設(shè)備類的構(gòu)成部件,可以以任意形狀提供占大面積或大體積的顯示裝置,因此便攜電子 設(shè)備類的設(shè)計自由度提高。其結(jié)果是,產(chǎn)生時尚的便攜電子設(shè)備,有助于提高便攜電子設(shè)備 的時尚性。作為本發(fā)明的活用例子,包括電子靜態(tài)照相機、攝像機等小型電子設(shè)備。這類電子 設(shè)備隨著其小型化,很難確保電子設(shè)備上用于配置顯示面板的充分大的空間。通過利用本 發(fā)明的顯示裝置,能夠利用多種形狀的空間配置顯示面板。作為本發(fā)明的活用例子,包括吊墜、手表、紐扣等首飾類。通過利用本發(fā)明,能夠在 上述首飾類上搭載顯示裝置。由此這些首飾類的外觀上的特點顯著,提高使用者的滿足感, 能夠提高產(chǎn)品銷量。作為本發(fā)明的活用例子,包括自行車、汽車的儀表類。通過利用本發(fā)明的效果即任 意形狀、窄邊框的顯示裝置,能夠以最低限度的面積實現(xiàn)上述儀表類。并且,被上述儀表類 遮擋的視野減少,提高安全性。作為本發(fā)明的活用例子,包括商品貨架等上設(shè)置的促銷用顯示裝置。奇特設(shè)計的
20顯示裝置會吸引顧客的目光,提高宣傳效果。促銷用顯示裝置可以是任意的顯示裝置形狀, 也可以將其整個形狀作為顯示區(qū)域,因此促銷用顯示裝置擋住其后面陳列的商品的比例降 低。作為本發(fā)明的活用例子,包括彈子臺等娛樂設(shè)備。例如,活用本發(fā)明制作郁金香形 狀的顯示裝置,通過安裝在現(xiàn)有的彈子臺的郁金香部,彈子臺變得更加豪華,必然使彈子游 戲機店的銷量上升。作為本發(fā)明的活用例子,包括戒指和手鐲等環(huán)狀的首飾類。并且還包括裝飾品類。 在上述物品上也可以產(chǎn)生以往沒有的外觀上的特點,必然使銷量提高。如上所述,在本發(fā)明 的顯示裝置中,可以向多個像素電路分別自由提供數(shù)據(jù),因而可以顯示文字、標(biāo)志、圖片、動 畫等任意的圖像。以上參照上述實施例對本發(fā)明進行了說明,但本發(fā)明不限于上述實施例的結(jié)構(gòu), 當(dāng)然也包括在本發(fā)明的范圍內(nèi)本領(lǐng)域普通技術(shù)人員能夠進行的各種變形、修改。
權(quán)利要求
一種顯示裝置,其特征在于,包括多個像素電路,其具有顯示元件和根據(jù)掃描信號對數(shù)據(jù)信號與所述顯示元件的連接進行導(dǎo)通/截止控制的像素開關(guān);和對所述像素電路施加掃描信號的掃描電路,構(gòu)成所述像素開關(guān)的晶體管的柵電極與所述掃描電路的輸出節(jié)點所對應(yīng)的節(jié)點連接,所述掃描電路的奇數(shù)段的單位電路的輸出節(jié)點輸出第1極性的掃描信號,所述掃描電路的偶數(shù)段的單位電路的輸出節(jié)點輸出極性與所述第1極性相反的第2極性的掃描信號,與所述掃描電路的奇數(shù)段的單位電路的輸出節(jié)點連接的像素開關(guān)的晶體管為第1導(dǎo)電型,與所述掃描電路的偶數(shù)段的單位電路的輸出節(jié)點連接的像素開關(guān)的晶體管為第2導(dǎo)電型。
2.根據(jù)權(quán)利要求1所述的顯示裝置,其特征在于所述掃描電路的奇數(shù)段的單位電路包括輸入從前段供給的脈沖信號的倒相電路;和 連接在所述倒相電路的輸出節(jié)點和所述單位電路的輸出節(jié)點之間的第2導(dǎo)電型開關(guān)晶體 管,所述掃描電路的偶數(shù)段的單位電路包括輸入從前段供給的脈沖信號的倒相電路;和 連接在所述倒相電路的輸出節(jié)點和所述單位電路的輸出節(jié)點之間的第1導(dǎo)電型開關(guān)晶體 管,在所述掃描電路的奇數(shù)段和偶數(shù)段的單位電路的所述開關(guān)晶體管的柵電極中輸入有 共同的時鐘信號。
3.根據(jù)權(quán)利要求1所述的顯示裝置,其特征在于所述掃描電路的奇數(shù)段的單位電路和偶數(shù)段的單位電路,包括輸入有從前段供給的脈 沖信號,且將其輸出節(jié)點作為輸出節(jié)點的時鐘控制倒相器,在所述掃描電路的奇數(shù)段的單位電路所包含的所述時鐘控制倒相器的第2導(dǎo)電型的 晶體管的柵電極中供給有時鐘信號,在所述時鐘控制倒相器電路的第1導(dǎo)電型的晶體管的柵電極中供給有時鐘信號的反 轉(zhuǎn)信號,在所述掃描電路的偶數(shù)段的單位電路所包含的時鐘控制倒相器電路的第2導(dǎo)電型的 晶體管的柵電極中供給有時鐘信號的反轉(zhuǎn)信號,在所述時鐘控制倒相器電路的第1導(dǎo)電型的晶體管的柵電極中供給有時鐘信號。
4.根據(jù)權(quán)利要求1所述的顯示裝置,其特征在于 所述掃描電路的奇數(shù)段和偶數(shù)段的單位電路包括輸入有從前段供給的脈沖信號的倒相電路;以及連接在所述倒相電路的輸出節(jié)點和所 述單位電路的輸出節(jié)點之間的CMOS傳輸門,在所述掃描電路的奇數(shù)段的單位電路所包含的所述CMOS傳輸門的第2導(dǎo)電型的晶體 管的柵電極中供給有時鐘信號,所述CMOS傳輸門的第1導(dǎo)電型的晶體管的柵電極中供給有所述時鐘信號的反轉(zhuǎn)信號, 在所述掃描電路的偶數(shù)段的單位電路所包含的CMOS傳輸門的第2導(dǎo)電型的晶體管的 柵電極中供給有所述時鐘信號的反轉(zhuǎn)信號,在CMOS傳輸門的第1導(dǎo)電型的晶體管的柵電極中供給有所述時鐘信號。
5.根據(jù)權(quán)利要求1所述的顯示裝置,其特征在于所述掃描電路的奇數(shù)段的單位電路及偶數(shù)段的單位電路包括以串聯(lián)方式順序連接在 高位電源和低位電源間的第1至第4的開關(guān)元件,所述第1、第2開關(guān)元件由ρ型的MOS型晶體管構(gòu)成, 所述第3、第4開關(guān)元件由η型的MOS型晶體管構(gòu)成,1個所述P型的MOS型晶體管和1個所述η型的MOS型晶體管的柵電極共用地連接,輸 入從前段供給的脈沖信號,在剩余的2個所述MOS型晶體管的柵電極中輸入有時鐘信號, 并且所述顯示裝置還包括將1個所述P型的MOS晶體管和1個所述η型的MOS型晶體 管的漏電極作為輸出節(jié)點的單相時鐘控制型倒相器。
全文摘要
本發(fā)明提供一種能夠容易實現(xiàn)任意形狀的面顯示裝置的顯示裝置。將包括構(gòu)成掃描電路的一段的電路和與所述掃描電路的輸出連接的像素電路的顯示裝置要素以一筆畫成的要領(lǐng)設(shè)置在顯示裝置基板(208)上。
文檔編號G09G3/18GK101944316SQ20101027313
公開日2011年1月12日 申請日期2007年10月15日 優(yōu)先權(quán)日2006年10月13日
發(fā)明者淺田秀樹, 芳賀浩史, 金子節(jié)夫 申請人:Nec液晶技術(shù)株式會社
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1