亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

等離子體顯示裝置及其驅(qū)動(dòng)電路的制作方法

文檔序號(hào):2568661閱讀:219來源:國(guó)知局
專利名稱:等離子體顯示裝置及其驅(qū)動(dòng)電路的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及等離子體顯示面板(PDP)那樣的電容性負(fù)載的驅(qū)動(dòng)方 法和裝置。
背景技術(shù)
用PDP的平板顯示器(FDP)裝置具有能夠廉價(jià)地實(shí)現(xiàn)薄型化、 大型化的優(yōu)點(diǎn),在FDP市場(chǎng)中,成為與用液晶的FPD并列的主要制品。 近年來在這些FPD裝置中,追求大畫面化和高精細(xì)化等,高圖像質(zhì)量 化,并且對(duì)降低消耗電力的要求也正在增高。PDP的發(fā)光原理是通過 對(duì)填充在面板內(nèi)的氣體施加高電壓引起的放電而產(chǎn)生的紫外線,激勵(lì) 熒光體而得到可見光,在控制其發(fā)光的驅(qū)動(dòng)裝置中使用一百幾十V的 高電壓信號(hào)。另外,因?yàn)槊姘宓臉?gòu)造是由電極夾著電介質(zhì)和氣體等的 構(gòu)造,所以可以將它看作大的電容負(fù)載。在PDP中,對(duì)該電容負(fù)載加 上上述高電壓信號(hào)時(shí)的電力損失成為達(dá)到上述要求的降低消耗電力的 一個(gè)障礙。專利文獻(xiàn)1公開了將減少伴隨該電容負(fù)載的充放電的電力損失作 為目的的情況。這里,公開了用于回收充電到上述電容負(fù)載的電力, 再次用于電容負(fù)載的充電的電力回收部件。具體的方法是通過將上述 電容負(fù)載(C)經(jīng)由電感(L)與其他電容連接,利用LC共振在電容 間進(jìn)行能量的移動(dòng),對(duì)充電到上述電容負(fù)載的電力進(jìn)行回收并再利用, 由此實(shí)現(xiàn)降低消耗電力。上述技術(shù)中,通過對(duì)電容負(fù)載的電力高效地 進(jìn)行再利用,達(dá)到降低消耗電力的目的,但是由于包含在LC共振電路 內(nèi)的損失成分(R),電力的回收效率不能夠達(dá)到100%。從而,為了使 用伴隨有限的損失主要原因的電力回收方式進(jìn)一步削減電力,需要削 減電容負(fù)載本身。但是,由于作為電容負(fù)載的面板電容具有因得到高 效率放電的面板構(gòu)造而決定的特性,所以這種削減并不容易。與此相對(duì),專利文獻(xiàn)2公開了如下技術(shù)其目的與降低消耗電力不同,但根 據(jù)驅(qū)動(dòng)面板的信號(hào)的條件,使電容負(fù)載擬似地變化而進(jìn)行控制。專利文獻(xiàn)2中記載的技術(shù)如下在具有平行配置的X放電維持電 極、Y放電維持電極;和與它們交叉配置的地址電極的PDP中,通過上述地址電極的二部分與0V等的固定電位連接,并且使其它的地址電極不與ov等的固定電位連接成為電浮動(dòng)狀態(tài)(下面,稱為高阻抗化),減少維持放電的峰值電流。在維持放電期間中被高阻抗化了的一部分地址電極的電位,因高阻抗化而成為X放電維持電極和Y放電維持電極的各個(gè)電壓的中間值。因此,與ov等的固定電位連接的地址電極和高阻抗化了的地址電極中電位不同。結(jié)果,在上述X放電維持電極、放電定時(shí)偏移,維持放電的峰值電流減少:可以說本現(xiàn)有技術(shù)的效果是通過在維持放電中使地址電極高阻抗化,使面板的電容變化得到的。 [專利文獻(xiàn)l]美國(guó)專利第4707692號(hào)說明書 [專利文獻(xiàn)2]日本專利特開2006-58436號(hào)專利公報(bào)發(fā)明內(nèi)容但是, 一般地當(dāng)驅(qū)動(dòng)地址電極的控制電路的電源電壓(Va)比上 述X放電維持電極和Y放電維持電極的控制信號(hào)振幅(Vs)小,特別 是為Va<Vs/2的關(guān)系時(shí),在進(jìn)行了高阻抗化時(shí)地址電極的電位超過Va, 所以不能夠保持高阻抗?fàn)顟B(tài)。在專利文獻(xiàn)2中,雖然不是妨礙該目的 的主要原因,但是對(duì)于通過高阻抗化減少表現(xiàn)上的電容,實(shí)現(xiàn)低電力 的目的中,成為重大的課題。為了避免上述情況,需要使上述地址電 極的驅(qū)動(dòng)電路高耐壓化,提高電源電壓Va,而保持高阻抗?fàn)顟B(tài)等,但 是驅(qū)動(dòng)電路的高耐壓化,導(dǎo)致部件成本上升。本發(fā)明有鑒于上述課題,其目的是通過在維持放電期間中使上述 地址電極高阻抗化,減少表現(xiàn)上的電容,由此在不使地址電極的驅(qū)動(dòng) 電路高耐壓化的條件下,以低成本地實(shí)現(xiàn)低耗電的PDP。在本發(fā)明中其特征是,在以使第l電極(例如,X放電維持電極) 和第2電極(例如,Y放電維持電極)之間的電場(chǎng)的極性交替變化的方式對(duì)第1電極和第2電極施加數(shù)值不同的第1放電維持電位和第2 放電維持電位的1個(gè)周期中,對(duì)第3電極(例如,地址電極)的狀態(tài) 設(shè)置與固定電位(例如,接地電位)連接的狀態(tài)(例如,非高阻抗?fàn)?態(tài))和不與固定電位連接的狀態(tài)(例如,高阻抗?fàn)顟B(tài))。g卩,在維持放 電期間中使上述地址電極高阻抗化而減少表觀上的電容并對(duì)其進(jìn)行驅(qū) 動(dòng),此時(shí),具有,對(duì)形成在上述地址電極和上述X放電維持電極之間 的電容Cxa、和形成在上述地址電極和Y放電維持電極之間的電容Cya 進(jìn)行充電的期間。特別是,在電力回收動(dòng)作期間進(jìn)行該充電期間,然 后,使地址電極高阻抗化從電力回收的最終到達(dá)電位變?yōu)榫S持放電電 壓。另外,在本發(fā)明中,其特征是,在對(duì)像素充電回收電荷的期間, 使像素處于非高阻抗?fàn)顟B(tài),至少在對(duì)像素充電新的電荷的期間,使像 素處于高阻抗?fàn)顟B(tài)。另外,在本發(fā)明中,其特征是,在第1驅(qū)動(dòng)電路(例如,X放電 維持電極驅(qū)動(dòng)電路和Y放電維持電極驅(qū)動(dòng)電路)用回收電荷對(duì)第1電 極施加電壓的期間,使第2電極(例如,地址電極)與固定電位端(例 如,接地端)連接,至少在第1驅(qū)動(dòng)電路用電源電路對(duì)第1電極施加 電壓的期間,使第2電極從固定電位端斷開。另外,在本發(fā)明中,至少在第1驅(qū)動(dòng)電路(例如,X放電維持電 極驅(qū)動(dòng)電路)或第2驅(qū)動(dòng)電路(例如,Y放電維持電極驅(qū)動(dòng)電路)用 電源電路對(duì)第1電極(例如,X放電維持電極)或第2電極(例如,Y 放電維持電極)施加電壓的期間,形成在第1電極和第3電極(例如, 地址電極)之間的寄生電容(例如,Cxa)與形成在第2電極和上述第 3電極之間的寄生電容(例如,Cya)串聯(lián)連接。根據(jù)本發(fā)明,通過在對(duì)放電維持電極驅(qū)動(dòng)動(dòng)作適當(dāng)?shù)亩〞r(shí)使地址 電極高阻抗化,表觀上減少面板電容,減少無效電力。因此,能夠減 少等離子體顯示裝置的消耗電力。另外,如果根據(jù)本發(fā)明,能夠使高阻抗化時(shí)的地址電極電位變化 在地址電極驅(qū)動(dòng)電路的電源電壓范圍內(nèi),因此可以低成本地實(shí)現(xiàn)功能。本發(fā)明也是有效的。'


圖1是說明面板構(gòu)造和驅(qū)動(dòng)電路的構(gòu)成的圖。圖2是說明現(xiàn)有的控制方式的圖。 圖3是說明現(xiàn)有的控制方式的圖。 圖4是說明現(xiàn)有的控制方式的圖。 圖5是說明現(xiàn)有的控制方式的圖。 圖6是說明本發(fā)明的實(shí)施例的圖。 圖7是說明本發(fā)明的實(shí)施例的圖。 圖8是說明本發(fā)明的實(shí)施例的圖。 圖9是說明本發(fā)明的實(shí)施例的圖。 圖IO是說明本發(fā)明的實(shí)施例的圖。 圖U是說明本發(fā)明的實(shí)施例的圖。 圖12是說明本發(fā)明的實(shí)施例的圖。圖13是使用本發(fā)明的實(shí)施例1或2的控制方式的PDP的構(gòu)成圖。 符號(hào)說明101:表面面板,102:電介質(zhì)膜,103: X放電維持電極,104: Y 放電維持電極,105:肋,106:肋,107:電介質(zhì)膜,108:地址電極, 109:背面面板,110: X放電維持電極驅(qū)動(dòng)電路,111: Y放電維持電 極驅(qū)動(dòng)電路,112:地址電極驅(qū)動(dòng)電路,113:表面面板,114:背面面 板,115: X放電維持'電極,116: Y放電維持電極,117:地址電極, 118:肋具體實(shí)施方式
下面,對(duì)本發(fā)明的實(shí)施例1和2進(jìn)行說明。 [實(shí)施例1〗圖l (a)是說明PDP的構(gòu)成的圖。PDP,在表面面板113和與表 面面板113對(duì)置的背面面板114之間形成有肋(支持部件)118。該肋 118—般為箱型,由上述表面面板113,背面面板114和肋118形成獨(dú) 立的放電空間119 (放電單元或像素)。另外,在背面面板113上交替平行地形成X放電維持電極115和Y放電維持電極116。另外,在背 面面板114上沿與X放電維持電極115和Y放電維持電極116交叉的 方向形成地址電極U7。在圖1 (b)中表示了沿圖1 (a)中的線AB的剖面構(gòu)造。在表面 面板101上形成有X放電維持電極103和Y放電維持電極104,進(jìn)一 步以覆蓋它們的方式形成電介質(zhì)膜102。在背面面板109上形成地址電 極108,以覆蓋它的形式形成電介質(zhì)膜107。表面面板101和背面面板 109夾著肋105和肋106。由于上述構(gòu)成,在上述各電極之間存在著大 的寄生電容。在X放電維持電極103和Y放電維持電極104之間存在 著電容Cxy,在X放電維持電極103和地址電極108之間存在電容Cxa, 進(jìn)一步在Y放電維持電極104和地址電極108之間存在電容Cya。另 夕卜,上述各電極與電極驅(qū)動(dòng)電路連接。圖1 (c)是用等效電路表示上述各寄生電容和各驅(qū)動(dòng)電路的連接 關(guān)系的圖。這里,用"X"表示X放電維持電極驅(qū)動(dòng)電路110,用"Y" 表示Y放電維持電極驅(qū)動(dòng)電路111。另外,為了使說明簡(jiǎn)略化起見, ,使兩者的構(gòu)成是相同的。在X放電維持電極驅(qū)動(dòng)電路IIO和Y放電維 持電極驅(qū)動(dòng)電路lll中,這些驅(qū)動(dòng)電路的電源Vs、加上放電維持電壓 的開關(guān)電路(S3x, S4x, S3y, S4y)和電力回收電路(Lx, Slx, S2x, D3x, D4x, Ly, Sly, S2y, D3y, D4y)是主要的構(gòu)成要素。在地址 電極驅(qū)動(dòng)電路112中,它的驅(qū)動(dòng)電路的電源Va和開關(guān)電路(Sla, S2a, Dla, D2a)是主要的構(gòu)成要素。各驅(qū)動(dòng)電路的輸出與各電極連接,通 過各電極之間的寄生電容連接。另夕卜,電源Vs和電源Va的電位不同。下面,根據(jù)圖1所示的面板構(gòu)造和驅(qū)動(dòng)電路構(gòu)成,對(duì)驅(qū)動(dòng)動(dòng)作進(jìn) 行說明。圖2、圖3是說明現(xiàn)有的通常進(jìn)行的驅(qū)動(dòng)方式的圖。圖2 (a)中 表示了 X放電維持電極的施加電壓Vx波形201 , Y放電維持電極的施 加電壓Vy波形202,地址電極的電位Vadd波形204,地址電極驅(qū)動(dòng) 電路的地址電極高阻抗化控制信號(hào)HiZ-P204和電源電流波形I (Vs) 213。本例中,由于是現(xiàn)有的通常的驅(qū)動(dòng)方式,所以地址電極驅(qū)動(dòng)電路 的地址電極高阻抗化控制信號(hào)HiZ-P204總是為低電平(L),將地址 電極的電位Vadd204固定為0V。從時(shí)刻tO到時(shí)刻tl利用電力回收電路,x放電維持電極的施加電壓Vx201上升。這時(shí)的電流路徑如圖2 (b)所示。對(duì)電容Cxy和電容 Cxa進(jìn)行充電的電流ICxy和ICxa分別流過電流路徑205和206。圖2 (c)是說明時(shí)刻tl以后的動(dòng)作的圖。在經(jīng)過時(shí)刻tl后,在X放電維 持電極上施加放電維持電壓Vs (箝位到Vs)。這時(shí)因電力回收電路使 到達(dá)電壓和Vs之間存在差別,所以在X放電維持電極的施加電壓Vx 波形207中發(fā)生高低臺(tái)階。這時(shí)流過具有大的峰值215的電源電流I (Vs)214。在圖2 (d)中表示了該期間中的電流路徑。具有峰值215 的電源電流I (Vs) 214經(jīng)過電流路徑211和212從電源Vs流到電容 Cxy和Cxa。具有該峰值215的電源電流I (Vs) 214是不能夠回收的 電流,成為發(fā)生無效電力的主要原因。圖3是說明圖2所示的現(xiàn)有的通常驅(qū)動(dòng)方式的時(shí)刻t2以后的圖。 表示與圖2相同的波形。圖3 (a)表示從時(shí)刻t2到時(shí)刻t3期間的動(dòng)作。 在此,由電力回收電路使X放電維持電極的電壓Vx301從放電維持電 壓Vs下降的期間。如圖3 (b)所示,經(jīng)過電流路徑305和306對(duì)充電 到電容Cxy和電容Cxa的電力進(jìn)行回收。圖3 (c)表示時(shí)刻t3以后的 動(dòng)作。在該期間中,在時(shí)刻t3以后將X放電維持電極的電位Vx307重 置為OV。其是將不能夠由電力回收動(dòng)作回收的電力排出的工序。在圖 3 (d)中,表示了本過程的電流路徑。這里被排出的電力與在從時(shí)刻 tl到時(shí)刻t2的期間中由電源電流I (Vs) 313供給的電力大致相等。如 上所述,現(xiàn)有技術(shù)中通常進(jìn)行上述動(dòng)作。在總是將地址電極固定為OV 等的電位上(沒有進(jìn)行高阻抗化)的方式中,并列地從由電力回收所 到達(dá)的電位到維持放電電壓Vs對(duì)電容Cxy和電容Cxa (或Cya)進(jìn)行 充電,用于該充電的電力成為無效電力。圖4,圖5是說明作為上述現(xiàn)有技術(shù)(專利文獻(xiàn)2)舉出的驅(qū)動(dòng)方 式的圖。各個(gè)波形與圖2相同。由于本例中是作為上述現(xiàn)有技術(shù)舉出 的驅(qū)動(dòng)方式,因而地址電極驅(qū)動(dòng)電路的地址電極高阻抗化控制信號(hào) HiZ-P404總是為高電平(H),不將地址電極的電位Vadd403固定在 規(guī)定的電位。在圖4 (a)中,從時(shí)刻tO到時(shí)刻tl利用電力回收電路,X放電維 持電極的施加電壓Vx401上升。這時(shí),地址電極的電位Vadd403被施加了 X放電維持電極的施加電壓Vx401和Y放電維持電極的施加電壓 Vy402的中間電位,逐漸上升。而且,當(dāng)該中間電位超過地址電極驅(qū) 動(dòng)電路的電源電壓Va時(shí),圖4 (b)所示的地址電極驅(qū)動(dòng)電路的二極 管Dla成為導(dǎo)通狀態(tài),因此將地址電極的電位Vadd403箝位在電源電 壓Va。然后也在達(dá)到時(shí)刻tl之間,X放電維持電極的施加電壓Vx401 上升。在圖4 (b)中表示了這時(shí)的電流路徑。對(duì)電容Cxy和電容Cxa 進(jìn)行充電的電流ICxy和ICxa分別流過電流路徑405和406。圖4 (c) 是說明時(shí)刻tl以后的動(dòng)作的圖。在經(jīng)過時(shí)刻tl后,將放電維持電壓 Vs施加到X放電維持電極(箝位到Vs)。這時(shí)因由電力回收電路使 到達(dá)電壓和Vs之間存在差別,所以在X放電維持電極的施加電壓Vx 波形407中發(fā)生高低臺(tái)階。這時(shí)流過具有大的峰值415的電源電流I (Vs) 414。在圖4 (d)中表示了該期間中的電流路徑。上述具有峰值 415的電源電流I (Vs) 414經(jīng)過電流路徑411和412從電源Vs流到電 容Cxy和Cxa。具有該峰值415的電源電流I (Vs) 414成為不可能回 收的電流,成為發(fā)生無效電力的主要原因。
圖5是說明圖4所示的作為上述現(xiàn)有技術(shù)舉出的驅(qū)動(dòng)方式的時(shí)刻 t2以后的圖。各個(gè)波形與圖4相同。圖5 (a)表示從時(shí)刻t2到時(shí)刻t3 期間的動(dòng)作。這里是利用電力回收電路使施加到X放電維持電極的電 壓Vx501從放電維持電壓Vs下降的期間。如圖5 (b)所示的那樣, 經(jīng)過電流路徑505和506對(duì)充電到電容Cxy和電容Cxa的電力進(jìn)行回 收。圖5 (c)表示時(shí)刻t3以后的動(dòng)作。在該期間中,在時(shí)刻t3以后, 將X放電維持電極的電位Vx507重置為0V。這是對(duì)不能夠利用電力 回收動(dòng)作回收的電力進(jìn)行排出的工序。在圖5 (d)中,表示了本過程 的電流路徑。這里被排出的電力與在從時(shí)刻tl到時(shí)刻t2的期間由電源 電流I (Vs) 513供給的電力相等。如上所述,在作為上述現(xiàn)有技術(shù)舉 出的驅(qū)動(dòng)方式,即總是使地址電極髙阻抗化(不固定在規(guī)定的電位上) 的方式中,并列地從由電力回收動(dòng)作所到達(dá)的電位充電到維持放電電 壓Vs對(duì)電容Cxy和電容Cxa (或Cya)進(jìn)行充電,用于該充電的電力 成為無效電力。這里發(fā)生的無效電力與圖2和圖3中說明了的不高阻 抗化的方式的無效電為大致相等。從而,在經(jīng)常高阻抗化方式中,不 能夠削減無效電力。圖6,圖7是對(duì)本發(fā)明的驅(qū)動(dòng)方式的說明。各個(gè)波形與圖2相同。 本例中的目的是削減無效電力,其對(duì)地址電極驅(qū)動(dòng)電路的地址電極高 阻抗化控制信號(hào)HiZ-P604進(jìn)行適當(dāng)控制。
從時(shí)刻tO到時(shí)刻tl對(duì)在電力回收電路中回收的電力(電荷)加以 利用,由此,X放電維持電極的施加電壓Vx601上升。SP,利用回收 電荷對(duì)像素進(jìn)行再充電。這時(shí),地址電極驅(qū)動(dòng)電路的地址電極高阻抗 化控制信號(hào)HiZ-P604為低電平(L) 。 g卩,地址電極與地(OV的固定 電位)連接,成為非高阻抗?fàn)顟B(tài)(非浮動(dòng)狀態(tài))。從而,將地址電極 的電位Vadd603固定為0V。在圖6 (b)中表示了這時(shí)的電流路徑。 對(duì)電容Cxy和電容Cxa進(jìn)行充電的電流ICxy和ICxa分別流過電流路 徑605和606。在X放電維持電極驅(qū)動(dòng)電路IIO中,關(guān)閉Slx和S2x, 打開S3x和S4x。在Y放電維持電極驅(qū)動(dòng)電路111中,打開Sly, S2y 和S3y,關(guān)閉S4y。在地址電極驅(qū)動(dòng)電路112中,打開Sla,關(guān)閉S2a。 圖6 (c)是說明時(shí)刻tl以后的動(dòng)作的圖。在時(shí)刻tl,將地址電極驅(qū)動(dòng) 電路的地址電極高阻抗化控制信號(hào)HiZ-P610從低電平(L)切換到高 電平(H)。即,使地址電極從接地端斷開,從非高阻抗?fàn)顟B(tài)(非浮動(dòng) 狀態(tài))變?yōu)楦咦杩範(fàn)顟B(tài)(浮動(dòng)狀態(tài))。然后,在時(shí)刻tl以后,用電源 Va,對(duì)X放電維持電極施加放電維持電壓Vs (箝位到Vs)。即,對(duì) 像素充電不是回收電荷的新的電荷。這時(shí)因電力回收電路使到達(dá)電壓 和Vs之間存在差別,所以在X放電維持電極的施加電壓Vx波形607 中發(fā)生高低臺(tái)階。這時(shí)流過具有峰值614的電源電流I (Vs) 613。在 圖6 (d)中表示了該期間中的電流路徑。在X放電維持電極驅(qū)動(dòng)電路 110中,打開Slx, S2x和S4x,關(guān)閉S3x。在Y放電維持電極驅(qū)動(dòng)電 路lll中,打開Sly, S2y和S3y,關(guān)閉S4y。在地址電極驅(qū)動(dòng)電路112 中,打開Sla和S2a。通過打S2a,使地址電極與接地端(OV的固定 電位)斷開,成為高阻抗?fàn)顟B(tài)。具有峰值614的電源電流I (Vs) 613 經(jīng)過電流路徑611從電源Vs流到電容Cxy,同時(shí)從電源Vs對(duì)串聯(lián)連 接的電容Cxa和電容Cya的狀態(tài),經(jīng)過電流路徑6U流通。具有該峰 值614的電源電流I (Vs) 613成為不能回收的電流,成為發(fā)生無效電 力的主要原因。但是,本例的電源電流I (Vs) 613,相對(duì)于上述通常 的現(xiàn)有方式和現(xiàn)有技術(shù)(專利文獻(xiàn)2)的方式的電源電流,電容Cxa和電容Cya降低了其成為串聯(lián)的狀態(tài)的量。通常,由于電容Cxa和電 容Cya大致相等,所以相當(dāng)于從放電維持電極到地址電極的電容減半。 另外,如圖6 (c)所示,在使地址電極高阻抗化的期間中地址電極電 壓Vadd609的上升,由于在達(dá)到時(shí)刻tl的期間電容Cxa被充電,因此 被抑制為由電力回收電路產(chǎn)生的到達(dá)電壓和Vs之間的差的一半。而且, 在將X放電維持電極箝位到放電維持電壓Vs上后像素發(fā)光。
圖7是說明圖6所示的本發(fā)明的驅(qū)動(dòng)方式的時(shí)刻t2以后的圖。波 形與圖6相同。圖7 (a)表示從時(shí)刻t2到時(shí)刻t3期間的動(dòng)作。在此是 利用電力回收電路使X放電維持電極的電壓Vx701從放電維持電壓 Vs下降的期間。在該期間中,地址電極驅(qū)動(dòng)電路的地址電極高阻抗化 控制信號(hào)HiZ-P704成為高電平(H)的狀態(tài)。如圖7 (b)所示,經(jīng)過 電流路徑705對(duì)充電到電容Cxy和電容Cxa以及電容Cya中的電力進(jìn) 行回收。圖7 (c)表示時(shí)刻t3以后的動(dòng)作。在X放電維持電極驅(qū)動(dòng)電 路110中,關(guān)閉Slx和S2x,打開S3x和S4x。在Y放電維持電極驅(qū) 動(dòng)電路lll中,打開Sly S4y。在地址電極驅(qū)動(dòng)電路112中,打開Sla 和S2a。在該期間中,與接地端連接,而在時(shí)刻t3將X放電維持電極 的電位Vx707重置為0V。但是,重置的電壓,不限于OV。然后,將 地址電極驅(qū)動(dòng)電路的地址電極高阻抗化控制信號(hào)HiZ-P710從高電平 (H)切換到低電平(L),將地址電極的電位709固定為0V。這成為 對(duì)不能夠用電力回收動(dòng)作回收的電力進(jìn)行排出的步驟。在圖7 (d)中, 表示了本過程的電流路徑。在X放電維持電極驅(qū)動(dòng)電路110中,打開 Slx, S2x和S3x,關(guān)閉S4x。在Y放電維持電極驅(qū)動(dòng)電路111中,打 開Sly S4y。在地址電極驅(qū)動(dòng)電路112中,打開Sla和S2a。這里排 出的電力與在從時(shí)刻tl到時(shí)刻t2期間由電源電流I (Vs) 713供給的 電力大致相等??墒?,如上述說明了的那樣,在本發(fā)明的實(shí)施例中, 對(duì)使地址電極高阻抗化的定時(shí)進(jìn)行適當(dāng)控制,由此能夠削減表現(xiàn)上的 電容,能夠減少無效電力。另外,當(dāng)使地址電極高阻抗化時(shí),可以將 地址電極的電位變化抑制在地址電極驅(qū)動(dòng)電路的電源電壓范圍內(nèi)。
圖8是說明地址電極的高阻抗化開始定時(shí)和該高阻抗化期間中的 地址電極電位變化的關(guān)系的圖。各波形與上述圖2等中進(jìn)行說明的相 同。圖8 (a)和圖8 (b),在與用上述圖6,圖7說明的例子相同的定時(shí),即,在將要進(jìn)行從由電力回收電路產(chǎn)生的到達(dá)電壓向放電維持
電壓Vs進(jìn)行箝位動(dòng)作之前,將地址電極驅(qū)動(dòng)電路的地址電極高阻抗化 控制信號(hào)HiZ-P804從低電平(L)切換到高電平(H)。這里,當(dāng)令地 址電極高阻抗化時(shí)刻(tl)的X放電維持電極電位Vx801的電位為Vx (tl)時(shí),電容Cxa的充電電壓為Vx (tl)。然后,使地址電極高阻 抗化,利用向放電維持電壓Vs的鉗位動(dòng)作,X放電維持電極電位Vx801 變?yōu)閂s。這時(shí)在地址電極上發(fā)生的電位Vadd807由下列公式(1)表
Vadd = (Vx-Vx(tl))Cxa/(Cxa + Cya) (公式l) 在通常的PDP中,因?yàn)殡娙軨xa和Cya大致相等,所以在地址電 極上發(fā)生的電位Vadd807用公式(2)近似。 Vadd = (Vx-Vx(tl ))/2…(公式2)
另外,將Vx-Vs代入到上述公式(2)中,地址電極電位的最高 到達(dá)電位成為公式(3)。
Vadd_max= ( Vs- Vx (tl ) ) /2 …(公式3)
圖8 (c)和圖8 (d)表示比上述例子早的時(shí)刻,即,進(jìn)行從由電 力回收電路產(chǎn)生的到達(dá)電壓到放電維持電壓Vs的箝位動(dòng)作的時(shí)刻和使 地址電極高阻抗化的時(shí)刻(t l)之差比上述例子大的情形。在本例子的 情形中,時(shí)刻tl的X放電維持電極的電位809為Vx (tl),相對(duì)于上 述例子的情形成為低的值。從而,電容Cxa的充電電壓變得比上述例 子的情形低。在時(shí)刻tl以后,使地址電極高阻抗化,因此地址電極電 位814,按照公式(2)上升。當(dāng)進(jìn)行向放電維持電壓Vs的箝位動(dòng)作時(shí), 地址電極的電位Vadd814達(dá)到由公式(3)所示的最高到達(dá)電位 Vadd—max。在該地址電極的電位Vadd的最高到達(dá)電位Vadd—max的 下列各條件中,由向放電維持電壓Vs的箝位動(dòng)作產(chǎn)生的電流發(fā)生變化。 (條件l) Vadd_max《Va
當(dāng)本條件時(shí),在地址高阻抗化期間中,地址電極電位Vadd不超過 地址電極驅(qū)動(dòng)電路的電源電壓Va,因此能夠使向放電維持電壓Vs的 箝位動(dòng)作產(chǎn)生的電源電流I (Vs)減小,減少無效電力。 (條件2) Vadd_max>Va當(dāng)本條件時(shí),在地址高阻抗化期間中,地址電極電位Vadd超過地 址電極驅(qū)動(dòng)電路的電源電壓Va,因此不能夠使向放電維持電壓Vs的 箝位動(dòng)作產(chǎn)生的電源電流I (Vs)減小。從而,不能夠減少無效電力。
圖9說明使地址電極高阻抗化的時(shí)刻tl成為在從由電力回收電路 產(chǎn)生的到達(dá)電壓到放電維持電壓Vs的箝位動(dòng)作之后的情形。各波形與 上述圖2所示的相同。圖9 (a)是說明達(dá)到使地址電極高阻抗化的時(shí) 刻(tl)的圖。X放電維持電極的電位901從時(shí)刻tO利用電力回收電 路上升。當(dāng)基于電力回收電路的X放電維持電極的電位901的電壓上 升到達(dá)最高點(diǎn)時(shí),進(jìn)行到放電維持電壓Vs的箝位動(dòng)作,將X放電維持 電極的電位901的電壓箝位到放電維持電壓Vs。這時(shí)由電力回收電路 產(chǎn)生的到達(dá)電壓和放電維持電壓Vs之間存在差別,因此在電源電流I (Vs)中發(fā)生具有峰值913的電流911。圖9 (c)表示該電源電流I (Vs) 911的路徑。在X放電維持電極驅(qū)動(dòng)電路110中,打開Slx, S2x和S4x,關(guān)閉S3x。在Y放電維持電極驅(qū)動(dòng)電路111中,打開Sly S3y,關(guān)閉S4y。在地址電極驅(qū)動(dòng)電路112中,關(guān)閉Sla和S2a。然后, 在時(shí)刻tl,將地址電極驅(qū)動(dòng)電路的地址電極高阻抗化控制信號(hào) HiZ-P904從低電平(L)切換到高電平(H)。圖9 (b)是說明時(shí)刻tl 以后的圖。在時(shí)刻tl以前已經(jīng)將電容Cxa充電到放電維持電壓Vs,因 此在時(shí)刻tl以后地址電極電位Vadd907也維持0V。在本例子的情形 中,電源電流I (Vs)發(fā)生在地址高阻抗化時(shí)刻tl以前,因而不能夠 削減。因此,也不能夠削減無效電力。
圖10是說明將地址電極從高阻抗?fàn)顟B(tài)固定為OV等的電位上的定 時(shí)的圖。各波形與上述圖2所示的相同。圖10 (a)是說明將地址電極 從高阻抗?fàn)顟B(tài)到固定為0V等的電位上的時(shí)刻t3,比利用電力回收使放 電維持電極的電位降低,然后箝位到固定電位,在本例子的情形中為 OV上的動(dòng)作的時(shí)刻滯后的情形的圖。從時(shí)刻t2, X放電維持電極電位 VxlOOl,利用電力回收電路的功能使電位降低,到達(dá)由電力回收產(chǎn)生 的最低到達(dá)電位,然后,箝位到固定電位,在本例子的情形中為OV上。 在該期間中地址電極電位Vaddl003也同樣降低到達(dá)大致0V。然后, 在時(shí)刻t3,將地址電極驅(qū)動(dòng)電路的地址電極高阻抗化控制信號(hào) HiZ-P1004從高電平(H)切換到低電平(L)。圖10 (b)表示時(shí)刻t3以后的狀態(tài)。在本條件的情形中,能夠適當(dāng)?shù)剡M(jìn)行來自電容Cxy, Cxa 和Cya的電力回收,所以電力回收效率不降低。
圖10 (c)和圖10 (d)是說明將地址電極從高阻抗?fàn)顟B(tài)固定為0V 等的電位上的時(shí)刻t3,成為在利用電力回收使放電維持電極的電位降 低,然后箝位到固定電位,在本例子的情形中為OV上的動(dòng)作時(shí)刻之前 的情形的圖。從圖IO (c)的時(shí)刻t2, X放電維持電極電位Vxl009開 始降低。同時(shí),地址電極的電位VaddlOll也降低。然后,在時(shí)刻t3, 將地址電極驅(qū)動(dòng)電路的地址電極高阻抗化控制信號(hào)HiZ-P1012從高電 平(H)切換到低電平(L)。因此,將地址電極電位VaddlOll箝位 為OV,排出在該時(shí)刻所保持的電力。與此相伴,X放電維持電極的電 位Vxl009也不連續(xù)地變化,發(fā)生如圖10 (d)的X放電維持電極波形 Vxl013所示的那種高低臺(tái)階1017。結(jié)果,由電力回收產(chǎn)生的最低到達(dá) 電位,如圖10 (d)的X放電維持電極波形Vxl013的電位差1018所 示的那樣增高。這表示電力回收的效率降低。
如以上說明的那樣,在限于與本發(fā)明有關(guān)的特定期間使地址電極 高阻抗化的驅(qū)動(dòng)方式中,從削減無效電力和耐壓條件的匹配性等的觀 點(diǎn)出發(fā),存在著用于得到效果的時(shí)間上的優(yōu)選條件。下面,用圖ll說 明該優(yōu)選條件。
這里所謂優(yōu)選的條件是指(1)具有削減電力的效果,(2)不降 低電力回收效率,(3)滿足地址電極驅(qū)動(dòng)電路的耐壓條件。為了滿足 以上條件的地址高阻抗期間,由圖11所示的X放電維持電壓箝位時(shí)刻 (tl) , X基準(zhǔn)電壓箝位時(shí)刻(t3) , Y電力回收動(dòng)作開始時(shí)刻(t4) 和時(shí)間差A(yù)tl, At2規(guī)定。這里時(shí)間差A(yù)tl表示上述時(shí)刻tl和地址高 阻抗開始時(shí)刻之差,At2表示上述時(shí)刻t3和地址高阻抗結(jié)束時(shí)刻之差。
首先規(guī)定Atl。令在時(shí)刻tl-Atl的X放電維持電極的電壓1101 為Vx (tl-Atl)。該電壓Vx (tl-Atl)滿足由公式(4)和公式(5) 所示的條件的情形成為與Atl有關(guān)的優(yōu)選條件。
2* (Vs-Vx (tl-Atl))《地址電極驅(qū)動(dòng)電路電源電壓(Va)
…(公式4)
△ tl>0 …(公式5)
其次,規(guī)定At2。滿足公式(6)的情形是與At2有關(guān)的優(yōu)選條件。t3《(t3+厶t2) <t4 (公式6)
通過在滿足以上說明了的條件的范圍內(nèi),設(shè)定Atl和At2,得到本 發(fā)明的驅(qū)動(dòng)方式的優(yōu)選條件。
另外,在本發(fā)明中,以X放電維持電壓信號(hào)1105為代表進(jìn)行了說 明,但是對(duì)Y放電維持電壓信號(hào)1106,通過交換上述說明的X和Y,
同樣的條件也成立。
圖12是說明當(dāng)與實(shí)施例1不同地組合使X放電維持電極電壓和Y
放電維持電極電壓動(dòng)作時(shí),應(yīng)用本發(fā)明的情形的優(yōu)選條件的圖。在本 例子中,是X放電維持電極電壓1201和Y放電維持電極電壓1202交 替上升下降的情形。本例子的情形將各波形的上升下降對(duì)(pair) 1205、 1206作為單位進(jìn)行處理。以上升下降對(duì)1205為代表進(jìn)行說明。這里, 由X放電維持電壓箝位動(dòng)作時(shí)刻tl、 Y基準(zhǔn)電壓箝位時(shí)刻t3、 Y電力 回收動(dòng)作開始時(shí)刻t4、時(shí)間差A(yù)tl和At2進(jìn)行規(guī)定。
首先規(guī)定Atl。令在時(shí)刻tl-Atl的X放電維持電極的電壓1201 為Vx (tl-Atl)。該電壓Vx (tl-Atl)滿足公式(7)和公式(8)所 示的條件的情形成為與Atl有關(guān)的優(yōu)選條件。
2* (Vs-Vx (tl-厶tl))《地址電極驅(qū)動(dòng)電路電源電壓(Va)
…(公式7)
△ tl>0 (公式8)
其次,規(guī)定At2。滿足公式(9)的情形是與At2有關(guān)的優(yōu)選條件。 t3《(t3+At2)<t4 (公式9)
通過在滿足以上說明了的條件的范圍內(nèi),設(shè)定Atl和At2,得到本 發(fā)明的驅(qū)動(dòng)方式的優(yōu)選條件。另外,在本發(fā)明中,以上升下降對(duì)1205 為代表進(jìn)行了說明,但是對(duì)相反的上升下降對(duì)1206同樣的條件也成立。
圖13是表示用本發(fā)明的實(shí)施例1或2的控制方式的PDP的構(gòu)成的 圖??刂齐娐肥沁M(jìn)行維持放電電極驅(qū)動(dòng)和地址電極驅(qū)動(dòng)的控制的功能 單元,通過該控制單元的控制實(shí)施本發(fā)明的控制方式。
本發(fā)明可以用于等離子體顯示裝置。
權(quán)利要求
1.一種等離子體顯示裝置,具有顯示面板,所述顯示面板具有交替配置的第1電極和第2電極,和與所述第1電極和第2電極對(duì)置配置的第3電極,其特征在于在以使所述第1電極和所述第2電極之間的電場(chǎng)的極性交替變化的方式對(duì)所述第1電極和第2電極施加數(shù)值不同的第1放電維持電位和第2放電維持電位的1個(gè)周期中,對(duì)所述第3電極的狀態(tài)設(shè)置與固定電位連接的狀態(tài)和不與固定電位連接的狀態(tài)。
2. 根據(jù)權(quán)利要求1所述的等離子體顯示裝置,其特征在于-將所述第3電極的狀態(tài)從與固定電位連接的狀態(tài)向不與固定電位連接的狀態(tài)切換的切換定時(shí)是,在開始用于使所述第1電極或第2電 極的電位從處于所述第1放電維持電位和第2放電維持電位中的低者 的電位的狀態(tài)上升的控制之后,且在對(duì)所述第1電極或第2電極施加 所述第1放電維持電位和第2放電維持電位中的高者的放電維持電位—、、lZ刖。
3. 根據(jù)權(quán)利要求2所述的等離子體顯示裝置,其特征在于 將所述第3電極的狀態(tài)從不與固定電位連接的狀態(tài)向與固定電位連接的狀態(tài)切換的切換定時(shí)是,在使所述第1電極或第2電極的電位 從處于所述第1放電維持電位和第2放電維持電位中的高者的電位的 狀態(tài)下降之后,且在對(duì)所述第1電極或第2電極施加所述第1放電維 持電位和第2放電維持電位中的低者的放電維持電位之前。
4. 根據(jù)權(quán)利要求3所述的等離子體顯示裝置,其特征在于 將所述第3電極的狀態(tài)從與固定電位連接的狀態(tài)向不與固定電位連接的狀態(tài)切換的切換定時(shí)tl,開始用于使所述第1電極或第2電極 的電位從處于所述第1放電維持電位和第2放電維持電位中的低者的 電位的狀態(tài)上升的控制的定時(shí)t2,對(duì)所述第1電極或第2電極施加所 述第1放電維持電位和第2放電維持電位中的高者的放電維持電位的定時(shí)t3,在所述定時(shí)tl中的所述第1電極或第2電極的電位V (tl), 所述第1放電維持電位和第2放電維持電位中的高者的電位Vs,驅(qū)動(dòng) 所述第3電極的驅(qū)動(dòng)電路電源電壓Va,滿足如下關(guān)系 Va>2 (Vs-V (tl)),且tl邦。
5. 根據(jù)權(quán)利要求4所述的等離子體顯示裝置,其特征在于 將所述第3電極的狀態(tài)從不與固定電位連接的狀態(tài)向與固定電位連接的狀態(tài)切換的切換定時(shí)tl,使所述第1電極或第2電極的電位從 處于所述第1放電維持電位和第2放電維持電位中的高者的電位的狀 態(tài)下降,并對(duì)所述第1電極或第2電極施加所述第1放電維持電位和 第2放電維持電位中的低者的放電維持電位的定時(shí)t2,開始用于使所 述第1電極或第2電極的電位從處于所述第1放電維持電位和第2放 電維持電位中的低者的電位的狀態(tài)上升的控制的定時(shí)t3,滿足如下關(guān) 系t2《tl〈t3。
6. —種驅(qū)動(dòng)電路,驅(qū)動(dòng)顯示面板,所述顯示面板具有交替配置的 第1電極和第2電極,和與所述第1電極和第2電極對(duì)置配置的第3 電極,其特征在于,具有如下功能在以使所述第1電極和所述第2電極之間的電場(chǎng)的極性交替變化 的方式對(duì)所述第1電極和第2電極施加數(shù)值不同的第1放電維持電位 和第2放電維持電位的1個(gè)周期中,對(duì)所述第3電極的狀態(tài)設(shè)置與固 定電位連接的狀態(tài)和不與固定電位連接的狀態(tài)。
7. 根據(jù)權(quán)利要求6所述的驅(qū)動(dòng)電路,其特征在于將所述第3電極的狀態(tài)從與固定電位連接的狀態(tài)向不與固定電位 連接的狀態(tài)切換的切換定時(shí)是,在開始用于使所述第1電極或第2電 極的電位從處于所述第1放電維持電位和第2放電維持電位中的低者 的電位的狀態(tài)上升的控制之后,且在對(duì)所述第1電極或第2電極施加 所述第1放電維持電位和第2放電維持電位中的高者的放電維持電位 之前。
8. 根據(jù)權(quán)利要求7所述的驅(qū)動(dòng)電路,其特征在于將所述第3電極的狀態(tài)從不與固定電位連接的狀態(tài)向與固定電位 連接的狀態(tài)切換的切換定時(shí)是,在使所述第1電極或第2電極的電位 從處于所述第1放電維持電位和第2放電維持電位中的高者的電位的 狀態(tài)下降之后,且在對(duì)所述第1電極或第2電極施加所述第1放電維 持電位和第2放電維持電位中的低者的放電維持電位之前。
9. 根據(jù)權(quán)利要求8所述的驅(qū)動(dòng)電路,其特征在于將所述第3電極的狀態(tài)從與固定電位連接的狀態(tài)向不與固定電位 連接的狀態(tài)切換的切換定時(shí)tl,開始用于使所述第1電極或第2電極 的電位從處于所述第1放電維持電位和第2放電維持電位中的低者的 電位的狀態(tài)上升的控制的定時(shí)t2,對(duì)所述第1電極或第2電極施加所 述第1放電維持電位和第2放電維持電位中的高者的放電維持電位的 定時(shí)t3,在所述定時(shí)tl中的所述第1電極或第2電極的電位V (tl), 所述第1放電維持電位和第2放電維持電位中的高者的電位Vs,驅(qū)動(dòng) 所述第3電極的驅(qū)動(dòng)電路電源電壓Va,滿足如下關(guān)系Va>2 (Vs-V (U)),且tl邦。
10. 根據(jù)權(quán)利要求9所述的驅(qū)動(dòng)電路,其特征在于將所述第3電極的狀態(tài)從不與固定電位連接的狀態(tài)向與固定電位 連接的狀態(tài)切換的切換定時(shí)tl,使所述第1電極或第2電極的電位從 處于所述第1放電維持電位和第2放電維持電位中的高者的電位的狀 態(tài)下降,并對(duì)所述第1電極或第2電極施加所述第1放電維持電位和 第2放電維持電位中的低者的放電維持電位的動(dòng)作定時(shí)t2,開始用于 使所述第1電極或第2電極的電位從處于所述第1放電維持電位和第2 放電維持電位中的低者的電位的狀態(tài)上升的控制的定時(shí)t3,滿足如下 關(guān)系t2《tl〈t3。
11. 一種等離子體顯示裝置,對(duì)來自像素的回收電荷進(jìn)行再利用而使像素發(fā)光,其特征在于以規(guī)定的周期,在對(duì)所述像素充電所述回收電荷后,對(duì)所述像素 充電新的電荷,使所述像素發(fā)光,然后從所述像素回收電荷;在對(duì)所述像素充電所述回收電荷的期間,使所述像素為非高阻抗 狀態(tài);至少在對(duì)所述像素充電所述新的電荷的期間,使所述像素為高阻 抗?fàn)顟B(tài)。
12. 根據(jù)權(quán)利要求ll所述的等離子體顯示裝置,其特征在于 具有,包含多個(gè)像素的顯示面板和對(duì)所述像素充電電荷的驅(qū)動(dòng)電路;所述驅(qū)動(dòng)電路,以所述規(guī)定的周期,在對(duì)所述像素充電所述回收 電荷后,對(duì)所述像素充電新的電荷,使所述像素發(fā)光,然后從所述像 素回收電荷;所述驅(qū)動(dòng)電路,在對(duì)所述像素充電所述回收電荷的期間,使所述 像素為非高阻抗?fàn)顟B(tài);所述驅(qū)動(dòng)電路,在對(duì)所述像素充電所述新的電荷的期間,使所述 像素為高阻抗?fàn)顟B(tài)。
13. 根據(jù)權(quán)利要求12所述的等離子體顯示裝置,其特征在于 從處于對(duì)所述像素充電所述回收電荷的期間的后半段以后且對(duì)所述像素充電所述新的電荷以前的期間內(nèi)的規(guī)定的第1定時(shí),到處于從 所述像素回收電荷的期間的后半段以后且對(duì)所述像素再次充電所述回 收電荷以前的期間內(nèi)的規(guī)定的第2定時(shí),使所述像素為高阻抗?fàn)顟B(tài)。
14. 根據(jù)權(quán)利要求13所述的等離子體顯示裝置,其特征在于 所述第1定時(shí)是對(duì)所述像素充電所述回收電荷結(jié)束以后; 所述第2定時(shí)是在從所述像素回收電荷后將其重置為規(guī)定的電位之后。
15. —種等離子體顯示裝置,再利用來自像素的回收電荷使像素發(fā)光,其特征在于具有,顯示面板,具有排列于該顯示面板的一個(gè)面的第1電極和配置在 該顯示面板的另一個(gè)面的第2電極,在所述第1電極和所述第2電極 之間形成所述像素;用電源電路驅(qū)動(dòng)所述第1電極的第1驅(qū)動(dòng)電路;和用電源電路驅(qū)動(dòng)所述第2電極的第2驅(qū)動(dòng)電路,所述第1驅(qū)動(dòng)電路,以規(guī)定的周期,在用所述回收電荷對(duì)所述第1 電極施加電壓后,用所述電源電路對(duì)所述第1電極施加電壓,使所述 像素發(fā)光,然后經(jīng)由所述第1電極從所述像素回收電荷;所述第2驅(qū)動(dòng)電路,在所述第1驅(qū)動(dòng)電路用所述回收電荷對(duì)所述 第1電極施加電壓的期間,使所述第2電極與固定電位端連接,至少 在所述第1驅(qū)動(dòng)電路用所述電源電路對(duì)所述第1電極施加電壓的期間, 將所述第2電極從所述固定電位端斷開。
16. 根據(jù)權(quán)利要求15所述的等離子體顯示裝置,其特征在于 所述固定電位端是接地端。
17. 根據(jù)權(quán)利要求15所述的等離子體顯示裝置,其特征在于 所述第3驅(qū)動(dòng)電路,從處于所述第1驅(qū)動(dòng)電路用所述回收電荷對(duì)所述第1電極施加電壓的期間的后半段以后且用所述電源電路對(duì)所述 第1電極施加電壓以前的期間內(nèi)的規(guī)定的第1定時(shí),到處于所述第1 驅(qū)動(dòng)電路從所述像素回收電荷的期間的后半段以后且用所述回收電荷 再次對(duì)所述第1電極施加電壓以前的期間內(nèi)的規(guī)定的第2定時(shí),將所 述第2電極從所述固定電位端斷開。
18. 根據(jù)權(quán)利要求17所述的等離子體顯示裝置,其特征在于 所述第1定時(shí)是所述第1驅(qū)動(dòng)電路用所述回收電荷對(duì)所述第1電極施加電壓結(jié)束之后;所述第2定時(shí)是所述第1驅(qū)動(dòng)電路從所述像素回收電荷后將其重 置為規(guī)定的電位之后。
19. 一種等離子體顯示裝置,再利用來自像素的回收電荷使像素發(fā)光,其特征在于具有,顯示面板,具有排列于該顯示面板的一個(gè)面的第1電極和第2電 極,和配置在該顯示面板的另一個(gè)面的第3電極,在所述第1電極和 所述第3電極之間或所述第2電極和所述第3電極之間形成所述像素;用電源電路驅(qū)動(dòng)所述第l電極的第l驅(qū)動(dòng)電路;和用電源電路驅(qū)動(dòng)所述第2電極的第2驅(qū)動(dòng)電路,所述第1驅(qū)動(dòng)電路和所述第2驅(qū)動(dòng)電路,以規(guī)定的周期,在用所 述回收電荷對(duì)所述第1電極或所述第2電極施加電壓后,用所述電源 電路對(duì)所述第1電極或所述第2電極施加電壓,使所述像素發(fā)光,然 后經(jīng)由所述第1電極或所述第2電極從所述像素回收電荷;至少在所述第1驅(qū)動(dòng)電路或所述第2驅(qū)動(dòng)電路用所述電源電路對(duì) 所述第1電極或所述第2電極施加電壓的期間,使形成在所述第1電 極和所述第3電極之間的寄生電容與形成在所述第2電極和所述第3 電極之間的寄生電容串聯(lián)。
20. 根據(jù)權(quán)利要求19所述的等離子體顯示裝置,其特征在于 從處于所述第1驅(qū)動(dòng)電路或所述第2驅(qū)動(dòng)電路用所述回收電荷對(duì)所述第1電極或所述第2電極施加電壓的期間的后半段以后且用所述 電源電路對(duì)所述第1電極或所述第2電極施加電壓以前的期間內(nèi)的規(guī) 定的第1定時(shí),到處于所述第1驅(qū)動(dòng)電路或所述第2驅(qū)動(dòng)電路從所述 像素回收電荷的期間的后半段以后且用所述回收電荷再次對(duì)所述第1 電極或所述第2電極施加電壓以前的期間內(nèi)的規(guī)定的第2定時(shí),使形 成在所述第1電極和所述第3電極之間的寄生電容與形成在所述第2 電極和所述第3電極之間的寄生電容串聯(lián)。
全文摘要
本發(fā)明涉及等離子體顯示裝置及其驅(qū)動(dòng)電路,其目的在于減少無效電力。當(dāng)在維持放電期間中使地址電極高阻抗化而減少表現(xiàn)上的電容并對(duì)其進(jìn)行驅(qū)動(dòng)時(shí),具有對(duì)形成在上述地址電極和上述X放電維持電極之間的電容(Cxa)和形成在上述地址電極和Y放電維持電極之間的電容(Cya)進(jìn)行充電的期間,進(jìn)一步,在電力回收動(dòng)作期間實(shí)施該充電期間,然后,使地址電極高阻抗化從電力回收的最終到達(dá)電位變?yōu)榫S持放電電壓。
文檔編號(hào)G09G3/28GK101582234SQ20091014079
公開日2009年11月18日 申請(qǐng)日期2009年5月15日 優(yōu)先權(quán)日2008年5月16日
發(fā)明者岸智勝, 新田博幸, 永田浩司, 甲展明 申請(qǐng)人:株式會(huì)社日立制作所
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1