專利名稱:顯示設備的驅動器電路的制作方法
技術領域:
本發(fā)明涉及一種顯示設備,具體而言,涉及一種用于驅動顯示設備的驅動器電路。
背景技術:
最近幾年中,諸如液晶顯示設備那樣的平面顯示變得日益重要。典型的液晶顯示設備包括液晶顯示面板和驅動器電路。液晶顯示面板顯示圖像并且具有陣列形式排列的像素電極。通過驅動器電路向像素電極施加相應于圖像的驅動電壓。液晶顯示面板具有與像素電極相對的公共電極。公共電極被施加公共中間電勢(公共電勢)。液晶顯示面板根據(jù)像素電極和公共電極之間的電勢差來表示灰度以顯示相應的圖像。
假設,例如以DC電壓驅動所述液晶顯示設備,那么產生液晶顯示面板中液晶元件的退化和具有雜質的污染,例如出現(xiàn)顯示圖像的老化或其他所述問題。為克服這些問題,使用一種AC驅動系統(tǒng)諸如用于逐像素相對于公共電勢來改變驅動電壓的極性的點反轉驅動系統(tǒng)。
圖13示出了通過點反轉驅動來驅動液晶顯示面板的驅動器電路的電路圖。關于點反轉顯示,在相鄰的源極線之間反轉應用于源極線DL的顯示信號的極性。因此,在圖13的說明性實例中,正驅動電壓在驅動周期施加到第一源極線(圖13中頂端的線),負驅動電壓應用到與第一線相鄰近的第二源極線,并且正驅動電壓應用到與第二源極線相鄰的第三源極線。在隨后的柵極線驅動周期期間,以負電壓驅動第一源極線,以正電壓驅動第二源極線,并且以及負電壓驅動第三源極線。通過利用反轉極性來顯示圖像以實現(xiàn)點反轉驅動。
如圖13所示,驅動器電路12包括多個用于提供驅動電壓的運算放大器13。在傳統(tǒng)的驅動器電路中,每一運算放大器13的輸出經由點反轉開關組14而連接到液晶顯示面板11中的源極線DL。
在此假設奇數(shù)編號線的運算放大器提供相對于公共電勢的正驅動電壓,而偶數(shù)編號線的運算放大器提供相對于公共電勢的負驅動電壓。點反轉開關組14基于上述柵極線驅動周期在源極線之間切換以將選定的源極線連接到偶數(shù)編號的或奇數(shù)編號的運算放大器的輸出以便執(zhí)行點反轉驅動。作為執(zhí)行所述點反轉驅動的驅動裝置,本領域中已知的是日本專利翻譯公開第2001-515225中公開的裝置。
在上述驅動器電路中,正電壓應用到點反轉開關的一端,而有時候負電壓應用到另一端。所以,點反轉開關將是一種由于負電壓和正電壓之間的電勢差而從不斷開的元件,從而使用高耐電壓的元件。
為了提高開關的耐電壓,例如需要增加柵極長度和柵極氧化物薄膜厚度。然而,這將導致增大芯片尺寸的問題。
發(fā)明內容
一種根據(jù)發(fā)明一方面的顯示設備的驅動器電路,包括選擇性地將運算放大器產生驅動電壓施加到第一像素電極或第二像素電極的點反轉開關,該點反轉開關包括將驅動電壓提供給第一像素電極或第二像素電極的運算放大器側開關和像素側開關;以及連接到運算放大器側開關和像素側開關之間的節(jié)點以便向該節(jié)點提供中間電勢的公共短路開關。
根據(jù)驅動器電路,能夠減少點反轉開關需要的耐電壓電平,減少經由高壓處理所形成的元件的數(shù)量,以及減少芯片尺寸。
根據(jù)本發(fā)明,在不使用高耐電壓元件的情況下能夠獲得點反轉開關。
根據(jù)隨后結合附圖而進行的描述,本發(fā)明上述和其他目標、優(yōu)點和特征將變得顯而易見,其中圖1示出了根據(jù)本發(fā)明第一實施例的液晶顯示設備的結構示意圖;圖2示出了根據(jù)本發(fā)明第一實施例的驅動器電路的結構詳圖;圖3說明了根據(jù)本發(fā)明第一實施例的驅動器電路的開關的開/關時序;圖4說明了在使用根據(jù)本發(fā)明第一實施例的驅動器電路的情況下像素電極的電勢波形圖;圖5說明了根據(jù)本發(fā)明第一實施例的每一開關上所施加的電壓值;圖6說明了根據(jù)本發(fā)明第一實施例的驅動器電路的柵極電壓和背柵電壓;圖7說明了根據(jù)本發(fā)明第一實施例的驅動器電路的柵極電壓和背柵電壓;圖8說明了對根據(jù)本發(fā)明第一實施例的背柵進行切換的時序;圖9示出了根據(jù)本發(fā)明第二實施例的驅動器電路的結構;圖10示出了根據(jù)本發(fā)明第二實施例的驅動器電路的結構詳圖;圖11說明了根據(jù)本發(fā)明第二實施例的驅動器電路開關的開/關時序;圖12說明了在使用根據(jù)本發(fā)明第二實施例的驅動器電路情況下的像素電極的電勢的波形圖;以及圖13示出了傳統(tǒng)驅動器電路的配置。
具體實施例方式
現(xiàn)在在此將結合說明性實施例來描述發(fā)明。本領域的技術人員將意識到,使用本發(fā)明的教導將能夠實現(xiàn)許多可選的實施例,并且本發(fā)明并非限于為解釋性目的而說明的實施例。
下文中,結合附圖來描述根據(jù)本發(fā)明的顯示設備的驅動器電路。本發(fā)明的驅動器電路執(zhí)行點反轉驅動。在隨后的描述中,術語“正(+)”極性狀態(tài)涉及一種如下描述的狀態(tài),即施加到源極線的驅動電壓的電勢超過公共電勢。術語“負(-)”涉及一種如下描述的狀態(tài),即電勢降到公共電勢以下。
圖1示出了根據(jù)本發(fā)明第一實施例的驅動器電路的電路圖。驅動器電路102包括運算放大器103,點反轉開關組104,開關控制電路105,公共電極驅動器106,電平移動器107,開關驅動緩沖器108,和寫開關組109。在此,為了便于解釋而說明液晶顯示面板的像素A和B。
運算放大器103放大驅動器電路102產生的顯示信號以輸出放大的信號電壓來作為驅動電壓。在該實施例中,運算放大器103根據(jù)輸出驅動電壓而被分成正極性運算放大器103a和負極性運算放大器103b。以源極線為基礎交替排列正極性運算放大器103a和負極性運算放大器103b。在圖1的說明性實施例中,正極性運算放大器103a和負極性運算放大器103b分別對應于奇數(shù)編號的源極線DL和偶數(shù)編號的源極線DL。
點反轉開關組104包括用于在被施加正或負極性運算放大器所輸出的驅動電壓的源極線之間切換的開關。源極線根據(jù)施加于像素電極的驅動電壓的極性而進行切換。
在根據(jù)該實施例的驅動器電路中,通過使用點反轉開關以根據(jù)施加到像素電極上的驅動電壓來對輸出驅動電壓的運算放大器進行切換,以便將相應的驅動電壓應用到源極線。這樣,點反轉操作被執(zhí)行。
點反轉開關組104的每一開關受控于開關控制電路105。開關控制電路105輸出的信號經由電平移動器107和開關驅動緩沖器108以作為開關驅動信號提供給每一開關。
寫開關組109包括用于將運算放大器103的輸出連接到點反轉開關組104的開關。與點反轉開關組104相似,寫開關組109的每一開關受控于開關控制電路105。
根據(jù)該實施例的驅動器電路102用于通過開關控制電路105控制寫開關組109和點反轉開關組104以將運算放大器103的輸出電壓應用到像素電極。
參考圖2,詳細描述該實施例的驅動器電路102的配置,尤其是點反轉開關。圖2示出了根據(jù)本發(fā)明第一實施例的驅動器電路102的一部分的電路圖。圖2集中于圖1的驅動器電路中的第一兩個源極線,并且在圖2所說明的驅動器電路102中,例如正極性運算放大器和負極性運算放大器對的輸出信號被應用到像素A和B。
在該實施例中,為每一運算放大器的輸出信號提供兩個點反轉開關。在圖2中,用于將奇數(shù)編號的(第一)線的正極性運算放大器103a的輸出連接到奇數(shù)編號的(第一)源極線的點反轉開關稱為“第一直線(straight)開關SW_PS”,并且用于將輸出連接到偶數(shù)編號的(第二)源極線的開關稱為“第一交叉開關SW_PC”。同樣,用于將偶數(shù)編號的(第二)線的負極性運算放大器103b的輸出連接到偶數(shù)編號的(第二)源極線的點反轉開關稱為“第二直線開關SW_NS”,并且用于將輸出連接到奇數(shù)編號的(第一)源極線的開關稱為“第二交叉開關SW_NC”。
點反轉開關SW_PS、SW_PC、SW_NS和SW_NC分別包括三類開關運算放大器側開關(SW_PS1、SW_PC1、SW_NS1和SW_NC1);像素側開關(SW_PS2、SW_PC2、SW_NS2和SW_NC2);和公共短路開關(SW_PS3、SW_PC3、SW_NS3和SW_NC3)。點反轉開關的運算放大器側開關和像素側開關在運算放大器的輸出和源極線之間串聯(lián)連接。點反轉開關的公共短路開關具有與公共電勢相連的一端以及與每一運算放大器側開關和每一像素側開關之間的節(jié)點相連的另一端。
基于借助于每一點反轉開關相連的運算放大器和源極線之間的關系,就與放大器側開關相連的運算放大器(103a,103b)和與像素側開關相連的源極線而言,點反轉開關彼此不同。
在該實施例的點反轉開關中,運算放大器側開關和像素側開關適于將運算放大器的輸出連接到像素電極。公共短路開關用于將源極線的電壓短路為公共電勢并且將公共電勢提供到運算放大器側開關和像素側開關之間的節(jié)點。
圖3說明了根據(jù)該實施例的驅動器電路中開關的開/關時序的時序圖。圖4示出了當每一開關根據(jù)圖3的時序而進行操作時,像素A和B的電壓電平改變。參考圖2至4,以下將描述該實施例的驅動器電路的每一點反轉開關的操作。
假設剛好在圖3的t0時刻之前,以相對于公共電勢的負電壓驅動圖2的像素A,并且以相對于公共電勢的正電壓驅動像素B。
在t0時刻,運算放大器103a和103b的輸出與點反轉開關組104斷開(寫開關109斷開)。另外,點反轉開關中的所有的開關(運算放大器側開關、像素側開關和公共短路開關)接通。結果,由于公共短路開關連接到公共電勢,像素A和B的像素電極被設置為公共電勢(參見圖4)。
在此之后,在t1時刻,第一直線開關SW_PS和第二直線開關SW_NS的運算放大器側開關和像素側開關接通,并且其公共短路開關SW_PS3和SW_NS3斷開。另外,第一交叉開關SW_PC和第二交叉SW_NC的運算放大器側開關和像素側開關斷開,并且其公共短路開關SW_PC3和SW_NC3接通。在同一t1時刻,寫開關接通。結果,正驅動電壓和負驅動電壓分別應用到像素A和像素B以寫信號(參見圖4)。圖2的電路圖對應于從t1時刻到t2時刻的周期。
在隨后的柵極驅動周期期間,執(zhí)行與上述操作相反的操作。也就是,點反轉開關的所有開關接通并且被設置為公共電勢(參見圖3和4的t2時刻),在此之后,第一和第二直線開關的公共短路開關以及第一和第二交叉開關的運算放大器側開關和像素側開關接通。第一和第二直線開關的運算放大器側開關和像素側開關以及第一和第二交叉開關的公共短路開關斷開(參見圖3和4的t3時刻)。
結果,正極性運算放大器103a的輸出連接到像素B,負極性運算放大器103b的輸出連接到像素A。相對于公共電勢的負驅動電壓和正驅動電壓被分別應用到像素A和像素B以向像素A和B寫信號(參見圖4)。
考慮上述驅動電路中點反轉開關的每一開關上的電壓。圖5說明了將與圖2的正極性運算放大器相連的像素視為一個實例的開關上的電壓。圖5示出了在圖3的t1時刻到t2時刻周期期間施加到每一開關的電壓的值。
在圖3中t1時刻到t2時刻周期期間,寫開關接通,因此正極性運算放大器輸出例如+5V的驅動電壓。第一直線開關的運算放大器側開關SW_PS1和像素側開關SW_PS2接通并且連接到像素A。同時,第一直線開關的公共短路開關SW_PS3斷開,以至于在公共短路開關上施加與公共電勢和正驅動電壓之間的差值相對應的電壓。在該實施例中,假設公共電勢是0V,那么在開關SW_PS3上應用5V的電壓。
在該時刻,第一交叉開關的運算放大器側開關SW_PC1和像素側開關SW_PC2斷開。然而,像素B借助于第二直線開關SW_NS而被施加負極性驅動電壓。例如,假設像素B的電極被施加-5V,那么連接到正極性運算放大器的輸出的運算放大器側開關SW_PC1的節(jié)點被施加+5V,并且與像素電極相連的像素側開關SW_PC2的節(jié)點被施加-5V。所以,10V的電壓整個被應用到開關SW_PC1和SW_PC2。所以,在該實施例中,在從圖3的t1時刻到t2時刻的周期期間,公共短路開關SW_PC3接通,并且在將開關SW_PC1和SW_PC2之間的節(jié)點設置為公共電勢。結果,運算放大器側開關SW_PC1上的電勢差是5V,像素側開關SW_PC2上的電勢差也是5V(=0-(-5))。換句話說,運算放大器側開關SW_PC1和像素側開關SW_PC2都沒有被施加5V以上的電壓。
在圖5的說明性實例中,在從t1時刻到t2時刻的周期期間上,連接到正極性運算放大器的點反轉開關被引用,但是同一原則應用到其他開關。同樣在圖2的第二交叉開關中,公共短路開關SW_NC3在從t1時刻到t2時刻的周期期間接通(參見圖3)。結果,沒有一個開關被施加5V以上的電壓。
作為比較,關于傳統(tǒng)的點反轉開關,相當于本發(fā)明第一交叉開關的點反轉開關例如是一個開關元件。因此,在與圖4的t1時刻到t2時刻相對應的周期期間,交叉開關的一端連接到以負電壓驅動的像素,而其另一端連接到正極性運算放大器的輸出。結果,10V的電壓整個應用到開關上。也就是說,傳統(tǒng)的點反轉開關需要提供能夠抵抗10V一樣大的電勢差的高耐電壓元件以及經由高壓處理的點反轉開關的信息。然而,該實施例兩者都不需要。
根據(jù)該實施例,點反轉開關被分成運算放大器側開關和像素側開關,并且兩者之間的節(jié)點被設置為公共電勢。利用該配置,能夠防止大電勢差出現(xiàn)在連接于正極性運算放大器的輸出和利用負電壓驅動的像素之間的點反轉開關中。因此不使用高耐電壓的元件而能夠形成點反轉開關,使得其能夠解決由于較高的耐電壓而引起的元件面積增加和配置復雜的問題。
圖6示出了作為所謂的模擬開關的由PMOS晶體管和NOMS晶體管對所形成的圖2中驅動器電路的獨立開關實例。
圖6的開/關時序與圖2的開/關時序相同。在該情況中,連接到像素A的第一直線開關的開關SW_PS1、SPW_PS2和SW_PS3連接到正極性運算放大器。為達到該目標,在開關SW_PS1和SW_PS2的PMOS晶體管的柵電極被施加0V并且開關SW_PS1和SW_PS2的NMOS晶體管的柵電極被施加5V的同時,接通開關SW_PS1和SW_PS2。開關SW_PS1和SW_PS2的PMOS晶體管的背柵(基底端)被施加5V,并且NMOS晶體管的背柵被施加0V。此外,在PMOS晶體管的柵電極被施加5V并且NMOS晶體管的柵電極被施加0V的同時,斷開開關SW_PS3。與上述情況相似,開關SW_PS3的PMOS晶體管的背柵被施加5V,并且NMOS晶體管的背柵被施加0V。
另一反面,就柵極電壓和背柵電勢而言,與像素B相連的第一交叉開關與第一直線開關是不同的。在包含運算放大器側開關SW_PC1的PMOS晶體管的柵電極被施加5V并且NOMS晶體管的柵電極被施加0V的同時,斷開運算放大器側開關SW_PC1。PMOS晶體管的背柵被施加5V,并且NMOS晶體管的背柵被施加0V。另一方面,像素側開關SW_PC2連接在利用負電壓驅動的像素和公共電勢之間,以至于在PMOS晶體管的柵極被施加0V并且NMOS晶體管的柵極被施加-5V的同時,斷開開關。所以,開關SW_P2的PMOS晶體管的背柵被施加0V,并且NMOS晶體管的背柵被施加-5V。在PMOS晶體管的柵極被施加0V和NMOS晶體管的柵極被施加5V的同時,接通公共短路開關SW_PC3。在開關SW_PC3中,PMOS晶體管的背柵被施加5V,并且NMOS晶體管的背柵被施加0V。
第二直線開關中的開關SW_NS1、SW_NS2和SW_NS3與負極性運算放大器相連。因此,在PMOS晶體管的柵極被施加0V和NMOS晶體管的柵極被施加0V的同時,接通開關SW_NS1和SW_NS2。所以,開關SW_NS1、SW_NS2和SW_NS3的PMOS晶體管的背柵被施加0V,并且NMOS晶體管的背柵被施加-5V。
與第二直線開關相似,通過向像素側開關SW_NC1的柵電極和第二交叉開關的公共短路開關SW_NC3施加-5V或0V來操作第二交叉開關。開關SW_NC1和SW_NC3的背柵被施加0V和-5V。第二交叉開關中的像素側開關SW_NC2連接到以正電壓驅動的像素A和公共電勢之間,并且因此在PMOS晶體管的柵極被施加5V和NMOS晶體管的柵極被施加0V的同時被接通。因此,PMOS晶體管的背柵被施加5V,而NMOS晶體管的背柵被施加0V。
圖7示出了在以負電壓驅動像素A并且以正電壓驅動像素B的情況中的柵電壓值和背柵電壓值。如圖7所示,包括點反轉電路的每一像素側開關的晶體管的背柵電勢被改變。施加到第一直線開關的像素側開關SW_PS2的背柵以及第二交叉開關的像素側開關SW_NC2的背柵的電壓被設置為0V以用于PMOS晶體管并且被設置為-5V以用于NMOS晶體管。
此外,施加到第一交叉開關的像素側開關SW_PC2的背柵以及第二直線開關的像素側開關SW_NS2的背柵的電壓被設置為5V以用于PMOS晶體管并且被設置為0V以用于NMOS晶體管。
也就是說,根據(jù)驅動像素的電壓,就施加到包括開關的晶體管的柵極電壓而言,第一直線開關SW_PS和第二直線開關SW_NS的像素側開關以及第一交叉開關SW_PC和第二交叉開關SW_NC(SW_PS2、SW_PC2、SW_NS2和SW_NC2)彼此不同。因此,施加到晶體管的背柵的電壓根據(jù)施加到柵極的電壓而改變。
圖8說明了根據(jù)圖3的開關的開/關時序,施加到背柵的電壓變化的時序圖。當切換背柵電壓時,與像素側開關(SW_PS2、SW_PC2、SW_NS2和SW_NC2)相對應的MOS晶體管的柵極被設置為0V,然后切換背柵電壓。在切換背柵之后,接通目標開關。
這樣,如果點反轉開關是模擬開關,那么背柵電壓,也就是形成有MOS晶體管的阱的電勢根據(jù)開關的開/關時序進行改變以獲得使用經由一般的處理而形成的晶體管的點反轉開關。結果,能夠縮短MOS晶體管的柵極長度,并且能夠使得點反轉開關緊湊。
第二實施例圖9示出了根據(jù)本發(fā)明第二實施例的驅動器電路的電路圖。在圖9中,通過相似的參考數(shù)字來指示與第一實施例中部件相似的部件,并且在此忽略它們的詳細描述。圖9的電路與第一實施例的驅動器電路不同之處在于,電荷恢復開關組200連接到運算放大器103的輸出和點反轉開關組104之間的節(jié)點。電荷恢復開關組200連接電容器201和源極線。電容器201是為恢復施加到源極線的電荷的電容器元件。電容器元件201連接到電荷恢復開關和公共電勢之間。
圖10示出了根據(jù)第二實施例的驅動器電路的一部分的電路圖。圖10集中在圖9的驅動器電路的第一兩條線。圖11說明了點反轉開關104和電荷恢復開關的開/關時序的時序圖。圖11示出了在模擬開關被用于點反轉開關的情況中,背柵電壓(阱電勢)的開/關時序的變化。圖12示出了根據(jù)圖11的時序圖的像素A和B的電壓變化。參考圖10至12,以下描述第二實施例的驅動器電路的操作。
在第二實施例中,在t0時刻斷開寫開關。電荷恢復開關SW_CP和SW_CN以及第一交叉開關SW_PC和第二交叉開關SW_NC的運算放大器側開關(SW_PC1和SW_NC1)和像素側開關(SW_PC2和SW_NC2)接通。在該時間點上,與第一實施例不同的是,第一和第二直線開關以及公共短路開關的開關(SW_PS3,SW_PC3,SW_NS3,SW_NC3)斷開。
通過該操作,顯示面板側上的偶數(shù)編號的源極線連接到正電荷恢復電容器202a,并且奇數(shù)編號的源極線連接到負電荷恢復開關202b。結果,與施加到像素A和B的電壓相對應的電荷流入到電容器202并且恢復于此(參見圖12)在隨后的t1時刻,電荷恢復開關SW_CP和SW_CN斷開,并且點反轉開關的所有開關(包括SW_PS3、SW_PC3、SW_NS3和SW_NC3)接通。結果,每一源極線連接到公共電勢,并且被設置為公共電勢(參見圖12的t1)。
在隨后的t2時刻,第一和第二直線開關的運算放大器側開關(SW_PS1和SW_NS1)和像素側開關(SW_PS2和SW_NS2)接通。在同一時刻,電荷恢復開關(SW_CP和SW_CN)接通。結果,正電荷恢復電容器202a以奇數(shù)編號的源極線相連,而負電荷恢復電容器202b與偶數(shù)編號的源極線相連。利用該連接,在從t0時刻到t1時刻期間,將從像素B所恢復的電荷發(fā)射給像素A,并且將從像素A所恢復的電荷發(fā)射給像素B(參見圖12的t2)。
在隨后的t3時刻,電荷恢復開關斷開,并且寫開關接通。結果,正極性運算放大器的輸出與像素A相連。負極性運算放大器的輸出與像素B相連。利用該連接,與顯示信號相對應的驅動電壓被施加到每一像素A和像素B,從而,將顯示信號寫入到像素A和B。
在隨后的驅動周期期間,以相反極性的電壓驅動像素A和B的情況中,執(zhí)行與上述操作相反的操作。也就是說,在t4時刻,第一和第二直線開關中的運算放大器側開關和像素側開關接通,并且電荷恢復開關接通以將與像素A相連的源極線連接到電容器200a并且將與像素B相連的源極線連接到電容器202b。利用該連接,正電荷和負電荷被恢復。在此之后,電荷恢復開關斷開,點反轉開關的所有開關接通,并且將源極線設置為公共電勢。此后,第一和第二交叉開關的運算放大器側開關和像素側開關接通,并且接通電荷恢復開關以將在t4到t5時刻期間所恢復的電荷發(fā)射給像素A和B。
在此之后,電荷恢復開關斷開,并且寫開關接通以向像素施加驅動電壓。
在上述開關操作中,點反轉開關的操作基本上與第一實施例的操作相同。例如,在向像素A施加正電壓的從t3時刻到t4時刻的周期期間,例如,第一直線開關的公共短路開關斷開。此外,第一交叉開關的運算放大器側開關和像素側開關斷開,公共短路開關接通。結果,將運算放大器側開關和像素側開關之間的節(jié)點設置為公共電勢,并且沒有一個開關被施加5V以上的電壓。同樣地,第二直線開關的公共短路開關斷開,并且第二交叉開關的公共短路開關接通。
如以上詳細描述的那樣,根據(jù)第二實施例的驅動器電路,提供電荷恢復開關和電荷恢復電容器從而恢復和發(fā)射正和負電荷。利用該規(guī)定,能夠減少用于產生驅動電壓的運算放大器上的負載以節(jié)省整個驅動器電路的功率消耗。另外,與第一實施例相似的不需要形成通過高壓處理的點反轉開關,所以能夠使得元件緊湊并且能夠簡化配置。
如以上詳細描述的那樣,根據(jù)本發(fā)明的驅動器電路,將點反轉開關分成運算放大器側開關和像素側開關以及其間與公共電路開關相連的節(jié)點。這種配置防止向一個開關施加高電壓。因此,為獲得高耐電壓元件不需要增加元件面積。
此外,可以添加電荷恢復電路以節(jié)省驅動器電路的功率消耗。
顯然,本發(fā)明并非限于上述實施例,并且在不脫離發(fā)明的范圍和精神的情況下可以修改和改變。
權利要求
1.一種顯示設備的驅動器電路,包括選擇性地將運算放大器產生的驅動電壓施加到第一像素電極或第二像素電極的點反轉開關,所述點反轉開關包括將驅動電壓提供給第一像素電極或第二像素電極的運算放大器側開關和像素側開關;以及連接到運算放大器側開關和像素側開關之間的節(jié)點以便向該節(jié)點提供中間電勢的公共短路開關。
2.根據(jù)權利要求1的顯示設備的驅動器電路,其中點反轉開關包括用于向第一像素電極提供驅動電壓的第一運算放大器側開關和第一像素側開關;連接到第一運算放大器側開關和第一像素側開關之間的第一節(jié)點以便向該第一節(jié)點提供中間電勢的第一公共短路開關;用于向第二像素電極提供驅動電壓的第二運算放大器側開關和第二像素側開關;以及連接到第二運算放大器側開關和第二像素側開關之間的第二節(jié)點以便向該第二節(jié)點提供中間電勢的第二公共短路開關。
3.根據(jù)權利要求1的顯示設備的驅動器電路,進一步包括用于恢復集聚在第一像素電極或第二像素電極上的電荷的電荷恢復電容器;以及將第一像素電極或第二像素電極連接到電荷恢復電容器的電荷恢復開關。
4.根據(jù)權利要求2的顯示設備的驅動器電路,進一步包括用于恢復集聚在第一像素電極或第二像素電極上的電荷的電荷恢復電容器;以及將第一像素電極或第二像素電極連接到電荷恢復電容器的電荷恢復開關。
5.一種顯示設備的驅動器電路,包括用于產生相對于中間電勢的正極性驅動電壓的正極性運算放大器;用于產生相對于中間電勢的負極性驅動電壓的負極性運算放大器;以及選擇性地將正極性運算放大器或負極性運算放大器的輸出電壓提供給第一像素電極或第二像素電極的點反轉開關,所述點反轉開關包括串連連接在正極性運算放大器或負極性運算放大器的輸出與第一像素電極或第二像素電極之間的運算放大器側開關和像素側開關;以及向運算放大器側開關和像素側開關之間的節(jié)點提供中間電勢的公共短路開關。
6.根據(jù)權利要求5的顯示設備的驅動器電路,進一步包括用于恢復集聚在第一像素電極或第二像素電極上的電荷的電荷恢復電容器;以及連接在第一像素電極或第二像素電極與電荷恢復電容器之間的電荷恢復開關。
7.一種顯示設備的驅動器電路,包括產生相對于中間電勢的正極性驅動電壓的正極性運算放大器;產生相對于中間電勢的負極性驅動電壓的負極性運算放大器;將正極性運算放大器的輸出連接到第一像素電極的第一開關組;將正極性運算放大器的輸出連接到第二像素電極的第二開關組;將負極性運算放大器的輸出連接到第一像素電極的第三開關組;以及將負極性運算放大器的輸出連接到第二像素電極的第四開關組,所述第一開關組、第二開關組、第三開關組以及第四開關組每個都包括串連連接在正極性運算放大器或負極性運算放大器的輸出與第一像素電極或第二像素電極之間的運算放大器側開關和像素側開關;以及向運算放大器側開關和像素側開關之間的節(jié)點提供中間電勢的公共短路開關。
8.根據(jù)權利要求7的顯示設備的驅動器電路,其中像素側開關由MOS晶體管構成,并且施加到MOS晶體管的基底端的電壓根據(jù)正極性運算放大器或負極性運算放大器的輸出如何與第一像素電極或第二像素電極相連而變化。
9.根據(jù)權利要求7的顯示設備的驅動器電路,進一步包括用于恢復集聚在第一像素電極或第二像素電極上的電荷的電荷恢復電容器;以及連接在第一像素電極或第二像素電極與電荷恢復電容器之間的電荷恢復開關。
10.根據(jù)權利要求8的顯示設備的驅動器電路,進一步包括用于恢復集聚在第一像素電極或第二像素電極上的電荷的電荷恢復電容器;以及連接在第一像素電極或第二像素電極與電荷恢復電容器之間的電荷恢復開關。
全文摘要
一種根據(jù)本發(fā)明實施例的顯示設備的驅動器電路,包括選擇性地將運算放大器產生的驅動電壓施加到第一像素電極或第二像素電極的點反轉開關,該點反轉開關包括將驅動電壓提供給第一像素電極或第二像素電極的運算放大器側開關和像素側開關;以及連接到運算放大器側開關和像素側開關之間的節(jié)點以便向該節(jié)點提供中間電勢的公共短路開關。
文檔編號G09G3/20GK1794337SQ200510136288
公開日2006年6月28日 申請日期2005年12月26日 優(yōu)先權日2004年12月24日
發(fā)明者后藤正志 申請人:恩益禧電子股份有限公司