1.一種用于mipi接口的時鐘線和數(shù)據(jù)線的識別電路,其特征在于,包括輸出切換單元、檢測單元和解碼單元,所述輸出切換單元包括時鐘輸入端、數(shù)據(jù)輸入端、時鐘輸出端和數(shù)據(jù)輸出端;所述檢測單元與所述時鐘輸入端和數(shù)據(jù)輸入端電連接,用于檢測輸入到時鐘輸入端和數(shù)據(jù)輸入端中的ssc信號,并分別向所述輸出切換單元和解碼單元輸入選擇信號;
2.根據(jù)權利要求1所述的一種用于mipi接口的時鐘線和數(shù)據(jù)線的識別電路,其特征在于,所述輸出切換單元包括第一開關單元、第二開關單元、第三開關單元和第四開關單元;
3.根據(jù)權利要求2所述的一種用于mipi接口的時鐘線和數(shù)據(jù)線的識別電路,所述檢測單元輸出第一選擇信號和第二選擇信號,所述第一選擇信號和第二選擇信號為相反的兩種信號,所述第一選擇信號輸入到第一開關單元的控制端和第四開關單元的控制端,所述第二選擇信號輸入到第二開關單元的控制端和第三開關單元的控制端。
4.根據(jù)權利要求3所述的一種用于mipi接口的時鐘線和數(shù)據(jù)線的識別電路,所述第一開關單元和第四開關單元在所述第一選擇信號為高電平時導通,為低電平時關斷;
5.根據(jù)權利要求3所述的一種用于mipi接口的時鐘線和數(shù)據(jù)線的識別電路,所述檢測單元包括d觸發(fā)器d1、d觸發(fā)器d2、d觸發(fā)器d3、d觸發(fā)器d4、與門and1、與門and2、或非門nor1和或非門nor2;
6.根據(jù)權利要求5所述的一種用于mipi接口的時鐘線和數(shù)據(jù)線的識別電路,所述時鐘輸入端通過輸入緩沖器q1與第一開關單元的輸入端和第三開關單元的輸入端電連接。
7.根據(jù)權利要求6所述的一種用于mipi接口的時鐘線和數(shù)據(jù)線的識別電路,所述數(shù)據(jù)輸入端通過輸入緩沖器q2與第二開關單元的輸入端和第四開關單元的輸入端電連接。
8.根據(jù)權利要求7所述的一種用于mipi接口的時鐘線和數(shù)據(jù)線的識別電路,所述解碼單元的數(shù)據(jù)讀取輸出端分別與輸出緩沖器q3的輸入端和輸出緩沖器q4的輸入端電連接,輸出緩沖器q3的輸出端與所述時鐘輸入端電連接,輸出緩沖器q4的輸出端與所述數(shù)據(jù)輸入端電連接。
9.根據(jù)權利要求8所述的一種用于mipi接口的時鐘線和數(shù)據(jù)線的識別電路,還包括或門or1和或門or2,所述或門or1的第一輸入端用于輸入第一選擇信號,所述或門or2的第一輸入端用于輸入第二選擇信號,所述或門or1的第二輸入端和或門or2的第二輸入端與所述解碼單元電連接,用于接收數(shù)據(jù)讀使能信號,所述或門or1的輸出端與輸出緩沖器q3的控制端電連接,所述或門or2的輸出端與輸出緩沖器q4的控制端電連接。
10.一種射頻芯片,其特征在于,所述射頻芯片上設有權利要求1-9任一項所述的一種用于mipi接口的時鐘線和數(shù)據(jù)線的識別電路。