專利名稱:印刷電路板的制作方法
技術領域:
本發(fā)明涉及一種印刷電路板。
背景技術:
電子技術的發(fā)展使得IC (集成電路)的工作速度越來越快,工作頻率越來越高,其上設計的負載即芯片數(shù)也越來越多,于是設計者在設計時經(jīng)常需要將一個信號發(fā)送端連接至兩個甚至多個芯片,用于為所述兩個甚至多個芯片提供信號。參照圖1,其為現(xiàn)有技術中設置于印刷電路板上的多負載拓撲架構圖,其中包含有一信號發(fā)送端10及兩個接收端20、30,其中所述信號發(fā)送端10與兩個接收端20、30之間采用菊花鏈拓撲架構相連接?!?br>
在此架構中,驅動信號是從信號發(fā)送端10出發(fā)沿傳輸線到達各接收端,由于各接收端20及30擺放位置的限制,各支路傳輸線的長度可能相差較大,即從所述信號發(fā)送端10出發(fā)的信號到達各接收端所經(jīng)過的傳輸線長度相差較大,而所述驅動信號每經(jīng)過一段距離的傳輸線就會存在一定時間的延遲,如果兩傳輸線的長度差異大于所述驅動信號的信號傳輸速度與信號上升時間的乘積,則所述兩傳輸線所連接的接收端20及30所接收到的信號將會明顯不同步;同時,由于各接收端20及30之間的距離相差較大,導致較遠接收端的反射信號會反射至其他較近接收端處,從而使得距離較近的接收端所接收的信號產(chǎn)生疊加,此時會使其波形在上升期間產(chǎn)生非單調(diào)(non-monotonic)現(xiàn)象,影響了信號的完整性及其功能,導致時序和數(shù)字運算錯誤。請繼續(xù)參照圖2,其為對圖I中多負載所接收的信號進行仿真驗證的波形圖,其中信號曲線22及33分別對應為接收端20及30的信號仿真曲線,從圖中我們可以看出,所述接收端30對應的信號仿真曲線33在上升期間產(chǎn)生嚴重的非單調(diào)現(xiàn)象(即O. 99V至I. 65V期間出現(xiàn)反復的現(xiàn)象),其有可能會影響信號的完整性,更有可能導致時序和數(shù)字運算錯誤。
發(fā)明內(nèi)容
鑒于以上內(nèi)容,有必要提供一種印刷電路板,用于減弱其上設置的多負載拓撲硬件架構中的接收端所接收的信號的非單調(diào)性,以提升系統(tǒng)工作的穩(wěn)定性?!N印刷電路板,包括一信號層及一參考層,該信號層上設置一多負載拓撲硬件架構,該多負載拓撲硬件架構包括一用于發(fā)送驅動信號的信號發(fā)送端,該信號發(fā)送端通過一第一傳輸線連接至一連接點,該連接點經(jīng)由一第二傳輸線及一第三傳輸線分別連接至一第一接收端及一第二接收端,該第二傳輸線的長度大于第三傳輸線的長度且其差異值大于驅動信號的信號傳輸速度與信號上升時間的乘積,該參考層上正對第二傳輸線的位置被挖空?!N印刷電路板,包括一信號層及一參考層,該信號層上設置一多負載拓撲硬件架構,該多負載拓撲硬件架構包括一用于發(fā)送驅動信號的信號發(fā)送端,該信號發(fā)送端通過一第一傳輸線連接至一第一連接點,該第一連接點經(jīng)由第二及第三傳輸線分別連接至一第一接收端及一第二連接點,該第二連接點經(jīng)由第四及第五傳輸線分別連接至一第二接收端及一第三接收端,該第二傳輸線長度小于第一連接點與第二接收端之間的傳輸線長度且其差異值大于驅動信號的信號傳輸速度與信號上升時間的乘積,該第四傳輸線長度大于第五傳輸線長度且其差異值大于驅動信號的信號傳輸速度與信號上升時間的乘積,該參考層上位于第一連接點至第二及第三接收端下方的位置以及位于第四傳輸線下方的位置被挖空。上述印刷電路板中,將較長的第二傳輸線下方的參考層挖空可適當增加增加該第二傳輸線的阻值,從而使第三傳輸線可分得更大的電流以實現(xiàn)來自信號發(fā)送端的信號在電位切換過程中不再出現(xiàn)明顯的非單調(diào)現(xiàn)象。
下面結合附圖及較佳實施方式對本發(fā)明作進一步詳細描述。圖I為現(xiàn)有技術中多負載拓撲硬件架構示意圖。圖2為對圖I中多負載所接收的信號進行仿真驗證的波形圖。圖3為本發(fā)明印刷電路板的較佳實施方式的示意圖。圖4為對圖3中多負載所接收的信號進行仿真驗證的波形圖。圖5為本發(fā)明印刷電路板上多負載拓撲硬件架構的另一不意圖。主要元件符號說明
權利要求
1.一種印刷電路板,包括一信號層及一參考層,該信號層上設置一多負載拓撲硬件架構,該多負載拓撲硬件架構包括一用于發(fā)送驅動信號的信號發(fā)送端,該信號發(fā)送端通過一第一傳輸線連接至一連接點,該連接點經(jīng)由一第二傳輸線及一第三傳輸線分別連接至一第一接收端及一第二接收端,該第二傳輸線的長度大于第三傳輸線的長度且其差異值大于驅動信號的信號傳輸速度與信號上升時間的乘積,其特征在于該參考層上位于第二傳輸線下方的位置被挖空。
2.如權利要求I所述的印刷電路板,其特征在于該被挖空的區(qū)域的形狀與第二傳輸線的形狀相同。
3.如權利要求I所述的印刷電路板,其特征在于該第一傳輸線上靠近信號發(fā)送端的位置設置一電阻,該電阻的阻值用于使得信號發(fā)送端的輸出阻抗與第一傳輸線的阻抗相匹配。
4.一種印刷電路板,包括一信號層及一參考層,該信號層上設置一多負載拓撲硬件架構,該多負載拓撲硬件架構包括一用于發(fā)送驅動信號的信號發(fā)送端,該信號發(fā)送端通過一 第一傳輸線連接至一第一連接點,該第一連接點經(jīng)由第二及第三傳輸線分別連接至一第一接收端及一第二連接點,該第二連接點經(jīng)由第四及第五傳輸線分別連接至一第二接收端及一第三接收端,該第二傳輸線長度小于第一連接點與第二接收端之間的傳輸線長度且其差異值大于驅動信號的信號傳輸速度與信號上升時間的乘積,該第四傳輸線長度大于第五傳輸線長度且其差異值大于驅動信號的信號傳輸速度與信號上升時間的乘積,其特征在于該參考層上位于第一連接點至第二及第三接收端下方的位置以及位于第四傳輸線下方的位置被挖空。
5.如權利要求4所述的印刷電路板,其特征在于該第一傳輸線上靠近信號發(fā)送端的位置設置一電阻,該電阻的阻值用于使得信號發(fā)送端的輸出阻抗與第一傳輸線的阻抗相匹配。
全文摘要
一種印刷電路板,包括一信號層及一參考層,該信號層上設置一多負載拓撲硬件架構,該多負載拓撲硬件架構包括一用于發(fā)送驅動信號的信號發(fā)送端,該信號發(fā)送端通過一第一傳輸線連接至一連接點,該連接點經(jīng)由一第二傳輸線及一第三傳輸線分別連接至一第一接收端及一第二接收端,所述第二傳輸線的長度大于第三傳輸線的長度且其差異值大于所述驅動信號的信號傳輸速度與信號上升時間的乘積,該參考層上正對第二傳輸線的位置被挖空。上述印刷電路板可減弱其上設置的多負載拓撲硬件架構中的接收端所接收的信號的非單調(diào)性。
文檔編號H05K1/02GK102958268SQ20111025283
公開日2013年3月6日 申請日期2011年8月30日 優(yōu)先權日2011年8月30日
發(fā)明者周華麗, 白家南, 許壽國 申請人:鴻富錦精密工業(yè)(深圳)有限公司, 鴻海精密工業(yè)股份有限公司