,IC)、存取終端、存取點(diǎn);或由集成電路、存取終端、存取點(diǎn)執(zhí)行。集成電路可由一般用途處理器、數(shù)字信號處理器(Digital Signal Processor,DSP)、特定應(yīng)用集成電路(applicat1n specific integrated circuit,ASIC)、現(xiàn)場可編程門列(field programmable gate array,F(xiàn)PGA)或其他可編程邏輯裝置、離散門(discrete gate)或晶體管邏輯(transistor logic)、離散硬件元件、電子元件、光學(xué)元件、機(jī)械元件、或任何以上的組合的設(shè)計(jì)以完成在此文內(nèi)所描述的功能;并可能執(zhí)行存在于集成電路內(nèi)、集成電路外、或兩者皆有的執(zhí)行碼或指令。一般用途處理器可能是微處理器,但也可能是任何常規(guī)處理器、控制器、微控制器、或狀態(tài)機(jī)。處理器可由計(jì)算機(jī)設(shè)備的組合所構(gòu)成,例如:數(shù)字信號處理器(DSP)及一微計(jì)算機(jī)的組合、多組微計(jì)算機(jī)、一組至多組微計(jì)算機(jī)以及一數(shù)字信號處理器核、或任何其他類似的配置。
[0072]在此所揭露程序的任何具體順序或分層的步驟純?yōu)橐慌e例的方式?;谠O(shè)計(jì)上的偏好,必須了解到程序上的任何具體順序或分層的步驟可在此文件所揭露的范圍內(nèi)被重新安排。伴隨的方法權(quán)利要求以一示范例順序呈現(xiàn)出各種步驟的元件,也因此不應(yīng)被本發(fā)明說明書所展示的特定順序或階層所限制。
[0073]本發(fā)明的說明書所揭露的方法和演算法的步驟,可以直接通過執(zhí)行一處理器直接應(yīng)用在硬件以及軟件模塊或兩者的結(jié)合上。一軟件模塊(包括執(zhí)行指令和相關(guān)數(shù)據(jù))和其它數(shù)據(jù)可儲存在數(shù)據(jù)存儲器中,像是隨機(jī)存取存儲器(Random Access Memory,RAM)、快閃存儲器(flash memory)、只讀存儲器(Read-Only Memory,R0M)、可抹除可規(guī)化只讀存儲器(EPROM)、電子抹除式可復(fù)寫只讀存儲器(Electrically-Erasable Programmable Read-Only Memory,EEPR0M)、暫存器、硬盤、可攜式硬盤、光盤只讀存儲器(Compact Disc Read-Only Memory,CD-R0M)、數(shù)字視頻光盤(Digital Video Disc,DVD)或在此領(lǐng)域現(xiàn)有技術(shù)中任何其它計(jì)算機(jī)可讀取的儲存介質(zhì)格式。一儲存介質(zhì)可耦接至一機(jī)器裝置,舉例來說,像是計(jì)算機(jī)/處理器(為了說明方便,在本說明書以處理器來表示),上述處理器可通過來讀取信息(像是程序碼),以及寫入信息至儲存介質(zhì)。一儲存介質(zhì)可整合一處理器。一特殊應(yīng)用集成電路(ASIC)包括處理器和儲存介質(zhì)。一使用者設(shè)備則包括一特殊應(yīng)用集成電路。換句話說,處理器和儲存介質(zhì)以不直接連接使用者設(shè)備的方式,包含于使用者設(shè)備中。此外,在一些實(shí)施例中,任何適合計(jì)算機(jī)程序的產(chǎn)品包括可讀取的儲存介質(zhì),其中可讀取的儲存介質(zhì)包括一或多個(gè)所揭露實(shí)施例相關(guān)的程序碼。而在一些實(shí)施例中,計(jì)算機(jī)程序的產(chǎn)品可以包括封裝材料。
[0074]權(quán)利要求書中用以修飾元件的“第一”、“第二”、“第三”等序數(shù)詞的使用本身不暗示任何優(yōu)先權(quán)、優(yōu)先次序、各元件之間的先后次序、或方法所執(zhí)行的步驟的次序,而僅用作標(biāo)識來區(qū)分具有相同名稱(具有不同序數(shù)詞)的不同元件。
[0075]以上所述僅為本發(fā)明較佳實(shí)施例,然其并非用以限定本發(fā)明的范圍,任何熟悉本項(xiàng)技術(shù)的人員,在不脫離本發(fā)明的精神和范圍內(nèi),可在此基礎(chǔ)上做進(jìn)一步的改進(jìn)和變化,因此本發(fā)明的保護(hù)范圍當(dāng)以本申請的權(quán)利要求書所界定的范圍為準(zhǔn)。
【主權(quán)項(xiàng)】
1.一種圖像處理的方法,其特征在于,包括: 建立對應(yīng)來自至少一應(yīng)用所繪制圖像的串流; 在上述串流中的一最后一串流后綁定一次性?目號; 將上述串流及上述一次性信號封裝為一封包;以及 傳送上述封包至一顯示接口單元。2.一種用于圖像處理的裝置,其特征在于,包括: 一控制電路; 一處理器,安裝至上述控制電路中;以及 一存儲器,安裝至上述控制電路中并且耦接至上述處理器; 其中上述處理器配置用以執(zhí)行一儲存于上述存儲器中的程序碼以使一 HWcomposer執(zhí)行: 建立對應(yīng)來自至少一應(yīng)用所繪制圖像的串流; 在上述串流中的一最后一串流后綁定一次性?目號; 將上述串流及上述一次性信號封裝為一封包;以及 傳送上述封包至一顯示接口單元。3.一種圖像處理的方法,其特征在于,包括: 接收一封包; 檢測在上述封包中是否包括一次性信號; 當(dāng)檢測到上述一次性信號時(shí),將上述封包中的對應(yīng)來自至少一應(yīng)用所繪制圖像的串流合成為一圖像幀;以及 傳送上述圖像幀至一顯示裝置以顯示上述圖像幀。4.根據(jù)權(quán)利要求3所述的圖像處理的方法,其特征在于,還包括: 當(dāng)未檢測到上述一次性信號且接收一垂直同步信號時(shí),將之前串流與上述串流合成為上述圖像幀,并傳送上述圖像幀至上述顯示裝置。5.一種用于圖像處理的裝置,其特征在于,包括: 一控制電路; 一處理器,安裝至上述控制電路中;以及 一存儲器,安裝至上述控制電路中并且耦接至上述處理器; 其中上述處理器配置用以執(zhí)行一儲存于上述存儲器中的程序碼以使一顯示接口單元執(zhí)行: 接收一封包; 檢測在上述封包中是否包括一次性信號; 當(dāng)檢測到上述一次性信號時(shí),將上述封包中的對應(yīng)來自至少一應(yīng)用所繪制圖像的串流合成為一圖像幀;以及 傳送上述圖像幀至一顯示裝置以顯示上述圖像幀。6.根據(jù)權(quán)利要求5所述的用于圖像處理的裝置,其特征在于,上述處理器還執(zhí)行上述程序碼以使上述顯示接口單元: 當(dāng)未檢測到上述一次性信號且接收一垂直同步信號時(shí),將之前串流與上述串流合成為上述圖像幀,并傳送上述圖像幀至上述顯示裝置。7.一種圖像處理的方法,其特征在于,包括: 通過一 Hffcomposer建立對應(yīng)來自至少一應(yīng)用所繪制圖像的串流; 通過上述HWcomposer在上述串流中的一最后一串流后綁定一次性信號; 通過上述HWcomposer將上述串流及上述一次性信號封裝為一封包; 通過上述HWcomposer傳送上述封包至一顯示接口單元; 通過上述顯示接口單元接收上述封包; 通過上述顯示接口單元檢測在上述封包中是否包括一次性信號; 當(dāng)上述顯示接口單元檢測到上述一次性信號時(shí),將上述串流合成為一圖像幀;以及 傳送上述圖像幀至一顯示裝置以顯示上述圖像幀。8.根據(jù)權(quán)利要求7所述的圖像處理的方法,還包括: 當(dāng)上述顯示接口單元未檢測到上述一次性信號且接收一垂直同步信號時(shí),將之前串流與上述串流合成為上述圖像幀,并傳送上述圖像幀至上述顯示裝置。9.一種用于圖像處理的裝置,其特征在于,包括: 一控制電路; 一處理器,安裝至上述控制電路中;以及 一存儲器,安裝至上述控制電路中并且耦接至上述處理器; 其中上述處理器配置用以執(zhí)行一儲存于上述存儲器中的程序碼以使一 Hwcomposer及一顯示接口單元執(zhí)行: 通過上述HWcomposer建立對應(yīng)來自至少一應(yīng)用所繪制圖像的串流; 通過上述HWcomposer在上述串流中的一最后一串流后綁定一次性信號; 通過上述HWcomposer將上述串流及上述一次性信號封裝為一封包; 通過上述HWcomposer傳送上述封包至上述顯示接口單元; 通過上述顯示接口單元接收上述封包; 通過上述顯示接口單元檢測在上述封包中是否包括一次性信號; 當(dāng)上述顯示接口單元檢測到上述一次性信號時(shí),將上述串流合成為一圖像幀;以及 傳送上述圖像幀至一顯示裝置以顯示上述圖像幀。10.根據(jù)權(quán)利要求9所述的圖像處理的裝置,其特征在于,上述處理器還執(zhí)行上述程序碼以使上述顯示接口單元: 當(dāng)未檢測到上述一次性信號且接收一垂直同步信號時(shí),將之前串流與上述串流合成為上述圖像幀,并傳送上述圖像幀至上述顯示裝置。
【專利摘要】一種圖像處理的方法及裝置,該圖像處理的方法包括:建立對應(yīng)來自至少一應(yīng)用所繪制圖像的串流;在上述串流中的一最后一串流后綁定一次性信號;將上述串流及上述一次性信號封裝為一封包;以及傳送上述封包至一顯示接口單元。本發(fā)明能夠使顯示裝置正確地顯示出當(dāng)前圖像幀的內(nèi)容。
【IPC分類】H04N5/14
【公開號】CN105530405
【申請?zhí)枴緾N201510868958
【發(fā)明人】王彥杰, 朱辰陽
【申請人】上海兆芯集成電路有限公司
【公開日】2016年4月27日
【申請日】2015年12月1日