亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

電力線通信信道特性記錄系統(tǒng)的制作方法

文檔序號:7730995閱讀:251來源:國知局
專利名稱:電力線通信信道特性記錄系統(tǒng)的制作方法
技術(shù)領(lǐng)域
電力線通信信道特性記錄系統(tǒng)
技術(shù)領(lǐng)域
本實用新型涉及一種信號記錄系統(tǒng),尤其涉及一種電力線通信信道特性記錄系 統(tǒng)。
背景技術(shù)
針對我國電力線通信信道復(fù)雜性,時變性的特點以及為了滿足電力線信道特性采 集系統(tǒng)中存儲數(shù)據(jù)量大的要求,電力線通信信道在整個頻譜范圍內(nèi)具有衰落特性,因此信 號記錄儀必須采用較寬的帶寬,采樣器件必須具有較高的分辨率,對高速數(shù)據(jù)流的大容量 存儲無疑是信號記錄儀的設(shè)計難點,我們提出了一種可靠的易實現(xiàn)的記錄我國電力線通信 信道特性的系統(tǒng)方案。

發(fā)明內(nèi)容本實用新型的目的在于克服了上述缺陷,提供一種用記錄儀中的DSP處理器對將 寬帶信號數(shù)據(jù)進行處理后,保存在大容量硬盤里的電力線通信信道特性記錄系統(tǒng)。本實用新型的目的是這樣實現(xiàn)的一種電力線通信信道特性記錄系統(tǒng),由通信接 口、中央處理模塊和存儲器組成,通信接口將接收到的信號發(fā)送到中央處理模塊,經(jīng)過中央 處理模塊處理后的數(shù)字信號傳送給存儲器,所述中央處理模塊主要包括DSP處理器和ARM 處理器,所述通信接口連接在DSP處理器上,所述DSP處理器還連接有信號檢測電路、信號 發(fā)生電路和晶振與復(fù)位電路6,DSP處理器將轉(zhuǎn)換后的數(shù)字信號發(fā)送到ARM處理器中,所述 ARM處理器連接有FLASH存儲模塊、IDE硬盤和晶振與復(fù)位電路9,所述電源模塊分別連接 著DSP處理器和ARM處理器,為該系統(tǒng)提供各種額定電壓;上述結(jié)構(gòu)中,所述DSP處理器1內(nèi)有D/A轉(zhuǎn)換芯片模塊,DSP處理器1對采集的數(shù) 據(jù)進行處理然后傳送到ARM處理器;上述結(jié)構(gòu)中,所述ARM處理器2對連接的FLASH存儲模塊10進行命令解析,接收 DSP處理器1傳來是數(shù)據(jù),并將數(shù)據(jù)存儲于IDE硬盤7中;上述結(jié)構(gòu)中,所述IDE硬盤7從ARM處理器2接收的信號主要包括電力線通信的 衰減信號以及噪聲,主要存儲經(jīng)過DSP處理后的信道信號特性的數(shù)據(jù);上述結(jié)構(gòu)中,F(xiàn)LASH模塊主要存儲系統(tǒng)的程序數(shù)據(jù),并將指令發(fā)送到ARM處理器2 進行解析和執(zhí)行指令;上述結(jié)構(gòu)中,所述電源電路模塊電源模塊8為系統(tǒng)提供5v、l. 8v、3v電壓,所述信 號發(fā)生電路4通過發(fā)送機的控制單元可以控制發(fā)送測試信號。本實用新型的有益效果在于信號接收模塊對采樣信號進行A/D變換,DSP控制器 完成數(shù)據(jù)的分析,ARM處理器完成命令的解析及硬盤數(shù)據(jù)的存儲,信號信道記錄儀在電力線 通信過程中記錄信道特性相關(guān)數(shù)據(jù)的信號,更好地真實反映或回放電力線通信信道特性, 其優(yōu)勢在于該系統(tǒng)記錄電力線通信信道的頻響和噪聲比特性,并且能存儲大容量的數(shù)據(jù)。以下結(jié)合附圖詳述本實用新型的具體結(jié)構(gòu)

圖1為本實用新型電力線通信信道記錄儀系統(tǒng)框架圖圖2為本實用新型信號發(fā)送機模塊設(shè)備框圖圖3為本實用新型接收機模塊框圖
具體實施方式
以下結(jié)合附圖對本實用新型具體實施例進行詳細闡述。圖1所示,該系統(tǒng)由通信接口 5、中央處理模塊和存儲器組成,通信接口 5將接收到 的信號發(fā)送到中央處理模塊,經(jīng)過中央處理模塊處理后的數(shù)字信號傳送給存儲器,中央處 理模塊主要包括DSP處理器1和ARM處理器2,所述通信接口 5連接在DSP處理器1上,所 述DSP處理器1還連接有信號檢測電路3、信號發(fā)生電路4和晶振與復(fù)位電路6,DSP處理 器1將轉(zhuǎn)換后的數(shù)字信號發(fā)送到ARM處理器2中,所述ARM處理器2連接有FLASH存儲模 塊10、IDE硬盤7和晶振與復(fù)位電路9,所述電源模塊8分別連接著DSP處理器1和ARM處 理器2,為該系統(tǒng)提供各種額定電壓,DSP處理器1內(nèi)有D/A轉(zhuǎn)換芯片模塊,DSP處理器1對 采集的數(shù)據(jù)進行處理然后傳送到ARM處理器,ARM處理器2對連接的FLASH存儲模塊10進 行命令解析,接收DSP處理器1傳來是數(shù)據(jù),并將數(shù)據(jù)存儲于IDE硬盤7中,IDE硬盤7從 ARM處理器2接收的信號主要包括電力線通信的衰減信號以及噪聲,主要存儲經(jīng)過DSP處理 后的信道信號特性的數(shù)據(jù),F(xiàn)LASH模塊主要存儲序系統(tǒng)的程序數(shù)據(jù),并將指令發(fā)送到ARM處 理器2進行解析和執(zhí)行指令,電源電路模塊電源模塊8為系統(tǒng)提供5v、l. 8v、3v電壓,信號 發(fā)生電路4通過發(fā)送機的控制單元可以控制發(fā)送測試信號。以下對該系統(tǒng)各功能模塊作詳細說明圖2所示,該電路圖的主要功能是通過DSP 處理器1產(chǎn)生正弦檢測信號,主要有DSP處理器1,D/A轉(zhuǎn)換芯片模塊,信號放大電路,以及 ARM處理器2,F(xiàn)lash存儲電路,D/A芯片通過SPI方式與DSP處理器1進行數(shù)據(jù)通信,其中 DSP處理器1用來產(chǎn)生隨時間離散的數(shù)字信號,再又數(shù)模轉(zhuǎn)換D/A轉(zhuǎn)換成隨時間聯(lián)系變換的 模擬信號,D/A轉(zhuǎn)換模塊的DATA引腳連通過74LS00接到DSP處理器1的NMC管腳,CSK通 過74LS00連接到DSP處理器1的BCLKRl管腳,LOAD通過74LS00連接到BCLKXO管腳。圖3所示,接收端將濾波后的信號響應(yīng)通過A/D轉(zhuǎn)換記錄下來,記錄的數(shù)據(jù)經(jīng)過 DSP處理器1處理后送到ARM處理器2中,該電路的主要功能是采集檢測電力線通信信道的 響應(yīng)信號,主要有A/D轉(zhuǎn)換模塊,DSP處理器1,ARM處理器2,以及IDE硬盤7,DSP處理器 1通過D [7:0]通過鎖存器U7與A/D芯片進行數(shù)據(jù)通信,DSP處理器1的HR/W管腳連接到 A/D芯片的OE管腳控制芯片的讀寫,DSP的MCS管腳連接到A/D的CS管腳。ARM控制器與IDE硬盤電路說明該電路部分主要用來存儲電力線通信信道特 性的數(shù)據(jù),大容量的IDE硬盤7能夠滿足高速數(shù)據(jù)流的大容量存儲的需求。IDE硬盤7接 口 D[16:0]與ARM控制器的P216 P231 口,U102,UlOl為數(shù)據(jù)鎖存器,IDE硬盤7接口的 IDECSO,IDECSl 分別接 ARM 的 M0SI1_15(P0. 18)M0SI0_15 (P0. 19),/IOW,/IOR 接 ARM 的 IOWR, IORD 管腳。IDE硬盤7接口對硬盤的輸入輸出都是通過對相應(yīng)寄存器的讀寫來實現(xiàn)的。主 要包括數(shù)據(jù)、命令、狀態(tài)、扇區(qū)號、柱面號寄存器等。該板采用邏輯塊(LBA)尋址方式。例
4如硬盤寫過程如下如果微處理器要對硬盤寫一扇區(qū)數(shù)據(jù),首先微處理器查詢狀態(tài)寄存器 的BSY位,等待磁盤準(zhǔn)備好;然后把必要的參數(shù)寫入對應(yīng)的地址寄存器,即寫入邏輯塊地 址(磁頭,柱面號,扇區(qū)號),寫入扇區(qū)數(shù)寄存器;然后將操作碼寫入命令寄存器,之后微處 理器查詢驅(qū)動器是否設(shè)置狀態(tài)寄存器的DRQ位,若置位則表示準(zhǔn)備好接收數(shù)據(jù),微處理器 通過數(shù)據(jù)寄存器將數(shù)據(jù)寫入扇區(qū)緩沖區(qū);當(dāng)扇區(qū)緩沖區(qū)填滿后,驅(qū)動器清除DRQ位,并置位 BSY,驅(qū)動器將扇區(qū)緩沖區(qū)中數(shù)據(jù)寫入磁盤;寫盤結(jié)束,清除BSY位,發(fā)中斷請求信號INTRQ ; 微處理器接收到中斷信號后,讀驅(qū)動器狀態(tài)寄存器,同時將中斷信號INTRQ撤除。微處理器 對硬盤進行讀扇區(qū)操作也是相似的一系列寄存器操作。
權(quán)利要求一種電力線通信信道特性記錄系統(tǒng),它由通信接口(5)、中央處理模塊和存儲器組成,通信接口(5)將接收到的信號發(fā)送到中央處理模塊,經(jīng)過中央處理模塊處理后的數(shù)字信號傳送給存儲器,其特征是所述中央處理模塊主要包括DSP處理器(1)和ARM處理器(2),所述通信接口(5)連接在DSP處理器(1)上,所述DSP處理器(1)還連接有信號檢測電路(3)、信號發(fā)生電路(4)和晶振與復(fù)位電路(6),DSP處理器(1)將轉(zhuǎn)換后的數(shù)字信號發(fā)送到ARM處理器(2)中,所述ARM處理器(2)連接有FLASH存儲模塊(10)、IDE硬盤(7)和晶振與復(fù)位電路(9)。
2.如權(quán)利要求1所述的一種電力線通信信道特性記錄系統(tǒng),其特征是所述DSP處理 器(1)內(nèi)有D/A轉(zhuǎn)換芯片模塊,DSP處理器(1)對采集的數(shù)據(jù)進行處理然后傳送到ARM處 理器(2)。
3.如權(quán)利要求1或2所述的一種電力線通信信道特性記錄系統(tǒng),其特征是所述ARM處 理器(2)對連接的FLASH存儲模塊(10)進行命令解析,接收DSP處理器(1)傳來是數(shù)據(jù), 并將數(shù)據(jù)存儲于IDE硬盤(7)中。
4.如權(quán)利要求1所述的一種電力線通信信道特性記錄系統(tǒng),其特征是所述IDE硬盤 (7)從ARM處理器(2)接收的信號主要包括電力線通信的衰減信號以及噪聲,主要存儲經(jīng)過 DSP處理后的信道信號特性的數(shù)據(jù)。
5.如權(quán)利要求1所述的一種電力線通信信道特性記錄系統(tǒng),其特征是FLASH存儲模塊 (10)主要存儲系統(tǒng)的程序數(shù)據(jù),并將指令發(fā)送到ARM處理器(2)進行解析和執(zhí)行指令。
6.如權(quán)利要求1所述的一種電力線通信信道特性記錄系統(tǒng),其特征是所述信號發(fā)生 電路(4)通過發(fā)送機的控制單元可以控制發(fā)送測試信號。
專利摘要本實用新型涉及一種電力線通信信道特性記錄系統(tǒng),由通信接口、中央處理模塊和存儲器組成,通信接口將接收到的信號發(fā)送到中央處理模塊,經(jīng)過中央處理模塊處理后的數(shù)字信號傳送給存儲器,所述中央處理模塊主要包括DSP處理器和ARM處理器,所述通信接口連接在DSP處理器上,所述DSP處理器還連接有信號檢測電路、信號發(fā)生電路和晶振與復(fù)位電路,DSP處理器將轉(zhuǎn)換后的數(shù)字信號發(fā)送到ARM處理器中,所述ARM處理器連接有FLASH存儲模塊、IDE硬盤和晶振與復(fù)位電路,所述電源模塊分別連接著DSP處理器和ARM處理器,為該系統(tǒng)提供各種額定電壓。
文檔編號H04B3/46GK201663597SQ200920271468
公開日2010年12月1日 申請日期2009年12月22日 優(yōu)先權(quán)日2009年12月22日
發(fā)明者饒州平 申請人:深圳市國電科技通信有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1