1.一種單端偶相位輸出的環(huán)形振動器,其特征在于,包括多個串聯(lián)的延遲單元;所述延遲單元包括有源電感負載、控制電壓模塊、相移模塊;所述有源電感負載與所述控制電壓模塊、相移模塊連接。
2.根據(jù)權(quán)利要求1所述的單端偶相位輸出的環(huán)形振動器,其特征在于,所述有源電感負載包括第一PMOS管和第三NMOS管;所述第三NMOS管的漏極與所述第一PMOS管的源極連接后接第二PMOS管的源極;所述第三NMOS管的柵極與第一PMOS管的漏極相連接后接第三PMOS管的源極、第一PMOS管的漏極,第三NMOS管的源極與第一PMOS管的柵極連接后接第一NMOS管的柵極、第二PMOS管的柵極接輸入端;所述第二PMOS管的漏極接第二NMOS管的漏極、第三PMOS管的漏極接輸出端。
3.根據(jù)權(quán)利要求2所述的單端偶相位輸出的環(huán)形振動器,其特征在于,所述控制電壓模塊包括第三PMOS管;所述第三PMOS管的源極接所述第一NMOS管的漏極、第三NMOS管的柵極、第一PMOS管漏極;所述第三PMOS管的柵極輸入控制電壓。
4.根據(jù)權(quán)利要求3所述的單端偶相位輸出的環(huán)形振動器,其特征在于,所述相移模塊包括第二NMOS管;所述第二NMOS管的漏極接所述第二PMOS管的漏極、第三PMOS管的漏極;所述第二NMOS管的源極接所述第一NMOS管的源極接地;所述第二PMOS管的漏極、第三PMOS管的漏極、第二NMOS管的漏極接下一個延遲單元的輸入端,若當前延遲單元為最后一個延遲單元,則所述第二PMOS管的漏極、第三PMOS管的漏極、第二NMOS管的漏極接第一個延遲單元的輸入端;所述第二NMOS管的柵極接上一級延遲單元的輸入端,若當前延遲單元為第一個延遲單元,則所述第二NMOS管的柵極接最后一個延遲單元的輸入端。