技術(shù)總結(jié)
本發(fā)明提供了一種10位元高精度DAC電流源陣列及其布局方法,先生成一個等待旋轉(zhuǎn)的鏡像,替代等變換的16*16子陣列Z,并將其通過多次變換后得到各個16*16子陣列再組合成最終陣列。本發(fā)明布局方法能夠提高DAC電流源陣列中高低位電流源的匹配性,減小DAC的INL、DNL特性,并且進一步減小了芯片面積,節(jié)省空間,還使得電流鏡對電流的復(fù)制更精準,此外還可以減小寄生電容值,有效的減小MSB與LSB之間轉(zhuǎn)換時產(chǎn)生的突波。并有效提高本發(fā)明采用的同重心布局,能夠抵消一階梯度誤差的影響,在保證高轉(zhuǎn)換精度,高速度的同時,還能夠減小由于系統(tǒng)性誤差和隨機性誤差造成的電流源陣列不匹配,使DAC電路具有更優(yōu)性能。
技術(shù)研發(fā)人員:武鵬斌;孫玉龍;梁仁榮
受保護的技術(shù)使用者:南京德睿智芯電子科技有限公司
文檔號碼:201610455309
技術(shù)研發(fā)日:2016.06.21
技術(shù)公布日:2016.11.16