1.一種流水線型ADC采樣保持電路,其特征是:所述的采樣保持電路由柵壓自舉采樣開關(guān)電路、雙相非交疊的時鐘樹電路、折疊式共源共柵運(yùn)算放大器電路、輔助運(yùn)算放大器電路組成。
2.根據(jù)權(quán)利要求1所述的一種流水線型ADC采樣保持電路,其特征是:所述柵壓自舉采樣開關(guān)電路是用在采樣保持電路前端以提高采樣信號線性度的開關(guān)電容電路。
3.根據(jù)權(quán)利要求1所述的一種流水線型ADC采樣保持電路,其特征是:所述柵壓自舉采樣開關(guān)電路中,M11在時鐘?的控制下完成采樣功能,保持階段為高電平時,M3和M6導(dǎo)通,對電容C3充電,一直到C3的電壓等于VDD。
4.根據(jù)權(quán)利要求1所述的一種流水線型ADC采樣保持電路,其特征是:所述柵壓自舉采樣開關(guān)電路的M8和M9在充電過程保持?jǐn)嚅_,M11的柵極依次經(jīng)過M7和導(dǎo)通的M10接地,M11被隔離。
5.根據(jù)權(quán)利要求1所述的一種流水線型ADC采樣保持電路,其特征是:所述柵壓自舉采樣開關(guān)電路在時鐘饋通效應(yīng)中引入了輸入信號的影響,使得原來的直流失調(diào)變?yōu)榉蔷€性誤差,為此加入M12作為虛擬開關(guān)器件用來消除M11的時鐘饋通效應(yīng)中與輸入相關(guān)的部分。
6.根據(jù)權(quán)利要求1所述的一種流水線型ADC采樣保持電路,其特征是:所述柵壓自舉采樣開關(guān)電路中,M1,M2,C1,C2構(gòu)成電荷泵型柵壓提升電路。
7.根據(jù)權(quán)利要求1所述的一種流水線型ADC采樣保持電路,其特征是:所述雙相非交疊的時鐘樹電路中,?1P比?1提前關(guān)斷的時間,可以避免數(shù)字電路的噪聲對采樣保持電路的影響。
8.根據(jù)權(quán)利要求1所述的一種流水線型ADC采樣保持電路,其特征是:所述折疊式共源共柵運(yùn)算放大器結(jié)構(gòu)將增益提升結(jié)構(gòu)引入折疊式共源共柵運(yùn)放中,在M7和M8的源級與柵極之間接入輔助運(yùn)放A1,在M9和M10的源級和柵極之間接入輔助運(yùn)放A2。
9.根據(jù)權(quán)利要求1所述的一種流水線型ADC采樣保持電路,其特征是:所述輔助運(yùn)算放大器同樣采用折疊式共源共柵結(jié)構(gòu),其中A1用于驅(qū)動PMOS,輸入電壓較高,采用NMOS輸入,A2用于驅(qū)動NMOS輸入電平較低,采用PMOS輸入。