亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

片上系統(tǒng)、時(shí)間數(shù)字轉(zhuǎn)換器、數(shù)字鎖相環(huán)以及溫度傳感器的制作方法

文檔序號(hào):7512289閱讀:413來(lái)源:國(guó)知局
專(zhuān)利名稱(chēng):片上系統(tǒng)、時(shí)間數(shù)字轉(zhuǎn)換器、數(shù)字鎖相環(huán)以及溫度傳感器的制作方法
技術(shù)領(lǐng)域
示例實(shí)施例涉及信號(hào)處理。更具體地,例如,示例實(shí)施例涉及包括時(shí)間差加法器的片上系統(tǒng)(S0C)、包括時(shí)間差累加器的SOC、Sigma-delta (S-A)時(shí)間數(shù)字轉(zhuǎn)換器、數(shù)字鎖相環(huán)和/或溫度傳感器。
背景技術(shù)
時(shí)間數(shù)字轉(zhuǎn)換器(time-to-digital converter,TDC)是將輸入信號(hào)之間的時(shí)間差 轉(zhuǎn)換成數(shù)字信號(hào)的設(shè)備。由于設(shè)計(jì)規(guī)則(design rule,DR)和電源電壓減小,電壓信號(hào)的信噪比(SNR)降低,用于將電壓信號(hào)轉(zhuǎn)換成數(shù)字信號(hào)的模數(shù)轉(zhuǎn)換器(ADC)的性能可能退化。因此,用于將電壓信號(hào)轉(zhuǎn)換成數(shù)字信號(hào)的ADC可以用將時(shí)間差轉(zhuǎn)換成數(shù)字信號(hào)的TDC代替。

發(fā)明內(nèi)容
至少ー些示例實(shí)施例提供了包括時(shí)間差加法器的片上系統(tǒng)(SoC),該時(shí)間差加法器被配置成將輸入信號(hào)之間的時(shí)間差相加。至少ー些示例實(shí)施例提供了包括時(shí)間差累加器的SoC,該時(shí)間差累加器被配置成累加輸入信號(hào)之間的時(shí)間差。至少ー些示例實(shí)施例提供了 sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,其被配置成以sigma-deIta方式將輸入信號(hào)之間的時(shí)間差轉(zhuǎn)換成數(shù)字信號(hào)。至少ー些示例實(shí)施例提供了包括sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的數(shù)字鎖相環(huán)(DPLL)。至少ー些示例實(shí)施例提供了包括sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的溫度傳感器。根據(jù)ー個(gè)或多個(gè)示例實(shí)施例,ー種包括在片上系統(tǒng)(SoC)中的時(shí)間差加法器包括第一寄存器單兀和第二寄存器單兀。第一寄存器單兀接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),并且響應(yīng)于第一信號(hào)生成第一輸出信號(hào)。第二寄存器單元接收具有第二時(shí)間差的第三輸入信號(hào)和第四輸入信號(hào),并且響應(yīng)于第一信號(hào)生成相對(duì)于第一輸出信號(hào)具有第三時(shí)間差的第二輸出信號(hào)。第三時(shí)間差相當(dāng)于第一時(shí)間差和第二時(shí)間差的和。根據(jù)ー個(gè)或多個(gè)示例實(shí)施例,ー種包括在片上系統(tǒng)(SoC)中的時(shí)間差加法器包括第一寄存器單元和第二寄存器單元。第一寄存器單元被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),并且響應(yīng)于第一信號(hào)生成第一輸出信號(hào)。第二寄存器單兀被配置成接收具有第二時(shí)間差的第三輸入信號(hào)和第四輸入信號(hào),并且響應(yīng)于第一信號(hào)生成相對(duì)于第一輸出信號(hào)具有第三時(shí)間差的第二輸出信號(hào)。第三時(shí)間差相當(dāng)于第一時(shí)間差和第二時(shí)間差的和。
在一些示例實(shí)施例中,第一寄存器單元可以包括第一偏移延遲單元,其被配置成通過(guò)將第二輸入信號(hào)延遲偏移時(shí)間生成第一保持信號(hào);以及第ー時(shí)間寄存器,其包括被配置成接收第一輸入信號(hào)的第一輸入端、被配置成接收第一保持信號(hào)的第一保持端、被配置成接收第一信號(hào)的第一喚醒端、以及被配置成輸出第一輸出信號(hào)的第一輸出端。第二寄存器単元可以包括第二偏移延遲單元,其被配置成通過(guò)將第三輸入信號(hào)延遲偏移時(shí)間生成第二保持信號(hào);以及第ニ時(shí)間寄存器,其包括被配置成接收第四輸入信號(hào)的第二輸入端、被配置成接收第二保持信號(hào)的第二保持端、被配置成接收第一信號(hào)的第二喚醒端、以及被配置成輸出第二輸出信號(hào)的第二輸出端。在一些示例實(shí)施例中,第一時(shí)間寄存器可以輸出第一輸出信號(hào),該第一輸出信號(hào)在第一信號(hào)的上升沿后的第一給定、期望或預(yù)定時(shí)間段之后具有第一上升沿。第一時(shí)間段可以等于或基本上等于放電時(shí)間減去偏移時(shí)間減去第一時(shí)間差。第二時(shí)間寄存器可以輸出第二輸出信號(hào),該第二輸出信號(hào)在第一信號(hào)的上升沿之后的第二給定、期望或預(yù)定時(shí)間段之后具有上升沿。第二時(shí)間段可以等于或基本上等于放電時(shí)間減去偏移時(shí)間加上第二時(shí)間差。
在一些示例實(shí)施例中,第一時(shí)間寄存器可以包括第一電容器,并且第二時(shí)間寄存器可以包括第二電容器。第一電容器和第二電容器可以具有相同或基本上相同的電容。放電時(shí)間可以根據(jù)電容來(lái)確定。在一些示例實(shí)施例中,第一時(shí)間寄存器可以包括第一反相器,其被配置成將第一輸入信號(hào)反相;反相器控制單元,其被配置成響應(yīng)于第一保持信號(hào)使第一反相器去激活,并且響應(yīng)于第一信號(hào)激活第一反相器;電容器,其被配置成響應(yīng)于第一反相器的輸出信號(hào)而被充電或放電;以及第二反相器,其被配置成基于電容器的電壓生成第一輸出信號(hào)。在ー些不例實(shí)施例中,電容器可以在第一輸入信號(hào)和第一保持信號(hào)之間的時(shí)間差期間放電,以存儲(chǔ)關(guān)于第一輸入信號(hào)和第一保持信號(hào)之間的時(shí)間差的信息。在一些示例實(shí)施例中,電容器的放電可以響應(yīng)于第一輸入信號(hào)的上升沿開(kāi)始,可以響應(yīng)于第一保持信號(hào)的上升沿停止,并且可以響應(yīng)于第一信號(hào)的上升沿再次開(kāi)始。在一些示例實(shí)施例中,第一反相器可以包括第一(例如,PMOS)晶體管,其包括被配置成接收第一輸入信號(hào)的柵極、經(jīng)由反相器控制單元耦接到電源電壓的源扱,以及耦接到中間節(jié)點(diǎn)的漏扱;以及第二 (例如,NM0S)晶體管,其包括被配置成接收第一輸入信號(hào)的柵極,經(jīng)由反相器控制單元耦接到地電壓的源扱,以及耦接到中間節(jié)點(diǎn)的漏扱。反相器控制單元可以包括第三(例如,PMOS)晶體管,其耦接在電源電壓和第一晶體管之間;第四(例如,NMOS)晶體管,其耦接在地電壓和第二晶體管之間;D觸發(fā)器,其包括耦接到第三晶體管的柵極的輸出端,耦接到第四晶體管的柵極的反相輸出端,耦接到反相輸出端的數(shù)據(jù)端,和時(shí)鐘端;以及選擇器,其被配置成響應(yīng)于從D觸發(fā)器的反相輸出端輸出的反相輸出信號(hào),選擇性地將第一保持信號(hào)或第一信號(hào)輸出到D觸發(fā)器的時(shí)鐘端。電容器可以耦接在中間節(jié)點(diǎn)和地電壓之間。第二反相器可以包括第五(例如,PM0S)晶體管,其包括耦接到中間節(jié)點(diǎn)的柵極,耦接到電源電壓的源極,和被配置成輸出第一輸出信號(hào)的漏扱;以及第六(例如,NMOS )晶體管,其包括耦接到中間節(jié)點(diǎn)的柵極,耦接到地電壓的源極,以及被配置成輸出第一輸出信號(hào)的漏扱。在一些示例實(shí)施例中,第一時(shí)間寄存器可以包括第一反相器,其被配置成將第一輸入信號(hào)反相,反相器控制單元,其被配置成響應(yīng)于第一保持信號(hào)使第一反相器去激活,并且響應(yīng)于第一信號(hào)激活第一反相器;電容器,其被配置成響應(yīng)于第一反相器的輸出信號(hào)而被充電或放電;以及比較器,其被配置成通過(guò)比較電容器的電壓與參考電壓來(lái)生成第一輸出信號(hào)。在ー些不例實(shí)施例中,第一信號(hào)可以是通過(guò)延遲或反相第一輸入信號(hào)、第二輸入信號(hào)、第三輸入信號(hào)和第四輸入信號(hào)中的ー個(gè)而生成的喚醒信號(hào)。根據(jù)不例實(shí)施例,ー種包括在片上系統(tǒng)(SoC)中的時(shí)間差加法器包括第一寄存器単元和第二寄存器單元。第一寄存器單元被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),并且響應(yīng)于第一信號(hào)生成第一輸出信號(hào)。第二寄存器單元被配置成接收具有第二時(shí)間差的第三輸入信號(hào)和第四輸入信號(hào),并且響應(yīng)于第一信號(hào),生成相對(duì)于第一輸出信號(hào)具有第三時(shí)間差的第二輸出信號(hào)。第三時(shí)間差相當(dāng)于第一時(shí)間差和第二時(shí)間差的和。第一寄存器單元包括第一偏移延遲單元,其被配置成通過(guò)將第二輸入信號(hào)延遲偏移時(shí)間來(lái)生成第一保持信號(hào);以及第ー時(shí)間寄存器,其包括被配置成接收第一輸入信號(hào)的第ー輸入端,被配置成接收第一保持信號(hào)的第一保持端,被配置成接收第一信號(hào)的第一喚醒 端,以及被配置成輸出第一輸出信號(hào)的第一輸出端。第二寄存器單兀可以包括第二偏移延遲單元,其被配置成通過(guò)將第三輸入信號(hào)延遲偏移時(shí)間來(lái)生成第二保持信號(hào);以及第二時(shí)間寄存器,其包括被配置成接收第四輸入信號(hào)的第二輸入端,被配置成接收第二保持信號(hào)的第二保持端,被配置成接收第一信號(hào)的第二喚醒端,以及被配置成輸出第二輸出信號(hào)的第二輸出端。根據(jù)不例實(shí)施例,ー種包括在片上系統(tǒng)(SoC)中的時(shí)間差加法器包括第一寄存器単元和第二寄存器單元。第一寄存器單元被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),并且響應(yīng)于第一信號(hào)生成第一輸出信號(hào)。第二寄存器單元被配置成接收具有第二時(shí)間差的第三輸入信號(hào)和第四輸入信號(hào),并且響應(yīng)于第一信號(hào),生成相對(duì)于第一輸出信號(hào)具有第三時(shí)間差的第二輸出信號(hào)。第三時(shí)間差相當(dāng)于第一時(shí)間差和第二時(shí)間差的和。第一寄存器單兀包括第一時(shí)間寄存器,該第一時(shí)間寄存器包括第一輸入端,被配置成接收第一輸入信號(hào);第一保持端,被配置成接收第二輸入信號(hào);第一喚醒端,被配置成接收第一信號(hào);以及第ー輸出端,被配置成輸出第一輸出信號(hào)。第二寄存器單兀包括第二時(shí)間寄存器,該第二時(shí)間寄存器包括第二輸入端,被配置成接收第四輸入信號(hào);第二保持端,被配置成接收第三輸入信號(hào);第二喚醒端,被配置成接收第一信號(hào);以及第ニ輸出端,被配置成輸出第二輸出信號(hào)。在一些示例實(shí)施例中,第一時(shí)間寄存器可以輸出第一輸出信號(hào),該第一輸出信號(hào)在第一信號(hào)的上升沿后的第一給定、期望或預(yù)定時(shí)間段之后具有第一上升沿。第一時(shí)間段可以等于或基本上等于放電時(shí)間減去第一時(shí)間差。第二時(shí)間寄存器可以輸出第二輸出信號(hào),該第二輸出信號(hào)具有在第一信號(hào)的上升沿后的第二給定、期望或預(yù)定時(shí)間段之后的上升沿。第二時(shí)間段可以等于或基本上等于放電時(shí)間加上第二時(shí)間差。根據(jù)不例實(shí)施例,ー種包括在片上系統(tǒng)(SoC)中的時(shí)間差加法器包括第一寄存器単元和第二寄存器單元。第一寄存器單元被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),并且響應(yīng)于第一信號(hào)生成第一輸出信號(hào)。第二寄存器單元被配置成接收具有第二時(shí)間差的第三輸入信號(hào)和第四輸入信號(hào),并且響應(yīng)于第一信號(hào),生成相對(duì)于第一輸出信號(hào)具有第三時(shí)間差的第二輸出信號(hào)。第三時(shí)間差相當(dāng)于第一時(shí)間差和第二時(shí)間差的和。第一寄存器單元包括第一偏移延遲單元,其被配置成通過(guò)將第二輸入信號(hào)延遲偏移時(shí)間來(lái)生成第一保持信號(hào);以及第ー時(shí)間寄存器,其包括接收第一輸入信號(hào)的第一輸入端,被配置成接收第一保持信號(hào)的第一保持端,被配置成接收第二信號(hào)的第一預(yù)充電端,被配置成接收第一信號(hào)的第一喚醒端,以及被配置成輸出第一輸出信號(hào)的第一輸出端。第二寄存器單元包括第二偏移延遲單元,被配置成通過(guò)將第三輸入信號(hào)延遲偏移時(shí)間來(lái)生成第ニ保持信號(hào);以及第ニ時(shí)間寄存器,其包括被配置成接收第四輸入信號(hào)的第二輸入端,被配置成接收第二保持信號(hào)的第二保持端,被配置成接收第二信號(hào)的第二預(yù)充電端,被配置成接收第一信號(hào)的第二喚醒端,以及被配置成輸出第二輸出信號(hào)的第二輸出端。在一些示例實(shí)施例中,第一時(shí)間寄存器可以包括電容器,耦接在中間節(jié)點(diǎn)和地電壓之間;上拉晶體管,耦接在中間節(jié)點(diǎn)和電源電壓之間,并且被配置成響應(yīng)于第二信號(hào)對(duì)電容器充電;下拉晶體管,耦接在中間節(jié)點(diǎn)和地電壓之間;下拉晶體管控制單元,被配置成響應(yīng)于第一輸入信號(hào)導(dǎo)通下拉晶體管,響應(yīng)于第一保持信號(hào)使下拉晶體管截止,以及響應(yīng)于第一信號(hào)導(dǎo)通下拉晶體管;以及輸出單兀,被配置成基于電容器的電壓生成第一輸出信號(hào)。
在一些示例實(shí)施例中,下拉晶體管控制單元可以包括置位-復(fù)位鎖存器,該置位-復(fù)位鎖存器包括接收第一輸入信號(hào)的置位端,接收第一保持信號(hào)的復(fù)位端,和輸出端;以及或(OR)門(mén),其被配置成對(duì)第一信號(hào)和從置位-復(fù)位鎖存器的輸出端輸出的輸出信號(hào)執(zhí)行或運(yùn)算。或門(mén)可以包括耦接到下拉晶體管的柵極的輸出端。在一些示例實(shí)施例中,時(shí)間差加法器還可以包括控制單元,其被配置成生成第一信號(hào)和第二信號(hào)??刂茊卧梢园ǖ谝环聪嗥?,被配置成通過(guò)將第一輸入信號(hào)反相生成第一輸入信號(hào)的反相信號(hào);喚醒延遲單元,被配置成延遲第一輸入信號(hào)的反相信號(hào);第一置位-復(fù)位鎖存器,其包括被配置成接收第一輸入信號(hào)的反相信號(hào)的置位端,被配置成接收喚醒延遲單元的輸出信號(hào)的復(fù)位端,以及被配置成輸出第一信號(hào)的輸出端;預(yù)充電延遲單元,被配置成延遲喚醒延遲単元的輸出信號(hào);第二置位-復(fù)位鎖存器,包括被配置成接收喚醒延遲單元的輸出信號(hào)的置位端,被配置成接收預(yù)充電延遲単元的輸出信號(hào)的復(fù)位端,和輸出端;以及第二反相器,被配置成通過(guò)將第二置位-復(fù)位鎖存器的輸出信號(hào)反相生成第二信號(hào)。根據(jù)不例實(shí)施例,ー種包括在片上系統(tǒng)(SoC)中的時(shí)間差加法器包括第一寄存器単元和第二寄存器單元。第一寄存器單元被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),并且響應(yīng)于第一信號(hào)生成第一輸出信號(hào)。第二寄存器單元被配置成接收具有第二時(shí)間差的第三輸入信號(hào)和第四輸入信號(hào),并且響應(yīng)于第一信號(hào),生成相對(duì)于第一輸出信號(hào)具有第三時(shí)間差的第二輸出信號(hào)。第三時(shí)間差相當(dāng)于第一時(shí)間差和第二時(shí)間差的和。第一寄存器單兀包括第一時(shí)間寄存器,該第一時(shí)間寄存器包括第一輸入端,被配置成接收第一輸入信號(hào);第一保持端,被配置成接收第二輸入信號(hào);第一預(yù)充電端,被配置成接收第二信號(hào);以及第ー喚醒端,被配置成接收第一信號(hào);以及第ー輸出端,被配置成輸出第ー輸出信號(hào)。第二寄存器單兀包括第二時(shí)間寄存器,該第二時(shí)間寄存器包括第二輸入端,被配置成接收第四輸入信號(hào);第二保持端,被配置成接收第三輸入信號(hào);第二預(yù)充電端,被配置成接收第二信號(hào);第二喚醒端,被配置成接收第一信號(hào);以及第ニ輸出端,被配置成輸出第二輸出信號(hào)。
根據(jù)示例實(shí)施例,ー種包括在片上系統(tǒng)(SoC)中的時(shí)間差累加器包括第一時(shí)間差加法器和第二時(shí)間差加法器。第一時(shí)間差加法器被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),以及將第一時(shí)間差與第一先前輸出信號(hào)和第二先前輸出信號(hào)之間的第二時(shí)間差相加以生成第一輸出信號(hào)和第二輸出信號(hào),該第一輸出信號(hào)和第二輸出信號(hào)具有與第一時(shí)間差和第二時(shí)間差的和相當(dāng)?shù)牡谌龝r(shí)間差。第二時(shí)間差加法器被配置成接收具有第三時(shí)間差的第一輸出信號(hào)和第二輸出信號(hào),以及將第三時(shí)間差與相同的兩個(gè)信號(hào)之間的時(shí)間差相加以生成具有第三時(shí)間差的第一先前輸出信號(hào)和第二先前輸出信號(hào)。在一些示例實(shí)施例中,相同的兩個(gè)信號(hào)可以是第一輸出信號(hào)、第二輸出信號(hào)、第一輸出信號(hào)的反相信號(hào)以及第ニ輸出信號(hào)的反相信號(hào)中的ー種。根據(jù)示例實(shí)施例,一種在片上系統(tǒng)(SoC)中包括的時(shí)間差累加器包括時(shí)間差加法器、第一延遲電路和第二延遲電路。時(shí)間差加法器被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),以及將第一時(shí)間差與第一先前輸出信號(hào)和第二先前輸出信號(hào)之間的第二時(shí)間差相加以生成第一輸出信號(hào)和第二輸出信號(hào),該第一輸出信號(hào)和第二輸出信號(hào)
具有與第一時(shí)間差和第二時(shí)間差的和相當(dāng)?shù)牡谌龝r(shí)間差。第一延遲電路被配置成通過(guò)將第ー輸出信號(hào)延遲給定、期望或預(yù)定時(shí)間來(lái)生成第一先前輸出信號(hào)。第二延遲電路被配置成通過(guò)將第二輸出信號(hào)延遲給定、期望或預(yù)定時(shí)間來(lái)生成第二先前輸出信號(hào)。根據(jù)示例實(shí)施例,ー種sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器包括時(shí)間差加法器、時(shí)間差累加器、時(shí)域量化器(time domain quantizer)和數(shù)字時(shí)間轉(zhuǎn)換器。時(shí)間差加法器被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),以及從第一時(shí)間差中減去第一反饋信號(hào)和第二反饋信號(hào)之間的第二時(shí)間差以生成第一加法信號(hào)和第二加法信號(hào),該第一加法信號(hào)和第二加法信號(hào)具有與第一時(shí)間差減去第二時(shí)間差相當(dāng)?shù)牡谌龝r(shí)間差。時(shí)間差累加器被配置成累加第一加法信號(hào)和第二加法信號(hào)之間的第三時(shí)間差以生成第一累加信號(hào)和第二累加信號(hào)。時(shí)域量化器被配置成將第一累加信號(hào)和第二累加信號(hào)之間的時(shí)間差轉(zhuǎn)換成數(shù)字輸出信號(hào)。數(shù)字時(shí)間轉(zhuǎn)換器被配置成將數(shù)字輸出信號(hào)轉(zhuǎn)換成第一反饋信號(hào)和第二反饋信號(hào)。根據(jù)示例實(shí)施例,ー種sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器包括時(shí)間差調(diào)整單元、時(shí)間差累加器和時(shí)域量化器。時(shí)間差調(diào)整單元被配置成接收第一輸入信號(hào)、第二輸入信號(hào)和數(shù)字輸出信號(hào),以及通過(guò)將第一輸入信號(hào)和第二輸出信號(hào)中的至少ー個(gè)延遲根據(jù)數(shù)字輸出信號(hào)確定的延遲時(shí)間,來(lái)生成第一加法信號(hào)和第二加法信號(hào)。時(shí)間差累加器被配置成累加第一加法信號(hào)和第二加法信號(hào)之間的時(shí)間差以生成第一累加信號(hào)和第二累加信號(hào)。時(shí)域量化器被配置成將第一累加信號(hào)和第二累加信號(hào)之間的時(shí)間差轉(zhuǎn)換成數(shù)字輸出信號(hào)。在一些示例實(shí)施例中,時(shí)間差調(diào)整單元可以包括至少ー個(gè)第一延遲單元,被配置成延遲第一輸入信號(hào);第一選擇器,被配置成響應(yīng)于數(shù)字輸出信號(hào),選擇性地輸出第一輸入信號(hào)或第一延遲單元的輸出信號(hào)作為第一加法信號(hào);至少ー個(gè)第二延遲單元,被配置成延遲第二輸入信號(hào);以及第ニ選擇器,被配置成響應(yīng)于數(shù)字輸出信號(hào)選擇性地輸出第二輸入信號(hào)或第二延遲單元的輸出信號(hào)作為第二加法信號(hào)。根據(jù)示例實(shí)施例,ー種數(shù)字鎖相環(huán)包括相位檢測(cè)器、數(shù)字環(huán)路濾波器、數(shù)控振蕩器以及分頻器。相位檢測(cè)器被配置成生成數(shù)字時(shí)間差信號(hào),該數(shù)字時(shí)間差信號(hào)對(duì)應(yīng)于參考輸入信號(hào)和反饋信號(hào)之間的第一時(shí)間差。數(shù)字環(huán)路濾波器,被配置成通過(guò)對(duì)數(shù)字時(shí)間差信號(hào)進(jìn)行濾波生成數(shù)字控制信號(hào)。數(shù)控振蕩器被配置成響應(yīng)于數(shù)字控制信號(hào)生成輸出信號(hào)。分頻器被配置成通過(guò)將輸出信號(hào)分頻生成反饋信號(hào)。相位檢測(cè)器包括時(shí)間差加法器,被配置成接收具有第一時(shí)間差的參考輸入信號(hào)和反饋信號(hào),以及從第一時(shí)間差中減去第一內(nèi)部反饋信號(hào)和第二內(nèi)部反饋信號(hào)之間的第二時(shí)間差以生成第一加法信號(hào)和第二加法信號(hào),該第一加法信號(hào)和第二加法信號(hào)具有與第一時(shí)間差減去第二時(shí)間差相當(dāng)?shù)牡谌龝r(shí)間差;時(shí)間差累加器,被配置成累加第一加法信號(hào)和第二加法信號(hào)之間的第三時(shí)間差以生成第一累加信號(hào)和第二累加信號(hào);時(shí)域量化器,被配置成將第一累加信號(hào)和第二累加信號(hào)之間的時(shí)間差轉(zhuǎn)換成數(shù)字時(shí)間差信號(hào);以及數(shù)字時(shí)間轉(zhuǎn)換器,被配置成將數(shù)字時(shí)間差信號(hào)轉(zhuǎn)換成第一內(nèi)部反饋信號(hào)和第二內(nèi)部反饋信號(hào)。根據(jù)示例實(shí)施例,ー種數(shù)字鎖相環(huán)包括相位檢測(cè)器、數(shù)字環(huán)路濾波器、數(shù)控振蕩器以及分頻器。相位檢測(cè)器被配置成生成數(shù)字時(shí)間差信號(hào),該數(shù)字時(shí)間差信號(hào)對(duì)應(yīng)于參考輸入信號(hào)和反饋信號(hào)之間的時(shí)間差。數(shù)字環(huán)路濾波器被配置成通過(guò)對(duì)數(shù)字時(shí)間差信號(hào)進(jìn)行濾波生成數(shù)字控制信號(hào)。數(shù)控振蕩器被配置成響應(yīng)于數(shù)字控制信號(hào)生成輸出信號(hào)。分頻器被 配置成通過(guò)將輸出信號(hào)分頻生成反饋信號(hào)。相位檢測(cè)器包括時(shí)間差調(diào)整單元,被配置成接收參考輸入信號(hào)、反饋信號(hào)和數(shù)字時(shí)間差信號(hào),以及將參考輸入信號(hào)和反饋信號(hào)中的至少ー個(gè)延遲根據(jù)數(shù)字時(shí)間差信號(hào)確定的延遲時(shí)間,來(lái)生成第一加法信號(hào)和第二加法信號(hào);時(shí)間差累加器,被配置成累加第一加法信號(hào)和第二加法信號(hào)之間的時(shí)間差以生成第一累加信號(hào)和第二累加信號(hào);以及時(shí)域量化器,被配置成將第一累加信號(hào)和第二累加信號(hào)之間的時(shí)間差轉(zhuǎn)換成數(shù)字時(shí)間差信號(hào)。根據(jù)示例實(shí)施例,ー種溫度傳感器包括感測(cè)單元和sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器。感測(cè)單元被配置成感測(cè)溫度以生成第一輸入信號(hào)和第二輸入信號(hào),該第一輸入信號(hào)和第二輸入信號(hào)具有與感測(cè)的溫度相對(duì)應(yīng)的第一時(shí)間差。sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器被配置成生成與第一輸入信號(hào)和第二輸入信號(hào)之間的第一時(shí)間差相對(duì)應(yīng)的數(shù)字輸出信號(hào)。sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器包括時(shí)間差加法器,被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),以及從第一時(shí)間差中減去第一反饋信號(hào)和第二反饋信號(hào)之間的第二時(shí)間差以生成第一加法信號(hào)和第二加法信號(hào),該第一加法信號(hào)和第二加法信號(hào)具有與第一時(shí)間差減去第二時(shí)間差相當(dāng)?shù)牡诙r(shí)間差;時(shí)間差累加器,被配置成累加第一加法イ目號(hào)和第二加法信號(hào)之間的第三時(shí)間差以生成第一累加信號(hào)和第二累加信號(hào);時(shí)域量化器,被配置成將第一累加信號(hào)和第二累加信號(hào)之間的時(shí)間差轉(zhuǎn)換成數(shù)字輸出信號(hào);以及數(shù)字時(shí)間轉(zhuǎn)換器,被配置成將數(shù)字輸出信號(hào)轉(zhuǎn)換成第一反饋信號(hào)和第二反饋信號(hào)。在一些示例實(shí)施例中,感測(cè)單元可以包括脈沖發(fā)生器,被配置成生成脈沖;溫度不敏感延遲線(xiàn),被配置成將脈沖延遲第一延遲時(shí)間以輸出第一延遲的脈沖以作為第一輸入信號(hào),該第一延遲時(shí)間是恒定或基本恒定的,與溫度無(wú)關(guān);以及溫度敏感延遲線(xiàn),被配置成將脈沖延遲第二延遲時(shí)間以輸出第二延遲的脈沖,以作為第二輸入信號(hào),該第二延遲時(shí)間根據(jù)溫度行調(diào)整。根據(jù)示例實(shí)施例,ー種溫度傳感器包括感測(cè)單元和sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器。感測(cè)單元被配置成感測(cè)溫度以生成第一輸入信號(hào)和第二輸入信號(hào),該第一輸入信號(hào)和第二輸入信號(hào)具有與感測(cè)的溫度相對(duì)應(yīng)的時(shí)間差。sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器被配置成生成與第一輸入信號(hào)和第二輸入信號(hào)之間的時(shí)間差相對(duì)應(yīng)的數(shù)字輸出信號(hào)。sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器包括時(shí)間差調(diào)整單元,被配置成接收第一輸入信號(hào)、第二輸入信號(hào)和數(shù)字輸出信號(hào),以及將第一輸入信號(hào)和第二輸入信號(hào)中的至少ー個(gè)延遲根據(jù)數(shù)字輸出信號(hào)確定的延遲時(shí)間以生成第一加法信號(hào)和第二加法信號(hào);時(shí)間差累加器,被配置成累加第一加法信號(hào)和第二加法信號(hào)之間的時(shí)間差以生成第一累加信號(hào)和第二累加信號(hào);以及時(shí)域量化器,被配置成將第一累加信號(hào)和第二累加信號(hào)之間的時(shí)間差轉(zhuǎn)換成數(shù)字輸出信號(hào)。至少ー個(gè)其他示例實(shí)施例提供ー種包括時(shí)間差加法器的片上系統(tǒng)。時(shí)間差加法器被配置成基于多個(gè)輸入信號(hào)生成至少第一輸出信號(hào)和第二輸出信號(hào),該第一輸出信號(hào)在第ー躍變時(shí)間從第一電平躍變到第二電平,并且該第二輸出信號(hào)在第二躍變時(shí)間從第一電平躍變到第二電平,該第一躍變時(shí)間和第二躍變時(shí)間不同。第一輸出信號(hào)基于多個(gè)輸入信號(hào)中的第一對(duì)并且響應(yīng)于觸發(fā)信號(hào)生成,所述多個(gè)信號(hào)中的第一對(duì)具有第一時(shí)間差;第二輸出信號(hào)基于多個(gè)輸入信號(hào)中的第二對(duì)并且響應(yīng)于觸發(fā)信號(hào)生成,所述多個(gè)輸入信號(hào)中的第ニ對(duì)具有第二時(shí)間差;并且第一躍變時(shí)間和第二躍變時(shí)間之間的差基于第一時(shí)間差和第二時(shí)間差確定。根據(jù)至少ー些示例實(shí)施例,該時(shí)間差加法器可以包括第一寄存器單元,被配置成 基于多個(gè)輸入信號(hào)中的第一對(duì)并響應(yīng)于觸發(fā)信號(hào)生成第一輸出信號(hào);以及第ニ寄存器單元,被配置成基于多個(gè)輸入信號(hào)中的第二對(duì)并響應(yīng)于觸發(fā)信號(hào)生成第二輸出信號(hào)。所述多個(gè)輸入信號(hào)中的第一對(duì)可以包括第一輸入信號(hào)和第二輸入信號(hào)。第一寄存器単元可以包括第一偏移延遲單元,被配置成通過(guò)將第二輸入信號(hào)延遲偏移時(shí)間來(lái)生成第一保持信號(hào);以及第ー時(shí)間寄存器,包括被配置成接收第一輸入信號(hào)的第一輸入端,被配置成接收第一保持信號(hào)的第一保持端,被配置成接收觸發(fā)信號(hào)的第一喚醒端,以及被配置成輸出第一輸出信號(hào)的第一輸出端。所述多個(gè)輸入信號(hào)中的第二對(duì)可以包括第三輸入信號(hào)和第四輸入信號(hào)。第二寄存器単元可以包括第二偏移延遲單元,被配置成通過(guò)將第三輸入信號(hào)延遲偏移時(shí)間來(lái)生成第二保持信號(hào);以及第ニ時(shí)間寄存器,包括被配置成接收第四輸入信號(hào)的第二輸入端,被配置成接收第二保持信號(hào)的第二保持端,被配置成接收觸發(fā)信號(hào)的第二喚醒端,以及被配置成輸出第二輸出信號(hào)的第二輸出端。所述多個(gè)輸入信號(hào)中的第一對(duì)可以包括第一輸入信號(hào)和第二輸入信號(hào)。第一寄存器單元可以包括第一時(shí)間寄存器,該第一時(shí)間寄存器包括第一輸入端,被配置成接收第ー輸入信號(hào);第一保持端,被配置成接收第二輸入信號(hào);第一喚醒端,被配置成接收觸發(fā)信號(hào);以及第ー輸出端,被配置成輸出第一輸出信號(hào)。所述多個(gè)輸入信號(hào)中的第二對(duì)可以包括第三輸入信號(hào)和第四輸入信號(hào)。第二寄存器単元可以包括第二時(shí)間寄存器,其包括接收第四輸入信號(hào)的第二輸入端,接收第三輸入信號(hào)的第二保持端,接收第一信號(hào)的第二喚醒端,以及輸出第二輸出信號(hào)的第二輸出端。


從以下參照附圖的詳細(xì)描述,將能更加清楚地理解說(shuō)明性的、非限制性的示例實(shí)施例。圖I是圖示根據(jù)示例實(shí)施例的時(shí)間差加法器的示圖。圖2A和圖2B是圖示由圖I的時(shí)間差加法器執(zhí)行的時(shí)間差加法的単位元(identity element)和逆兀(inverse element)的不圖。圖3是圖示根據(jù)示例實(shí)施例的時(shí)間差加法器的框圖。圖4是圖示包括在圖3的時(shí)間差加法器中的時(shí)間寄存器的示例的電路圖。圖5是用于描述圖4的時(shí)間寄存器的示例操作的時(shí)序圖。圖6是圖示圖3的時(shí)間差加法器中包括的時(shí)間寄存器的另一個(gè)示例實(shí)施例的電路圖。圖7是圖示圖3的時(shí)間差加法器中包括的時(shí)間寄存器的再一個(gè)示例實(shí)施例的電路圖。圖8是圖示圖3的時(shí)間差加法器中包括的時(shí)間寄存器的再一個(gè)示例實(shí)施例的電路圖。 圖9A是用于描述圖3的時(shí)間差加法器的示例操作的時(shí)序圖。圖9B是用于描述圖3的時(shí)間差加法器的另ー個(gè)示例操作的時(shí)序圖。圖10是圖示根據(jù)示例實(shí)施例的時(shí)間差加法器的框圖。圖11是用于描述圖10的時(shí)間差加法器的示例操作的時(shí)序圖。圖12是圖示根據(jù)示例實(shí)施例的時(shí)間差加法器的框圖。圖13是圖示圖12的時(shí)間差加法器中包括的時(shí)間寄存器的示例實(shí)施例的電路圖。圖14是圖示圖12的時(shí)間差加法器中包括的控制單元的示例實(shí)施例的電路圖。圖15是用于描述圖13的時(shí)間寄存器的示例操作的時(shí)序圖。圖16是圖示圖12的時(shí)間差加法器中包括的時(shí)間寄存器的另ー個(gè)示例實(shí)施例的電路圖。圖17是用于描述圖12的時(shí)間差加法器的示例操作的時(shí)序圖。圖18是圖示根據(jù)示例實(shí)施例的時(shí)間差加法器的框圖。圖19是圖示根據(jù)示例實(shí)施例的時(shí)間差累加器的示圖。圖20是圖示根據(jù)示例實(shí)施例的時(shí)間差累加器的框圖。圖21是圖示根據(jù)示例實(shí)施例的時(shí)間差累加器的框圖。圖22是圖示圖21的時(shí)間差累加器中包括的延遲單元的示例的電路圖。圖23是用于描述圖22的延遲單元中包括的晶體管的排列的示例的示圖。圖24是圖示根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的框圖。圖25是用于描述圖24的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器執(zhí)行的噪聲整形的示圖。圖26是圖示圖24的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器中包括的時(shí)域量化器的示例實(shí)施例的框圖。圖27是圖示圖24的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器中包括的時(shí)域量化器的另ー個(gè)示例實(shí)施例的框圖。圖28是圖示圖24的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器中包括的數(shù)字時(shí)間轉(zhuǎn)換器的示例實(shí)施例的框圖。圖29是圖示圖24的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器中包括的數(shù)字時(shí)間轉(zhuǎn)換器的另一個(gè)不例實(shí)施例的框圖。圖30是圖示根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的框圖。圖31是圖示根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的框圖。
圖32是圖示圖31的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的示例實(shí)施例的框圖。圖33是圖示圖31的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的另ー個(gè)示例實(shí)施例的框圖。圖34是圖示根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的框圖。圖35是圖示根據(jù)示例實(shí)施例的數(shù)字鎖相環(huán)的框圖。圖36是圖示根據(jù)示例實(shí)施例的包括sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的模數(shù)轉(zhuǎn)換器的框圖。圖37是圖示根據(jù)示例實(shí)施例的包括sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的傳感器的框圖。圖38是圖示根據(jù)示例實(shí)施例的包括數(shù)字鎖相環(huán)的集成電路的框圖。
圖39是圖示根據(jù)示例實(shí)施例的包括數(shù)字鎖相環(huán)的收發(fā)器的框圖。圖40是圖示根據(jù)示例實(shí)施例的包括數(shù)字鎖相環(huán)的存儲(chǔ)器件的框圖。圖41是圖示根據(jù)示例實(shí)施例的移動(dòng)系統(tǒng)的框圖。圖42是圖示根據(jù)示例實(shí)施例的計(jì)算系統(tǒng)的框圖。
具體實(shí)施例方式以下將參照附圖更充分地描述各種示例實(shí)施例,附圖中示出了ー些示例實(shí)施例。然而,本發(fā)明構(gòu)思可以以許多不同的形式來(lái)具體實(shí)現(xiàn),不應(yīng)被解釋為局限于此出闡述的示例實(shí)施例。附圖中,為清楚起見(jiàn),可能夸大了層和區(qū)域的大小及相對(duì)大小。將會(huì)理解,當(dāng)一個(gè)元件或?qū)颖环Q(chēng)為在另一元件或?qū)印爸稀?、“連接”或“耦接”到另一元件或?qū)訒r(shí),它可以直接在該另一元件或?qū)又?、直接連接或耦接到該另一元件或?qū)樱蛘咭部梢源嬖诰娱g的元件或?qū)?。相反,?dāng)一個(gè)元件被稱(chēng)為“直接”在另一元件或?qū)又?、或者“直接連接到”或“直接耦接到”另一元件或?qū)訒r(shí),不存在居間的元件或?qū)?。相同的附圖標(biāo)記始終指代相同的元件。此處使用的術(shù)語(yǔ)“和/或”包括一個(gè)或多個(gè)相關(guān)列出項(xiàng)目的任意一個(gè)以及所有組合。將會(huì)理解,盡管此處可能使用詞語(yǔ)第一、第二、第三等來(lái)描述不同的元件、組件、區(qū)域、層和/或部分,但這些元件、組件、區(qū)域、層和/或部分不應(yīng)受到這些詞語(yǔ)的限制。這些詞語(yǔ)僅僅用于將ー個(gè)元件、組件、區(qū)域、層或部分與另ー個(gè)元件、組件、區(qū)域、層或部分區(qū)分開(kāi)來(lái)。因而,下面討論的第一元件、第一組件、第一區(qū)域、第一層或第一部分也可以被稱(chēng)為第ニ元件、第二組件、第二區(qū)域、第二層或第二部分而不會(huì)偏離本發(fā)明構(gòu)思的教導(dǎo)。為了便于描述,此處可能使用空間關(guān)系詞,如“在...之下”、“下方”、“下”、“上方”、“上”等,來(lái)描述圖中示出的ー個(gè)元件或特征與另外的元件或特征之間的關(guān)系。將會(huì)理解,所述空間關(guān)系詞除了附圖中描繪的方向之外還意圖涵蓋器件在使用中或操作中的不同方向。例如,如果附圖中的器件被翻轉(zhuǎn),則被描述為在其他元件或特征“下方”或“之下”的元件的方向?qū)⒆兂稍谒銎渌蛱卣鞯摹吧戏健薄R虼?,示例性詞語(yǔ)“下方”可以涵蓋上和下兩個(gè)方向??梢允蛊骷哂衅渌较?旋轉(zhuǎn)90度或其他方向),而此處使用的空間關(guān)系描述詞應(yīng)做相應(yīng)解釋。此處使用的術(shù)語(yǔ)僅僅是為了描述特定示例實(shí)施例,并非意圖限制發(fā)明構(gòu)思。此處使用的単數(shù)形式“一”、“ー個(gè)”意圖也包括復(fù)數(shù)形式,除非上下文明確給出相反指示。還將理解,當(dāng)在本說(shuō)明書(shū)中使用詞語(yǔ)“包括”和/或“包含”時(shí),表明存在所描述的特征、整體、步驟、操作、元件和/或組件,但不排除存在或附加ー個(gè)或多個(gè)其他特征、整體、步驟、操作、元件、組件和/或它們的組合。此處參照截面示圖對(duì)示例實(shí)施例進(jìn)行了描述,其中所述截面示圖是理想化的示例實(shí)施例(以及中間結(jié)構(gòu))的示意性示圖。因而,由于例如制造エ藝和/或容差而偏離示圖的形狀是預(yù)料之中的。因此,示例實(shí)施例不應(yīng)被解釋為局限于此處圖示的具體區(qū)域形狀,而是應(yīng)包括例如因制造而導(dǎo)致的形狀偏差。例如,圖示為矩形的注入?yún)^(qū)將一般具有圓形或曲線(xiàn)特征,和/或在其邊緣處具有注入濃度的梯度,而非從注入?yún)^(qū)到非注入?yún)^(qū)的ニ元變化。同樣地,通過(guò)注入形成的隱埋區(qū)可能導(dǎo)致在該隱埋區(qū)和通過(guò)其進(jìn)行注入的表面之間的區(qū)域中存在ー些注入。因此,附圖中圖示的區(qū)域本意是示意性的,它們的形狀并非意圖示出器件中區(qū)域的實(shí)際形狀,并且并非意圖限制本發(fā)明構(gòu)思的范圍。除非另外定義,否則此處使用的所有術(shù)語(yǔ)(包括技術(shù)術(shù)語(yǔ)和科學(xué)術(shù)語(yǔ))所具有的含義與本發(fā)明構(gòu)思所屬領(lǐng)域的普通技術(shù)人員通常理解的含義相同。還將理解,術(shù)語(yǔ),如通常使用的詞典中定義的那些術(shù)語(yǔ),應(yīng)該被解釋為所具有的含義與它們?cè)谙嚓P(guān)領(lǐng)域上下文中的含義一致,而不應(yīng)理想化地或過(guò)分形式化地對(duì)其進(jìn)行解釋?zhuān)谴颂幟鞔_地如此定義。 圖I是圖示根據(jù)示例實(shí)施例的時(shí)間差加法器的示圖,并且圖2A和圖2B是圖示由圖I的時(shí)間差加法器執(zhí)行的時(shí)間差加法的単位元和逆元的示圖。參照?qǐng)DI,時(shí)間差加法器100響應(yīng)于第一輸入信號(hào)SINl、第二輸入信號(hào)SIN2、第三輸入信號(hào)SIN3和第四輸入信號(hào)SIN4生成第一輸出信號(hào)SOUTl和第二輸出信號(hào)S0UT2。時(shí)間差加法器100可以將第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差TDl和第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差TD2相加,從而時(shí)間差加法器100可以輸出具有時(shí)間差TD1+TD2的第一輸出信號(hào)SOUTl和第二輸出信號(hào)S0UT2,該時(shí)間差TD1+TD2相當(dāng)于第一時(shí)間差TDl和第二時(shí)間差TD2的和。如圖2A和圖2B中所示,可以相對(duì)于任意時(shí)間差TD來(lái)定義由時(shí)間差加法器100執(zhí)行的時(shí)間差加法(運(yùn)算符“ + ”可以用于此)的単位元和逆元。也就是說(shuō),例如,相對(duì)于任意時(shí)間差TD,時(shí)間差加法的単位元“0”滿(mǎn)足下面的公式I。[公式I]TD+0=0+TD=TD此外,關(guān)于時(shí)間差加法,任意時(shí)間差TD的逆元-TD滿(mǎn)足下面的公式2。[公式2]TD+ (-TD) = (-TD) +TD=O因而,根據(jù)至少一些示例實(shí)施例的時(shí)間差加法器100可以對(duì)任意時(shí)間差TD執(zhí)行時(shí)間差加法,該任意時(shí)間差TD相對(duì)于該時(shí)間差加法是封閉的。當(dāng)半導(dǎo)體器件的設(shè)計(jì)規(guī)則(DR)減小時(shí),半導(dǎo)體器件的電源電壓和/或工作電壓也隨之降低。因此,電壓域的信噪比(SNR)降低。然而,隨著電源電壓和/或工作電壓降低吋,電壓信號(hào)從低電平到高電平或從高電平到低電平的躍變時(shí)間也會(huì)減少。因此,在時(shí)域的SNR會(huì)増加。因而,在相對(duì)低的電源電壓環(huán)境下,電子電路和器件可以通過(guò)在時(shí)域處理信號(hào)來(lái)提高性能。也就是說(shuō),例如,在相對(duì)低的電源電壓環(huán)境下,由于根據(jù)示例實(shí)施例的時(shí)間差加法器100和/或時(shí)間差累加器可以在時(shí)域處理信號(hào),因此可以提高包括時(shí)間差加法器100和/或時(shí)間差累加器的各種電子電路和器件的性能。根據(jù)示例實(shí)施例的時(shí)間差加法器100和/或時(shí)間差累加器可以包括在片上系統(tǒng)(SoC)中。圖3是圖示根據(jù)示例實(shí)施例的時(shí)間差加法器的框圖。參照?qǐng)D3,時(shí)間差加法器200a包括第一寄存器單元210a和第二寄存器單元250a。第一寄存器單兀210a可以接收第一輸入信號(hào)SINl和第二輸入信號(hào)SIN2,并且可以響應(yīng)于喚醒信號(hào)SAWK生成第一輸出信號(hào)S0UT1。第一寄存器單元210a可以包括第一偏移延遲單元220和第一時(shí)間寄存器230。第一偏移延遲單元220可以通過(guò)將第二輸入信號(hào)SIN2延遲ー偏移時(shí)間來(lái)生成第一保持信號(hào)SHLDl。第一時(shí)間寄存器230可以包括接收第一輸入信號(hào)SINl的第一輸入端IN1、接收第一保持信號(hào)SHLDl的第一保持端HLD1、接收喚醒信號(hào)SAWK的第一喚醒端AWKl、以及輸出第一輸出信號(hào) SOUTl的第一輸出端OUTl。第二寄存器單元250a可以接收第三輸入信號(hào)SIN3和第四輸入信號(hào)SIN4,并且可以響應(yīng)于喚醒信號(hào)SAWK生成第二輸出信號(hào)S0UT2。第二寄存器單元250a可以包括第二偏移延遲單元260和第二時(shí)間寄存器270。第二偏移延遲單元260可以通過(guò)將第三輸入信號(hào)SIN3延遲ー偏移時(shí)間來(lái)生成第二保持信號(hào)SHLD2。第二時(shí)間寄存器270可以包括接收第四輸入信號(hào)SIN2的第二輸入端IN2、接收第二保持信號(hào)SHLD2的第二保持端HLD2、接收喚醒信號(hào)SAWK的第二喚醒端AWK2、以及輸出第二輸出信號(hào)S0UT2的第二輸出端0UT2。在一些示例實(shí)施例中,喚醒信號(hào)SAWK可以是從外部電路或外部設(shè)備接收的。在其他示例實(shí)施例中,時(shí)間差加法器200a還可以包括生成喚醒信號(hào)SAWK的電路。例如,時(shí)間差加法器200a中包括的電路可以通過(guò)延遲或反相第一輸入信號(hào)SINl、第二輸入信號(hào)SIN2、第三輸入信號(hào)SIN3和第四輸入信號(hào)SIN4中的ー個(gè)來(lái)生成喚醒信號(hào)SAWK。響應(yīng)于喚醒信號(hào)SAWK,第一時(shí)間寄存器230可以輸出第一輸出信號(hào)S0UT1,該第一輸出信號(hào)SOUTl在自喚醒信號(hào)SAWK的上升沿起的給定、期望或預(yù)定的第一時(shí)間段之后具有上升沿。第一時(shí)間段可以等于放電時(shí)間減去偏移時(shí)間減去第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差。也就是說(shuō),例如,喚醒信號(hào)SAWK與第一輸出信號(hào)SOUTl之間的時(shí)間差,或者第一時(shí)間段,可以通過(guò)從放電時(shí)間中減去偏移時(shí)間、并且進(jìn)ー步從該減法結(jié)果中減去第一時(shí)間差來(lái)獲得。響應(yīng)于喚醒信號(hào)SAWK,第二時(shí)間寄存器270可以輸出第二輸出信號(hào)S0UT2,該第二輸出信號(hào)S0UT2在自喚醒信號(hào)SAWK的上升沿起的給定、期望或預(yù)定的第二時(shí)間段之后具有上升沿。該第二時(shí)間段可以等于放電時(shí)間減去偏移時(shí)間加上第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差。也就是說(shuō),喚醒信號(hào)SAWK與第二輸出信號(hào)S0UT2之間的時(shí)間差,或者第二時(shí)間段,可以通過(guò)從放電時(shí)間中減去偏移時(shí)間、并且進(jìn)一步將第二時(shí)間差與該減法結(jié)果相加來(lái)獲得。第一偏移延遲單元220的偏移時(shí)間可以與第二偏移延遲單元260的偏移時(shí)間相同或基本相同。該偏移時(shí)間可以與輸入到時(shí)間差加法器200a的時(shí)間差的范圍相對(duì)應(yīng)地進(jìn)行設(shè)置。例如,該偏移時(shí)間可以被設(shè)置得比輸入到時(shí)間差加法器200a的負(fù)時(shí)間差的最大絕對(duì)值長(zhǎng)。第一時(shí)間寄存器230的放電時(shí)間可以與第二時(shí)間寄存器270的放電時(shí)間相同或基本相同??梢愿鶕?jù)每個(gè)時(shí)間寄存器230和270中包括的電容器的電容來(lái)確定放電時(shí)間,并且第一時(shí)間寄存器230中包括的電容器的電容可以與第二時(shí)間寄存器270中包括的電容器的電容相同或基本相同??梢耘c輸入到時(shí)間差加法器200a的時(shí)間差的范圍和偏移時(shí)間相對(duì)應(yīng)地設(shè)置放電時(shí)間。例如,該放電時(shí)間可以被設(shè)置得比偏移時(shí)間與輸入到時(shí)間差加法器200a的正時(shí)間差的最大絕對(duì)值的和長(zhǎng)。此外,放電時(shí)間可以被設(shè)置為比第一到第四輸入信號(hào)SIN1、SIN2、SIN3和SIN4之一的脈沖寬度短。第一輸出信號(hào)SOUTl與第二輸出信號(hào)S0UT2之間的時(shí)間差可以是從第一輸出信號(hào)SOUTl具有上升沿的時(shí)間到第二輸出信號(hào)S0UT2具有上升沿的時(shí)間的時(shí)間間隔,所述第一輸出信號(hào)SOUTl與第二輸出信號(hào)S0UT2之間的時(shí)間差可以等于或基本上等于喚醒信號(hào)SAWK與第二輸出信號(hào)S0UT2之間的時(shí)間差減去喚醒信號(hào)SAWK與第一輸出信號(hào)SOUTl之間的時(shí)間差。由于第一偏移延遲單元220和第二偏移延遲單元260具有相同或基本上相同的偏移時(shí)間,并且第一時(shí)間寄存器230和第二時(shí)間寄存器270具有相同或基本上相同的放電時(shí)間,所以第一輸出信號(hào)SOUTl和第二輸出信號(hào)S0UT2之間的時(shí)間差可以相當(dāng)于第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差和第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差的和。如上所述,根據(jù)不例實(shí)施例的時(shí)間差加法器200a可以輸出第一輸出信號(hào)SOUTl和 第二輸出信號(hào)S0UT2,該第一輸出信號(hào)SOUTl和第二輸出信號(hào)S0UT2具有與第一時(shí)間差和第ニ時(shí)間差的和相當(dāng)?shù)臅r(shí)間差。在一些示例實(shí)施例中,第一寄存器單元210a中包括的至少一部分組件(例如,晶體管)以及第二寄存器單元250a中包括的至少一部分組件(例如,晶體管)可以交替地排列。因此,可以減少由エ藝、電壓以及溫度(process, voltage and temperature,PVT)變化所導(dǎo)致的第一寄存器單元210a與第二寄存器單元250a之間的失配。圖4是圖示包括在圖3的時(shí)間差加法器中的時(shí)間寄存器的示例的電路圖。參照?qǐng)D4,時(shí)間寄存器300a包括第一反相器310、反相器控制單元320a、電容器330和輸出單元340。圖3中圖示的第一時(shí)間寄存器230和第二時(shí)間寄存器270中的每ー個(gè)都可以被實(shí)現(xiàn)為圖4的時(shí)間寄存器300a。例如,如果時(shí)間寄存器300a是圖3的第一時(shí)間寄存器230,則圖4的輸入信號(hào)SIN可以對(duì)應(yīng)于圖3的第一輸入信號(hào)SINl,圖4的保持信號(hào)SHLD可以對(duì)應(yīng)于圖3的第一保持信號(hào)SHLD1,并且圖4的輸出信號(hào)SOUT可以對(duì)應(yīng)于圖3的第一輸出信號(hào)SOUTl。此外,如果時(shí)間寄存器300a是圖3的第二時(shí)間寄存器270,則圖4的輸入信號(hào)SIN可以對(duì)應(yīng)于圖3的第二輸入信號(hào)SIN2,圖4的保持信號(hào)SHLD可以對(duì)應(yīng)于圖3的第二保持信號(hào)SHLD2,并且圖4的輸出信號(hào)SOUT可以對(duì)應(yīng)于圖3的第二輸出信號(hào)S0UT2。第一反相器310可以將輸入信號(hào)SIN反相。第一反相器310可以包括第一 PMOS晶體管Pl和第一 NMOS晶體管NI。第一 PMOS晶體管Pl可以包括接收輸入信號(hào)SIN的柵極、經(jīng)由反相器控制單元320a耦接到電源電壓的源扱、以及耦接到中間節(jié)點(diǎn)NMID的漏扱。第一 NMOS晶體管NI可以包括接收輸入信號(hào)SIN的柵極、經(jīng)由反相器控制單元320a耦接到地電壓的源極、以及耦接到中間節(jié)點(diǎn)匪ID的漏極。反相器控制單元320a可以響應(yīng)于保持信號(hào)SHLD去激活第一反相器310,并且可以響應(yīng)于喚醒信號(hào)SAWK激活第一反相器310。反相器控制單元320a可以包括第二 PMOS晶體管P2、第二 NMOS晶體管N2、D觸發(fā)器323和選擇器321。第二 PMOS晶體管P2可以耦接在電源電壓和第一 PMOS晶體管Pl之間。例如,第二PMOS晶體管P2可以包括耦接到D觸發(fā)器323的輸出端Q的柵極、耦接到電源電壓的源扱、以及耦接到第一 PMOS晶體管Pl的源極的漏極。第二 NMOS晶體管N2可以耦接在地電壓和第一 NMOS晶體管NI之間。例如,第二 NMOS晶體管N2可以包括耦接到地電壓的反相輸出端/Q的柵極、耦接到地電壓的源扱、以及耦接到第一 NMOS晶體管NI的源極的漏扱。第二PMOS晶體管P2和第二 NMOS晶體管N2可以選擇性地將第一反相器310耦接到電源電壓和地電壓。例如,當(dāng)?shù)诙?PMOS晶體管P2和第二 NMOS晶體管N2導(dǎo)通時(shí),第一反相器310可以電耦接到電源電壓和地電壓。當(dāng)?shù)诙?PMOS晶體管P2和第二 NMOS晶體管N2截止時(shí),第一反相器310可以從電源電壓和地電壓電斷開(kāi)。D觸發(fā)器323可以包括耦接到第二 PMOS晶體管P2的柵極的輸出端Q、耦接到第二NMOS晶體管N2的柵極的反相輸出端/Q、耦接到反相輸出端/Q的數(shù)據(jù)端D、以及接收選擇器321的輸出信號(hào)的時(shí)鐘端。由于數(shù)據(jù)端D耦接到反相輸出端/Q,所以毎次施加到時(shí)鐘端的選擇器321的輸出信號(hào)具有上升沿時(shí),從輸出端Q輸出的輸出信號(hào)以及從反相輸出端/Q 輸出的反相輸出信號(hào)都可以從高翻轉(zhuǎn)到低或者從低翻轉(zhuǎn)到高,選擇器321可以響應(yīng)于從反相輸出端/Q輸出的反相輸出信號(hào)選擇性地將保持信號(hào)SHLD或者喚醒信號(hào)SAWK輸出到時(shí)鐘端。例如,選擇器321可以通過(guò)多路復(fù)用器321來(lái)實(shí)現(xiàn)。多路復(fù)用器321可以包括接收保持信號(hào)SHLD的第一輸入端、接收喚醒信號(hào)SAWK的第二輸入端、接收作為選擇信號(hào)的反相輸出信號(hào)的選擇端、以及響應(yīng)于選擇信號(hào)選擇性地輸出保持信號(hào)SHLD或喚醒信號(hào)SAWK的輸出端。電容器330可以響應(yīng)于第一反相器310的輸出信號(hào)而被充電或放電。電容器330可以包括耦接到中間節(jié)點(diǎn)的第一電極和耦接到地電壓的第二電極。例如,當(dāng)?shù)谝环聪嗥?10的輸出信號(hào)具有邏輯高電平時(shí)、或者當(dāng)?shù)谝?PMOS晶體管Pl和第二 PMOS晶體管P2被導(dǎo)通吋,電容器330的第一電極可以通過(guò)第一 PMOS晶體管Pl和第二 PMOS晶體管P2電耦接到電源電壓,因而電容器330可以被充電。當(dāng)?shù)谝环聪嗥?10的輸出信號(hào)具有邏輯低電平吋、或者當(dāng)?shù)谝环薕S晶體管NI和第二 NMOS晶體管N2被導(dǎo)通吋,電容器330的第一電極可以通過(guò)第一 NMOS晶體管NI和第二 NMOS晶體管N2電耦接到地電壓,因而電容器330可以被放電。輸出單元340可以基于電容器330的電壓(例如,中間節(jié)點(diǎn)匪ID的電壓)生成輸出信號(hào)S0UT。例如,輸出單元340可以包括第二反相器340。第二反相器340可以包括第三PMOS晶體管P3和第三NMOS晶體管N3。例如,第三PMOS晶體管P3可以包括耦接到中間節(jié)點(diǎn)匪ID的柵極、耦接到電源電壓的源極、以及輸出輸出信號(hào)SOUT的漏極。第三NMOS晶體管N3可以包括耦接到中間節(jié)點(diǎn)匪ID的柵極、耦接到地電壓的源極、以及輸出輸出信號(hào)SOUT的漏扱。當(dāng)電容器330的電壓低于預(yù)定閾值電壓時(shí),第二反相器340可以輸出具有邏輯高電平的輸出信號(hào)S0UT。例如,當(dāng)電容器330的電壓低于第三PMOS晶體管P3的閾值電壓時(shí),第三PMOS晶體管P3可以導(dǎo)通,因而第二反相器340可以輸出具有邏輯高電平的輸出信號(hào)SOUT。電容器330在輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差期間放電,以存儲(chǔ)關(guān)于輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差的信息。例如,電容器330的放電可以響應(yīng)于輸入信號(hào)SIN的上升沿開(kāi)始,并且可以響應(yīng)于保持信號(hào)SHLD的上升沿停止,從而電容器330可以在輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差期間放電。此外,電容器330的放電可以響應(yīng)于喚醒信號(hào)SAWK的上升沿而再次開(kāi)始。因此,在自喚醒信號(hào)SAWK的上升沿起的給定、期望或預(yù)定的時(shí)間段之后,電容器330的電壓可以變得低于給定、期望或預(yù)定的閾值電壓(例如,第三PMOS晶體管P3的閾值電壓),并且該時(shí)間段可以根據(jù)輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差來(lái)確定。例如,如果所述時(shí)間差増大,則所述時(shí)間段可以減小,并且,如果該時(shí)間差減小,則該時(shí)間段可以増大。當(dāng)電容器330的電壓變得低于該閾值電壓時(shí),輸出單元340可以輸出具有邏輯高電平的輸出信號(hào)SOUT。因此,輸出信號(hào)SOUT可以在自喚醒信號(hào)SAWK的上升沿起的、根據(jù)所述時(shí)間差確定的時(shí)間段之后具有上升沿。因而,輸出信號(hào)SOUT具有上升沿的時(shí)間點(diǎn)可以根據(jù)輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差來(lái)確定。例如,為了開(kāi)始電容器330的放電,第一反相器310可以響應(yīng)于輸入信號(hào)SIN的上升沿將電容器330電耦接到地電壓。為了停止電容器330的放電,反相器控制單元320a可以響應(yīng)于保持信號(hào)SHLD的上升沿使第一反相器310去激活。為了再次開(kāi)始電容器330的放電,反相器控制單元320a可以響應(yīng)于喚醒信號(hào)SAWK的上升沿激活第一反相器310。在電容器330的放電再次開(kāi)始之后,當(dāng)電容器330的電壓,或者中間節(jié)點(diǎn)匪ID的電壓變得低于閾值電壓時(shí),輸出單元340可以輸出具有邏輯高電平的輸出信號(hào)S0UT。因此,響應(yīng)于喚醒信號(hào)SAWK,時(shí)間寄存器300a可以輸出在根據(jù)輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差確定的時(shí)間點(diǎn)具有上升沿的輸出信號(hào)S0UT。 圖5是用于描述圖4的時(shí)間寄存器的操作的時(shí)序圖。參照?qǐng)D4和圖5,第一反相器310可以響應(yīng)于輸入信號(hào)SIN的上升沿輸出具有邏輯低電平的輸出信號(hào)。當(dāng)輸入信號(hào)SIN具有上升沿吋,D觸發(fā)器323可以在輸出端Q輸出具有邏輯低電平的輸出信號(hào),并且可以在反相輸出端/Q輸出具有邏輯高電平的反相輸出信號(hào)。因此,第一 NMOS晶體管NI可以響應(yīng)于輸入信號(hào)SIN的上升沿導(dǎo)通,第二 NMOS晶體管N2可以響應(yīng)于具有邏輯高電平的反相輸出信號(hào)導(dǎo)通。如果第一 NMOS晶體管NI和第二 NMOS晶體管N2導(dǎo)通,則中間節(jié)點(diǎn)匪ID,或者電容器330的第一電極可以通過(guò)第一 NMOS晶體管NI和第二 NMOS晶體管N2耦接到地電壓,因而電容器330可以放電。如上所述,電容器330可以響應(yīng)于輸入信號(hào)SIN的上升沿放電,并且電容器330的電壓,或者中間節(jié)點(diǎn)匪ID的電壓V匪ID可以減小。反相器控制單元320a可以響應(yīng)于保持信號(hào)SHLD的上升沿去激活第一反相器310。例如,選擇器321可以響應(yīng)于從D觸發(fā)器323的反相輸出端/Q輸出的具有邏輯高電平的反相輸出信號(hào)向D觸發(fā)器323的時(shí)鐘端輸出保持信號(hào)SHLD。響應(yīng)于來(lái)自選擇器321的保持信號(hào)SHLD的上升沿,D觸發(fā)器323可以在輸出端Q輸出具有邏輯高電平的輸出信號(hào),并且可以在反相輸出端/Q輸出具有邏輯低電平的反相輸出信號(hào)。因此,第二 PMOS晶體管P2可以響應(yīng)于具有邏輯高電平的輸出信號(hào)截止,并且第二 NMOS晶體管N2可以響應(yīng)于具有邏輯低電平的反相輸出信號(hào)截止。如果第二 NMOS晶體管N2截止,則電容器330的放電可以停止。如上所述,電容器330的放電可以響應(yīng)于保持信號(hào)SHLD的上升沿停止,并且電容器330的電壓的減小,或者中間節(jié)點(diǎn)匪ID的電壓V_NMID的減小可以停止。反相器控制單元320a可以響應(yīng)于喚醒信號(hào)SAWK的上升沿激活第一反相器310。例如,選擇器321可以響應(yīng)于從D觸發(fā)器323的反相輸出端/Q輸出的具有邏輯低電平的反相輸出信號(hào)向D觸發(fā)器323的時(shí)鐘端輸出喚醒信號(hào)SAWK。響應(yīng)于來(lái)自選擇器321的喚醒信號(hào)SAWK的上升沿,D觸發(fā)器323可以在輸出端Q輸出具有邏輯低電平的輸出信號(hào),并且可以在反相輸出端/Q輸出具有邏輯高電平的反相輸出信號(hào)。因此,第二 PMOS晶體管P2可以響應(yīng)于具有邏輯低電平的輸出信號(hào)導(dǎo)通,并且第二 NMOS晶體管N2可以響應(yīng)于具有邏輯高電平的反相輸出信號(hào)導(dǎo)通。此外,第一 NMOS晶體管NI可以響應(yīng)于具有邏輯高電平的輸入信號(hào)SIN導(dǎo)通。如果第一 NMOS晶體管NI和第二 NMOS晶體管N2被導(dǎo)通,則中間節(jié)點(diǎn)匪ID可以通過(guò)第一 NMOS晶體管NI和第二 NMOS晶體管N2耦接到地電壓,因而電容器330的放電可以再次開(kāi)始。如上所述,電容器330的放電可以響應(yīng)于喚醒信號(hào)SAWK的上升沿再次開(kāi)始,從而電容器330的電壓,或者中間節(jié)點(diǎn)匪ID的電壓V_NMID可以再次減小。輸出單元340可以基于電容器330的電壓,或者中間節(jié)點(diǎn)匪ID的電壓V_NMID輸出輸出信號(hào)S0UT。當(dāng)中間節(jié)點(diǎn)匪ID的電壓V_NMID變得低于給定、期望或預(yù)定的閾值電壓VTH吋,輸出單元340可以輸出具有邏輯高電平的輸出信號(hào)S0UT。例如,該給定、期望或預(yù)定的閾值電壓VTH可以是第三PMOS晶體管P3的閾值電壓。因而,如果中間節(jié)點(diǎn)匪ID的電壓V_NMID變得低于第三PMOS晶體管P3的閾值電壓,第三PMOS晶體管P3可以導(dǎo)通,并且輸出信號(hào)SOUT可以具有邏輯高電平。輸出信號(hào)SOUT可以在自喚醒信號(hào)SAWK的上升沿起的給定、期望或預(yù)定的時(shí)間Tdis-TD-Toff之后具有上升沿。該給定、期望或預(yù)定的時(shí)間Tdis-TD-Toff可以等于放電時(shí) 間Tdis減去輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差TD+Toff。例如,在輸入信號(hào)SIN是圖3的第一輸入信號(hào)SIN1、并且保持信號(hào)SHLD是從圖3的第一偏移延遲單元220輸出的第一保持信號(hào)SHLDl的情況下,輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差TD+Toff可以相當(dāng)于第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的時(shí)間差TD和第一偏移延遲單兀220的偏移時(shí)間Toff的和。在這種情況下,輸出信號(hào)SOUT可以在自喚醒信號(hào)SAWK的上升沿起的給定、期望或預(yù)定的時(shí)間Tdis-TD-Toff之后具有上升沿,并且該給定、期望或預(yù)定的時(shí)間Tdis-TD-Toff可以通過(guò)從放電時(shí)間Tdis中,減去第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的時(shí)間差TD和第一偏移延遲單元220的偏移時(shí)間Toff的和,來(lái)獲得。放電時(shí)間Tdis可以是在電容器330的第一電極電耦接到地電壓時(shí)、電容器330的電壓從高電平減小到給定、期望或預(yù)定的閾值電壓VTH的時(shí)間段,并且放電時(shí)間Tdis可以根據(jù)第一匪OS晶體管NI和第二 NMOS晶體管N2的電流驅(qū)動(dòng)能力以及電容器330的電容來(lái)確定。因而,如果第一 NMOS晶體管NI和第二 NMOS晶體管N2的電流驅(qū)動(dòng)能力固定,則放電時(shí)間Tdis可以根據(jù)電容器330的電容來(lái)確定。圖3的第一時(shí)間寄存器230中包括的電容器以及圖3的第二時(shí)間寄存器270中包括的電容器可以具有相同或基本上相同的電容,因而第一時(shí)間寄存器230和第二時(shí)間寄存器270可以具有相同或基本上相同的放電時(shí)間Tdis。此外,圖3的第一偏移延遲單元220和第二偏移延遲單元260可以具有相同或基本上相同的偏移時(shí)間Toff。因此,圖3的第一輸出信號(hào)SOUTl和第二輸出信號(hào)S0UT2之間的時(shí)間差(例如,第ー輸出信號(hào)SOUTI具有上升沿的時(shí)間點(diǎn)與第二輸出信號(hào)S0UT2具有上升沿的時(shí)間點(diǎn)之間的時(shí)間差)可以根據(jù)第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差以及第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差來(lái)確定,下面會(huì)參照?qǐng)D9A和圖9B對(duì)此進(jìn)行描述。在輸出單兀340輸出具有邏輯高電平的輸出信號(hào)SOUT之后,第一反相器310可以響應(yīng)于輸入信號(hào)SIN的下降沿輸出具有邏輯低電平的輸出信號(hào)。例如,第一 PMOS晶體管Pl可以響應(yīng)于輸入信號(hào)SIN的下降沿導(dǎo)通,并且第二 PMOS晶體管P2可以響應(yīng)于具有邏輯低電平的反相輸出信號(hào)導(dǎo)通。如果第一 PMOS晶體管Pl和第二 PMOS晶體管P2被導(dǎo)通,則中間節(jié)點(diǎn)匪ID,或電容器330的第一電極可以通過(guò)第一 PMOS晶體管Pl和第二 PMOS晶體管P2耦接到電源電壓,并且電容器330可以被充電。在其他示例實(shí)施例中,喚醒信號(hào)SAWK可以是輸入信號(hào)SIN的反相信號(hào),并且邏輯門(mén)可以被置于輸入信號(hào)SIN與第一反相器310之間,以便即使輸入信號(hào)SIN具有下降沿,也在給定、期望或預(yù)定的時(shí)間段期間向第一反相器310施加具有邏輯高電平的信號(hào)。在這種情況下,第一反相器310可以響應(yīng)于邏輯門(mén)的輸出信號(hào)對(duì)電容器330充電。圖6是圖示圖3的時(shí)間差加法器中包括的時(shí)間寄存器的另一個(gè)示例實(shí)施例的電路圖。參照?qǐng)D6,時(shí)間寄存器300b包括第一反相器310、反相器控制單元320b、電容器330和輸出單元340。除了反相器控制單元320b中包括的選擇器325、327和329的配置和操作之外,圖6的時(shí)間寄存器300b可以具有與圖4的時(shí)間寄存器300a類(lèi)似或基本上類(lèi)似的配置,并且可以執(zhí)行與圖4的時(shí)間寄存器300a類(lèi)似或基本上類(lèi)似的操作。反相器控制單元320b可以響應(yīng)于保持信號(hào)SHLD去激活第一反相器310,并且可以 響應(yīng)于喚醒信號(hào)SAWK激活第一反相器310。反相器控制單元320b可以包括第二 PMOS晶體管P2、第二 NMOS晶體管N2、D觸發(fā)器323以及選擇器325、327和329。選擇器325、327和329可以用邏輯門(mén)325、327和329來(lái)實(shí)現(xiàn)。例如,選擇器325、327和329可以包括第一與門(mén)325、第二與門(mén)327和或門(mén)329。第一與門(mén)325可以對(duì)保持信號(hào)SHLD和從D觸發(fā)器323的反相輸出端/Q輸出的反相輸出信號(hào)執(zhí)行與運(yùn)算。第二與門(mén)327可以對(duì)喚醒信號(hào)SAWK和從D觸發(fā)器323的輸出端Q輸出的輸出信號(hào)執(zhí)行與運(yùn)算?;蜷T(mén)329可以對(duì)第一與門(mén)325的輸出信號(hào)和第二與門(mén)327的輸出信號(hào)執(zhí)行或運(yùn)算。當(dāng)從反相輸出端/Q輸出的反相輸出信號(hào)具有邏輯高電平、并且從輸出端Q輸出的輸出信號(hào)具有邏輯低電平吋,邏輯門(mén)325、327和329可以輸出保持信號(hào)SHLD。當(dāng)從反相輸出端/Q輸出的反相輸出信號(hào)具有邏輯低電平、并且從輸出端Q輸出的輸出信號(hào)具有邏輯高電平時(shí),邏輯門(mén)325、327和329可以輸出喚醒信號(hào)SAWK。圖7是圖示圖3的時(shí)間差加法器中包括的時(shí)間寄存器的再一個(gè)示例實(shí)施例的電路圖。參照?qǐng)D7,時(shí)間寄存器300c包括第一反相器310、反相器控制單元320c、電容器330和輸出單元340。除了反相器控制單元320c中包括的選擇器P4、N4、P5和N5的配置和操作之外,圖7的時(shí)間寄存器300c可以具有與圖4的時(shí)間寄存器300a類(lèi)似或基本上類(lèi)似的配置,并且可以執(zhí)行與圖4的時(shí)間寄存器300a類(lèi)似或基本上類(lèi)似的操作。反相器控制單元320c可以響應(yīng)于保持信號(hào)SHLD去激活第一反相器310,并且可以響應(yīng)于喚醒信號(hào)SAWK激活第一反相器310。反相器控制單元320c可以包括第二 PMOS晶體管P2、第二 NMOS晶體管N2、D觸發(fā)器323以及選擇器P4、N4、P5和N5。選擇器P4、N4、P5和N5可以用傳輸門(mén)P4、N4、P5和N5來(lái)實(shí)現(xiàn)。例如,選擇器P4、N4、P5和N5可以包括第一傳輸門(mén)P4和N4以及第二傳輸門(mén)P5和N5。當(dāng)從D觸發(fā)器323的反相輸出端/Q輸出的反相輸出信號(hào)具有邏輯高電平并且從D觸發(fā)器323的輸出端Q輸出的輸出信號(hào)具有邏輯低電平時(shí),第一傳輸門(mén)P4和N4可以輸出保持信號(hào)SHLD。第一傳輸門(mén)P4和N4可以包括第四PMOS晶體管P4和第四NMOS晶體管N4,第四PMOS晶體管P4包括耦接到輸出端Q的柵極,并且第四NMOS晶體管N4包括耦接到反相輸出端/Q的柵極。當(dāng)從反相輸出端/Q輸出的反相輸出信號(hào)具有邏輯低電平并且從輸出端Q輸出的輸出信號(hào)具有邏輯高電平時(shí),第二傳輸門(mén)P5和N5可以輸出喚醒信號(hào)SAWK。第二傳輸門(mén)P5和N5可以包括第五PMOS晶體管P5和第五NMOS晶體管N5,第五PMOS晶體管P5包括耦接到反相輸出端/Q的柵極,并且第五NMOS晶體管N5包括耦接到輸出端Q的柵極。圖8是圖示圖3的時(shí)間差加法器中包括的時(shí)間寄存器的再一個(gè)示例實(shí)施例的電路圖。參照?qǐng)D8,時(shí)間寄存器300d包括第一反相器310、反相器控制單元320、電容器330和輸出單元350。除了輸出單元350的配置和操作之外,圖8的時(shí)間寄存器300d可以具有與圖4的時(shí)間寄存器300a類(lèi)似或基本上類(lèi)似的配置,并且可以執(zhí)行與圖4的時(shí)間寄存器300a類(lèi)似或基本上類(lèi)似的操作。根據(jù)示例實(shí)施例,反相器控制單元320可以被實(shí)現(xiàn)為圖4的反相器控制單元320a、圖6的反相器控制單元320b、圖7的反相器控制單元320c等。輸出單元350可以基于電容器330的電壓(即,中間節(jié)點(diǎn)匪ID的電壓)生成輸出信 號(hào)S0UT。例如,輸出單元350可以被實(shí)現(xiàn)為比較器350。比較器350可以包括接收參考電壓VREF的同相輸入端、接收電容器330的電壓的反相輸入端、以及輸出輸出信號(hào)SOUT的輸出端。當(dāng)電容器330的電壓低于參考電壓VREF時(shí),比較器350可以生成具有邏輯高電平的輸出信號(hào)S0UT。根據(jù)不例實(shí)施例,參考電壓VREF可以從外部電路或設(shè)備接收,或者可替換地,時(shí)間寄存器300d可以包括生成參考電壓VREF的電路。參考電壓VREF可以低于電源電壓。例如,參考電壓VREF可以大約是電源電壓的五分之一。圖9A是用于描述圖3的時(shí)間差加法器的操作的示例的時(shí)序圖。圖9A圖示了第一輸入信號(hào)SINl和第二輸入信號(hào)SIN2具有正的第一時(shí)間差TDl、并且第三輸入信號(hào)SIN3和第四輸入信號(hào)SIN4具有正的第二時(shí)間差TD2的示例。參照?qǐng)D3和圖9A,第一輸入信號(hào)SINl可以被施加到第一時(shí)間寄存器230的第一輸入端INl。第二輸入信號(hào)SIN2可以被第一偏移延遲單元220延遲偏移時(shí)間Toff,然后可以作為第一保持信號(hào)SHLDl被施加到第一時(shí)間寄存器230的第一保持端HLDl。因此,第一輸入信號(hào)SINl和第一保持信號(hào)SHLDl可以具有時(shí)間差TDl+Toff,該時(shí)間差等于或基本上等于偏移時(shí)間Toff加上第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差TDl。第四輸入信號(hào)SIN4可以被施加到第二時(shí)間寄存器270的第二輸入端IN2。第三輸入信號(hào)SIN3可以被第二偏移延遲單元230延遲偏移時(shí)間Toff,然后可以作為第二保持信號(hào)SHLD2被施加到第二時(shí)間寄存器270的第二保持端HLD2。因此,第四輸入信號(hào)SIN4和第二保持信號(hào)SHLD2可以具有時(shí)間差_TD2+Toff,該時(shí)間差等于偏移時(shí)間Toff減去第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差TD2。響應(yīng)于喚醒信號(hào)SAWK,第一時(shí)間寄存器230可以輸出第一輸出信號(hào)S0UT1,該第一輸出信號(hào)SOUTl在自喚醒信號(hào)SWAK的上升沿起的第一給定、期望或預(yù)定的時(shí)間段Tdis-TDl-Toff之后具有上升沿。第一時(shí)間段Tdis-TDl-Toff可以等于或基本上等于放電時(shí)間Tdis減去第一輸入信號(hào)SINl與第一保持信號(hào)SHLDl之間的時(shí)間差TDl+Toff。也就是說(shuō),例如,喚醒信號(hào)SAWK和第一輸出信號(hào)SOUTl可以具有時(shí)間差Tdis-TDl-Toff,該時(shí)間差是通過(guò)從放電時(shí)間Tdis減去第一輸入信號(hào)SINl與第一保持信號(hào)SHLDl之間的時(shí)間差TDl+Toff獲得的。響應(yīng)于喚醒信號(hào)SAWK,第二時(shí)間寄存器270可以輸出第二輸出信號(hào)S0UT2,該第二輸出信號(hào)S0UT2在自喚醒信號(hào)SAWK的上升沿起的第二給定、期望或預(yù)定的時(shí)間段Tdis+TD2-Toff之后具有上升沿。第二時(shí)間段Tdis+TD2-Toff可以等于或基本上等于放電時(shí)間Tdis減去第四輸入信號(hào)SIN4與第二保持信號(hào)SHLD2之間的時(shí)間差_TD2+Toff。也就是說(shuō),例如,喚醒信號(hào)SAWK和第二輸出信號(hào)S0UT2可以具有時(shí)間差Tdis+TD2-Toff,該時(shí)間差是通過(guò)從放電時(shí)間Tdis中減去第四輸入信號(hào)SIN4與第二保持信號(hào)SHLD2之間的時(shí)間差-TD2+Toff獲得的。第一偏移延遲單元220和第二偏移延遲單元260可以具有相同或基本上相同的偏移時(shí)間Toff,并且第一時(shí)間寄存器230和第二時(shí)間寄存器270可以具有相同或基本上相同的放電時(shí)間Tdis。因此,第一輸出信號(hào)SOUTl與第二輸出信號(hào)S0UT2之間的時(shí)間差等于或基本上等于喚醒信號(hào)SAWK與第二輸出信號(hào)S0UT2之間的時(shí)間差Tdis+TD2-Toff減去喚醒信號(hào)SAWK與第一輸出信號(hào)SOUTl之間的時(shí)間差Tdis-TDl-Toff (S卩,(Tdis+TD2-Toff)-(Tdis-TDl-Toff) =TD2+TD1),該第一輸出信號(hào)SOUTl與第二輸出信號(hào)S0UT2之間的時(shí)間差可以相當(dāng)于第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差TDl和第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差TD2的和TD1+TD2。 如上所述,根據(jù)示例實(shí)施例的時(shí)間差加法器200a可以精確地將輸入信號(hào)SIN1、SIN2、SIN3和SIN4之間的時(shí)間差TDl和TD2相加。圖9B是用于描述圖3的時(shí)間差加法器的操作的另ー個(gè)示例的時(shí)序圖。圖9B圖示了第一輸入信號(hào)SINl和第二輸入信號(hào)SIN2具有負(fù)的第一時(shí)間差-TDl、并且第三輸入信號(hào)SIN3和第四輸入信號(hào)SIN4具有負(fù)的第二時(shí)間差-TD2的示例。參照?qǐng)D3和圖9B,第一輸入信號(hào)SINl可以被施加到第一時(shí)間寄存器230的第一輸入端INl。第二輸入信號(hào)SIN2可以被第一偏移延遲單元220延遲偏移時(shí)間Toff,然后可以作為第一保持信號(hào)SHLDl被施加到第一時(shí)間寄存器230的第一保持端HLDl。因此,第一輸入信號(hào)SINl和第一保持信號(hào)SHLDl可以具有時(shí)間差-TDl+Toff,該時(shí)間差等于或基本上等于偏移時(shí)間Toff加上第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差-TDl。第四輸入信號(hào)SIN4可以被施加到第二時(shí)間寄存器270的第二輸入端IN2。第三輸入信號(hào)SIN3可以被第二偏移延遲單元230延遲偏移時(shí)間Toff,然后可以作為第二保持信號(hào)SHLD2被施加到第二時(shí)間寄存器270的第二保持端HLD2。因此,第四輸入信號(hào)SIN4和第二保持信號(hào)SHLD2可以具有時(shí)間差TD2+Toff,該時(shí)間差等于或基本上等于偏移時(shí)間Toff減去第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差-TD2。響應(yīng)于喚醒信號(hào)SAWK,第一時(shí)間寄存器230可以輸出第一輸出信號(hào)S0UT1,該第一輸出信號(hào)SOUTl在自喚醒信號(hào)SWAK的上升沿起的第一給定、期望或預(yù)定的時(shí)間段Tdis+TDl-Toff之后具有上升沿。第一時(shí)間段Tdis+TDl-Toff可以等于或基本上等于放電時(shí)間Tdis減去第一輸入信號(hào)SINl與第一保持信號(hào)SHLDl之間的時(shí)間差-TDl+Toff。也就是說(shuō),例如,喚醒信號(hào)SAWK和第一輸出信號(hào)S0UT1可以具有時(shí)間差Tdis+TDl-Toff,該時(shí)間差是通過(guò)從放電時(shí)間Tdis減去第一輸入信號(hào)SINl與第一保持信號(hào)SHLDl之間的時(shí)間差-TDl+Toff獲得的。響應(yīng)于喚醒信號(hào)SAWK,第二時(shí)間寄存器270可以輸出第二輸出信號(hào)S0UT2,該第二輸出信號(hào)S0UT2在自喚醒信號(hào)SAWK的上升沿起的第二給定、期望或預(yù)定的時(shí)間段Tdis-TD2-Toff之后具有上升沿。第二時(shí)間段Tdis-TD2-Toff可以等于或基本上等于放電時(shí)間Tdis減去第四輸入信號(hào)SIN4與第二保持信號(hào)SHLD2之間的時(shí)間差TD2+Toff。也就是說(shuō),例如,喚醒信號(hào)SAWK和第二輸出信號(hào)S0UT2可以具有時(shí)間差Tdis-TD2-Toff,該時(shí)間差是通過(guò)從放電時(shí)間Tdis中減去第四輸入信號(hào)SIN4與第二保持信號(hào)SHLD2之間的時(shí)間差TD2+Toff獲得的。第一偏移延遲單元220和第二偏移延遲單元260可以具有相同或基本上相同的偏移時(shí)間Toff,并且第一時(shí)間寄存器230和第二時(shí)間寄存器270可以具有相同或基本上相同的放電時(shí)間Tdis。因此,第一輸出信號(hào)SOUTl與第二輸出信號(hào)S0UT2之間的時(shí)間差等于或基本上等于喚醒信號(hào)SAWK與第二輸出信號(hào)S0UT2之間的時(shí)間差Tdis-TD2-Toff減去喚醒信號(hào)SAWK與第一輸出信號(hào)SOUTl之間的時(shí)間差Tdis+TDl-Toff (S卩,(Tdis-TD2_Toff) -(Tdis+TD2-Toff) = (-TD2) + (-TD1)),該第一輸出信號(hào)SOUTl與第二輸出信號(hào)S0UT2之間的時(shí)間差可以相當(dāng)于于第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差-TDl和第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差-TD2的和-TD1-TD2。
如上所述,根據(jù)示例實(shí)施例的時(shí)間差加法器200a可以精確地將輸入信號(hào)SIN1、SIN2、SIN3和SIN4之間的時(shí)間差-TDl和-TD2相加。盡管圖9A和圖9B圖示了將第一輸入信號(hào)SINl的上升沿與第二輸入信號(hào)SIN2的上升沿之間的第一時(shí)間差以及第三輸入信號(hào)SIN3的上升沿與第四輸入信號(hào)SIN4的上升沿之間的第二時(shí)間差相加的時(shí)間差加法的示例,在其他示例實(shí)施例中,時(shí)間差加法器可以執(zhí)行將第一輸入信號(hào)SINl的下降沿與第二輸入信號(hào)SIN2的下降沿之間的第三時(shí)間差以及第三輸入信號(hào)SIN3的下降沿與第四輸入信號(hào)SIN4的下降沿之間的第四時(shí)間差相加的時(shí)間差加法。在其他示例實(shí)施例中,時(shí)間差加法器可以執(zhí)行用于上升沿的時(shí)間差加法和用于下降沿的時(shí)間差加法兩者。圖10是圖示根據(jù)示例實(shí)施例的時(shí)間差加法器的框圖。參照?qǐng)D10,時(shí)間差加法器200b包括第一寄存器單元210b和第二寄存器單元250b。時(shí)間差加法器200b可以不包括圖3中圖示的第一偏移延遲單元220和第二偏移延遲單兀260。時(shí)間差加法器200b可以接收具有正的時(shí)間差的第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2以及具有負(fù)的時(shí)間差的第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4。第一寄存器單兀210b可以接收第一輸入信號(hào)SINl和第二輸入信號(hào)SIN2,并且可以響應(yīng)于喚醒信號(hào)SAWK生成第一輸出信號(hào)S0UT1。第一寄存器單元210b可以包括第一時(shí)間寄存器230。第一時(shí)間寄存器230可以包括接收第一輸入信號(hào)SINl的第一輸入端IN1、接收第二輸入信號(hào)SIN2的第一保持端HLDl、接收喚醒信號(hào)SAWK的第一喚醒端AWKl、以及輸出第一輸出信號(hào)SOUTl的第一輸出端0UT1。第二寄存器單元250b可以接收第三輸入信號(hào)SIN3第四輸入信號(hào)SIN4,并且可以響應(yīng)于喚醒信號(hào)SAWK生成第二輸出信號(hào)S0UT2。第二寄存器單元250b可以包括第二時(shí)間寄存器270。第二時(shí)間寄存器270可以包括接收第四輸入信號(hào)SIN2的第二輸入端IN2、接收第三輸入信號(hào)SIN3的第二保持端HLD2、接收喚醒信號(hào)SAWK的第二喚醒端AWK2、以及輸出第二輸出信號(hào)S0UT2的第二輸出端0UT2。根據(jù)示例實(shí)施例,第一時(shí)間寄存器230和第二時(shí)間寄存器270中的每ー個(gè)可以被實(shí)現(xiàn)為圖4的時(shí)間寄存器300a、圖6的時(shí)間寄存器300b、圖7的時(shí)間寄存器300c、圖8的時(shí)間寄存器300d等。
響應(yīng)于喚醒信號(hào)SAWK,第一時(shí)間寄存器230可以輸出第一輸出信號(hào)S0UT1,該第一輸出信號(hào)SOUTl在自喚醒信號(hào)SAWK的上升沿起的第一給定、期望或預(yù)定的時(shí)間段之后具有上升沿。第一時(shí)間段可以等于或基本上等于放電時(shí)間減去第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差。也就是說(shuō),例如,喚醒信號(hào)SAWK與第一輸出信號(hào)SOUTl之間的時(shí)間差可以通過(guò)從放電時(shí)間中減去第一時(shí)間差獲得。響應(yīng)于喚醒信號(hào)SAWK,第二時(shí)間寄存器270可以輸出第二輸出信號(hào)S0UT2,該第二輸出信號(hào)S0UT2在自喚醒信號(hào)SAWK的上升沿起的第二給定、期望或預(yù)定的時(shí)間段之后具有上升沿。該第二時(shí)間段可以等于或基本上等于放電時(shí)間加上第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差。也就是說(shuō),例如,喚醒信號(hào)SAWK與第二輸出信號(hào)S0UT2之間的時(shí)間差可以通過(guò)將第二時(shí)間差加到放電時(shí)間來(lái)獲得。第一時(shí)間寄存器230的放電時(shí)間可以與第二時(shí)間寄存器270的放電時(shí)間相同或基本相同。因此,第一輸出信號(hào)SOUTl與第二輸出信號(hào)S0UT2之間的時(shí)間差等于或基本上等于喚醒信號(hào)SAWK與第二輸出信號(hào)S0UT2之間的時(shí)間差減去喚醒信號(hào)SAWK與第一輸出信號(hào) SOUTI之間的時(shí)間差,該第一輸出信號(hào)SOUTI與第二輸出信號(hào)S0UT2之間的時(shí)間差可以相當(dāng)于第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差和第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差的和。如上所述,根據(jù)不例實(shí)施例的時(shí)間差加法器200b可以輸出第一輸出信號(hào)SOUTI和第二輸出信號(hào)S0UT2,該第一輸出信號(hào)SOUTl和第二輸出信號(hào)S0UT2具有與第一時(shí)間差和第ニ時(shí)間差的和相當(dāng)?shù)臅r(shí)間差。圖11是用于描述圖10的時(shí)間差加法器的操作的示例的時(shí)序圖。圖11圖示了第ー輸入信號(hào)SINl和第二輸入信號(hào)SIN2具有正的第一時(shí)間差TD1、并且第三輸入信號(hào)SIN3和第四輸入信號(hào)SIN4具有負(fù)的第二時(shí)間差-TD2的示例。參照?qǐng)D10和圖11,第一輸入信號(hào)SINl可以被施加到第一時(shí)間寄存器230的第一輸入端INl,并且第二輸入信號(hào)SIN2可以被施加到第一時(shí)間寄存器230的第一保持端HLDl。第四輸入信號(hào)SIN4可以被施加到第二時(shí)間寄存器270的第二輸入端IN2,并且第三輸入信號(hào)SIN3可以被施加到第二時(shí)間寄存器270的第二保持端HLD2。響應(yīng)于喚醒信號(hào)SAWK,第一時(shí)間寄存器230可以輸出第一輸出信號(hào)S0UT1,該第一輸出信號(hào)SOUTl在自喚醒信號(hào)SWAK的上升沿起的第一給定、期望或預(yù)定的時(shí)間段Tdis-TDl之后具有上升沿。第一時(shí)間段Tdis-TDl可以等于或基本上等于放電時(shí)間Tdis減去第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差TDl。也就是說(shuō),例如,喚醒信號(hào)SAWK和第一輸出信號(hào)SOUTl可以具有時(shí)間差Tdis-TDl,該時(shí)間差是通過(guò)從放電時(shí)間Tdis中減去第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差TDl獲得的。響應(yīng)于喚醒信號(hào)SAWK,第二時(shí)間寄存器270可以輸出第二輸出信號(hào)S0UT2,該第二輸出信號(hào)S0UT2在自喚醒信號(hào)SAWK的上升沿起的第二給定、期望或預(yù)定的時(shí)間段TdiS-TD2之后具有上升沿。第二時(shí)間間隔Tdis-TD2可以等于或基本上等于放電時(shí)間Tdis加上第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差-TD2。也就是說(shuō),例如,喚醒信號(hào)SAWK和第二輸出信號(hào)S0UT2可以具有時(shí)間差Tdis-TD2,該時(shí)間差是通過(guò)將第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差-TD2加到放電時(shí)間Tdis獲得的。第一時(shí)間寄存器230和第二時(shí)間寄存器270可以具有相同或基本上相同的放電時(shí)間Tdis。因此,第一輸出信號(hào)SOUTl與第二輸出信號(hào)S0UT2之間的時(shí)間差等于或基本上等于喚醒信號(hào)SAWK與第二輸出信號(hào)S0UT2之間的時(shí)間差Tdis-TD2減去喚醒信號(hào)SAWK與第ー輸出信號(hào) SOUTl 之間的時(shí)間差 Tdis-TDl (即,(Tdis-TD2) - (Tdis-TDl) =_TD2+TD1 ),該第ー輸出信號(hào)SOUTl與第二輸出信號(hào)S0UT2之間的時(shí)間差可以相當(dāng)于第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差TDl和第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差-TD2的和TD1-TD2。如上所述,根據(jù)示例實(shí)施例的時(shí)間差加法器200b可以精確地將輸入信號(hào)SIN1、SIN2、SIN3和SIN4之間的時(shí)間差TDl和-TD2相加。圖12是圖示根據(jù)示例實(shí)施例的時(shí)間差加法器的框圖。參照?qǐng)D12,時(shí)間差加法器200c包括第一寄存器單元210c、第二寄存器單元250c和控制單元290。
第一寄存器單兀210c可以接收第一輸入信號(hào)SINl和第二輸入信號(hào)SIN2,并且可以響應(yīng)于喚醒信號(hào)SAWK生成第一輸出信號(hào)S0UT1。第一寄存器單元210c可以包括第一偏移延遲單元220和第一時(shí)間寄存器240。第一偏移延遲單元220可以通過(guò)將第二輸入信號(hào)SIN2延遲偏移時(shí)間來(lái)生成第一保持信號(hào)SHLDl。第一時(shí)間寄存器240可以包括接收第一輸入信號(hào)SINl的第一輸入端IN1、接收第一保持信號(hào)SHLDl的第一保持端HLD1、接收預(yù)充電信號(hào)SPRCH的第一預(yù)充電端、接收喚醒信號(hào)SAWK的第一喚醒端AWKl、以及輸出第一輸出信號(hào)SOUTl的第一輸出端OUTl。第二寄存器單元250c可以接收第三輸入信號(hào)SIN3和第四輸入信號(hào)SIN4,并且可以響應(yīng)于喚醒信號(hào)SAWK生成第二輸出信號(hào)S0UT2。第二寄存器單元250c可以包括第二偏移延遲單元260和第二時(shí)間寄存器280。第二偏移延遲單元260可以通過(guò)將第三輸入信號(hào)SIN3延遲偏移時(shí)間來(lái)生成第二保持信號(hào)SHLD2。第二時(shí)間寄存器280可以包括接收第四輸入信號(hào)SIN2的第二輸入端IN2、接收第二保持信號(hào)SHLD2的第二保持端HLD2、接收預(yù)充電信號(hào)SPRCH的第二預(yù)充電端、接收喚醒信號(hào)SAWK的第二喚醒端AWK2、以及輸出第二輸出信號(hào)S0UT2的第二輸出端0UT2??刂茊卧?90可以生成預(yù)充電信號(hào)SPRCH和喚醒信號(hào)SAWK。例如,控制單元290可以通過(guò)延遲和/或反相第一到第四輸入信號(hào)SIN1、SIN2、SIN3和SIN4中的至少ー個(gè)來(lái)生成預(yù)充電信號(hào)SPRCH和喚醒信號(hào)SAWK。在一些示例實(shí)施例中,控制單元290可以生成預(yù)充電信號(hào)SPRCH和喚醒信號(hào)SAWK,從而使預(yù)充電信號(hào)SPRCH在喚醒信號(hào)SAWK具有上升沿之后具有上升沿。響應(yīng)于喚醒信號(hào)SAWK,第一時(shí)間寄存器240可以輸出第一輸出信號(hào)S0UT1,該第一輸出信號(hào)SOUTl在自喚醒信號(hào)SAWK的上升沿起的第一給定、期望或預(yù)定的時(shí)間段之后具有上升沿。第一時(shí)間段可以等于或基本上等于放電時(shí)間減去偏移時(shí)間減去第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差。也就是說(shuō),例如,喚醒信號(hào)SAWK與第一輸出信號(hào)SOUTl之間的時(shí)間差可以通過(guò)從放電時(shí)間中減去偏移時(shí)間、并且進(jìn)ー步從該減法結(jié)果中減去第一時(shí)間差來(lái)獲得。響應(yīng)于喚醒信號(hào)SAWK,第二時(shí)間寄存器280可以輸出第二輸出信號(hào)S0UT2,該第二輸出信號(hào)S0UT2在自喚醒信號(hào)SAWK的上升沿起的第二給定、期望或預(yù)定的時(shí)間段之后具有上升沿。該第二時(shí)間段可以等于或基本上等于放電時(shí)間減去偏移時(shí)間加上第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差。也就是說(shuō),例如,喚醒信號(hào)SAWK與第二輸出信號(hào)S0UT2之間的時(shí)間差可以通過(guò)從放電時(shí)間中減去偏移時(shí)間、并且通過(guò)將第二時(shí)間差加到該減法結(jié)果來(lái)獲得。第一偏移延遲單元220的偏移時(shí)間可以與第二偏移延遲單元260的偏移時(shí)間相同或基本相同。第一時(shí)間寄存器240的放電時(shí)間可以與第二時(shí)間寄存器280的放電時(shí)間相同或基本相同。因此,第一輸出信號(hào)SOUTl與第二輸出信號(hào)S0UT2之間的時(shí)間差等于喚醒信號(hào)SAWK與第二輸出信號(hào)S0UT2之間的時(shí)間差減去喚醒信號(hào)SAWK與第一輸出信號(hào)SOUTl之間的時(shí)間差,該第一輸出信號(hào)SOUTl與第二輸出信號(hào)S0UT2之間的時(shí)間差可以相當(dāng)于第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差和第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差的和。 如上所述,根據(jù)不例實(shí)施例的時(shí)間差加法器200c可以輸出第一輸出信號(hào)SOUTl和第二輸出信號(hào)S0UT2,該第一輸出信號(hào)SOUTl和第二輸出信號(hào)S0UT2具有與第一時(shí)間差和第ニ時(shí)間差的和相當(dāng)?shù)臅r(shí)間差。圖13是圖示包括在圖12的時(shí)間差加法器中的時(shí)間寄存器的示例的電路圖。參照?qǐng)D13,時(shí)間寄存器400a包括下拉晶體管410、上拉晶體管460、下拉晶體管控制單元420、電容器430和輸出單元440。在一些示例實(shí)施例中,圖12中圖示的第一時(shí)間寄存器240和第二時(shí)間寄存器280中的每ー個(gè)可以被實(shí)現(xiàn)為圖13的時(shí)間寄存器400a。下拉晶體管410可以耦接在中間節(jié)點(diǎn)NMID和地電壓之間,并且可以受下拉晶體管控制單元420的控制以對(duì)電容器430放電。例如,下拉晶體管410可以包括NMOS晶體管N6,該NMOS晶體管N6包括接收下拉晶體管控制單元420的輸出信號(hào)的柵極、耦接到地電壓的源極以及耦接到中間節(jié)點(diǎn)匪ID的漏極。上拉晶體管460可以耦接在中間節(jié)點(diǎn)匪ID和電源電壓之間,并且可以響應(yīng)于預(yù)充電信號(hào)SPRCH對(duì)電容器430充電。例如,上拉晶體管460可以包括PMOS晶體管P6,該P(yáng)MOS晶體管P6包括接收預(yù)充電信號(hào)SPRCH的柵極、耦接到電源電壓的源極以及耦接到中間節(jié)點(diǎn)匪ID的漏極。下拉晶體管控制單元420可以響應(yīng)于輸入信號(hào)SIN導(dǎo)通下拉晶體管410,可以響應(yīng)于保持信號(hào)SHLD使下拉晶體管410截止,并且可以響應(yīng)于喚醒信號(hào)SAWK再次導(dǎo)通下拉晶體管410。下拉晶體管控制單元420可以包括置位-復(fù)位鎖存器421和或門(mén)427。置位-復(fù)位鎖存器421包括接收輸入信號(hào)SIN的置位端S、接收保持信號(hào)SHLD的復(fù)位端R、以及輸出輸出信號(hào)的輸出端Q。置位-復(fù)位鎖存器421可以包括第一或非門(mén)423和第二或非門(mén)425。第一或非門(mén)423可以對(duì)輸入信號(hào)SIN和第二或非門(mén)425的輸出信號(hào)執(zhí)行或非運(yùn)算,第二或非門(mén)425可以對(duì)保持信號(hào)SHLD和第一或非門(mén)423的輸出信號(hào)執(zhí)行或非運(yùn)算。當(dāng)輸入信號(hào)SIN具有邏輯高電平并且保持信號(hào)SHLD具有邏輯低電平吋,置位_復(fù)位鎖存器421可以輸出具有邏輯高電平的輸出信號(hào)。在保持信號(hào)SHLD具有邏輯高電平吋,置位-復(fù)位鎖存器421可以輸出具有邏輯低電平的輸出信號(hào),而不管輸入信號(hào)SIN的邏輯電平為何。此外,當(dāng)輸入信號(hào)SIN和保持信號(hào)SHLD兩者都具有邏輯低電平吋,置位-復(fù)位鎖存器421可以輸出具有與先前輸出信號(hào)相同邏輯電平的輸出信號(hào)?;蜷T(mén)427可以對(duì)從置位-復(fù)位鎖存器421的輸出端Q輸出的輸出信號(hào)和喚醒信號(hào)SAffK執(zhí)行或運(yùn)算?;蜷T(mén)427的輸出端可以耦接到下拉晶體管410的柵極,并且下拉晶體管410可以受或門(mén)427的輸出信號(hào)控制。電容器430可以通過(guò)上拉晶體管460充電,并且可以通過(guò)下拉晶體管410放電。電容器430可以包括耦接到中間節(jié)點(diǎn)匪ID的第一電極和耦接到地電壓的第二電極。例如,當(dāng)上拉晶體管460導(dǎo)通吋,電容器430的第一電極可以通過(guò)上拉晶體管460電耦接到電源電壓,因而電容器430可以被充電。當(dāng)下拉晶體管410導(dǎo)通吋,電容器430的第一電極可以通過(guò)下拉晶體管410電耦接到地電壓,因而電容器430可以被放電。輸出單元440可以基于電容器430的電壓(S卩,中間節(jié)點(diǎn)匪ID的電壓)生成輸出信號(hào)S0UT。例如,輸出單元440可以包括反相器440。反相器440可以包括PMOS晶體管P3和NMOS晶體管N3。當(dāng)電容器430的電壓低于給定、期望或預(yù)定的閾值電壓時(shí),反相器440可以輸出具有邏輯高電平的輸出信號(hào)S0UT。例如,當(dāng)電容器430的電壓低于PMOS晶體管P3的閾值電壓時(shí),PMOS晶體管P3可以導(dǎo)通,因而反相器440可以輸出具有邏輯高電平的輸出信號(hào)SOUT。
電容器430可以在輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差期間放電,以存儲(chǔ)關(guān)于輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差的信息。例如,電容器430的放電可以響應(yīng)于輸入信號(hào)SIN的上升沿開(kāi)始,并且可以響應(yīng)于保持信號(hào)SHLD的上升沿停止,從而電容器430可以在輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差期間放電。此外,電容器430的放電可以響應(yīng)于喚醒信號(hào)SAWK的上升沿而再次開(kāi)始。因此,在自喚醒信號(hào)SAWK的上升沿起的給定、期望或預(yù)定的時(shí)間段之后,電容器430的電壓可以變得低于閾值電壓(例如,PMOS晶體管P3的閾值電壓),并且該時(shí)間段可以根據(jù)輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差來(lái)確定。當(dāng)電容器430的電壓變得低于該閾值電壓吋,輸出單元440可以輸出具有邏輯高電平的輸出信號(hào)SOUT。因此,輸出信號(hào)SOUT可以在自喚醒信號(hào)SAWK的上升沿起的、根據(jù)所述時(shí)間差確定的時(shí)間段之后具有上升沿。因而,輸出信號(hào)SOUT具有上升沿的時(shí)間點(diǎn)可以根據(jù)輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差來(lái)確定。例如,置位-復(fù)位鎖存器421可以響應(yīng)于輸入信號(hào)SIN的上升沿輸出具有邏輯高電平的輸出信號(hào),并且或門(mén)427可以響應(yīng)于具有邏輯高電平的置位-復(fù)位鎖存器421的輸出信號(hào)輸出具有邏輯高電平的輸出信號(hào)。下拉晶體管410可以響應(yīng)于具有邏輯高電平的或門(mén)427的輸出信號(hào)被導(dǎo)通,并且電容器430的放電可以通過(guò)導(dǎo)通的下拉晶體管410而開(kāi)始。置位-復(fù)位鎖存器421可以響應(yīng)于保持信號(hào)SHLD的上升沿,輸出具有邏輯低電平的輸出信號(hào),并且或門(mén)427可以響應(yīng)于具有邏輯低電平的置位-復(fù)位鎖存器421的輸出信號(hào)和具有邏輯低電平的喚醒信號(hào)SAWK,輸出具有邏輯低電平的輸出信號(hào)。下拉晶體管410可以響應(yīng)于具有邏輯低電平的或門(mén)427的輸出信號(hào)被截止,并且電容器430的放電可以通過(guò)截止的下拉晶體管410而停止?;蜷T(mén)427可以響應(yīng)于喚醒信號(hào)SAWK的上升沿輸出具有邏輯高電平的輸出信號(hào)。下拉晶體管410可以響應(yīng)于具有邏輯高電平的或門(mén)427的輸出信號(hào)被導(dǎo)通,并且電容器430的放電可以通過(guò)導(dǎo)通的下拉晶體管410而再次開(kāi)始。在電容器430的放電再次開(kāi)始之后,當(dāng)電容器430的電壓,或者中間節(jié)點(diǎn)NMID的電壓變得低于閾值電壓時(shí),輸出單元440可以輸出具有邏輯高電平的輸出信號(hào)SOUT。因此,響應(yīng)于喚醒信號(hào)SAWK,時(shí)間寄存器400a可以輸出在根據(jù)輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差確定的時(shí)間點(diǎn)具有上升沿的輸出信號(hào)SOUT。圖14是圖示包括在圖12的時(shí)間差加法器中的控制單元的示例的電路圖。參照?qǐng)D14,控制單元290包括第一反相器291、喚醒延遲單元292、第一置位-復(fù)位鎖存器293、預(yù)充電延遲單元296、第二置位-復(fù)位鎖存器297和第二反相器298。第一反相器291可以通過(guò)將輸入信號(hào)SIN反相生成輸入信號(hào)SIN的反相信號(hào)。根據(jù)不例實(shí)施例,該輸入信號(hào)SIN可以是圖12的第一輸入信號(hào)SIN1、圖12的第二輸入信號(hào)SIN2、圖12的第三輸入信號(hào)SIN3、圖12的第四輸入信號(hào)SIN4或另外的信號(hào)。第一反相器291可以向喚醒延遲單兀292和第一置位-復(fù)位鎖存器293提供輸入信號(hào)SIN的反相信號(hào)。喚醒延遲單元292和第一置位-復(fù)位鎖存器293可以形成喚醒脈沖發(fā)生器。喚醒延遲單元292可以將輸入信號(hào)SIN的反相信號(hào)延遲第一延遲時(shí)間。在一些示例實(shí)施例中,喚醒延遲單元292的第一延遲時(shí)間可以被設(shè)置得比時(shí)間寄存器的放電時(shí)間長(zhǎng)。 第一置位-復(fù)位鎖存器293可以包括接收輸入信號(hào)SIN的反相信號(hào)的置位端S、接收喚醒延遲單元292的輸出信號(hào)的復(fù)位端R、以及輸出喚醒信號(hào)SAWK的輸出端Q。第一置位-復(fù)位鎖存器293可以生成喚醒信號(hào)SAWK,以使得喚醒信號(hào)SAWK具有響應(yīng)于輸入信號(hào)SIN的反相信號(hào)(例如,未被喚醒延遲單元292延遲的反相信號(hào))的上升沿的上升沿,并且具有響應(yīng)于喚醒延遲單元292的輸出信號(hào)的上升沿的下降沿。因此,喚醒信號(hào)SAWK的脈沖寬度、或者喚醒信號(hào)SAWK的上升沿與喚醒信號(hào)SAWK的下降沿之間的時(shí)間間隔可以相當(dāng)于喚醒延遲単元292的第一延遲時(shí)間。預(yù)充電延遲單元296和第二置位-復(fù)位鎖存器297可以形成預(yù)充電脈沖發(fā)生器。預(yù)充電延遲單元296可以將喚醒延遲単元292的輸出信號(hào)延遲第二延遲時(shí)間。在一些示例實(shí)施例中,可以將預(yù)充電延遲單元296的第二延遲時(shí)間設(shè)置得比對(duì)時(shí)間寄存器中包括的電容器進(jìn)行基本完全地充電所需的時(shí)間長(zhǎng)。第二置位-復(fù)位鎖存器297可以包括接收喚醒延遲單元292的輸出信號(hào)的置位端S、接收預(yù)充電延遲單兀296的輸出信號(hào)的復(fù)位端R、以及輸出輸出信號(hào)的輸出端Q。第二反相器298可以通過(guò)將第二置位-復(fù)位鎖存器297的輸出信號(hào)反相生成預(yù)充電信號(hào)SPRCH。第二置位-復(fù)位鎖存器297和第二反相器298可以生成預(yù)充電信號(hào)SPRCH,從而使該預(yù)充電信號(hào)SPRCH具有響應(yīng)于喚醒延遲單元292的輸出信號(hào)的上升沿的下降沿,并且具有響應(yīng)于預(yù)充電延遲單元296的輸出信號(hào)的上升沿的上升沿。因此,預(yù)充電信號(hào)SPRCH的下降沿與預(yù)充電信號(hào)SPRCH的上升沿之間的時(shí)間間隔可以相當(dāng)于預(yù)充電延遲単元296的第ニ延遲時(shí)間。圖15是用于描述圖13的時(shí)間寄存器的操作的時(shí)序圖。參照?qǐng)D13、圖14和圖15,下拉晶體管控制單元420可以響應(yīng)于輸入信號(hào)SIN的上升沿生成具有邏輯高電平的輸出信號(hào)。例如,置位-復(fù)位鎖存器421可以響應(yīng)于輸入信號(hào)SIN的上升沿在輸出端Q輸出具有邏輯高電平的輸出信號(hào),并且或門(mén)427可以響應(yīng)于具有邏輯高電平的置位-復(fù)位鎖存器421的輸出信號(hào)輸出具有邏輯高電平的輸出信號(hào)。下拉晶體管410的NMOS晶體管N6可以響應(yīng)于具有邏輯高電平的或門(mén)427的輸出信號(hào)而導(dǎo)通。如果NMOS晶體管N6導(dǎo)通,則中間節(jié)點(diǎn)匪ID、或者電容器430的第一電極可以通過(guò)NMOS晶體管N6耦接到地電壓,因而電容器430可以放電。因此,電容器430可以響應(yīng)于輸入信號(hào)SIN的上升沿放電,并且電容器430的電壓、或者中間節(jié)點(diǎn)匪ID的電壓V_NMID可以減小。
下拉晶體管控制單元420可以響應(yīng)于保持信號(hào)SHLD的上升沿生成具有邏輯低電平的輸出信號(hào)。例如,置位-復(fù)位鎖存器421可以響應(yīng)于保持信號(hào)SHLD的上升沿,在輸出端Q輸出具有邏輯低電平的輸出信號(hào),并且或門(mén)427可以響應(yīng)于具有邏輯低電平的置位-復(fù)位鎖存器421的輸出信號(hào)和具有邏輯低電平的喚醒信號(hào)SAWK,輸出具有邏輯低電平的輸出信號(hào)。下拉晶體管410的NMOS晶體管N6可以響應(yīng)于具有邏輯低電平的或門(mén)427的輸出信號(hào)而截止。如果NMOS晶體管N6截止,則電容器430的放電可以停止。因此,電容器430的放電可以響應(yīng)于保持信號(hào)SHLD的上升沿停止,并且電容器430的電壓的減小,或者中間節(jié)點(diǎn)匪ID的電壓V_NMID的減小可以停止??刂茊卧?90可以響應(yīng)于輸入信號(hào)SIN的下降沿生成具有邏輯高電平的喚醒信號(hào)SAffK0喚醒信號(hào)SAWK可以具有比時(shí)間寄存器400a的放電時(shí)間Tdis長(zhǎng)的邏輯高時(shí)段Tawk。喚醒信號(hào)SAWK的脈沖寬度、或者邏輯高時(shí)段Tawk可以相當(dāng)于喚醒延遲單元292的第一延遲時(shí)間。下拉晶體管控制單元420可以響應(yīng)于喚醒信號(hào)SAWK的上升沿生成具有邏輯高電 平的輸出信號(hào)。例如,或門(mén)427可以響應(yīng)于喚醒信號(hào)SAWK的上升沿輸出具有邏輯高電平的輸出信號(hào)。下拉晶體管410的NMOS晶體管N6可以響應(yīng)于具有邏輯高電平的或門(mén)427的輸出信號(hào)而導(dǎo)通。如果NMOS晶體管N6導(dǎo)通,則電容器430的放電可以再次開(kāi)始。因此,電容器430的放電可以響應(yīng)于喚醒信號(hào)SAWK的上升沿再次開(kāi)始,并且電容器430的電壓、或者中間節(jié)點(diǎn)匪ID的電壓V_NMID,可以再次減小。輸出單元440可以基于電容器430的電壓,或者中間節(jié)點(diǎn)匪ID的電壓V_NMID輸出輸出信號(hào)S0UT。當(dāng)中間節(jié)點(diǎn)匪ID的電壓V_NMID變得低于給定、期望或預(yù)定的閾值電壓VTH吋,輸出單元440可以輸出具有邏輯高電平的輸出信號(hào)S0UT。例如,閾值電壓VTH可以是PMOS晶體管P3的閾值電壓。因而,如果中間節(jié)點(diǎn)WID的電壓V_NMID變得低于PMOS晶體管P3的閾值電壓,PMOS晶體管P3可以導(dǎo)通,并且輸出信號(hào)SOUT可以具有邏輯高電平。輸出信號(hào)SOUT可以在自喚醒信號(hào)SAWK的上升沿起的給定、期望或預(yù)定的時(shí)間段Tdis-TD-Toff之后具有上升沿。時(shí)間段Tdis-TD-Toff可以等于或基本上等于放電時(shí)間Tdis減去輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差TD+Toff。因而,輸出信號(hào)SOUT具有上升沿的時(shí)間點(diǎn)可以根據(jù)輸入信號(hào)SIN與保持信號(hào)SHLD之間的時(shí)間差TD+Toff來(lái)確定??刂茊卧?90可以響應(yīng)于喚醒信號(hào)SAWK的下降沿生成具有邏輯低電平的預(yù)充電信號(hào)SPRCH。預(yù)充電信號(hào)SPRCH可以具有比對(duì)電容器430完全充電或基本完全充電所需的時(shí)間長(zhǎng)的邏輯低時(shí)段Tprch。預(yù)充電信號(hào)SPRCH的邏輯低時(shí)段Tprch可以對(duì)應(yīng)于預(yù)充電延遲單元296的第二延遲時(shí)間。 上拉晶體管460的PMOS晶體管P6可以響應(yīng)于預(yù)充電信號(hào)SPRCH的下降沿而導(dǎo)通。如果PMOS晶體管P6被導(dǎo)通,則中間節(jié)點(diǎn)匪ID、或者電容器430的第一端可以通過(guò)PMOS晶體管P6耦接到電源電壓,并且電容器430可以被充電。圖16是圖示包括在圖12的時(shí)間差加法器中的時(shí)間寄存器的另ー個(gè)示例的電路圖。參照?qǐng)D16,時(shí)間寄存器400b包括下拉晶體管410、上拉晶體管460、下拉晶體管控制單元420、電容器430和輸出單元450。除了輸出單元450的配置和操作之外,圖16的時(shí)間寄存器400b可以具有與圖13的時(shí)間寄存器400a類(lèi)似或基本上類(lèi)似的配置,并且可以執(zhí)行與圖13的時(shí)間寄存器400a類(lèi)似或基本上類(lèi)似的操作。輸出單元450可以基于電容器430的電壓(例如,中間節(jié)點(diǎn)WID的電壓)生成輸出信號(hào)S0UT。例如,輸出單元450可以被實(shí)現(xiàn)為比較器450。比較器450可以包括接收參考電壓VREF的同相輸入端、接收電容器430的電壓的反相輸入端、以及輸出輸出信號(hào)SOUT的輸出端。根據(jù)示例實(shí)施例,參考電壓VREF可以從外部電路或設(shè)備接收,或者可替換地,時(shí)間寄存器400d可以包括生成參考電壓VREF的電路。圖17是用于描述圖12的時(shí)間差加法器的操作的示例的時(shí)序圖。圖17圖示了第ー輸入信號(hào)SINl和第二輸入信號(hào)SIN2具有正的第一時(shí)間差TD1、并且第三輸入信號(hào)SIN3和第四輸入信號(hào)SIN4具有正的第二時(shí)間差TD2的示例。參照?qǐng)D12和圖17,第一輸入信號(hào)SINl可以被施加到第一時(shí)間寄存器240的第一輸入端INl。第二輸入信號(hào)SIN2可以被第一偏移延遲單元220延遲偏移時(shí)間Toff,然后可以作為第一保持信號(hào)SHLDl被施加到第一時(shí)間寄存器240的第一保持端HLDl。因此,第一 輸入信號(hào)SINl和第一保持信號(hào)SHLDl可以具有時(shí)間差TDl+Toff,該時(shí)間差等于偏移時(shí)間Toff加上第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差TDl。第四輸入信號(hào)SIN4可以被施加到第二時(shí)間寄存器280的第二輸入端IN2。第三輸入信號(hào)SIN3可以被第二偏移延遲單元260延遲偏移時(shí)間Toff,然后可以作為第二保持信號(hào)SHLD2被施加到第二時(shí)間寄存器280的第二保持端HLD2。因此,第四輸入信號(hào)SIN4和第二保持信號(hào)SHLD2可以具有時(shí)間差_TD2+Toff,該時(shí)間差等于或基本上等于偏移時(shí)間Toff減去第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差TD2。響應(yīng)于喚醒信號(hào)SAWK,第一時(shí)間寄存器240可以輸出第一輸出信號(hào)S0UT1,該第一輸出信號(hào)SOUTl在自喚醒信號(hào)SAWK的上升沿起的第一給定、期望或預(yù)定的時(shí)間段Tdis-TDl-Toff之后具有上升沿。第一時(shí)間段Tdis-TDl-Toff可以等于放電時(shí)間Tdis減去第一輸入信號(hào)SINl與第一保持信號(hào)SHLDl之間的時(shí)間差TDl+Toff。也就是說(shuō),例如,喚醒信號(hào)SAWK和第一輸出信號(hào)SOUTl可以具有時(shí)間差Tdis-TDl-Toff,該時(shí)間差是通過(guò)從放電時(shí)間Tdis減去第一輸入信號(hào)SINl與第一保持信號(hào)SHLDl之間的時(shí)間差TDl+Toff獲得的。響應(yīng)于喚醒信號(hào)SAWK,第二時(shí)間寄存器280可以輸出第二輸出信號(hào)S0UT2,該第二輸出信號(hào)S0UT2在自喚醒信號(hào)SAWK的上升沿起的第二給定、期望或預(yù)定的時(shí)間段Tdis+TD2-Toff之后具有上升沿。第二時(shí)間段Tdis+TD2-Toff可以等于或基本上等于放電時(shí)間Tdis減去第四輸入信號(hào)SIN4與第二保持信號(hào)SHLD2之間的時(shí)間差_TD2+Toff。也就是說(shuō),例如,喚醒信號(hào)SAWK和第二輸出信號(hào)S0UT2可以具有時(shí)間差Tdis+TD2-Toff,該時(shí)間差是通過(guò)從放電時(shí)間Tdis中減去第四輸入信號(hào)SIN4與第二保持信號(hào)SHLD2之間的時(shí)間差-TD2+Toff獲得的。第一偏移延遲單元220和第二偏移延遲單元260可以具有相同或基本上相同的偏移時(shí)間Toff,并且第一時(shí)間寄存器240和第二時(shí)間寄存器280可以具有相同或基本上相同的放電時(shí)間Tdis。因此,第一輸出信號(hào)SOUTl與第二輸出信號(hào)S0UT2之間的時(shí)間差等于或基本上等于喚醒信號(hào)SAWK與第二輸出信號(hào)S0UT2之間的時(shí)間差Tdis+TD2-Toff減去喚醒信號(hào)SAWK與第一輸出信號(hào)SOUTl之間的時(shí)間差Tdis-TDl-Toff (例如,(Tdis+TD2-Toff)-(Tdis-TDl-Toff) =TD2+TD1),該第一輸出信號(hào)SOUTl與第二輸出信號(hào)S0UT2之間的時(shí)間差可以相當(dāng)于第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差TDl和第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差TD2的和TD1+TD2。如上所述,根據(jù)示例實(shí)施例的時(shí)間差加法器200c可以精確地將輸入信號(hào)SIN1、SIN2、SIN3和SIN4之間的時(shí)間差TDl和TD2相加。圖18是圖示根據(jù)示例實(shí)施例的時(shí)間差加法器的框圖。參照?qǐng)D18,時(shí)間差加法器200d包括第一寄存器單元210d和第二寄存器單元250d。時(shí)間差加法器200d可以不包括圖12中圖示的第一偏移延遲單元220和第二偏移延遲單兀260。時(shí)間差加法器200d可以接收具有正的時(shí)間差的第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2以及具有負(fù)的時(shí)間差的第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4。第一寄存器單兀210d可以接收第一輸入信號(hào)SINl和第二輸入信號(hào)SIN2,并且可以響應(yīng)于喚醒信號(hào)SAWK生成第一輸出信號(hào)S0UT1。第一寄存器單元210d可以包括第一時(shí)間寄存器240。第一時(shí)間寄存器240可以包括接收第一輸入信號(hào)SINl的第一輸入端IN1、接 收第二輸入信號(hào)SIN2的第一保持端HLDl、接收預(yù)充電信號(hào)SPRCH的第一預(yù)充電端PRCHl、以及輸出第一輸出信號(hào)SOUTl的第一輸出端0UT1。第二寄存器單元250d可以接收第三輸入信號(hào)SIN3第四輸入信號(hào)SIN4,并且可以響應(yīng)于喚醒信號(hào)SAWK生成第二輸出信號(hào)S0UT2。第二寄存器單元250d可以包括第二時(shí)間寄存器280。第二時(shí)間寄存器280可以包括接收第四輸入信號(hào)SIN2的第二輸入端IN2、接收第三輸入信號(hào)SIN3的第二保持端HLD2、接收預(yù)充電信號(hào)SPRCH的第二預(yù)充電端PRCH2、接收喚醒信號(hào)SAWK的第二喚醒端AWK2、以及輸出第二輸出信號(hào)S0UT2的第二輸出端0UT2。根據(jù)示例實(shí)施例,第一時(shí)間寄存器240和第二時(shí)間寄存器280中的每ー個(gè)可以被實(shí)現(xiàn)為圖13的時(shí)間寄存器400a、圖16的時(shí)間寄存器400b等??刂茊卧?90可以生成預(yù)充電信號(hào)SPRCH和喚醒信號(hào)SAWK。例如,控制單元290可以通過(guò)延遲和/或反相第一到第四輸入信號(hào)SIN1、SIN2、SIN3和SIN4中的至少ー個(gè)來(lái)生成預(yù)充電信號(hào)SPRCH和喚醒信號(hào)SAWK。響應(yīng)于喚醒信號(hào)SAWK,第一時(shí)間寄存器240可以輸出第一輸出信號(hào)S0UT1,該第一輸出信號(hào)SOUTl在自喚醒信號(hào)SAWK的上升沿起的第一給定、期望或預(yù)定時(shí)間段之后具有上升沿。第一時(shí)間段可以等于或基本上等于放電時(shí)間減去第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差。也就是說(shuō),例如,喚醒信號(hào)SAWK與第一輸出信號(hào)SOUTl之間的時(shí)間差可以通過(guò)從放電時(shí)間中減去第一時(shí)間差獲得。響應(yīng)于喚醒信號(hào)SAWK,第二時(shí)間寄存器280可以輸出第二輸出信號(hào)S0UT2,該第二輸出信號(hào)S0UT2在自喚醒信號(hào)SAWK的上升沿起的第二給定、期望或預(yù)定時(shí)間段之后具有上升沿。該第二時(shí)間段可以等于或基本上等于放電時(shí)間加上第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差。也就是說(shuō),例如,喚醒信號(hào)SAWK與第二輸出信號(hào)S0UT2之間的時(shí)間差可以通過(guò)將第ニ時(shí)間差加到放電時(shí)間來(lái)獲得。第一時(shí)間寄存器240的放電時(shí)間可以與第二時(shí)間寄存器280的放電時(shí)間相同或基本相同。因此,第一輸出信號(hào)SOUTl與第二輸出信號(hào)S0UT2之間的時(shí)間差等于或基本上等于喚醒信號(hào)SAWK與第二輸出信號(hào)S0UT2之間的時(shí)間差減去喚醒信號(hào)SAWK與第一輸出信號(hào)SOUTI之間的時(shí)間差,該第一輸出信號(hào)SOUTI與第二輸出信號(hào)S0UT2之間的時(shí)間差可以相當(dāng)于第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差和第三輸入信號(hào)SIN3與第四輸入信號(hào)SIN4之間的第二時(shí)間差的和。
如上所述,根據(jù)不例實(shí)施例的時(shí)間差加法器200d可以輸出第一輸出信號(hào)SOUTl和第二輸出信號(hào)S0UT2,該第一輸出信號(hào)SOUTl和第二輸出信號(hào)S0UT2具有與第一時(shí)間差和第ニ時(shí)間差的和相當(dāng)?shù)臅r(shí)間差。圖19是圖示根據(jù)示例實(shí)施例的時(shí)間差累加器的示圖。參照?qǐng)D19,時(shí)間差累加器500可以響應(yīng)于第一輸入信號(hào)INl和第二輸入信號(hào)IN2生成第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2。時(shí)間差累加器500可以累加第一輸入信號(hào)INl和第二輸入信號(hào)IN2之間的時(shí)間差,以生成具有累加的時(shí)間差的第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2。例如,如果最初輸入具有第一時(shí)間差TDl的第一輸入信號(hào)INl和第二輸入信號(hào)IN2,則時(shí)間差累加器500可以生成具有第一時(shí)間差TDl的第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2。隨后,如果輸入具有第二時(shí)間差TD2的第一輸入信號(hào)INl和第二輸入信號(hào)IN2,則時(shí)間差累加器500可以生成第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2,該第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2具有與第一時(shí)間差TDl和第二時(shí)間差TD2的和相當(dāng)?shù)臅r(shí)間差TD1+TD2。之后,如果輸入具有第三時(shí)間差TD3的第一輸入信號(hào)INl和第二輸入信號(hào) IN2,則第三時(shí)間差累加器500可以生成第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2,該第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2具有與第一到第三時(shí)間差TD1、TD2和TD3的和相當(dāng)?shù)牡谌龝r(shí)間差TD1+TD2+TD3。根據(jù)示例實(shí)施例的時(shí)間差累加器500可以包括在片上系統(tǒng)(SoC)中。圖20是圖示根據(jù)示例實(shí)施例的時(shí)間差累加器的框圖。參照?qǐng)D20,時(shí)間差累加器500a包括第一時(shí)間差加法器510和延遲單元520a。第一時(shí)間差加法器510可以響應(yīng)于第一輸入信號(hào)IN1、第二輸入信號(hào)IN2、第一先前輸出信號(hào)POUTl和第二先前輸出信號(hào)P0UT2生成第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2。第一時(shí)間差加法器510可以將第一輸入信號(hào)INl和第二輸入信號(hào)IN2之間的第一時(shí)間差以及第一先前輸出信號(hào)POUTl和第二先前輸出信號(hào)P0UT2之間的第二時(shí)間差相加,以生成具有與第一時(shí)間差和第二時(shí)間差的和相當(dāng)?shù)臅r(shí)間差的第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2。第一先前輸出信號(hào)POUTl和第二先前輸出信號(hào)P0UT2可以是由時(shí)間差加法器510執(zhí)行的前一時(shí)間差加法所生成的第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2。根據(jù)示例實(shí)施例,第一時(shí)間差加法器510可以被實(shí)現(xiàn)為圖3的時(shí)間差加法器200a、圖10的時(shí)間差加法器200b、圖12的時(shí)間差加法器200c、圖18的時(shí)間差加法器200d等。延遲單元520a可以通過(guò)分別延遲第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2來(lái)生成第一先前輸出信號(hào)POUTl和第二先前輸出信號(hào)P0UT2。延遲單元520a可以包括第二時(shí)間差加法器530。根據(jù)示例實(shí)施例,第二時(shí)間差加法器530可以被實(shí)現(xiàn)為圖3的時(shí)間差加法器200a、圖10的時(shí)間差加法器200b、圖12的時(shí)間差加法器200c、圖18的時(shí)間差加法器200d
坐寸o第二時(shí)間差加法器530可以響應(yīng)于第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2以及基本上相同的兩個(gè)信號(hào)生成第一先前輸出信號(hào)POUTl和第二先前輸出信號(hào)P0UT2。第二時(shí)間差加法器530可以將第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2之間的第三時(shí)間差以及相同的兩個(gè)信號(hào)之間的第四時(shí)間差相加,以生成第一先前輸出信號(hào)POUTl和第二先前輸出信號(hào)P0UT2,該第一先前輸出信號(hào)POUTl和第二先前輸出信號(hào)P0UT2具有與第三時(shí)間差和第四時(shí)間差的和相當(dāng)?shù)臅r(shí)間差。所述相同的兩個(gè)信號(hào)可以在相同或基本上相同的時(shí)間點(diǎn)具有上升沿,并且該第四時(shí)間差可以是時(shí)間差加法的単位元“O”。因此,第一先前輸出信號(hào)POUTl和第二先前輸出信號(hào)P0UT2之間的時(shí)間差可以與第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2之間的第三時(shí)間差相同或基本上相同。因而,第二時(shí)間差加法器530可以通過(guò)分別將第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2延遲相同或基本上相同的延遲時(shí)間來(lái)生成第一先前輸出信號(hào)POUTl和第二先前輸出信號(hào)P0UT2,而不改變時(shí)間差。盡管圖20圖示了第一輸出信號(hào)OUTl被用作所述相同的兩個(gè)信號(hào)的示例,但是根據(jù)示例實(shí)施例,所述相同的兩個(gè)信號(hào)可以是第二輸出信號(hào)0UT2、第一輸出信號(hào)OUTl的反相信號(hào)、第二輸出信號(hào)0UT2的反相信號(hào)、或另外的信號(hào)。圖21是圖示根據(jù)示例實(shí)施例的時(shí)間差累加器的框圖。參照?qǐng)D21,時(shí)間差累加器500b包括第一時(shí)間差加法器510和延遲單元520b。除了延遲單元520b的配置和操作之外,圖21的時(shí)間差累加器500b可以具有與圖20的時(shí)間差累加器500a類(lèi)似或基本上類(lèi)似的配置,并且可以執(zhí)行與圖20的時(shí)間差累加器500a類(lèi)似或基本上類(lèi)似的操作。 延遲單元520b可以通過(guò)分別延遲第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2來(lái)生成第一先前輸出信號(hào)POUTl和第二先前輸出信號(hào)P0UT2。延遲單兀520b可以包括第一延遲電路540和第二延遲電路550。第一延遲電路540可以通過(guò)延遲第一輸出信號(hào)OUTl生成第一先前輸出信號(hào)POUTI,并且第二延遲電路550可以通過(guò)延遲第二輸出信號(hào)0UT2生成第二先前輸出信號(hào)P0UT2。第一延遲電路540的延遲時(shí)間可以與第二延遲電路550的延遲時(shí)間相同或基本上相同。因此,第一延遲電路540和第二延遲電路550可以通過(guò)分別將第一輸出信號(hào)OUTl和第二輸出信號(hào)0UT2延遲相同或基本上相同的延遲時(shí)間來(lái)生成第一先前輸出信號(hào)POUTl和第二先前輸出信號(hào)P0UT2。圖22是圖示圖21的時(shí)間差累加器中包括的延遲單元的示例的電路圖,并且圖23是用于描述圖22的延遲單元中包括的晶體管的排列的示例的示圖。參照?qǐng)D22,延遲單元521b可以包括第一延遲電路540和第二延遲電路550。第一延遲電路540可以包括多個(gè)反相器,所述多個(gè)反相器具有多個(gè)PMOS晶體管Pll、P12、P13和P14以及多個(gè)NMOS晶體管Nil、N12、N13和N14。第二延遲電路550可以包括多個(gè)反相器,所述多個(gè)反相器具有多個(gè)PMOS晶體管P21、P22、P23和P24以及多個(gè)NMOS晶體管N21、N22、N23和N24。第一延遲電路540和第二延遲電路550可以具有相同或基本上相同數(shù)量的反相器,并且可以具有相同或基本上相同的延遲時(shí)間。如圖23中所示,第一延遲電路540中包括的多個(gè)晶體管Pll,P12、P13、P14、Nil、N12、N13和N14以及第ニ延遲電路550中包括的多個(gè)晶體管P21、P22、P23、P24、N21、N22、N23和N24可以交替地布置。例如,第二延遲電路550的第一 PMOS晶體管P21和第一 NMOS晶體管N21可以布置在第一延遲電路540的第一 PMOS晶體管Pll和第一 NMOS晶體管Nll之間,并且第一延遲電路540的第二 PMOS晶體管P12和第二 NMOS晶體管N12可以布置在第二延遲電路550的第二 PMOS晶體管P22和第二 NMOS晶體管N22之間。由于第一延遲電路540和第二延遲電路550的晶體管交替布置,所以可以減少因PVT變化所導(dǎo)致的第一延遲電路540和第二延遲電路550之間的失配。圖24是圖示根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的框圖。
參照?qǐng)D24,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600a包括時(shí)間差加法器610、時(shí)間差累加器630、時(shí)域量化器650和數(shù)字時(shí)間轉(zhuǎn)換器670。時(shí)間差加法器610可以從第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差中減去第一反饋信號(hào)SFEEDl與第二反饋信號(hào)SFEED2之間的第二時(shí)間差,以生成第一加法信號(hào)SADDl和第二加法信號(hào)SADD2,該第一加法信號(hào)SADDl和第二加法信號(hào)SADD2具有與第一時(shí)間差減去第二時(shí)間差相當(dāng)?shù)牡谌龝r(shí)間差。根據(jù)示例實(shí)施例,時(shí)間差加法器610可以被實(shí)現(xiàn)為圖3的時(shí)間差加法器200a、圖10的時(shí)間差加法器200b、圖12的時(shí)間差加法器200c、圖18的時(shí)間差加法器200d等。例如,在時(shí)間差加法器610被實(shí)現(xiàn)為圖3的時(shí)間差加法器200a的情況中,第一輸入信號(hào)SINl可以被施加到圖3的第一時(shí)間寄存器230的第一輸入端INl,第二輸入信號(hào)SIN2可以被施加到圖3的第一偏移延遲單兀220,第一反饋信號(hào)SFEEDl可以被施加到圖3的第二時(shí)間寄存器270的第二輸入端IN2,并且第二反饋信號(hào)SFEED2可以被施加到圖3的第二偏移延遲單元260。也就是說(shuō),第一反饋信號(hào)SFEEDl可以對(duì)應(yīng)于圖3的第四輸入信號(hào)SIN4,并且第二反饋信號(hào)SFEED2可以對(duì)應(yīng)于圖3的第三輸入信號(hào)SIN3。因而,時(shí)間差加法器610可以執(zhí)行從第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之 間的第一時(shí)間差減去第一反饋信號(hào)SFEEDl與第二反饋信號(hào)SFEED2之間的第二時(shí)間差的時(shí)間差減法。時(shí)間差累加器630可以累加第一加法信號(hào)SADDl與第二加法信號(hào)SADD2之間的第ニ時(shí)間差,以生成第一累加"[目號(hào)SACCl和第二累加/[目號(hào)SACC2。根據(jù)不例實(shí)施例,時(shí)間差累加器630可以被實(shí)現(xiàn)為圖20的時(shí)間差累加器500a、圖21的時(shí)間差累加器500b等。時(shí)域量化器650可以將第一累加信號(hào)SACCl與第二累加信號(hào)SACC2之間的時(shí)間差轉(zhuǎn)換成數(shù)字輸出信號(hào)D0UT。根據(jù)示例實(shí)施例,數(shù)字輸出信號(hào)DOUT可以是具有兩電平的一比特信號(hào),或者,數(shù)字輸出信號(hào)DOUT可以是具有三電平或更多電平的兩比特或更多比特的信號(hào)。數(shù)字時(shí)間轉(zhuǎn)換器670可以將數(shù)字輸出信號(hào)DOUT轉(zhuǎn)換成第一反饋信號(hào)SFEEDl和第ニ反饋信號(hào)SFEED2。例如,隨著數(shù)字輸出信號(hào)DOUT的值增大,數(shù)字時(shí)間轉(zhuǎn)換器670可以增大第一反饋信號(hào)SFEEDl與第二反饋信號(hào)SFEED2之間的第二時(shí)間差。在根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600a中,時(shí)間差加法器610可以輸出第一時(shí)間差與第二時(shí)間差之間的差(例如,delta ( A )),時(shí)間差累加器630可以累カロ(例如,sigma (2))這樣的差,時(shí)域量化器650可以將累加的差轉(zhuǎn)換成數(shù)字值,并且數(shù)字時(shí)間轉(zhuǎn)換器670可以將該數(shù)字值轉(zhuǎn)換成第二時(shí)間差。也就是說(shuō),例如,sigma-delta (累加-差)時(shí)間數(shù)字轉(zhuǎn)換器600a可以使用時(shí)間差加法器610、時(shí)間差累加器630、時(shí)域量化器650和數(shù)字時(shí)間轉(zhuǎn)換器670,以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換。因此,根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600a可以具有相對(duì)較高的分辯率。圖25是用于描述圖24的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器執(zhí)行的噪聲整形的不圖。參照?qǐng)D25,根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器可以執(zhí)行過(guò)采樣和噪聲整形。由于sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器執(zhí)行過(guò)采樣,所以量化噪聲可以在寬頻帶中擴(kuò)展,這導(dǎo)致信號(hào)頻帶中量化噪聲的減小。此外,由于sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器執(zhí)行噪聲整形,所以量化噪聲可以被移到不使用的頻帶。也就是說(shuō),例如,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器可以用作相對(duì)于量化噪聲的高通濾波器,從而將量化噪聲移動(dòng)到不使用的頻帶。
因此,根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器可以減小噪聲,并且可以具有相對(duì)較高的分辨率。圖26是圖示圖24的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器中包括的時(shí)域量化器的示例的框圖。參照?qǐng)D26,時(shí)域量化器650a包括延遲線(xiàn)651a、多個(gè)D觸發(fā)器653a和編碼器655。延遲線(xiàn)651a可以包括N個(gè)延遲元件(delay cell) DELAY1、DELAY2和DELAYN,它們相繼延遲第一累加信號(hào)SACCl,其中N是大于0的整數(shù)。從延遲元件DELAYl、DELAY2和DELAYN輸出的信號(hào)可以被分別施加到D觸發(fā)器653a。D觸發(fā)器653a可以響應(yīng)于第二累加信號(hào)SACC2的上升沿輸出N個(gè)輸出信號(hào)dl、d2和dN。因此,可以根據(jù)第一累加信號(hào)SACCl與第二累加信號(hào)SACC2之間的時(shí)間差確定具有值“I”的輸出信號(hào)dl、d2和dN的數(shù)量。編碼器655可以基于D觸發(fā)器653a的輸出信號(hào)dl、d2和dN生成數(shù)字輸出信號(hào)DOUTo例如,編碼器655可以將作為溫度計(jì)代碼(thermometer code)的輸出信號(hào)轉(zhuǎn)換成作
因此,時(shí)域量化器650a可以生成與第一累加信號(hào)SACCl和第二累加信號(hào)SACC2之間的時(shí)間差相對(duì)應(yīng)的數(shù)字輸出信號(hào)D0UT。圖27是圖示圖24的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器中包括的時(shí)域量化器的另ー個(gè)示例的框圖。參照?qǐng)D27,時(shí)域量化器650b包括第一延遲線(xiàn)65lb、第二延遲線(xiàn)652b、多個(gè)D觸發(fā)器653b和編碼器655。延遲線(xiàn)651b可以包括N個(gè)延遲元件DELAYl I、DELAY 12和DELAY1N,它們相繼延遲第一累加信號(hào)SACC1,其中N是大于0的整數(shù)。第二延遲線(xiàn)652b可以包括N個(gè)延遲元件DELAY21、DELAY22和DELAY2N,它們相繼延遲第二累加信號(hào)SACC2。從第一延遲元件DELAYlI、DELAYl2和DELAY1N輸出的信號(hào)可以分別施加到D觸發(fā)器653b的數(shù)據(jù)端,并且從第二延遲元件DELAY21、DELAY22和DELAY2N輸出的信號(hào)可以分別施加到D觸發(fā)器653b的時(shí)鐘端。D觸發(fā)器653b可以分別響應(yīng)于從第二延遲元件DELAY21、DELAY22和DELAY2N輸出的信號(hào)輸出N個(gè)輸出信號(hào)dl、d2和dN。因此,可以根據(jù)第一累加信號(hào)SACCl與第二累加信號(hào)SACC2之間的時(shí)間差,確定具有值“I”的輸出信號(hào)dl、d2和dN的數(shù)量。在一些示例實(shí)施例中,在第一延遲線(xiàn)651b中包括的姆個(gè)延遲元件DELAY11、DELAY12和DELAY1N的第一延遲時(shí)間可以比在第二延遲線(xiàn)652b中包括的每個(gè)延遲元件DELAY2UDELAY22和DELAY2N的第二延遲時(shí)間長(zhǎng)。由于可以以與第一延遲時(shí)間和第二延遲時(shí)間之間的差相對(duì)應(yīng)的時(shí)間為単位將時(shí)間差轉(zhuǎn)換成數(shù)字值,所以時(shí)域量化器650b可以具有相對(duì)較高的分辯率。編碼器655可以基于D觸發(fā)器653b的輸出信號(hào)dl、d2和dN生成數(shù)字輸出信號(hào)DOUT。因此,時(shí)域量化器650b可以生成與第一累加信號(hào)SACCl和第二累加信號(hào)SACC2之間的時(shí)間差相對(duì)應(yīng)的數(shù)字輸出信號(hào)D0UT。盡管圖26和圖27圖示了在根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器中包括的時(shí)域量化器的示例,但是,在根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器中包括的時(shí)域量化器不局限于此。
圖28是圖示圖24的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器中包括的數(shù)字時(shí)間轉(zhuǎn)換器的示例的框圖。參照?qǐng)D28,數(shù)字時(shí)間轉(zhuǎn)換器670a包括脈沖發(fā)生器671、延遲線(xiàn)673和多路復(fù)用器675。脈沖發(fā)生器671可以生成脈沖,并且可以輸出該脈沖以作為第一反饋信號(hào)SFEEDl。延遲線(xiàn)673可以包括相繼延遲該脈沖的M個(gè)延遲元件DELAYl、DELAY2和DELAYM,其中M是大于0的整數(shù)。多路復(fù)用器675可以響應(yīng)于數(shù)字輸出信號(hào)D0UT,輸出從延遲元件DELAYUDELAY2和DELAYM輸出的輸出信號(hào)D1、D2和DM之一,以作為第二反饋信 號(hào)SFEED2。因此,數(shù)字時(shí)間轉(zhuǎn)換器670a可以生成具有與數(shù)字輸出信號(hào)DOUT相對(duì)應(yīng)的時(shí)間差的第一反饋信號(hào)SFEEDl與第二反饋信號(hào)SFEED2。圖29是圖示圖24的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器中包括的數(shù)字時(shí)間轉(zhuǎn)換器的另一個(gè)示例的框圖。參照?qǐng)D29,數(shù)字時(shí)間轉(zhuǎn)換器670b包括脈沖發(fā)生器671、第一延遲元件672、第二延遲元件674、M個(gè)電容器Cl、C2和CM、以及M個(gè)開(kāi)關(guān)SWS1、SWS2和SWSM。脈沖發(fā)生器671可以生成脈沖,并且可以輸出該脈沖以作為第一反饋信號(hào)SFEEDl。第一延遲元件672和第二延遲元件674可以延遲該脈沖,并且可以輸出延遲脈沖以作為第二反饋信號(hào)SFEED2。M個(gè)電容器Cl、C2和CM可以耦接到第一延遲元件672與第二延遲元件674之間的節(jié)點(diǎn),并且可以通過(guò)M個(gè)開(kāi)關(guān)SWS1、SWS2和SWSM耦接到地電壓,其中M是大于0的整數(shù)。M個(gè)開(kāi)關(guān)SWS1、SWS2和SWSM可以響應(yīng)于數(shù)字輸出信號(hào)DOUT而被選擇性地接通或關(guān)斷,并且M個(gè)電容器Cl、C2和CM可以被M個(gè)開(kāi)關(guān)SWS1、SWS2和SWSM選擇性地電耦接到第一延遲元件672和第二延遲元件674。因而,可以通過(guò)調(diào)整基于數(shù)字輸出信號(hào)DOUT耦接到第一延遲元件672和第二延遲元件674的電容器Cl、C2和CM的電容,來(lái)調(diào)整第一延遲元件672和第二延遲元件674的延遲時(shí)間。因此,數(shù)字時(shí)間轉(zhuǎn)換器670b可以生成具有與數(shù)字輸出信號(hào)DOUT相對(duì)應(yīng)的時(shí)間差的第一反饋信號(hào)SFEEDl與第二反饋信號(hào)SFEED2。盡管圖28和圖29圖示了在根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器中包括的數(shù)字時(shí)間轉(zhuǎn)換器的例子,但是,在根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器中包括的數(shù)字時(shí)間轉(zhuǎn)換器不局限于此。圖30是圖示根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的框圖。參照?qǐng)D30,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600b包括時(shí)間差加法器610、第一時(shí)間差累加器630、第二時(shí)間差累加器640、時(shí)域量化器650和數(shù)字時(shí)間轉(zhuǎn)換器670。與圖24的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600a相比,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600b可以進(jìn)一步包括第二時(shí)間差累加器640。第一時(shí)間差累加器630和第二時(shí)間差累加器640可以形成ニ階累加器,并且sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600b可以是ニ階sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器。盡管圖30圖示了ニ階sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600b的示例,但是在一些示例實(shí)施例中,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600b可以是三階(或更高階)時(shí)間數(shù)字轉(zhuǎn)換器。通過(guò)包括ニ階(或更高階)累加器,根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600b可以進(jìn)ー步減少信號(hào)頻帶中的量化噪聲。圖31是圖示根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的框圖。
參照?qǐng)D31,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600c包括時(shí)間差調(diào)整單元620、時(shí)間差累加器630和時(shí)域量化器650。與圖24的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600a相比,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600c可以包括時(shí)間差調(diào)整單元620,以代替時(shí)間差加法器610和數(shù)字時(shí)間轉(zhuǎn)換器670。時(shí)間差調(diào)整單兀620可以接收第一輸入信號(hào)SINl、第二輸入信號(hào)SIN2和數(shù)字輸出信號(hào)D0UT,并且可以通過(guò)將第一輸入信號(hào)SINl和第二輸入信號(hào)SIN2之一延遲與數(shù)字輸出信號(hào)DOUT相對(duì)應(yīng)的延遲時(shí)間來(lái)生成第一加法信號(hào)SADDl和第二加法信號(hào)SADD2。時(shí)間差調(diào)整單元620可以生成第一加法信號(hào)SADDl和第二加法信號(hào)SADD2,該第一加法信號(hào)SADDl和第二加法信號(hào)SADD2具有與第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的第一時(shí)間差減去數(shù)字輸出信號(hào)DOUT所代表的第二時(shí)間差相當(dāng)?shù)臅r(shí)間差。時(shí)間差累加器630可以累加第一加法信號(hào)SADDl與第二加法信號(hào)SADD2之間的時(shí)間差,以生成第一累加信號(hào)SACCl和第二累加信號(hào)SACC2。時(shí)域量化器650可以將第一累加 信號(hào)SACCl與第二累加信號(hào)SACC2之間的時(shí)間差轉(zhuǎn)換成數(shù)字輸出信號(hào)D0UT。在根據(jù)示例實(shí)施例的差sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600c中,時(shí)間差調(diào)整單元620可以輸出第一時(shí)間差與第二時(shí)間差之間的差(例如,delta),時(shí)間差累加器630可以累力口 (例如,sigma)這樣的差,并且時(shí)域量化器650可以將累加的差轉(zhuǎn)換成數(shù)字值。也就是說(shuō),sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600c可以使用時(shí)間差調(diào)整單元620、時(shí)間差累加器630和時(shí)域量化器650,以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換。因此,根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600c可以具有相對(duì)較高的分辯率。圖32是圖示圖31的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的示例的框圖。參照?qǐng)D32,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器700a包括時(shí)間差調(diào)整單元720a、時(shí)間差累加器730和時(shí)域量化器750。sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器700a可以輸出具有一比特的數(shù)字輸出信號(hào)DOUT。時(shí)間差調(diào)整單元720a可以包括第一延遲單元721a、第一選擇器726a、第二延遲單元722a和第二選擇器727a。第一延遲單元721a可以延遲第一輸入信號(hào)SIN1,并且第一選擇器726a可以響應(yīng)于數(shù)字輸出信號(hào)D0UT,選擇性地輸出第一輸入信號(hào)SINl或第一延遲單元721a的輸出信號(hào),以作為第一加法信號(hào)SADD1。第二延遲單元722a可以延遲第二輸入信號(hào)SIN2,并且第二選擇器727a可以響應(yīng)于數(shù)字輸出信號(hào)D0UT,選擇性地輸出第二輸入信號(hào)SIN2或第二延遲單元722a的輸出信號(hào),以作為第二加法信號(hào)SADD2。例如,如果數(shù)字輸出信號(hào)DOUT具有值“0”,則第一選擇器726a可以輸出第一輸入信號(hào)SINl以作為第一加法信號(hào)SADD1,并且第二選擇器727a可以輸出相對(duì)于第二輸入信號(hào)SIN2被延遲了一延遲時(shí)間的第二延遲單元722a的輸出信號(hào),以作為第二加法信號(hào)SADD2。因而,時(shí)間差調(diào)整單元720a可以響應(yīng)于具有值O的數(shù)字輸出信號(hào)D0UT,生成第一加法信號(hào)SADDl和第二加法信號(hào)SADD2,該第一加法信號(hào)SADDl和第二加法信號(hào)SADD2所具有的時(shí)間差比第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的時(shí)間差長(zhǎng)。如果數(shù)字輸出信號(hào)DOUT具有值“1”,則第一選擇器726a可以輸出被相對(duì)于第一輸入信號(hào)SINl延遲了一延遲時(shí)間的第一延遲單兀721a的輸出信號(hào),以作為第一加法信號(hào)SADDl,并且第二選擇器727a可以輸出第二輸入信號(hào)SIN2以作為第二加法信號(hào)SADD2。因而,時(shí)間差調(diào)整單元720a可以響應(yīng)于具有值I的數(shù)字輸出信號(hào)D0UT,生成第一加法信號(hào)SADDl和第二加法信號(hào)SADD2,該第一加法信號(hào)SADDl和第二加法信號(hào)SADD2所具有的時(shí)間差比第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的時(shí)間差短。因此,時(shí)間差調(diào)整單元720a可以基于數(shù)字輸出信號(hào)DOUT的值,調(diào)整第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的時(shí)間差,并且可以生成具有調(diào)整后的時(shí)間差的第一加法/[目號(hào)SADDl和第二加法/[目號(hào)SADD2。也就是說(shuō),例如,時(shí)間差調(diào)整單兀720a可以生成第一加法信號(hào)SADDl和第二加法信號(hào)SADD2,該第一加法信號(hào)SADDl和第二加法信號(hào)SADD2具有與第一輸入信號(hào)SINl和第二輸入信號(hào)SIN2之間的時(shí)間差減去數(shù)字輸出信號(hào)DOUT所代表的時(shí)間差相當(dāng)?shù)恼{(diào)整后的時(shí)間差。時(shí)間差累加器730可以累加第一加法信號(hào)SADDl與第二加法信號(hào)SADD2之間的時(shí)間差,以生成第一累加信號(hào)SACCl和第二累加信號(hào)SACC2。時(shí)域量化器750可以將第一累加信號(hào)SACCl與第二累加信號(hào)SACC2之間的時(shí)間差轉(zhuǎn)換成數(shù)字輸出信號(hào)D0UT。如上所述,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器700a可以通過(guò)使用時(shí)間差調(diào)整單元 720a、時(shí)間差累加器730和時(shí)域量化器750,以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換。因此,根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器700a可以具有相對(duì)較高的分辯率。盡管圖32圖示了時(shí)間差調(diào)整單元720a在第一輸入信號(hào)SINl的通路和第二輸入信號(hào)SIN2的通路兩者中包括延遲單元721a和722a以及選擇器726a和727a的示例,但是根據(jù)示例實(shí)施例,時(shí)間差調(diào)整單元720a也可以?xún)H僅在第一輸入信號(hào)SINl的通路和第二輸入信號(hào)SIN2的通路中的一個(gè)中包括延遲單元和選擇器。圖33是圖示圖31的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的另一個(gè)示例的框圖。參照?qǐng)D33,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器700b包括時(shí)間差調(diào)整單元720b、時(shí)間差累加器730和時(shí)域量化器750。sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器700b可以輸出具有兩比特的數(shù)字輸出信號(hào)DOUT。時(shí)間差調(diào)整單元720b可以包括第一延遲單元721b、第二延遲單元722b、第一選擇器726b、第三延遲單元723b、第四延遲單元724b和第二選擇器727b。第一延遲單元721b可以將第一輸入信號(hào)SINl延遲第一延遲時(shí)間,第二延遲單兀722b可以將第一輸入信號(hào)SINl延遲第二延遲時(shí)間,并且第一選擇器726b可以響應(yīng)于數(shù)字輸出信號(hào)D0UT,選擇性地輸出第一輸入信號(hào)SIN1、第一延遲單兀的輸出信號(hào)或第二延遲單兀722b的輸出信號(hào),以作為第一加法信號(hào)SADD1。例如,第二延遲時(shí)間的長(zhǎng)度可以是第一延遲時(shí)間的大約三倍。第三延遲單元723b可以將第二輸入信號(hào)SIN2延遲第二延遲時(shí)間,第四延遲單元724b可以將第二輸入信號(hào)SIN2延遲第一延遲時(shí)間,并且第二選擇器727b可以響應(yīng)于數(shù)字輸出信號(hào)D0UT,選擇性地輸出第二輸入信號(hào)SIN2、第三延遲單元723b的輸出信號(hào)或第四延遲單元724b的輸出信號(hào),以作為第二加法信號(hào)SADD2。例如,如果數(shù)字輸出信號(hào)DOUT具有值“0”,則第一選擇器726b可以輸出第一輸入信號(hào)SINl以作為第一加法信號(hào)SADD1,并且第三選擇器727b可以輸出相對(duì)于第二輸入信號(hào)SIN2被延遲了第二延遲時(shí)間的第三延遲單元723b的輸出信號(hào),以作為第二加法信號(hào)SADD2。如果數(shù)字輸出信號(hào)DOUT具有值“I”,則第一選擇器726b可以輸出第一輸入信號(hào)SINl以作為第一加法信號(hào)SADD1,并且第二選擇器727b可以輸出相對(duì)于第二輸入信號(hào)SIN2被延遲了第一延遲時(shí)間的第四延遲單元724b的輸出信號(hào),以作為第二加法信號(hào)SADD2。如果數(shù)字輸出信號(hào)DOUT具有值“2”,則第一選擇器726b可以輸出被相對(duì)于第一輸入信號(hào)SINl延遲了第一延遲時(shí)間的第一延遲單兀721b的輸出信號(hào),以作為第一加法信號(hào)SADD1,并且第二選擇器727b可以輸出第二輸入信號(hào)SIN2以作為第二加法信號(hào)SADD2。如果數(shù)字輸出信號(hào)DOUT具有值“3”,則第一選擇器726b可以輸出被相對(duì)于第一輸入信號(hào)SINl延遲了第二延遲時(shí)間的第二延遲單元722b的輸出信號(hào),以作為第一加法信號(hào)SADD1,并且第二選擇器727b可以輸出第二輸入信號(hào)SIN2以作為第二加法信號(hào)SADD2。因此,時(shí)間差調(diào)整單元720b可以基于數(shù)字輸出信號(hào)DOUT的值,調(diào)整第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2之間的時(shí)間差,并且可以生成具有調(diào)整后的時(shí)間差的第一加法/[目號(hào)SADDl和第二加法/[目號(hào)SADD2。也就是說(shuō),例如,時(shí)間差調(diào)整單兀720b可以生成第一加法信號(hào)SADDl和第二加法信號(hào)SADD2,該第一加法信號(hào)SADDl和第二加法信號(hào)SADD2具有與第一輸入信號(hào)SINl和第二輸入信號(hào)SIN2之間的時(shí)間差減去數(shù)字輸出信號(hào)DOUT所代表的時(shí)間差相當(dāng)?shù)恼{(diào)整后的時(shí)間差。如上所述,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器700b可以通過(guò)使用時(shí)間差調(diào)整單元720b、時(shí)間差累加器730和時(shí)域量化器750,以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換。因 此,根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器700b可以具有相對(duì)較高的分辯率。盡管圖33圖示了時(shí)間差調(diào)整單元720b在第一輸入信號(hào)SINl的通路和第二輸入信號(hào)SIN2的通路兩者中包括延遲單元721b、722b、723b和724b以及選擇器726b和727b的示例,但是根據(jù)示例實(shí)施例,時(shí)間差調(diào)整單元720b也可以?xún)H僅在第一輸入信號(hào)SINl的通路和第二輸入信號(hào)SIN2的通路中的一個(gè)中包括延遲單元和選擇器。圖34是圖示根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的框圖。參照?qǐng)D34,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600d包括時(shí)間差調(diào)整單元620、第一時(shí)間差累加器630、第二時(shí)間差累加器640和時(shí)域量化器650。與圖31的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600c相比,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600d可以進(jìn)一步包括第二時(shí)間差累加器640。第一時(shí)間差累加器630和第二時(shí)間差累加器640可以形成二階累加器,并且sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600d可以是二階sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器。盡管圖34圖示了二階sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600d的示例,但是在一些示例實(shí)施例中,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600d可以是三階(或更高階)時(shí)間數(shù)字轉(zhuǎn)換器。通過(guò)包括二階(或更高階)累加器,根據(jù)示例實(shí)施例的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600d可以進(jìn)一步減少信號(hào)頻帶中的量化噪聲。圖35是圖示根據(jù)示例實(shí)施例的數(shù)字鎖相環(huán)的框圖。參照?qǐng)D35,數(shù)字鎖相環(huán)800包括sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600、數(shù)字環(huán)路濾波器810、數(shù)控振蕩器820和分頻器830。sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600可以包括時(shí)間差加法器、時(shí)間差累加器、時(shí)域量化器和數(shù)字時(shí)間轉(zhuǎn)換器。sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600可以生成數(shù)字時(shí)間差信號(hào)D0UT,該數(shù)字時(shí)間差信號(hào)DOUT對(duì)應(yīng)于參考輸入信號(hào)FREF與反饋信號(hào)FFEED之間的時(shí)間差。通過(guò)以sigma-delta的方式將時(shí)間差轉(zhuǎn)換成數(shù)字值,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600可以具有相對(duì)較高的分辯率。根據(jù)示例實(shí)施例,參考輸入信號(hào)FREF可以是從外部電路或設(shè)備接收的有線(xiàn)或無(wú)線(xiàn)信號(hào),或者參考輸入信號(hào)FREF可以是由位于數(shù)字鎖相環(huán)800內(nèi)部或外部的振蕩器生成的振蕩信號(hào)。例如,參考輸入信號(hào)FREF可以是由晶體振蕩器生成的振蕩信號(hào)。
根據(jù)示例實(shí)施例,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600可以被實(shí)現(xiàn)為圖24的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600a、圖30的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600b、圖31的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600c、圖31的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600d等。數(shù)字環(huán)路濾波器810可以通過(guò)對(duì)數(shù)字時(shí)間差信號(hào)DOUT濾波來(lái)生成數(shù)字控制信號(hào)DC0N。數(shù)字環(huán)路濾波器810可以被實(shí)現(xiàn)為低通濾波器。例如,數(shù)字環(huán)路濾波器810可以具有以下傳遞函數(shù)α + β *z_1/(l-z_1)數(shù)控振蕩器820可以響應(yīng)于數(shù)字控制信號(hào)DCON生成具有期望頻率的輸出信號(hào)FOUT0例如,數(shù)控振蕩器820可以響應(yīng)于數(shù)字控制信號(hào)DCON增大或減小輸出信號(hào)FOUT的頻率。分頻器830可以通過(guò)將輸出信號(hào)FOUT分頻生成反饋信號(hào)FFEED。在一些示例實(shí)施例中,數(shù)字鎖相環(huán)800可以不包括分頻器830。在這種情況下,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600可以接收輸出信號(hào)FOUT以作為反饋信號(hào)FFEED。由于數(shù)字鎖相環(huán)800包括具有相對(duì)較高分辯率的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600,所以數(shù)字鎖相環(huán)800可以具有改善的抖動(dòng)性能,并且即使在相對(duì)較低的電源電壓環(huán)境中,數(shù)字鎖相環(huán)800也可以更精確地生成具有期望頻率的輸出信號(hào)F0UT。根據(jù)示例實(shí)施例的數(shù)字鎖相環(huán)800可以用于頻率合成、時(shí)鐘恢復(fù)、時(shí)鐘生成、擴(kuò)展頻譜、時(shí)鐘分配、偏斜補(bǔ)償(de-skewing)、抖動(dòng)和噪聲減小等。圖36是圖示根據(jù)示例實(shí)施例的包括sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的模數(shù)轉(zhuǎn)換器的框圖。參照?qǐng)D36,模數(shù)轉(zhuǎn)換器900包括模擬時(shí)間轉(zhuǎn)換單元910和sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600。模擬時(shí)間轉(zhuǎn)換單元910可以將模擬信號(hào)轉(zhuǎn)換成具有與模擬信號(hào)的電平相對(duì)應(yīng)的時(shí)間差的第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2。例如,模擬時(shí)間轉(zhuǎn)換單元910可以包括脈沖發(fā)生器911、斜波發(fā)生器913和比較器915。脈沖發(fā)生器911可以生成脈沖,可以將該脈沖提供給斜波發(fā)生器913以作為斜波開(kāi)始信號(hào),并且可以將該脈沖提供給sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600以作為第一輸入信號(hào)SIN1。斜波發(fā)生器913可以響應(yīng)于斜波開(kāi)始信號(hào)向比較器915輸出斜波信號(hào)。比較器915可以通過(guò)將斜波信號(hào)與模擬信號(hào)進(jìn)行比較來(lái)生成第二輸入信號(hào)SIN2,該第二輸入信號(hào)SIN2在與模擬信號(hào)的電平相對(duì)應(yīng)的時(shí)間點(diǎn)具有上升沿。sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600可以生成與第一輸入信號(hào)SINl和第二輸入信號(hào)SIN2之間的時(shí)間差相對(duì)應(yīng)的數(shù)字信號(hào)。通過(guò)以sigma-delta的方式將時(shí)間差轉(zhuǎn)換成數(shù)字值,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600可以具有相對(duì)較高的分辯率。由于模數(shù)轉(zhuǎn)換器900包括具有相對(duì)較高分辯率的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600,所以即使在相對(duì)較低的電源電壓環(huán)境中,根據(jù)示例實(shí)施例的模數(shù)轉(zhuǎn)換器900也可以更精確地將模擬信號(hào)轉(zhuǎn)換成數(shù)字信號(hào)。圖37是圖示根據(jù)示例實(shí)施例的包括sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器的傳感器的框圖。參照?qǐng)D37,傳感器1000包括感測(cè)單元1010和sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600。
感測(cè)單元1010可以感測(cè)物理量,如溫度、速度、質(zhì)量、光強(qiáng)度等,并且可以生成具有與物理量相對(duì)應(yīng)的時(shí)間差的第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2。例如,在傳感器1000是溫度傳感器的情況中,感測(cè)單元1010可以包括脈沖發(fā)生器1011、溫度不敏感延遲線(xiàn)1013 (或具有低熱敏度的延遲線(xiàn))以及溫度敏感延遲線(xiàn)1015 (或具有高熱敏度的延遲線(xiàn))。脈沖發(fā)生器1011可以生成脈沖,并且可以將該脈沖提供給溫度不敏感延遲線(xiàn)1013和溫度敏感延遲線(xiàn)1015。溫度不敏感延遲線(xiàn)1013可以不管溫度為多少或者獨(dú)立于溫度,將該脈沖延遲恒定的或基本恒定的延遲時(shí)間,并且可以輸出延遲的脈沖以作為第一輸入信號(hào)SIN1。溫度敏感延遲線(xiàn)1015可以將該脈沖延遲一根據(jù)溫度進(jìn)行調(diào)整的延遲時(shí)間,并且可以輸出延遲的脈沖以作為第二輸入信號(hào)SIN2。因而,可以根據(jù)溫度確定第一輸入信號(hào)SINl與第二輸入信號(hào)SIN2的時(shí)間差。sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600可以生成與第一輸入信號(hào)SINl和第二輸入信號(hào)SIN2之間的時(shí)間差相對(duì)應(yīng)的數(shù)字輸出信號(hào)D0UT。通過(guò)以sigma-delta的方式將時(shí)間差轉(zhuǎn)換成數(shù)字值,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600可以具有相對(duì)較高的分辯率。例如,在傳感 器1000是溫度傳感器的情況中,sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600可以生成與感測(cè)的溫度相對(duì)應(yīng)的數(shù)字輸出信號(hào)DOUT。由于傳感器1000包括具有相對(duì)較高分辯率的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器600,所以即使在相對(duì)較低的電源電壓環(huán)境中,根據(jù)示例實(shí)施例的傳感器1000也可以精確地生成與感測(cè)的物理量相對(duì)應(yīng)的數(shù)字輸出信號(hào)D0UT。圖38是圖示根據(jù)示例實(shí)施例的包括數(shù)字鎖相環(huán)的集成電路的框圖。參照?qǐng)D38,集成電路1100包括數(shù)字鎖相環(huán)800和內(nèi)部電路1110。根據(jù)示例實(shí)施例,集成電路1100可以是應(yīng)用處理器(application processor, AP)、微處理器、中央處理單兀(CPU)、專(zhuān)用集成電路(application-specific integrated circuit,ASIC)、移動(dòng)片上系統(tǒng)(SoC)、多媒體S0C、智能卡等。數(shù)字鎖相環(huán)800可以基于參考輸入信號(hào)FREF生成具有期望頻率或相位的輸出信號(hào)F0UT。根據(jù)示例實(shí)施例,參考輸入信號(hào)FREF可以是從外部電路或設(shè)備接收的有線(xiàn)或無(wú)線(xiàn)信號(hào),或者參考輸入信號(hào)FREF可以是由位于數(shù)字鎖相環(huán)800內(nèi)部或外部的振蕩器生成的振蕩信號(hào)。數(shù)字鎖相環(huán)800可以包括以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器。因此,數(shù)字鎖相環(huán)800可以具有改善的抖動(dòng)性能,并且即使在相對(duì)較低的電源電壓環(huán)境中,也可以精確地生成具有期望頻率的輸出信號(hào)F0UT。根據(jù)示例實(shí)施例的數(shù)字鎖相環(huán)800可以用于頻率合成、時(shí)鐘恢復(fù)、時(shí)鐘生成、擴(kuò)展頻譜、時(shí)鐘分配、偏斜補(bǔ)償、抖動(dòng)和噪聲減小等。內(nèi)部電路1110可以基于輸出信號(hào)FOUT操作。例如,內(nèi)部電路1110可以使用輸出信號(hào)FOUT作為用于操作內(nèi)部電路1110的時(shí)鐘信號(hào)。圖39是圖示根據(jù)示例實(shí)施例的包括數(shù)字鎖相環(huán)的收發(fā)器的框圖。參照?qǐng)D39,收發(fā)器1200包括天線(xiàn)1210、射頻(RF)單元1220和基帶處理器1230。RF單元1220可以將通過(guò)天線(xiàn)1210接收的無(wú)線(xiàn)信號(hào)轉(zhuǎn)換成基帶信號(hào),以向基帶處理器1230提供基帶信號(hào),并且射頻單元1220可以將從基帶處理器1230提供的基帶信號(hào)轉(zhuǎn)換成無(wú)線(xiàn)信號(hào),以便通過(guò)天線(xiàn)1210發(fā)射該無(wú)線(xiàn)信號(hào)。在一些示例實(shí)施例中,RF單元1220可以將接收的無(wú)線(xiàn)信號(hào)直接(或者間接)轉(zhuǎn)換成基帶信號(hào)。在其他示例實(shí)施例中,RF單元1220可以首先將接收的無(wú)線(xiàn)信號(hào)轉(zhuǎn)換成中頻(IF)信號(hào),然后可以將IF信號(hào)轉(zhuǎn)換成基帶信號(hào)。在一些示例實(shí)施例中,RF單元1220可以將接收的無(wú)線(xiàn)信號(hào)轉(zhuǎn)換成同相基帶信號(hào)和正交基帶信號(hào)。例如,RF單元1220可以包括開(kāi)關(guān)1221、低噪聲放大器(LNA) 1222、接收混頻器1223、發(fā)射混頻器1224、功率放大器(PA) 1225、本地振蕩器(LO) 1226以及第一數(shù)字鎖相環(huán)1227。在一些示例實(shí)施例中,RF單元1220還可以包括濾波器,用于去除接收的無(wú)線(xiàn)信號(hào)的噪聲或帶外分量,或者用于去除將被發(fā)射的無(wú)線(xiàn)信號(hào)的帶外雜散分量。根據(jù)示例實(shí)施例,RF單元1220還可以包括可變?cè)鲆娣糯笃鳌⒌屯V波器等。開(kāi)關(guān)1221可以選擇性地將天線(xiàn)1210耦接到接收路徑或發(fā)射路徑。LNA1222可以具有相對(duì)低的噪聲系數(shù),以減小噪聲的影響,并且LNA 1222可以放大通過(guò)天線(xiàn)1210接收的無(wú)線(xiàn)信號(hào)。接收混頻器1223可以通過(guò)將LNA 1222放大后的無(wú)線(xiàn)信號(hào)與第一數(shù)字鎖相環(huán)1227的輸出信號(hào)進(jìn)行混頻,來(lái)將該無(wú)線(xiàn)信號(hào)降頻轉(zhuǎn)換成基帶信號(hào)。發(fā)射混頻器1224可以通過(guò)將 從基帶處理器1230提供的基帶信號(hào)與第一數(shù)字鎖相環(huán)1227的輸出信號(hào)進(jìn)行混頻,來(lái)將該基帶信號(hào)升頻轉(zhuǎn)換成無(wú)線(xiàn)信號(hào)。PA 1225可以放大經(jīng)發(fā)射混頻器1224升頻的無(wú)線(xiàn)信號(hào),以使通過(guò)天線(xiàn)1210發(fā)射的無(wú)線(xiàn)信號(hào)具有大于給定、期望或預(yù)定的功率的功率。LO 1226可以生成振蕩信號(hào)。例如,LO 1226可以包括晶體振蕩器。第一數(shù)字鎖相環(huán)1227可以基于LO 1226提供的振蕩信號(hào)生成具有期望頻率的輸出信號(hào)。第一數(shù)字鎖相環(huán)1227可以包括sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,其以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換,因而即使在相對(duì)較低的電源電壓環(huán)境中,第一數(shù)字鎖相環(huán)1227也可以更精確地生成具有期望頻率的輸出信號(hào)?;鶐幚砥?230可以基于從RF單元1220接收的基帶信號(hào)執(zhí)行數(shù)據(jù)處理,并且可以生成將被發(fā)射的基帶信號(hào),以便將該將被發(fā)射的基帶信號(hào)提供給RF單元1220。例如,基帶處理器1230可以包括物理層處理器(PHY),用于通過(guò)解調(diào)從RF單元1220接收的基帶信號(hào)來(lái)生成數(shù)據(jù)流,以及用于通過(guò)調(diào)制數(shù)據(jù)流來(lái)生成將被提供給RF單元1220的基帶信號(hào)。根據(jù)示例實(shí)施例,PHY可以包括快速傅里葉變換器(fast Fourier transformer, FFT)、解映射器(demapper)、去交織器(deinterleaver)、信道解碼器等以解調(diào)基帶信號(hào),并且可以包括信道編碼器、交織器(inverleaver)、映射器(mapper)、快速傅里葉逆變換器(IFFT)等以調(diào)制數(shù)據(jù)流?;鶐幚砥?230可以包括第二數(shù)字鎖相環(huán)1231。例如,基帶處理器1230可以將第二數(shù)字鎖相環(huán)1231的輸出信號(hào)用作用于操作基帶處理器1230的時(shí)鐘信號(hào)。第二數(shù)字鎖相環(huán)1231可以包括sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,其以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換,因而即使在相對(duì)較低的電源電壓環(huán)境中,第二數(shù)字鎖相環(huán)1231也可以更精確地生成具有期望頻率的輸出信號(hào)。圖40是圖示根據(jù)示例實(shí)施例的包括數(shù)字鎖相環(huán)的存儲(chǔ)器件的框圖。參照?qǐng)D40,存儲(chǔ)器件1300包括數(shù)字鎖相環(huán)1310、存儲(chǔ)核心(memory core) 1320以及數(shù)據(jù)輸出緩沖器1330。根據(jù)示例實(shí)施例,存儲(chǔ)器件1300可以是動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)、可移動(dòng)DRAM、靜態(tài)隨機(jī)存取存儲(chǔ)器(SRAM)、可擦除可編程只讀存儲(chǔ)器(EPR0M)、電可擦除可編程只讀存儲(chǔ)器(EEPR0M)、快閃存儲(chǔ)器、相變隨機(jī)存取存儲(chǔ)器(phase changerandom access memory, PRAM)、電阻隨機(jī)存取存儲(chǔ)器(resistance random access memory,RRAM)、納米浮柵存儲(chǔ)器(nano floating gate memory, NFGM)、聚合物隨機(jī)存取存儲(chǔ)器(polymer random access memory, PoRAM)、磁性隨機(jī)存取存儲(chǔ)器(magnetic random accessmemory, MRAM)、鐵電隨機(jī)存取存儲(chǔ)器(ferroelectric random access memory, FRAM)等。例如,存儲(chǔ)器件1300可以是雙倍數(shù)據(jù)速率(DDR)同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(SDRAM)或圖形雙倍數(shù)據(jù)速率(GDDR)同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(SDRAM)。數(shù)字鎖相環(huán)1310可以基于參考輸入信號(hào)FREF生成具有期望頻率的輸出信號(hào)FOUTo數(shù)字鎖相環(huán)1310可以包括以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,因而即使在相對(duì)較低的電源電壓環(huán)境中,數(shù)字鎖相環(huán)1310也可以更精確地生成具有期望頻率的輸出信號(hào)F0UT。存儲(chǔ)核心1320可以執(zhí)行存儲(chǔ)從數(shù)據(jù)輸入緩沖器(未示出)提供的數(shù)據(jù)的寫(xiě)操作,并且可以執(zhí)行將存儲(chǔ)的數(shù)據(jù)DATA提供給數(shù)據(jù)輸出緩沖器1330的讀操作。存儲(chǔ)核心1320可以基于數(shù)字鎖相環(huán)1310的輸出信號(hào)FOUT執(zhí)行寫(xiě)操作和/或讀操作。存儲(chǔ)核心1320可以包括具有用于存儲(chǔ)數(shù)據(jù)的多個(gè)存儲(chǔ)單元的存儲(chǔ)單元陣列、基于地址信號(hào)選擇存儲(chǔ)單元陣列的字線(xiàn)和位線(xiàn)的行和列譯碼器、以及檢測(cè)被選存儲(chǔ)單元中存儲(chǔ)的數(shù)據(jù)的檢測(cè)放大器。 數(shù)據(jù)輸出緩沖器1330可以響應(yīng)于數(shù)字鎖相環(huán)1310的輸出信號(hào)F0UT,輸出從存儲(chǔ)核心1320提供的數(shù)據(jù)DATA以作為輸出數(shù)據(jù)D0UT。輸出數(shù)據(jù)DOUT可以與數(shù)字鎖相環(huán)1310的輸出信號(hào)FOUT同步,并且可以被提供給外部設(shè)備,如存儲(chǔ)控制器。圖41是圖示根據(jù)示例實(shí)施例的移動(dòng)系統(tǒng)的框圖。參照?qǐng)D41,移動(dòng)系統(tǒng)1400包括應(yīng)用處理器1410、調(diào)制解調(diào)器1420、易失性存儲(chǔ)器件1430、非易失性存儲(chǔ)器件1440、用戶(hù)接口 1450和電源1460。根據(jù)示例實(shí)施例,移動(dòng)系統(tǒng)1400可以是任何移動(dòng)系統(tǒng),諸如移動(dòng)電話(huà)、智能電話(huà)、平板計(jì)算機(jī)、膝上型計(jì)算機(jī)、個(gè)人數(shù)字助理(PDA)、便攜式多媒體播放器(PMP)、數(shù)碼相機(jī)、便攜式游戲控制臺(tái)、音樂(lè)播放器、錄像攝像機(jī)、視頻播放器、導(dǎo)航系統(tǒng)等。應(yīng)用處理器1410可以運(yùn)行諸如互聯(lián)網(wǎng)瀏覽器、游戲應(yīng)用、視頻播放器應(yīng)用等。應(yīng)用處理器1410可以包括第一數(shù)字鎖相環(huán)1411以用于頻率合成、時(shí)鐘恢復(fù)、時(shí)鐘生成、擴(kuò)展頻譜、時(shí)鐘分配、偏斜補(bǔ)償、抖動(dòng)和噪聲減小等。應(yīng)用處理器1410可以基于第一數(shù)字鎖相環(huán)1411產(chǎn)生的時(shí)鐘信號(hào)工作。第一數(shù)字鎖相環(huán)1411可以包括sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,其以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換,因而即使在相對(duì)較低的電源電壓環(huán)境中,第一數(shù)字鎖相環(huán)1411也可以更精確地生成具有期望頻率的時(shí)鐘信號(hào)。根據(jù)示例實(shí)施例,應(yīng)用處理器1410可以包括單個(gè)處理器內(nèi)核或多個(gè)處理器內(nèi)核。例如,應(yīng)用處理器1410可以是多核處理器,如雙核處理器、四核處理器、六核處理器等。在一些示例實(shí)施例中,應(yīng)用處理器1410還可以包括位于應(yīng)用處理器1410內(nèi)部和/或外部的高速緩存。調(diào)制解調(diào)器1420可以與外部設(shè)備執(zhí)行有線(xiàn)或無(wú)線(xiàn)通信。例如,調(diào)制解調(diào)器1420可以執(zhí)行通用串行總線(xiàn)(USB)通信、以太網(wǎng)通信、近場(chǎng)通信(near fieldcommunication,NFC)、射頻識(shí)別(RFID)通信、移動(dòng)電信、存儲(chǔ)卡通信、無(wú)線(xiàn)互聯(lián)網(wǎng)、無(wú)線(xiàn)保真(wirelessdelity,Wi-Fi )、全球定位系統(tǒng)(GPS)、藍(lán)牙(BT)、全球移動(dòng)通信系統(tǒng)(GSM)、通用分組無(wú)線(xiàn)系統(tǒng)(general packet radio system,GPRS)、寬帶碼分多址(WCDMA)、高速上行鏈路 / 下行鏈路分組訪(fǎng)問(wèn)(high speed uplink/downlink packet access, HSxPA)等。調(diào)制解調(diào)器1420可以包括基帶芯片組。調(diào)制解調(diào)器1420還可以包括第二數(shù)字鎖相環(huán)1421,以用于頻率合成、時(shí)鐘恢復(fù)、時(shí)鐘生成、擴(kuò)展頻譜、時(shí)鐘分配、偏斜補(bǔ)償、抖動(dòng)和噪聲減小等。第二數(shù)字鎖相環(huán)1421可以包括以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,因而,第二數(shù)字鎖相環(huán)1421即使在相對(duì)較低的電源電壓環(huán)境中也可以更精確地生成具有期望頻率的輸出信號(hào)。易失性存儲(chǔ)器件1430可以存儲(chǔ)由應(yīng)用處理器1410處理的指令/數(shù)據(jù),或者可以用作工作存儲(chǔ)器。例如,易失性存儲(chǔ)器件1430可以由動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)、靜態(tài)隨機(jī)存取存儲(chǔ)器(SRAM)、移動(dòng)DRAM等來(lái)實(shí)現(xiàn)。易失性存儲(chǔ)器件1430還可以包括第三數(shù)字鎖相環(huán)1431,以用于頻率合成、時(shí)鐘恢復(fù)、時(shí)鐘生成、擴(kuò)展頻譜、時(shí)鐘分配、偏斜補(bǔ)償、抖動(dòng)和噪聲減小等。第三數(shù)字鎖相環(huán)1431可以包括以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,因而,第三數(shù)字鎖相環(huán)1431即使在相對(duì)較低的電源電壓環(huán)境中也可以更精確地生成具有期望頻率的輸出信號(hào)。非易失性存儲(chǔ)器件1440可以存儲(chǔ)用于引導(dǎo)移動(dòng)系統(tǒng)1400的引導(dǎo)映像。例如,非易失性存儲(chǔ)器件1440可以用電可擦可編程只讀存儲(chǔ)器(EEPR0M)、快閃存儲(chǔ)器、相變隨機(jī)存取存儲(chǔ)器(PRAM)、電阻隨機(jī)存取存儲(chǔ)器(RRAM)、納米浮柵存儲(chǔ)器(NFGM)、聚合物隨機(jī)存取 存儲(chǔ)器(PoRAM)、磁性隨機(jī)存取存儲(chǔ)器(MRAM)、鐵電式隨機(jī)存取存儲(chǔ)器(FRAM)等來(lái)實(shí)現(xiàn)。非易失性存儲(chǔ)器件1440還可以包括第四數(shù)字鎖相環(huán)1441,以用于頻率合成、時(shí)鐘恢復(fù)、時(shí)鐘生成、擴(kuò)展頻譜、時(shí)鐘分配、偏斜補(bǔ)償、抖動(dòng)和噪聲減小等。第四數(shù)字鎖相環(huán)1441可以包括以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,因而,第四數(shù)字鎖相環(huán)1441即使在相對(duì)較低的電源電壓環(huán)境中也可以更精確地生成具有期望頻率的輸出信號(hào)。用戶(hù)接口 1450可以包括諸如鍵區(qū)、觸摸屏等的至少一個(gè)輸入設(shè)備以及諸如顯示設(shè)備、揚(yáng)聲器等的至少一個(gè)輸出設(shè)備。電源1460可以向移動(dòng)系統(tǒng)1400供電。在一些不例實(shí)施例中,移動(dòng)系統(tǒng)1400還可以包括照相機(jī)圖像處理器(camera image processor, CIS)、如存儲(chǔ)卡、固態(tài)驅(qū)動(dòng)器(solid state drive, SDD)、CD-ROM等的存儲(chǔ)設(shè)備。根據(jù)示例實(shí)施例,移動(dòng)系統(tǒng)1400和/或移動(dòng)系統(tǒng)1400的組件可以以各種形式封裝,如層疊封裝(package on package, PoP)、球柵陣列(ball grid array, BGA)、芯片尺寸封裝(chip scale package, CSP)、帶引線(xiàn)的塑料芯片載體(plastic leaded chipcarrier, PLCC)、塑料雙列直插封裝(plastic dual in-line package, F1DIP)、疊片內(nèi)裸片封裝(die in waffle pack)、晶片內(nèi)裸片形式(die in wafer form)、板上芯片(chip onboard COB)、陶瓷雙列直插式封裝(ceramic dual in-line package CERDIP)、塑料標(biāo)準(zhǔn)四邊扁平封裝(plastic metric quad flat pack, MQFP)、薄型四邊扁平封裝(thin quadflat pack, TQFP)、小外型集成電路(small outline IC, S0IC)、縮小型小外型封裝(shrinksmall outline package, SS0P)、薄型小外型封裝(thin small outline package, TSOP)>系統(tǒng)級(jí)封裝(system in package, SIP)、多芯片封裝(multi chip package, MCP)、晶片級(jí)制造封裝(wafer-level fabricated package, WFP)或晶片級(jí)處理堆疊封裝(wafer-levelprocessed stack package, WSP)等。圖42是圖示根據(jù)示例實(shí)施例的計(jì)算系統(tǒng)的框圖。參照?qǐng)D42,計(jì)算系統(tǒng)1500包括處理器1510、輸入/輸出中心1520、輸入/輸出控制器中心1530、至少一個(gè)存儲(chǔ)模塊1540以及圖形卡1550。根據(jù)示例實(shí)施例,計(jì)算系統(tǒng)1500可以是任何計(jì)算系統(tǒng),如個(gè)人計(jì)算機(jī)(PC)、服務(wù)器計(jì)算機(jī)、工作站、平板計(jì)算機(jī)、膝上型計(jì)算機(jī)、移動(dòng)電話(huà)、智能電話(huà)、個(gè)人數(shù)字助理(PDA)、便攜式多媒體播放器(PMP)、數(shù)碼相機(jī)、數(shù)字電視、機(jī)頂盒、音樂(lè)播放器、便攜式游戲控制臺(tái)、導(dǎo)航設(shè)備等。處理器1510可以執(zhí)行特定的計(jì)算和/或任務(wù)。例如,處理器1510可以是微處理器、中央處理單元(CPU)、數(shù)字信號(hào)處理器等。處理器1510可以包括第一數(shù)字鎖相環(huán)1511,以用于頻率合成、時(shí)鐘恢復(fù)、時(shí)鐘生成、擴(kuò)展頻譜、時(shí)鐘分配、偏斜補(bǔ)償、抖動(dòng)和噪聲減小等。處理器1510可以基于第一數(shù)字鎖相環(huán)1511產(chǎn)生的時(shí)鐘信號(hào)工作。第一數(shù)字鎖相環(huán)1511可以包括sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,其以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換,因而即使在相對(duì)較低的電源電壓環(huán)境中,第一數(shù)字鎖相環(huán)1511也可以更精確地生成具有期望頻率的時(shí)鐘信號(hào)。根據(jù)示例實(shí)施例,應(yīng)用處理器1510可以包括單個(gè)處理器內(nèi)核或多個(gè)處理器內(nèi)核。例如,處理器1510可以是多核處理器,如雙核處理器、四核處理器、六核處理器等。盡管圖42圖示了包括處理器1510的計(jì)算系統(tǒng)1500的例子,但是根據(jù)示例實(shí)施例,計(jì)算系統(tǒng)1500也可以包括多個(gè)處理器。在一些示例實(shí)施例中,處理器1510還可以包括位于處理器1510內(nèi)部或外部的高速緩存(cache memory)。
處理器1510可以包括存儲(chǔ)控制器(未示出),其控制存儲(chǔ)模塊1540的操作。處理器1510中包括的存儲(chǔ)控制器可以被稱(chēng)為集成存儲(chǔ)控制器(integrated memory controller,IMC)0存儲(chǔ)控制器與存儲(chǔ)模塊1540之間的存儲(chǔ)器接口可以由包括多條信號(hào)線(xiàn)的一個(gè)通道來(lái)實(shí)現(xiàn),或者可以由多個(gè)通道來(lái)實(shí)現(xiàn)。每個(gè)通道可以耦接到至少一個(gè)存儲(chǔ)模塊1540。在一些示例實(shí)施例中,存儲(chǔ)控制器可以包括在輸入/輸出中心1520中。包括存儲(chǔ)控制器的輸入/輸出中心1520可以被稱(chēng)為存儲(chǔ)控制器中心(memory controller hub, MCH)0存儲(chǔ)模塊1540可以包括多個(gè)儲(chǔ)存器件,該存儲(chǔ)器件存儲(chǔ)從存儲(chǔ)控制器提供的數(shù)據(jù)。存儲(chǔ)模塊1540可以包括第四數(shù)字鎖相環(huán)1541,以用于頻率合成、時(shí)鐘恢復(fù)、時(shí)鐘生成、擴(kuò)展頻譜、時(shí)鐘分配、偏斜補(bǔ)償、抖動(dòng)和噪聲減小等。在一些示例實(shí)施例中,第四數(shù)字鎖相環(huán)1541可以被布置在存儲(chǔ)模塊1540上,并且可以用于操作存儲(chǔ)控制器和儲(chǔ)存器件之間的緩沖器。在其他示例實(shí)施例中,數(shù)字鎖相環(huán)1541可以被處置在每個(gè)存儲(chǔ)器件上,并且可以用于操作每個(gè)存儲(chǔ)器件。第四數(shù)字鎖相環(huán)1541可以包括sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,其以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換,因而即使在相對(duì)較低的電源電壓環(huán)境中,數(shù)字鎖相環(huán)1541也可以更精確地生成具有期望頻率的輸出信號(hào)。輸入/輸出中心1520可以管理處理器1510與諸如圖形卡1550的器件之間的數(shù)據(jù)傳輸。輸入/輸出中心1520可以包括第二數(shù)字鎖相環(huán)1521,以用于頻率合成、時(shí)鐘恢復(fù)、時(shí)鐘生成、擴(kuò)展頻譜、時(shí)鐘分配、偏斜補(bǔ)償、抖動(dòng)和噪聲減小等。第二數(shù)字鎖相環(huán)1521可以包括以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,因而,第二數(shù)字鎖相環(huán)1521即使在相對(duì)較低的電源電壓環(huán)境中也可以更精確地生成具有期望頻率的輸出信號(hào)。輸入/輸出中心1520可以經(jīng)由各種接口中的至少一種耦接到處理器1510,所述接口諸如前端總線(xiàn)(front side bus, FSB)、系統(tǒng)總線(xiàn)、HyperTransport (超傳輸)、閃電數(shù)據(jù)傳輸(lightning data transport, LDT)、快速通道互聯(lián)(QuickPath interconnect, QPI)、公共系統(tǒng)接口(common system interface, CSI)等。盡管圖42圖示了包括一個(gè)輸入/輸出中心1520的計(jì)算系統(tǒng)1500的示例,但是根據(jù)示例實(shí)施例,計(jì)算系統(tǒng)1500可以包括多個(gè)輸入/輸出中心。
輸入/輸出中心1520可以提供與設(shè)備的各種接口。例如,輸入/輸出中心1520可以提供加速圖形端口(accelerated graphics port, AGP)接口、快速外圍組件接P(peripheral component interface-express, PCIe)、通信流架構(gòu)(communicationsstreaming architecture, CSA)接口等。圖形卡1550可以經(jīng)由AGP或PCIe耦接到輸入/輸出中心1520。圖形卡1550可以控制用于顯示圖像的顯示設(shè)備(未示出)。圖形卡1550可以包括內(nèi)部處理器和內(nèi)部存儲(chǔ)器,以用于處理圖像。圖形卡1550還可以包括第五數(shù)字鎖相環(huán)1551,以用于頻率合成、時(shí)鐘恢復(fù)、時(shí)鐘生成、擴(kuò)展頻譜、時(shí)鐘分配、偏斜補(bǔ)償、抖動(dòng)和噪聲減小等。第五數(shù)字鎖相環(huán)1551可以包括以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,因而,第五數(shù)字鎖相環(huán)1551即使在相對(duì)較低的電源電壓環(huán)境中也可以更精確地生成具有期望頻率的輸出信號(hào)。在一些不例實(shí)施例中,輸入/輸出中心1 520可以包括內(nèi)部圖形器件以及圖形卡1550,或者可以包括內(nèi)部圖形器件以取代圖形卡1550。內(nèi)部圖形器件可以被稱(chēng)為集成圖形卡(integrated graphics),并且包括存儲(chǔ)控制器和內(nèi)部圖形器件的輸入/輸出中心可以被稱(chēng)為圖形和存儲(chǔ)控制器中心(graphics and memory controller, GMCH)。輸入/輸出控制器中心1530可以執(zhí)行數(shù)據(jù)緩沖和接口仲裁,以有效地操作各種系統(tǒng)接口。輸入/輸出控制器中心1530可以包括第三數(shù)字鎖相環(huán)1531,以用于頻率合成、時(shí)鐘恢復(fù)、時(shí)鐘生成、擴(kuò)展頻譜、時(shí)鐘分配、偏斜補(bǔ)償、抖動(dòng)和噪聲減小等。第三數(shù)字鎖相環(huán)1531可以包括以sigma-delta的方式執(zhí)行時(shí)間數(shù)字轉(zhuǎn)換的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,因而,第三數(shù)字鎖相環(huán)1531即使在相對(duì)較低的電源電壓環(huán)境中也可以更精確地生成具有期望頻率的輸出信號(hào)。輸入/輸出控制器中心1530可以經(jīng)由內(nèi)部總線(xiàn)耦接到輸入/輸出中心1520。例如,輸入-輸出控制器中心1530可以經(jīng)由各種接口中的至少一個(gè)耦接到輸入/輸出中心1520,所述各種接口諸如直接介質(zhì)接口(direct media interface, DMI)、中心接口(hubinterface)、企業(yè)級(jí)南橋接口 (enterprise Southbridge interface, ESI)> PCIe 等。輸入/輸出控制器中心1530可以提供與外圍設(shè)備的各種接口。例如,輸入/輸出控制器中心1530可以提供通用串行總線(xiàn)(USB)端口、串行高級(jí)技術(shù)附件(serial advancedtechnology attachment, SATA)端口、通用輸入 / 輸出(general purpose input/output,GPI0)、低引腳數(shù)(low pin count,LPC)總線(xiàn)、串行外圍接口(SPI)、PCI、PCIe 等。在一些不例實(shí)施例中,處理器1510、輸入/輸出中心1520和輸入/輸出控制器中心1530可以被實(shí)現(xiàn)為分離的芯片組或分離的集成電路。在其他實(shí)施例中,處理器1510、輸入/輸出中心1520和輸入/輸出控制器中心1530中的至少兩個(gè)可以被實(shí)現(xiàn)為一個(gè)芯片組。示例實(shí)施例可以在各種包括鎖相環(huán)的設(shè)備或系統(tǒng)中使用,包括移動(dòng)電話(huà)、智能電話(huà)、個(gè)人數(shù)字助理(PDA)、便攜式多媒體播放器(PMP)、數(shù)碼相機(jī)、數(shù)字電視、機(jī)頂盒、音樂(lè)播放器、便攜式游戲控制臺(tái)、導(dǎo)航設(shè)備、個(gè)人計(jì)算機(jī)(PC)、服務(wù)器計(jì)算機(jī)、工作站、平板計(jì)算機(jī)、膝上型計(jì)算機(jī)、智能卡、打印機(jī)等。以上是對(duì)示例實(shí)施例的舉例說(shuō)明,不應(yīng)解釋為對(duì)示例實(shí)施例的限制。盡管僅僅描述了若干示例實(shí)施例,但本領(lǐng)域技術(shù)人員將很容易理解到,可以對(duì)示例實(shí)施例做出許多修改,而不會(huì)實(shí)質(zhì)性地偏離本發(fā)明構(gòu)思的新穎性教導(dǎo)和優(yōu)點(diǎn)。因此,意圖將所有這樣的修改都包括在權(quán)利要求所限定的本發(fā)明構(gòu)思的范圍之內(nèi)。因此,將會(huì)理解,前述說(shuō)明是對(duì)各種示例實(shí)施例的舉例說(shuō)明,不應(yīng)被解釋為局限于所公開(kāi)的特定的示例實(shí)施例,并且意圖將對(duì)所公 開(kāi)的示例實(shí)施例的修改以及其他實(shí)施例都包括在權(quán)利要求的范圍之內(nèi)。
權(quán)利要求
1.一種包括時(shí)間差加法器的片上系統(tǒng)(SoC),該時(shí)間差加法器包括 第一寄存器單元,被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),該第一寄存器單元還被配置成響應(yīng)于第一信號(hào)生成第一輸出信號(hào);以及 第二寄存器單元,被配置成接收具有第二時(shí)間差的第三輸入信號(hào)和第四輸入信號(hào),該第二寄存器單元還被配置成響應(yīng)于該第一信號(hào)生成相對(duì)于第一輸出信號(hào)具有第三時(shí)間差的第二輸出信號(hào),該第三時(shí)間差與第一時(shí)間差和第二時(shí)間差的和相當(dāng)。
2.如權(quán)利要求I所述的片上系統(tǒng),其中,所述第一寄存器單元包括, 第一偏移延遲單元,配置成通過(guò)將第二輸入信號(hào)延遲一偏移時(shí)間,來(lái)生成第一保持信號(hào),以及 第一時(shí)間寄存器,其包括第一輸入端,被配置成接收第一輸入信號(hào);第一保持端,被配置成接收第一保持信號(hào);第一喚醒端,被配置成接收第一信號(hào);以及第一輸出端,被配置成輸出第一輸出信號(hào),并且 其中,所述第二寄存器單元包括, 第二偏移延遲單元,被配置成通過(guò)將第三輸入信號(hào)延遲該偏移時(shí)間,來(lái)生成第二保持信號(hào),以及 第二時(shí)間寄存器,其包括被配置成接收第四輸入信號(hào)的第二輸入端、被配置成接收第二保持信號(hào)的第二保持端、被配置成接收第一信號(hào)的第二喚醒端、以及被配置成輸出第二輸出信號(hào)的第二輸出端。
3.如權(quán)利要求2所述的片上系統(tǒng),其中,所述第一輸出信號(hào)在第一信號(hào)的上升沿之后的第一時(shí)間段之后具有上升沿,該第一時(shí)間段等于放電時(shí)間減去偏移時(shí)間減去第一時(shí)間差,并且其中,所述第二輸出信號(hào)在第一信號(hào)的上升沿之后的第二時(shí)間段之后具有上升沿,該第二時(shí)間段等于放電時(shí)間減去偏移時(shí)間加上第二時(shí)間差。
4.如權(quán)利要求3所述的片上系統(tǒng),其中,所述第一時(shí)間寄存器包括第一電容器,并且所述第二時(shí)間寄存器包括第二電容器,其中,第一電容器和第二電容器具有基本相同的電容,并且其中,所述放電時(shí)間根據(jù)所述電容來(lái)確定。
5.如權(quán)利要求2所述的片上系統(tǒng),其中,所述第一時(shí)間寄存器包括 第一反相器,被配置成將第一輸入信號(hào)反相; 反相器控制單兀,被配置成響應(yīng)于第一保持信號(hào)使第一反相器去激活,該反相器控制單元還被配置成響應(yīng)于第一信號(hào)激活第一反相器; 電容器,被配置成響應(yīng)于來(lái)自第一反相器的輸出信號(hào)而充電或放電;以及 第二反相器,被配置成基于電容器的電壓生成第一輸出信號(hào)。
6.如權(quán)利要求5所述的片上系統(tǒng),其中,所述電容器在第一輸入信號(hào)和第一保持信號(hào)之間的時(shí)間間隔期間放電,以存儲(chǔ)關(guān)于第一輸入信號(hào)和第一保持信號(hào)之間的時(shí)間差的信肩、O
7.權(quán)利要求5所述的片上系統(tǒng),其中,所述電容器的放電響應(yīng)于第一輸入信號(hào)的上升沿開(kāi)始,響應(yīng)于第一保持信號(hào)的上升沿停止,并且響應(yīng)于第一信號(hào)的上升沿再次開(kāi)始。
8.如權(quán)利要求5所述的片上系統(tǒng),其中,所述第一反相器包括, 第一晶體管,其包括被配置成接收第一輸入信號(hào)的柵極、經(jīng)由反相器控制單元耦接到電源電壓的源極、以及耦接到中間節(jié)點(diǎn)的漏極,以及第二晶體管,其包括被配置成接收第一輸入信號(hào)的柵極,經(jīng)由反相器控制單元耦接到地電壓的源極,以及耦接到中間節(jié)點(diǎn)的漏極, 其中,所述反相器控制單元包括, 第三晶體管,其耦接在電源電壓和第一晶體管之間, 第四晶體管,其耦接在地電壓和第二晶體管之間, D觸發(fā)器,其包括耦接到第三晶體管的柵極的輸出端、耦接到第四晶體管的柵極的反相輸出端、耦接到反相輸出端的數(shù)據(jù)端、以及時(shí)鐘端,以及 選擇器,被配置成響應(yīng)于從D觸發(fā)器的反相輸出端輸出的反相輸出信號(hào),選擇性地將第一保持信號(hào)或第一信號(hào)輸出到D觸發(fā)器的時(shí)鐘端, 其中,所述電容器耦接在中間節(jié)點(diǎn)和地電壓之間,并且 其中,所述第二反相器包括, 第五晶體管,其包括耦接到中間節(jié)點(diǎn)的柵極、耦接到電源電壓的源極、以及被配置成輸出第一輸出信號(hào)的漏極,以及 第六晶體管,其包括耦接到中間節(jié)點(diǎn)的柵極、耦接到地電壓的源極、以及被配置成輸出第一輸出信號(hào)的漏極。
9.如權(quán)利要求2所述的片上系統(tǒng),其中,所述第一時(shí)間寄存器包括 第一反相器,被配置成將第一輸入信號(hào)反相; 反相器控制單元,被配置成響應(yīng)于第一保持信號(hào)使第一反相器去激活,以及響應(yīng)于第一信號(hào)激活第一反相器; 電容器,被配置成響應(yīng)于的第一反相器的輸出信號(hào)而充電或放電;以及 比較器,被配置成通過(guò)將電容器的電壓與參考電壓進(jìn)行比較來(lái)生成第一輸出信號(hào)。
10.如權(quán)利要求I所述的片上系統(tǒng),其中,所述第一信號(hào)是通過(guò)延遲或反相第一輸入信號(hào)、第二輸入信號(hào)、第三輸入信號(hào)和第四輸入信號(hào)中的一個(gè)而生成的喚醒信號(hào)。
11.一種包括時(shí)間差加法器的片上系統(tǒng)(SoC),該時(shí)間差加法器包括 第一寄存器單元,被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),該第一寄存器單元還被配置成響應(yīng)于第一信號(hào)生成第一輸出信號(hào);以及 第二寄存器單元,被配置成接收具有第二時(shí)間差的第三輸入信號(hào)和第四輸入信號(hào),該第二寄存器單元還被配置成響應(yīng)于第一信號(hào)生成相對(duì)于第一輸出信號(hào)具有第三時(shí)間差的第二輸出信號(hào),該第三時(shí)間差與第一時(shí)間差和第二時(shí)間差的和相當(dāng), 其中,所述第一寄存器單元包括, 第一偏移延遲單兀,被配置成通過(guò)將第二輸入信號(hào)延遲一偏移時(shí)間, 來(lái)生成第一保持信號(hào),以及 第一時(shí)間寄存器,其包括被配置成接收第一輸入信號(hào)的第一輸入端、被配置成接收第一保持信號(hào)的第一保持端、被配置成接收第一信號(hào)的第一喚醒端、以及被配置成輸出第一輸出信號(hào)的第一輸出端,并且其中,所述第二寄存器單元包括, 第二偏移延遲單元,被配置成通過(guò)將第三輸入信號(hào)延遲該偏移時(shí)間,來(lái)生成第二保持信號(hào),以及 第二時(shí)間寄存器,其包括被配置成接收第四輸入信號(hào)的第二輸入端、被配置成接收第二保持信號(hào)的第二保持端、被配置成接收第一信號(hào)的第二喚醒端、以及被配置成輸出第二輸出信號(hào)的第二輸出端。
12.—種包括時(shí)間差加法器的片上系統(tǒng)(SoC),該時(shí)間差加法器包括 第一寄存器單元,被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),該第一寄存器單元還被配置成響應(yīng)于第一信號(hào)生成第一輸出信號(hào);以及 第二寄存器單元,被配置成接收具有第二時(shí)間差的第三輸入信號(hào)和第四輸入信號(hào),該第二寄存器單元還被配置成響應(yīng)于第一信號(hào)生成相對(duì)于第一輸出信號(hào)具有第三時(shí)間差的第二輸出信號(hào),該第三時(shí)間差與第一時(shí)間差和第二時(shí)間差的和相當(dāng), 其中,所述第一寄存器單元包括, 第一時(shí)間寄存器,其包括被配置成接收第一輸入信號(hào)的第一輸入端、被配置成接收第二輸入信號(hào)的第一保持端、被配置成接收第一信號(hào)的第一喚醒端、以及被配置成輸出第一輸出信號(hào)的第一輸出端,并且其中,所述第二寄存器單元包括, 第二時(shí)間寄存器,其包括被配置成接收第四輸入信號(hào)的第二輸入端、被配置成接收第三輸入信號(hào)的第二保持端、被配置成接收第一信號(hào)的第二喚醒端、以及被配置成輸出第二輸出信號(hào)的第二輸出端。
13.如權(quán)利要求12所述的片上系統(tǒng),其中,所述第一輸出信號(hào)在第一信號(hào)的上升沿之后的第一時(shí)間段之后具有上升沿,該第一時(shí)間段等于放電時(shí)間減去第一時(shí)間差,并且其中,所述第二輸出信號(hào)在第一信號(hào)的上升沿之后的第二時(shí)間段之后具有上升沿,該第二時(shí)間段等于放電時(shí)間加上第二時(shí)間差。
14.一種包括時(shí)間差加法器的片上系統(tǒng)(SoC),該時(shí)間差加法器包括 第一寄存器單元,被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),該第一寄存器單元還被配置成響應(yīng)于第一信號(hào)生成第一輸出信號(hào);以及 第二寄存器單元,被配置成接收具有第二時(shí)間差的第三輸入信號(hào)和第四輸入信號(hào),該第二寄存器單元還被配置成響應(yīng)于第一信號(hào)生成相對(duì)于第一輸出信號(hào)具有第三時(shí)間差的第二輸出信號(hào),該第三時(shí)間差與第一時(shí)間差和第二時(shí)間差的和相當(dāng), 其中,所述第一寄存器單元包括, 第一偏移延遲單元,被配置成通過(guò)將第二輸入信號(hào)延遲一偏移時(shí)間,來(lái)生成第一保持信號(hào),以及 第一時(shí)間寄存器,包括被配置成接收第一輸入信號(hào)的第一輸入端、被配置成接收第一保持信號(hào)的第一保持端、被配置成接收第二信號(hào)的第一預(yù)充電端、被配置成接收第一信號(hào)的第一喚醒端、以及被配置成輸出第一輸出信號(hào)的第一輸出端,并且 其中,所述第二寄存器單元包括, 第二偏移延遲單元,被配置成通過(guò)將第三輸入信號(hào)延遲該偏移時(shí)間,來(lái)生成第二保持信號(hào),以及 第二時(shí)間寄存器,其包括被配置成接收第四輸入信號(hào)的第二輸入端、被配置成接收第二保持信號(hào)的第二保持端、被配置成接收第二信號(hào)的第二預(yù)充電端、被配置成接收第一信號(hào)的第二喚醒端、以及被配置成輸出第二輸出信號(hào)的第二輸出端。
15.如權(quán)利要求14所述的片上系統(tǒng),其中,所述第一時(shí)間寄存器包括電容器,其耦接在中間節(jié)點(diǎn)和地電壓之間; 上拉晶體管,其耦接在中間節(jié)點(diǎn)和電源電壓之間,該上拉晶體管被配置成響應(yīng)于第二信號(hào)對(duì)電容器充電; 下拉晶體管,其耦接在中間節(jié)點(diǎn)和地電壓之間; 下拉晶體管控制單元,被配置成響應(yīng)于第一輸入信號(hào)導(dǎo)通下拉晶體管,響應(yīng)于第一保持信號(hào)使下拉晶體管截止,以及響應(yīng)于第一信號(hào)導(dǎo)通下拉晶體管;以及輸出單兀,被配置成基于電容器的電壓生成第一輸出信號(hào)。
16.如權(quán)利要求15所述的片上系統(tǒng),其中,所述下拉晶體管控制單元包括 置位-復(fù)位鎖存器,包括被配置成接收第一輸入信號(hào)的置位端、被配置成接收第一保持信號(hào)的復(fù)位端、以及輸出端;以及 或門(mén),被配置成對(duì)第一信號(hào)和來(lái)自置位-復(fù)位鎖存器的輸出端的輸出信號(hào)執(zhí)行或運(yùn)算,該或門(mén)包括耦接到下拉晶體管的柵極的輸出端。
17.如權(quán)利要求15所述的片上系統(tǒng),其中,所述時(shí)間差加法器還包括控制單元,該控制單元被配置成生成第一信號(hào)和第二信號(hào),該控制單元包括, 第一反相器,被配置成通過(guò)將第一輸入信號(hào)反相生成反相的第一輸入信號(hào), 喚醒延遲單元,被配置成延遲反相的第一輸入信號(hào), 第一置位-復(fù)位鎖存器,其包括被配置成接收反相的第一輸入信號(hào)的置位端、被配置成接收喚醒延遲單元的輸出信號(hào)的復(fù)位端、以及被配置成輸出第一信號(hào)的輸出端, 預(yù)充電延遲單元,被配置成延遲喚醒延遲單元的輸出信號(hào), 第二置位-復(fù)位鎖存器,其包括被配置成接收喚醒延遲單元的輸出信號(hào)的置位端、被配置成接收預(yù)充電延遲單元的輸出信號(hào)的復(fù)位端、以及輸出端;以及 第二反相器,被配置成通過(guò)將第二置位-復(fù)位鎖存器的輸出信號(hào)反相生成第二信號(hào)。
18.—種包括時(shí)間差加法器的片上系統(tǒng)(SoC),該時(shí)間差加法器包括 第一寄存器單元,被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),該第一寄存器單元還被配置成響應(yīng)于第一信號(hào)生成第一輸出信號(hào);以及 第二寄存器單元,被配置成接收具有第二時(shí)間差的第三輸入信號(hào)和第四輸入信號(hào),該第二寄存器單元還被配置成響應(yīng)于第一信號(hào)生成相對(duì)于第一輸出信號(hào)具有第三時(shí)間差的第二輸出信號(hào),該第三時(shí)間差與第一時(shí)間差和第二時(shí)間差的和相當(dāng), 其中,所述第一寄存器單元包括, 第一時(shí)間寄存器,其包括被配置成接收第一輸入信號(hào)的第一輸入端、被配置成接收第二輸入信號(hào)的第一保持端、被配置成接收第二信號(hào)的第一預(yù)充電端、被配置成接收第一信號(hào)的第一喚醒端、以及被配置成輸出第一輸出信號(hào)的第一輸出端,并且其中,所述第二寄存器單元包括, 第二時(shí)間寄存器,其包括被配置成接收第四輸入信號(hào)的第二輸入端、被配置成接收第三輸入信號(hào)的第二保持端、被配置成接收第二信號(hào)的第二預(yù)充電端、被配置成接收第一信號(hào)的第二喚醒端、以及被配置成輸出第二輸出信號(hào)的第二輸出端。
19.一種包括時(shí)間差累加器的片上系統(tǒng)(SoC),該時(shí)間差累加器包括 第一時(shí)間差加法器,被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),該第一時(shí)間差加法器還被配置成將第一時(shí)間差和第一先前輸出信號(hào)與第二先前輸出信號(hào)之間的第二時(shí)間差相加,以生成具有第三時(shí)間差的第一輸出信號(hào)和第二輸出信號(hào),該第三時(shí)間差與第一時(shí)間差和第二時(shí)間差的和相當(dāng);以及第二時(shí)間差加法器,被配置成接收具有第三時(shí)間差的第一輸出信號(hào)和第二輸出信號(hào),該第二時(shí)間差加法器還被配置成將第三時(shí)間差與相同的兩個(gè)信號(hào)之間的時(shí)間差相加以生成具有第三時(shí)間差的第一先前輸出信號(hào)和第二先前輸出信號(hào)。
20.如權(quán)利要求19所述的片上系統(tǒng),其中,所述相同的兩個(gè)信號(hào)是第一輸出信號(hào)、第二輸出信號(hào)、反相的第一輸出信號(hào)和反相的第二輸出信號(hào)之一。
21.一種包括時(shí)間差累加器的片上系統(tǒng)(SoC),該時(shí)間差累加器包括 時(shí)間差加法器,被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),該時(shí)間差加法器還被配置成將第一時(shí)間差和第一先前輸出信號(hào)與第二先前輸出信號(hào)之間的第二時(shí)間差相加,以生成具有第三時(shí)間差的第一輸出信號(hào)和第二輸出信號(hào),該第三時(shí)間差與第一時(shí)間差和第二時(shí)間差的和相當(dāng); 第一延遲電路,被配置成通過(guò)將第一輸出信號(hào)延遲第一時(shí)間段而生成第一先前輸出信號(hào);以及 第二延遲電路,被配置成通過(guò)將第二輸出信號(hào)延遲第一時(shí)間段而生成第二先前輸出信號(hào)。
22.—種sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,包括 時(shí)間差加法器,被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),該時(shí)間差加法器還被配置成從第一時(shí)間差中減去第一反饋信號(hào)和第二反饋信號(hào)之間的第二時(shí)間差,以生成具有第三時(shí)間差的第一加法信號(hào)和第二加法信號(hào),該第三時(shí)間差與第一時(shí)間差減去第二時(shí)間差相當(dāng)。
時(shí)間差累加器,被配置成累加第一加法信號(hào)和第二加法信號(hào)之間的第三時(shí)間差,以生成第一累加信號(hào)和第二累加信號(hào); 時(shí)域量化器,被配置成將第一累加信號(hào)和第二累加信號(hào)之間的時(shí)間差轉(zhuǎn)換成數(shù)字輸出信號(hào);以及 數(shù)字時(shí)間轉(zhuǎn)換器,被配置成將數(shù)字輸出信號(hào)轉(zhuǎn)換成第一反饋信號(hào)和第二反饋信號(hào)。
23.—種sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,包括 時(shí)間差調(diào)整單元,被配置成接收第一輸入信號(hào)、第二輸入信號(hào)和數(shù)字輸出信號(hào),該時(shí)間差調(diào)整單元還被配置成通過(guò)將第一輸入信號(hào)和第二輸入信號(hào)中的至少一個(gè)延遲根據(jù)數(shù)字輸出信號(hào)確定的延遲時(shí)間,來(lái)生成第一加法信號(hào)和第二加法信號(hào)。
時(shí)間差累加器,被配置成累加第一加法信號(hào)和第二加法信號(hào)之間的時(shí)間差,以生成第一累加信號(hào)和第二累加信號(hào);以及 時(shí)域量化器,被配置成將第一累加信號(hào)和第二累加信號(hào)之間的時(shí)間差轉(zhuǎn)換成數(shù)字輸出信號(hào)。
24.如權(quán)利要求23所述的sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,其中,所述時(shí)間差調(diào)整單元包括 至少一個(gè)第一延遲單元,被配置成延遲第一輸入信號(hào); 第一選擇器,被配置成響應(yīng)于數(shù)字輸出信號(hào),選擇性地輸出第一輸入信號(hào)或第一延遲單元的輸出信號(hào),以作為第一加法信號(hào); 至少一個(gè)第二延遲單元,被配置成延遲第二輸入信號(hào);以及 第二選擇器,被配置成響應(yīng)于數(shù)字輸出信號(hào),選擇性地輸出第二輸入信號(hào)或第二延遲單元的輸出信號(hào),以作為第二加法信號(hào)。
25.一種數(shù)字鎖相環(huán),包括 sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,被配置成生成數(shù)字時(shí)間差信號(hào),該數(shù)字時(shí)間差信號(hào)對(duì)應(yīng)于參考輸入信號(hào)和反饋信號(hào)之間的第一時(shí)間差; 數(shù)字環(huán)路濾波器,被配置成通過(guò)對(duì)數(shù)字時(shí)間差信號(hào)進(jìn)行濾波生成數(shù)字控制信號(hào); 數(shù)控振蕩器,被配置成響應(yīng)于數(shù)字控制信號(hào)生成輸出信號(hào);以及 分頻器,被配置成通過(guò)將輸出信號(hào)分頻生成反饋信號(hào), 其中,所述sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器包括, 時(shí)間差加法器,被配置成接收具有第一時(shí)間差的參考輸入信號(hào)和反饋信號(hào),該時(shí)間差加法器還被配置成從第一時(shí)間差中減去第一內(nèi)部反饋信號(hào)和第二內(nèi)部反饋信號(hào)之間的第二時(shí)間差,以生成具有第三時(shí)間差的第一加法信號(hào)和第二加法信號(hào),該第三時(shí)間差與第一時(shí)間差減去第二時(shí)間差相當(dāng), 時(shí)間差累加器,被配置成累加第一加法信號(hào)和第二加法信號(hào)之間的第三時(shí)間差,以生成第一累加信號(hào)和第二累加信號(hào); 時(shí)域量化器,被配置成將第一累加信號(hào)和第二累加信號(hào)之間的時(shí)間差轉(zhuǎn)換成數(shù)字時(shí)間差f目號(hào),以及 數(shù)字時(shí)間轉(zhuǎn)換器,被配置成將數(shù)字時(shí)間差信號(hào)轉(zhuǎn)換成第一內(nèi)部反饋信號(hào)和第二內(nèi)部反饋信號(hào)。
26.一種數(shù)字鎖相環(huán),包括 sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,被配置成生成數(shù)字時(shí)間差信號(hào),該數(shù)字時(shí)間差信號(hào)對(duì)應(yīng)于參考輸入信號(hào)和反饋信號(hào)之間的時(shí)間差; 數(shù)字環(huán)路濾波器,被配置成通過(guò)對(duì)數(shù)字時(shí)間差信號(hào)進(jìn)行濾波來(lái)生成數(shù)字控制信號(hào); 數(shù)控振蕩器,被配置成響應(yīng)于數(shù)字控制信號(hào)生成輸出信號(hào);以及 分頻器,被配置成通過(guò)將輸出信號(hào)分頻生成反饋信號(hào), 其中,所述sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器包括, 時(shí)間差調(diào)整單元,被配置成接收參考輸入信號(hào)、反饋信號(hào)和數(shù)字時(shí)間差信號(hào),該時(shí)間差調(diào)整單元還被配置成通過(guò)將參考輸入信號(hào)和反饋信號(hào)中的至少一個(gè)延遲根據(jù)數(shù)字時(shí)間差信號(hào)確定的延遲時(shí)間,來(lái)生成第一加法信號(hào)和第二加法信號(hào), 時(shí)間差累加器,被配置成累加第一加法信號(hào)和第二加法信號(hào)之間的時(shí)間差,以生成第一累加信號(hào)和第二累加信號(hào),以及 時(shí)域量化器,被配置成將第一累加信號(hào)和第二累加信號(hào)之間的時(shí)間差轉(zhuǎn)換成數(shù)字時(shí)間差f目號(hào)。
27.—種溫度傳感器,包括 感測(cè)單元,被配置成感測(cè)溫度,以生成具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),該第一時(shí)間差對(duì)應(yīng)于感測(cè)的溫度;以及 sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,被配置成生成與第一輸入信號(hào)和第二輸入信號(hào)之間的第一時(shí)間差相對(duì)應(yīng)的數(shù)字輸出信號(hào), 其中,所述sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器包括, 時(shí)間差加法器,被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),該時(shí)間差加法器還被配置成從第一時(shí)間差中減去第一反饋信號(hào)和第二反饋信號(hào)之間的第二時(shí)間差,以生成具有第三時(shí)間差的第一加法信號(hào)和第二加法信號(hào),該第三時(shí)間差與第一時(shí)間差減去第二時(shí)間差相當(dāng), 時(shí)間差累加器,被配置成累加第一加法信號(hào)和第二加法信號(hào)之間的第三時(shí)間差,以生成第一累加信號(hào)和第二累加信號(hào), 時(shí)域量化器,被配置成將第一累加信號(hào)和第二累加信號(hào)之間的時(shí)間差轉(zhuǎn)換成數(shù)字輸出信號(hào),以及 數(shù)字時(shí)間轉(zhuǎn)換器,被配置成將數(shù)字輸出信號(hào)轉(zhuǎn)換成第一反饋信號(hào)和第二反饋信號(hào)。
28.如權(quán)利要求27所述的溫度傳感器,其中,所述感測(cè)單元包括 脈沖發(fā)生器。被配置成生成脈沖; 溫度不敏感延遲線(xiàn),被配置成將所述脈沖延遲第一延遲時(shí)間,以輸出第一延遲的脈沖作為第一輸入信號(hào),該第一延遲時(shí)間是恒定或基本恒定的;以及 溫度敏感延遲線(xiàn),被配置成將所述脈沖延遲第二延遲時(shí)間,以輸出第二延遲的脈沖作為第二輸入信號(hào),該第二延遲時(shí)間根據(jù)溫度而被調(diào)整。
29.—種溫度傳感器,包括 感測(cè)單元,被配置成感測(cè)溫度,以生成具有時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),該時(shí)間差對(duì)應(yīng)于感測(cè)的溫度;以及 sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器,被配置成生成與第一輸入信號(hào)和第二輸入信號(hào)之間的時(shí)間差相對(duì)應(yīng)的數(shù)字輸出信號(hào), 其中,所述sigma-delta時(shí)間數(shù)字轉(zhuǎn)換器包括, 時(shí)間差調(diào)整單元,被配置成接收第一輸入信號(hào)、第二輸入信號(hào)和數(shù)字輸出信號(hào),該時(shí)間差調(diào)整單元還被配置成將第一輸入信號(hào)和第二輸入信號(hào)中的至少一個(gè)延遲根據(jù)數(shù)字輸出信號(hào)確定的延遲時(shí)間,來(lái)生成第一加法信號(hào)和第二加法信號(hào), 時(shí)間差累加器,被配置成累加第一加法信號(hào)和第二加法信號(hào)之間的時(shí)間差,以生成第一累加信號(hào)和第二累加信號(hào),以及 時(shí)域量化器,被配置成將第一累加信號(hào)和第二累加信號(hào)之間的時(shí)間差轉(zhuǎn)換成數(shù)字輸出信號(hào)。
30.一種片上系統(tǒng),包括 時(shí)間差加法器,被配置成基于多個(gè)輸入信號(hào)生成至少第一輸出信號(hào)和第二輸出信號(hào),該第一輸出信號(hào)是響應(yīng)于觸發(fā)信號(hào)并且基于所述多個(gè)輸入信號(hào)中具有第一時(shí)間差的第一對(duì)輸入信號(hào)生成的,并且所述第二輸入信號(hào)是響應(yīng)于觸發(fā)信號(hào)并且基于所述多個(gè)輸入信號(hào)中具有第二時(shí)間差的第二對(duì)輸入信號(hào)生成的,其中, 第一輸出信號(hào)和第二輸出信號(hào)具有基于第一時(shí)間差和第二時(shí)間差確定的第三時(shí)間差。
31.如權(quán)利要求30所述的片上系統(tǒng),其中,所述時(shí)間差加法器包括 第一寄存器單元,被配置成基于所述多個(gè)輸入信號(hào)中的第一對(duì)輸入信號(hào)并響應(yīng)于觸發(fā)信號(hào)生成第一輸出信號(hào);以及 第二寄存器單元,被配置成基于所述多個(gè)輸入信號(hào)中的第二對(duì)輸入信號(hào)并響應(yīng)于觸發(fā)信號(hào)生成第二輸出信號(hào)。
32.如權(quán)利要求31所述的片上系統(tǒng),其中,所述多個(gè)輸入信號(hào)中的第一對(duì)輸入信號(hào)包括第一輸入信號(hào)和第二輸入信號(hào),所述第一寄存器單兀包括, 第一偏移延遲單元,被配置成通過(guò)將第二輸入信號(hào)延遲一偏移時(shí)間,來(lái)生成第一保持信號(hào),以及 第一時(shí)間寄存器,其包括被配置成接收第一輸入信號(hào)的第一輸入端、被配置成接收第一保持信號(hào)的第一保持端、被配置成接收觸發(fā)信號(hào)的第一喚醒端、以及被配置成輸出第一輸出信號(hào)的第一輸出端。
33.如權(quán)利要求32所述的時(shí)間差加法器,其中,所述多個(gè)輸入信號(hào)中的第二對(duì)輸入信號(hào)包括第三輸入信號(hào)和第四輸入信號(hào),所述第二寄存器單元包括, 第二偏移延遲單元,被配置成通過(guò)將第三輸入信號(hào)延遲該偏移時(shí)間,來(lái)生成第二保持信號(hào),以及 第二時(shí)間寄存器,其包括被配置成接收第四輸入信號(hào)的第二輸入端、被配置成接收第二保持信號(hào)的第二保持端、被配置成接收觸發(fā)信號(hào)的第二喚醒端、以及被配置成輸出第二輸出信號(hào)的第二輸出端。
34.如權(quán)利要求31所述的片上系統(tǒng),其中,所述多個(gè)輸入信號(hào)中的第一對(duì)輸入信號(hào)包括第一輸入信號(hào)和第二輸入信號(hào),所述第一寄存器單兀包括, 第一時(shí)間寄存器,其包括被配置成接收第一輸入信號(hào)的第一輸入端、被配置成接收第二輸入信號(hào)的第一保持端、被配置成接收觸發(fā)信號(hào)的第一喚醒端、以及被配置成輸出第一輸出信號(hào)的第一輸出端。
35.如權(quán)利要求34所述的片上系統(tǒng),其中,所述多個(gè)輸入信號(hào)中的第二對(duì)輸入信號(hào)包括第三輸入信號(hào)和第四輸入信號(hào),所述第二寄存器單元包括, 第二時(shí)間寄存器,其包括被配置成接收第四輸入信號(hào)的第二輸入端、被配置成接收第三輸入信號(hào)的第二保持端、被配置成接收觸發(fā)信號(hào)的第二喚醒端、以及被配置成輸出第二輸出信號(hào)的第二輸出端。
全文摘要
本發(fā)明涉及片上系統(tǒng)、時(shí)間數(shù)字轉(zhuǎn)換器、數(shù)字鎖相環(huán)以及溫度傳感器。一種包括在片上系統(tǒng)(SoC)中的時(shí)間差加法器包括第一寄存器單元和第二寄存器單元。第一寄存器單元被配置成接收具有第一時(shí)間差的第一輸入信號(hào)和第二輸入信號(hào),并且響應(yīng)于第一信號(hào)生成第一輸出信號(hào)。第二寄存器單元被配置成接收具有第二時(shí)間差的第三輸入信號(hào)和第四輸入信號(hào),并且響應(yīng)于第一信號(hào),生成相對(duì)于第一輸出信號(hào)具有第三時(shí)間差的第二輸出信號(hào)。第三時(shí)間差相當(dāng)于第一時(shí)間差和第二時(shí)間差的和。
文檔編號(hào)H03K19/094GK102811049SQ20121017419
公開(kāi)日2012年12月5日 申請(qǐng)日期2012年5月30日 優(yōu)先權(quán)日2011年5月30日
發(fā)明者金晟禛, 金志炫 申請(qǐng)人:三星電子株式會(huì)社
網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1