專(zhuān)利名稱(chēng):防止假鎖定的電路及方法以及使用該電路及方法的延遲鎖定回路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種延遲鎖定回路(DLL),尤其涉及一種用于當(dāng)使用參考時(shí)鐘信號(hào)產(chǎn)生多相位時(shí)鐘信號(hào)時(shí)防止假鎖定的技術(shù)。
背景技術(shù):
通常,DLL是指產(chǎn)生通過(guò)延遲線延遲參考時(shí)鐘信號(hào)REF所獲得的多相位時(shí)鐘信號(hào)的電路。圖I為說(shuō)明傳統(tǒng)的DLL的配置的框圖。參考圖1,傳統(tǒng)的DLL30包括相位檢測(cè)器31、電荷泵32、低通濾波器33、壓控延遲線(V⑶L)34。所述相位檢測(cè)器31被配置以比較參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿與反饋 時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿,并且輸出與其間的相位差對(duì)應(yīng)的相位差信號(hào)UP/D0WN。所述電荷泵32被配置以產(chǎn)生與相位差信號(hào)UP/D0WN對(duì)應(yīng)的相位差電流。所述低通濾波器33被配置以將相位差電流轉(zhuǎn)換為電壓信號(hào)并且產(chǎn)生控制電壓Vctrl。所述V⑶L 34被配置以通過(guò)調(diào)節(jié)參考時(shí)鐘信號(hào)REF的延遲時(shí)間產(chǎn)生多相位時(shí)鐘信號(hào),以響應(yīng)控制電壓Vctrl。多相位時(shí)鐘信號(hào)包括通過(guò)延遲參考時(shí)鐘信號(hào)REF預(yù)定的相位差所獲得的延遲時(shí)鐘信號(hào)。在多相位時(shí)鐘信號(hào)中,通過(guò)延遲參考時(shí)鐘信號(hào)REF—個(gè)周期而與參考時(shí)鐘信號(hào)REF同步的最終延遲時(shí)鐘信號(hào)變?yōu)橄蛳辔粰z測(cè)器31提供的反饋時(shí)鐘信號(hào)FEB。圖2為說(shuō)明圖I的相位檢測(cè)器的配置的框圖。參考圖2,當(dāng)參考時(shí)鐘信號(hào)REF的相位超前于反饋時(shí)鐘信號(hào)FEB的相位時(shí),第一觸發(fā)器FFl首先激活并輸出向上信號(hào)UP。第二觸發(fā)器FF2在基于參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB之間的相位差的時(shí)間之后激活并輸出向下信號(hào)DOWN。當(dāng)向上信號(hào)UP與向下信號(hào)DOWN都被激活時(shí),與門(mén)AD復(fù)位第一觸發(fā)器FFl和第二觸發(fā)器FF2。當(dāng)反饋時(shí)鐘信號(hào)FEB的相位超前于參考時(shí)鐘信號(hào)REF的相位時(shí),第二觸發(fā)器FF2首先激活并輸出向下信號(hào)DOWN。當(dāng)?shù)谝挥|發(fā)器FFl在基于相位差的時(shí)間之后激活并輸出向上信號(hào)UP時(shí),與門(mén)AD復(fù)位第一觸發(fā)器FFl和第二觸發(fā)器FF2。當(dāng)參考時(shí)鐘信號(hào)REF的相位與反饋時(shí)鐘信號(hào)FEB的相位一致時(shí),第一觸發(fā)器FFl和第二觸發(fā)器FF2同時(shí)激活向上信號(hào)UP和向下信號(hào)DOWN,并且通過(guò)與門(mén)AD復(fù)位。當(dāng)反饋時(shí)鐘信號(hào)FEB延遲于參考時(shí)鐘信號(hào)REF —個(gè)周期并且與參考時(shí)鐘信號(hào)REF同步時(shí),DLL30變?yōu)檎fi定狀態(tài)。當(dāng)設(shè)計(jì)DLL30時(shí),如此設(shè)計(jì)DLL30以便于不出現(xiàn)假鎖定是非常重要的。DLL30的假鎖定問(wèn)題包括諧波鎖定和固定鎖定。諧波鎖定是指這樣的一種狀態(tài),即當(dāng)反饋時(shí)鐘信號(hào)FEB延遲于參考時(shí)鐘信號(hào)REF的延遲時(shí)間對(duì)應(yīng)于參考時(shí)鐘信號(hào)REF的一個(gè)周期Tl的整數(shù)倍數(shù)例如,兩個(gè)周期T2、三個(gè)周期T3、以及四個(gè)周期T4時(shí),DLL30保持假鎖定狀態(tài)。在諧波鎖定狀態(tài)中,參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB同步并且無(wú)相位差。因此,DLL30確定諧波鎖定狀態(tài)為正常鎖定狀態(tài)。
圖3為當(dāng)傳統(tǒng)的DLL處于正常鎖定狀態(tài)時(shí)多相位時(shí)鐘信號(hào)的時(shí)序圖。圖4為當(dāng)傳統(tǒng)的DLL處于諧波鎖定狀態(tài)(兩個(gè)周期)時(shí)多相位時(shí)鐘信號(hào)的時(shí)序圖。圖5為當(dāng)傳統(tǒng)的DLL處于另一種諧波鎖定狀態(tài)(三個(gè)周期)時(shí)多相位時(shí)鐘信號(hào)的時(shí)序圖。在圖3至圖5中,多相位時(shí)鐘信號(hào)包括第I至第14延遲時(shí)鐘信號(hào)CLKl至CLK14,并且第14延遲時(shí)鐘信號(hào)變?yōu)橥ㄟ^(guò)最終延遲參考時(shí)鐘信號(hào)REF所獲得的反饋時(shí)鐘信號(hào)FEB。在向下信號(hào)DOWN下面所示的箭頭表示參考時(shí)鐘信號(hào)REF和第I至第14延遲時(shí)鐘信號(hào)CLKl至CLK14的正邊沿。這里,使用包含有14個(gè)延遲時(shí)鐘信號(hào)CLKl至CLK14的多相位時(shí)鐘信號(hào)作為示例,并且各自箭頭之間的相位差彼此相等。因此,在如圖3所示的正常鎖定狀態(tài)中,相位差對(duì)應(yīng)于將一個(gè)周期IT平均分為14份所獲得的值。此外,在如圖4所示的兩個(gè)周期2T的諧波鎖定狀態(tài)中,相位差對(duì)應(yīng)于將兩個(gè)周期2T平均分為14份所獲得的值。再者,在如圖5所示的三個(gè)周期3T的諧波鎖定狀態(tài)中,相位差對(duì)應(yīng)于將三個(gè)周期3T平均分為14份所獲得的值。參考圖3至圖5,參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB的相位在傳統(tǒng)的DLL的正常鎖定狀態(tài)和諧波鎖定狀態(tài)中通常彼此相一致。因此,傳統(tǒng)的DLL可以確定正常鎖定狀態(tài) 和諧波鎖定狀態(tài)都是正常鎖定狀態(tài)。當(dāng)DLL30在一方向中操作以連續(xù)地降低延遲時(shí)間時(shí),即使V⑶L34的延遲時(shí)間已經(jīng)接近最小延遲時(shí)間,也會(huì)出現(xiàn)固定鎖定。如上所述,相位檢測(cè)器31比較參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿與反饋時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿,并且產(chǎn)生相位差信號(hào)UP/D0WN。當(dāng)相位檢測(cè)器31錯(cuò)誤地比較參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB并且產(chǎn)生假相位差信號(hào)UP/D0WN時(shí),出現(xiàn)固定鎖定狀態(tài)。例如,假定控制電壓Vctrl已經(jīng)接近DLL中的電源供應(yīng)電壓VDD,其中V⑶L34具有最小延遲時(shí)間。在此情況下,對(duì)于正常操作而言,相位檢測(cè)器31必須通過(guò)產(chǎn)生向下信號(hào)DOWN來(lái)增加延遲時(shí)間,以降低控制電壓Vctrl。然而,當(dāng)相位檢測(cè)器31錯(cuò)誤地比較參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB并且產(chǎn)生向上信號(hào)UP以增加控制電壓Vctrl時(shí),DLL30處于固定鎖定狀態(tài),其中DLL30不操作,因?yàn)榭刂齐妷篤ctrl已經(jīng)接近作為最大電壓的電源供應(yīng)電壓VDD,并且固定于電源供應(yīng)電壓VDD。圖6為當(dāng)傳統(tǒng)的DLL處于固定鎖定狀態(tài)時(shí),多相位時(shí)鐘信號(hào)、異常信號(hào)、以及正常信號(hào)的時(shí)序圖。這里,使用當(dāng)控制電壓為電源供應(yīng)電壓時(shí)VCDL具有最小延遲時(shí)間的DLL作為示例。參考圖6,當(dāng)相位檢測(cè)器31比較參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿與反饋時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿時(shí),相位檢測(cè)器31可以確定的是反饋時(shí)鐘信號(hào)FEB的相位超前于參考時(shí)鐘信號(hào)REF的相位,并且輸出正常信號(hào)作為向下信號(hào)DOWN。在此情況下,DLL30正常地操作。在另一方面,當(dāng)相位檢測(cè)器31比較參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB的相位時(shí),相位檢測(cè)器31可以比較參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿與反饋時(shí)鐘信號(hào)FEB的第N個(gè)正邊沿,錯(cuò)誤地判斷參考時(shí)鐘信號(hào)REF的相位超前于反饋時(shí)鐘信號(hào)FEB的相位,并且輸出異常信號(hào)作為向上信號(hào)UP。在此情況下,DLL30處于固定鎖定狀態(tài),并且不是正常地操作。雖然圖6未顯示,當(dāng)控制電壓Vctrl為接地電壓VSS時(shí),固定鎖定可以出現(xiàn)在DLL中,其中V⑶L34具有最小延遲時(shí)間。對(duì)于正常操作而言,當(dāng)控制電壓Vctrl為接地電壓VSS時(shí),相位檢測(cè)器31必須通過(guò)產(chǎn)生向上信號(hào)UP來(lái)降低延遲時(shí)間,以增加控制電壓Vctrl。然而,當(dāng)相位檢測(cè)器31錯(cuò)誤地比較參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB并且產(chǎn)生向下信號(hào)DOWN以降低控制電壓Vctrl時(shí),DLL30處于固定鎖定狀態(tài),其中DLL30不操作,因?yàn)榭刂齐妷篤ctrl已經(jīng)接近作為最小電壓的接地電壓VSS并且固定于接地電壓VSS。圖7為傳統(tǒng)的DLL的相位檢測(cè)器的狀態(tài)圖。參考圖7,當(dāng)參考時(shí)鐘信號(hào)REF的相位超前于反饋時(shí)鐘信號(hào)FEB的相位時(shí)(先前的REF),向上信號(hào)UP被置位為“I” ;當(dāng)反饋時(shí)鐘信號(hào)FEB的相位超前于參考時(shí)鐘信號(hào)REF的相位時(shí)(之后的REF),向下信號(hào)DOWN被置位為“I”。當(dāng)參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB的相位彼此相一致并且彼此同步時(shí)(相同的REF&FEB),向上信號(hào)UP與向下信號(hào)DOWN最終都被復(fù)位為“0”,以保持其所處的鎖定狀態(tài)。然而,參考圖7,可以看出,傳統(tǒng)的DLL的相位檢測(cè)器的狀態(tài)圖不是提供有防止假鎖定如諧波鎖定或固定 鎖定的功能。近年來(lái),正在對(duì)在DLL中防止假鎖定以及擴(kuò)展鎖定范圍的各種方法進(jìn)行積極地研究。所述方法的其中之一是使用具有復(fù)位電路的相位檢測(cè)器(IEEE期刊固態(tài)電路,第37卷,第11號(hào),2002年11月)(題目低功耗小面積+-7. 28ps抖動(dòng)I-GHz的基于DLL的時(shí)鐘發(fā)生器)。下面,這篇文章被簡(jiǎn)稱(chēng)為參考文獻(xiàn)I。然而,參考文獻(xiàn)I所揭露的方法具有局限性,即它必須從一時(shí)間點(diǎn)出發(fā),該時(shí)間點(diǎn)即為在DLL操作之前V⑶L的延遲時(shí)間是最小的,并且V⑶L的延遲范圍VraL_delay必須滿足 “O < VCDL_delay < I. 5 周期”的條件。此外,在參考文獻(xiàn)I所揭露的方法中,當(dāng)DLL的初始狀態(tài)因?yàn)槟硞€(gè)原因不同時(shí)或者相位檢測(cè)器在DLL的操作期間至少曾經(jīng)是因?yàn)楦鞣N因素而錯(cuò)誤地比較反饋時(shí)鐘信號(hào)和參考時(shí)鐘信號(hào)時(shí),可能出現(xiàn)固定鎖定。在DLL中防止假鎖定以及擴(kuò)展鎖定范圍的另一種方法是使用復(fù)制延遲線(IEEE期干U,固態(tài)電路,第35卷,第3號(hào),2002年3月)(題目使用復(fù)制延遲線的所有模擬多相位延遲鎖定回路以實(shí)現(xiàn)寬范圍操作和低抖動(dòng)性能)。下面,這篇文章被簡(jiǎn)稱(chēng)為參考文獻(xiàn)2。參考文獻(xiàn)2提出了使用復(fù)制延遲線的寬范圍DLL。在參考文獻(xiàn)2所揭露的方法中,復(fù)制延遲線包括電流導(dǎo)引相位檢測(cè)器(CSPD)和低通濾波器,并且csro的電荷泵的電流比必須精確地設(shè)置。然而,當(dāng)參考時(shí)鐘信號(hào)的占空比為預(yù)定比例如50%時(shí),可以?xún)H使用在參考文獻(xiàn)2中所提出的寬范圍DLL,并且在復(fù)制延遲線中使用的電流泵的電流比必須精確地設(shè)計(jì)。
發(fā)明內(nèi)容
技術(shù)問(wèn)題因此,本發(fā)明致力于解決在現(xiàn)有技術(shù)中出現(xiàn)的問(wèn)題,并且本發(fā)明的一個(gè)目的是提供一種用于當(dāng)產(chǎn)生通過(guò)延遲參考時(shí)鐘信號(hào)所同步的多相位時(shí)鐘信號(hào)時(shí),通過(guò)檢測(cè)諧波鎖定狀態(tài)來(lái)防止假鎖定的假鎖定防止電路及方法,以及使用上述電路及方法的DLL。本發(fā)明的另一目的是提供一種用于當(dāng)產(chǎn)生通過(guò)延遲參考時(shí)鐘信號(hào)所同步的多相位時(shí)鐘信號(hào)時(shí),通過(guò)檢測(cè)固定鎖定狀態(tài)來(lái)防止固定鎖定狀態(tài)的假鎖定防止電路及方法。技術(shù)方案為了實(shí)現(xiàn)上述目的,根據(jù)本發(fā)明的一個(gè)方面,提供一種假鎖定防止電路,其產(chǎn)生多個(gè)延遲于參考時(shí)鐘信號(hào)的時(shí)鐘信號(hào),并且包括檢測(cè)器,被配置以檢測(cè)假鎖定狀態(tài),其中在多個(gè)延遲時(shí)鐘信號(hào)中一個(gè)或多個(gè)時(shí)鐘信號(hào)的過(guò)渡沿偏離參考時(shí)鐘信號(hào)的一個(gè)周期,并且錯(cuò)誤地鎖定在參考時(shí)鐘信號(hào)的整數(shù)倍數(shù)周期,例如兩個(gè)周期或三個(gè)周期。所述檢測(cè)器包括具有多個(gè)觸發(fā)器的時(shí)鐘采樣器、具有多個(gè)觸發(fā)器的另一時(shí)鐘采樣器、以及邏輯單元,并且通過(guò)采樣延遲時(shí)鐘信號(hào)來(lái)檢測(cè)假鎖定狀態(tài)。根據(jù)本發(fā)明的另一方面,DLL包括相位檢測(cè)器,被配置以檢測(cè)參考時(shí)鐘信號(hào)與反饋時(shí)鐘信號(hào)之間的相位差;電荷泵,被配置以流入或流出電流,以響應(yīng)檢測(cè)結(jié)果;以及假鎖定防止電路,被配置以通過(guò)使用多個(gè)延遲時(shí)鐘信號(hào)來(lái)檢測(cè)參考時(shí)鐘信號(hào)與反饋時(shí)鐘信號(hào)的假鎖定,其中多個(gè)延遲時(shí)鐘信號(hào)由壓控延遲線(VOTL)產(chǎn)生,并且在多個(gè)延遲時(shí)鐘信號(hào)中,延遲時(shí)間間隔根據(jù)由低通濾波器產(chǎn)生的控制電壓的變化增加或降低。假鎖定防止電路包括一個(gè)或多個(gè)檢測(cè)器,以檢測(cè)兩種具有不同原因的假鎖定狀態(tài)。仍然根據(jù)本發(fā)明的另一方面,一種假鎖定防止電路包括假鎖定檢測(cè)器,被配置以選擇相位檢測(cè)器的輸出信號(hào)和延遲于參考時(shí)鐘信號(hào)的多個(gè)時(shí)鐘信號(hào)的其中之一,對(duì)所選擇的信號(hào)執(zhí)行邏輯運(yùn)算,并且檢測(cè)根據(jù)運(yùn)算結(jié)果出現(xiàn)的假鎖定。所述相位檢測(cè)器通過(guò)檢測(cè)來(lái)設(shè)置,并且脫離假鎖定狀態(tài)。 有益效果根據(jù)本發(fā)明的實(shí)施例,由于當(dāng)檢測(cè)DLL的諧波鎖定狀態(tài)時(shí),假鎖定防止電路使用延遲時(shí)鐘信號(hào)的正邊沿檢測(cè)諧波鎖定狀態(tài),假鎖定防止電路在不接收參考時(shí)鐘信號(hào)的占空比的效果的情況下可以防止假鎖定。此外,假鎖定防止電路選擇延遲時(shí)鐘信號(hào)的其中之一,并且使用所選擇的時(shí)鐘信號(hào)作為采樣時(shí)鐘信號(hào),用于檢測(cè)諧波鎖定狀態(tài),藉以擴(kuò)展最大延遲范圍。再者,由于當(dāng)參考時(shí)鐘信號(hào)與反饋時(shí)鐘信號(hào)被錯(cuò)誤地比較時(shí),可以使用固定鎖定信號(hào)來(lái)設(shè)置相位檢測(cè)器,可以防止DLL處于固定鎖定狀態(tài)。
在結(jié)合所附圖式閱讀下面詳細(xì)的描述后,本發(fā)明的上述目的、以及其他特點(diǎn)和優(yōu)點(diǎn)將變得更加明顯。圖式中圖I為說(shuō)明傳統(tǒng)的DLL的配置的框圖;圖2為說(shuō)明圖I的相位檢測(cè)器的配置的框圖;圖3為當(dāng)傳統(tǒng)的DLL處于正常鎖定狀態(tài)時(shí)多相位時(shí)鐘信號(hào)的時(shí)序圖;圖4為當(dāng)傳統(tǒng)的DLL處于諧波鎖定狀態(tài)(兩個(gè)周期)時(shí)多相位時(shí)鐘信號(hào)的時(shí)序圖;圖5為當(dāng)傳統(tǒng)的DLL處于另一諧波鎖定狀態(tài)(三個(gè)周期)時(shí)多相位時(shí)鐘信號(hào)的時(shí)序圖;圖6為當(dāng)傳統(tǒng)的DLL處于固定鎖定狀態(tài)時(shí),多相位時(shí)鐘信號(hào)、異常信號(hào)、以及正常信號(hào)的時(shí)序圖;圖7為傳統(tǒng)的DLL的相位檢測(cè)器的狀態(tài)圖;圖8為根據(jù)本發(fā)明一實(shí)施例中DLL的框圖;圖9為說(shuō)明圖8假鎖定防止電路的配置的框圖10為圖9所示的諧波鎖定檢測(cè)器的電路圖;圖11為在正常鎖定狀態(tài)中諧波鎖定檢測(cè)器的操作時(shí)序圖;圖12為諧波鎖定檢測(cè)器的操作時(shí)序圖,顯示了諧波鎖定檢測(cè)器可以檢測(cè)正常鎖定狀態(tài)的最大范圍;圖13為當(dāng)諧波鎖定檢測(cè)器偏離其檢測(cè)正常鎖定狀態(tài)的最大范圍時(shí),諧波鎖定檢測(cè)器的操作時(shí)序圖;圖14為當(dāng)自V⑶L輸出的反饋時(shí)鐘信號(hào)FEB的延遲時(shí)間對(duì)應(yīng)于參考時(shí)鐘信號(hào)的兩個(gè)周期時(shí),諧波鎖定檢測(cè)器的操作時(shí)序圖;圖15為當(dāng)自VCDL輸出的反饋時(shí)鐘信號(hào)的延遲時(shí)間對(duì)應(yīng)于參考時(shí)鐘信號(hào)的三個(gè)周期時(shí),諧波鎖定檢測(cè)器的操作時(shí)序圖; 圖16為當(dāng)反饋時(shí)鐘信號(hào)的延遲時(shí)間小于參考時(shí)鐘信號(hào)的一個(gè)周期時(shí),諧波鎖定檢測(cè)器的操作時(shí)序圖;圖17為圖9所示的固定鎖定檢測(cè)器的電路圖;圖18為圖8所示的相位檢測(cè)器的框圖;圖19為當(dāng)V⑶L的延遲時(shí)間小于參考時(shí)鐘信號(hào)的O. 5周期且參考時(shí)鐘信號(hào)和反饋時(shí)鐘信號(hào)被正確地比較時(shí),相位檢測(cè)器和固定鎖定檢測(cè)器的操作時(shí)序圖;圖20為當(dāng)V⑶L的延遲時(shí)間小于參考時(shí)鐘信號(hào)的O. 5周期且參考時(shí)鐘信號(hào)和反饋時(shí)鐘信號(hào)被錯(cuò)誤地比較時(shí),相位檢測(cè)器和固定鎖定檢測(cè)器的操作時(shí)序圖;圖21為當(dāng)參考時(shí)鐘信號(hào)和反饋時(shí)鐘信號(hào)在可以檢測(cè)正常鎖定狀態(tài)的最大范圍內(nèi)被正確地比較時(shí),相位檢測(cè)器和固定鎖定檢測(cè)器的操作時(shí)序圖;圖22為當(dāng)參考時(shí)鐘信號(hào)和反饋時(shí)鐘信號(hào)在可以檢測(cè)正常鎖定狀態(tài)的最大范圍內(nèi)被錯(cuò)誤地比較時(shí),相位檢測(cè)器和固定鎖定檢測(cè)器的操作時(shí)序圖;以及圖23為圖8所示的相位檢測(cè)器的狀態(tài)圖。
具體實(shí)施例方式現(xiàn)在參考所附圖式對(duì)本發(fā)明的首選實(shí)施例進(jìn)行更加詳細(xì)的描述,其示例在所附圖式中說(shuō)明。無(wú)論如何,相同的附圖標(biāo)記用于整個(gè)圖式及說(shuō)明書(shū)中,以代表相同或相似的部件。圖8為根據(jù)本發(fā)明一實(shí)施例中的DLL的框圖。參考圖8,根據(jù)本發(fā)明實(shí)施例中的DLL600包括假鎖定防止電路100、相位檢測(cè)器200、電荷泵300、低通濾波器400、壓控延遲線(VCDL) 500。DLL600被配置以通過(guò)VCDL500延遲參考時(shí)鐘信號(hào)REF —個(gè)周期來(lái)產(chǎn)生反饋時(shí)鐘信號(hào)FEB,并且同步參考時(shí)鐘信號(hào)REF和反饋時(shí)鐘信號(hào)FEB。V⑶L500包括第I至第14延遲元件DLl至DL14,并且被配置以通過(guò)控制參考時(shí)鐘信號(hào)REF的相位延遲來(lái)產(chǎn)生延遲時(shí)鐘信號(hào)CKl至CK14,以響應(yīng)通過(guò)低通濾波器400所施加的控制電壓Vctrl。當(dāng)控制電壓Vctrl為電源供應(yīng)電壓VDD時(shí),VCDL500具有最小延遲時(shí)間,并且具有如此結(jié)構(gòu)以使延遲時(shí)間隨著控制電壓Vctrl逐漸地降低而增加。取決于設(shè)計(jì)者的選擇,所述VCDL500可以設(shè)計(jì)為當(dāng)控制電壓Vctrl為電源供應(yīng)電壓VDD時(shí)具有最小延遲時(shí)間,或者當(dāng)控制電壓Vctrl為接地電壓VSS時(shí)具有最小延遲時(shí)間。
延遲時(shí)鐘信號(hào)CKl至CK14包括對(duì)應(yīng)于第I至第14延遲元件DLl至DL14而產(chǎn)生的第I至第14時(shí)鐘信號(hào)CKl至CK14。在第I至第14延遲時(shí)鐘信號(hào)CKl至CK14中的相位差彼此相等。在正常鎖定狀態(tài)中,各自延遲時(shí)鐘信號(hào)CKl至CK14之間的相位差可以通過(guò)將參考時(shí)鐘信號(hào)REF的一個(gè)周期分為14份來(lái)獲得,其中14為延遲時(shí)鐘的數(shù)量。在延遲時(shí)鐘信號(hào)CKl至CK14中,最后輸出的第14延遲時(shí)鐘信號(hào)CK14可以用作為向相位檢測(cè)器200輸入的反饋時(shí)鐘信號(hào)FEB。在延遲時(shí)鐘信號(hào)CKl至CK14中,第4延遲時(shí)鐘信號(hào)CK4、第6延遲時(shí)鐘信號(hào)CK6、第8延遲時(shí)鐘信號(hào)CK8、第10延遲時(shí)鐘信號(hào)CK10、以及第12延遲時(shí)鐘信號(hào)CK12可以用作為向假鎖定防止電路100輸入的采樣時(shí)鐘信號(hào)。在延遲時(shí)鐘信號(hào)CKl至CK14中,具有中間延遲值的延遲時(shí)鐘信號(hào)例如第5延遲時(shí)鐘信號(hào)CK5可以用作為向假鎖定防止電路100輸入的中間延遲時(shí)鐘信號(hào)。假鎖定防止電路100通過(guò)使用時(shí)鐘信號(hào)CK4、CK6、CK8、CK10、以及CK12采樣參考時(shí)鐘信號(hào)REF來(lái)產(chǎn)生諧波鎖定信號(hào)HD,并且使用相位差信號(hào)UP/D0WN和中間延遲時(shí)鐘信號(hào)CK5來(lái)產(chǎn)生固定鎖定信號(hào)RST_C0NT。相位差信號(hào)UP/D0WN包括向下信號(hào)DOWN,以降低控制 電壓Vctrl ;以及向上信號(hào)UP’以增加控制電壓Vctrl。 相位檢測(cè)器200被配置以比較參考時(shí)鐘信號(hào)REF和反饋時(shí)鐘信號(hào)FEB,并且基于參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB之間的相位差來(lái)輸出相位差信號(hào)UP或DOWN。當(dāng)參考時(shí)鐘信號(hào)REF的相位超前于反饋時(shí)鐘信號(hào)FEB的相位時(shí),相位檢測(cè)器200激活并且輸出向上信號(hào)UP ;當(dāng)反饋時(shí)鐘信號(hào)FEB的相位超前于參考時(shí)鐘信號(hào)REF的相位時(shí),相位檢測(cè)器200激活并且輸出向下信號(hào)DOWN。相位檢測(cè)器200比較參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿與反饋時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿,以正確地比較參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB。反饋時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿通過(guò)V⑶L500延遲參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿一個(gè)周期IT而獲得。當(dāng)諧波鎖定信號(hào)HD被激活并且輸入時(shí),相位檢測(cè)器200產(chǎn)生向上信號(hào)UP,以降低V⑶L500的相位延遲。當(dāng)固定鎖定信號(hào)RST_C0NT被激活并且輸入時(shí),相位檢測(cè)器200被復(fù)位,以再次從開(kāi)始執(zhí)行正確地比較參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB的操作。電荷泵300被配置以產(chǎn)生向上電流,以響應(yīng)向上信號(hào)UP,并且產(chǎn)生向下電流,以響應(yīng)向下信號(hào)DOWN。電荷泵300可以包括PMOS晶體管Pl和NMOS晶體管NI,其在電源供應(yīng)電壓VDD與接地電壓GND之間串聯(lián)連接。向上信號(hào)UP可以通過(guò)反相器Il輸入至PMOS晶體管Pl的控制端,向下信號(hào)DOWN可以輸入至NMOS晶體管NI的控制端。低通濾波器400被配置以將向上電流或向下電流轉(zhuǎn)換為電壓信號(hào),并且產(chǎn)生控制電壓Vctrl,其中高頻成分從該控制電壓Vctrl中移除。低通濾波器400可以包括電容器Cl,其一端連接至電荷泵300的輸出終端,另一端連接至地GND。圖9為說(shuō)明圖8的假鎖定防止電路的配置的框圖。參考圖9,假鎖定防止電路100包括諧波鎖定檢測(cè)器110,被配置以采樣參考時(shí)鐘信號(hào)REF與時(shí)鐘信號(hào)CK4、CK6、CK8、CK10、以及CK12,然后產(chǎn)生諧波鎖定信號(hào)HD。此外,假鎖定防止電路100包括固定鎖定檢測(cè)器120,被配置以通過(guò)使用相位差信號(hào)UP/D0WN和中間延遲時(shí)鐘信號(hào)CK5來(lái)產(chǎn)生固定鎖定信號(hào)RST_C0NT。假鎖定防止電路100可以?xún)H包括諧波鎖定檢測(cè)器110和固定鎖定檢測(cè)器120的其中之一或兩個(gè)。
圖10為圖9所示的諧波鎖定檢測(cè)器110的電路圖。參考圖10,諧波鎖定檢測(cè)器110包括分配器111、第一采樣器112A、第二采樣器112B、以及與門(mén)113。分配器111被配置以輸出將參考時(shí)鐘信號(hào)REF分為2份的信號(hào)REF 2。第一采樣器112A包括第I至第5觸發(fā)器? 11至? 15。所述分為2份的信號(hào)REF_2分別使用時(shí)鐘信號(hào)CK4、CK6、CK8、CK10、以及CK12通過(guò)第I至第5觸發(fā)器FFll至FF15來(lái)采樣,然后轉(zhuǎn)換為輸出信號(hào)Qll至Q15。第I至第5觸發(fā)器FFll至FF15可以包括D觸發(fā)器。第二采樣器112B包括第6至第9觸發(fā)器FF21至FF24。在第一采樣器112A的輸出信號(hào)Qll至Q15中,輸出信號(hào)Qll至Q14再次被第6至第9觸發(fā)器FF21至FF24采樣,其 被設(shè)計(jì)以識(shí)別輸出信號(hào)Q12至Q15作為時(shí)鐘信號(hào),然后轉(zhuǎn)換為輸出信號(hào)Q21至Q24。第6至第9觸發(fā)器FF21至FF24可以包括D觸發(fā)器。與門(mén)113被配置以對(duì)自第6至第9觸發(fā)器FF21至FF24輸出的輸出信號(hào)Q21至Q24執(zhí)行與運(yùn)算,并且輸出諧波鎖定信號(hào)HD。此后,將更加詳細(xì)地描述諧波鎖定檢測(cè)器110檢測(cè)諧波鎖定的原理。當(dāng)在第一采樣器112A中使用的時(shí)鐘信號(hào)CK4、CK6、CK8、以及CKlO的所有正邊沿均存在于參考時(shí)鐘信號(hào)REF的一個(gè)循環(huán)周期內(nèi)時(shí),諧波鎖定檢測(cè)器110在高電平輸出諧波鎖定信號(hào)HD,以使DLL600正常地操作。當(dāng)諧波鎖定信號(hào)HD在高電平輸出時(shí),相位檢測(cè)器200比較參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB的相位,并且輸出向上信號(hào)UP或向下信號(hào)DOWN。S卩,由于還未出現(xiàn)諧波鎖定,DLL處于正常鎖定狀態(tài),其中參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB之間的同步被向上信號(hào)UP或向下信號(hào)DOWN連續(xù)地保持。當(dāng)在第一采樣器112A中使用的時(shí)鐘信號(hào)CK4、CK6、CK8、以及CKlO的一個(gè)或多個(gè)正邊沿不存在于參考時(shí)鐘信號(hào)REF的一個(gè)循環(huán)周期中時(shí),諧波鎖定檢測(cè)器110確定出現(xiàn)的諧波鎖定狀態(tài)或者電流狀態(tài)偏離諧波鎖定檢測(cè)器110可以檢測(cè)正常鎖定狀態(tài)的范圍,并且將諧波鎖定信號(hào)HD置為低電平(有效低電平)。當(dāng)諧波鎖定信號(hào)HD在低電平輸出時(shí),這意味著出現(xiàn)諧波鎖定。因此,相位檢測(cè)器200輸出向下信號(hào)DOWN,以降低V⑶L500的延遲時(shí)間,不管在參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB之間有多大電位差。根據(jù)該操作,當(dāng)VCDL具有與參考時(shí)鐘信號(hào)REF的一個(gè)循環(huán)延遲時(shí)間時(shí),反饋時(shí)鐘信號(hào)FEB的延遲時(shí)間逐漸地降低,并且DLL最終處于正常鎖定狀態(tài)。在本發(fā)明的實(shí)施例中,根據(jù)是否存在時(shí)鐘信號(hào)的正邊沿來(lái)確定是否出現(xiàn)諧波鎖定。然而,取決于設(shè)計(jì)變化,根據(jù)是否存在時(shí)鐘信號(hào)的負(fù)邊沿來(lái)確定是否出現(xiàn)諧波鎖定。在本發(fā)明的實(shí)施例中,已經(jīng)描述了當(dāng)檢測(cè)諧波鎖定狀態(tài)時(shí),諧波鎖定檢測(cè)器110將諧波鎖定信號(hào)HD置為低電平,并且當(dāng)未檢測(cè)諧波鎖定狀態(tài)時(shí),向高電平輸出諧波鎖定信號(hào)HD。然而,本發(fā)明不限于此,但是諧波鎖定信號(hào)HD可以在不同的邏輯電平輸出。此外,已經(jīng)描述了第一采樣器112A使用5個(gè)觸發(fā)器FFll至FF15采樣分為2份的信號(hào)REF_2,第二采樣器112B使用4個(gè)觸發(fā)器FF21至FF24采樣第I至第4采樣信號(hào)Qll至Q14。然而,觸發(fā)器和分割信號(hào)的數(shù)量可以根據(jù)應(yīng)用的電路和環(huán)境以各種方式變化。圖11為在正常鎖定狀態(tài)中諧波鎖定檢測(cè)器的操作時(shí)序圖。在圖11中,“4”、“6”、“8”、“10”、以及“12”表示在諧波鎖定方向中使用的時(shí)鐘信號(hào)CK4、CK6、CK8、CK10、以及CK12的正邊沿。參考圖11,由于時(shí)鐘信號(hào)CK4、CK6、CK8、CK10、以及CK12的所有正邊沿均存在于參考時(shí)鐘信號(hào)REF的每一個(gè)周期內(nèi),諧波鎖定檢測(cè)器110在高電平輸出諧波鎖定信號(hào)HD。這意味著DLL600正常地操作。在此情況下,第一采樣器112A的第I至第5觸發(fā)器FFl I至FF15輸出具有與各自的時(shí)鐘信號(hào)CK4、CK6、CK8、CK10、以及CK12之間的延遲間隔相同的延遲間隔的第I至第5輸出信號(hào)Qll至Q15。
第二采樣器112B的第6至第9觸發(fā)器FF21至FF24使用第2至第5輸出信號(hào)Q12至Q15采樣第I至第4輸出信號(hào)Qll至Q14。由于第I至第4輸出信號(hào)Qll至Q14在第2至第5輸出信號(hào)Q12至Q15的正邊沿處于高電平狀態(tài),第6至第9輸出信號(hào)Q21至Q24均在高電平輸出。因此,與門(mén)113在高電平輸出諧波鎖定信號(hào)HD,以顯示DLL600處于正常鎖定狀態(tài)。圖12為諧波鎖定檢測(cè)器的操作時(shí)序圖,顯示諧波鎖定檢測(cè)器可以檢測(cè)正常鎖定狀態(tài)的最大范圍。參考圖12,第12延遲時(shí)鐘信號(hào)CK12的正邊沿12位于與參考時(shí)鐘信號(hào)REF的正邊沿一致的一點(diǎn),其中第12延遲時(shí)鐘信號(hào)CK12的相位在第I至第5觸發(fā)器FFll至FF15的時(shí)鐘信號(hào)CK4、CK6、CK8、CK10、以及CK12的正邊沿中是最后的。這種狀態(tài)顯示諧波鎖定檢測(cè)器可以檢測(cè)正常鎖定狀態(tài)的最大范圍。在此情況下,由于時(shí)鐘信號(hào)CK4、CK6、CK8、CK10、以及CK12的所有正邊沿均存在于參考時(shí)鐘信號(hào)REF的每一個(gè)循環(huán)周期內(nèi),諧波鎖定檢測(cè)器110的與門(mén)113在高電平輸出諧波鎖定信號(hào)HD。因此,當(dāng)具有與延遲時(shí)鐘信號(hào)CKl至CK14中的時(shí)鐘信號(hào)CK4、CK6、CK8、CK10、以及CK12不同相位的延遲時(shí)鐘信號(hào)被用作為采樣時(shí)鐘時(shí),諧波鎖定檢測(cè)器110可以檢測(cè)正常鎖定狀態(tài)的最大范圍可以改變。圖13為當(dāng)諧波鎖定檢測(cè)器偏離其可以檢測(cè)正常鎖定狀態(tài)的最大范圍時(shí),諧波鎖定檢測(cè)器的操作時(shí)序圖。參考圖13,可以看出,第12延遲時(shí)鐘信號(hào)CK12的正邊沿12偏離參考時(shí)鐘信號(hào)REF的一個(gè)周期,其中第12延遲時(shí)鐘信號(hào)CK12的相位在時(shí)鐘信號(hào)CK4、CK6、CK8、CK10、以及CK12的正邊沿中是最后的,但是第2至第10延遲時(shí)鐘信號(hào)CK2至CKlO的正邊沿屬于參考時(shí)鐘信號(hào)REF的一個(gè)周期。由于時(shí)鐘信號(hào)CK4、CK6、CK8、CK10、以及CK12的所有正邊沿均不存在于參考時(shí)鐘信號(hào)REF的每一個(gè)周期內(nèi),諧波鎖定檢測(cè)器110的與門(mén)113將諧波鎖定信號(hào)HD置為低電平。這意味著出現(xiàn)諧波鎖定。當(dāng)諧波鎖定信號(hào)HD在低電平輸出時(shí),DLL600的相位檢測(cè)器200在一方向中操作,以降低VCDL500的延遲時(shí)間,從而移除諧波鎖定。下面將更加詳細(xì)地描述這種操作。當(dāng)如上所述出現(xiàn)諧波鎖定時(shí),第一采樣器112A的第5觸發(fā)器FF15在第12延遲時(shí)鐘信號(hào)CK12的正邊沿采樣分為2份的信號(hào)REF_2的邏輯電平,并且輸出第5輸出信號(hào)Q15。第二采樣器112B的第6至第9觸發(fā)器FF21至FF24采樣第I至第4輸出信號(hào)Qll至Q14到第2至第5輸出信號(hào)Q12至Q15。由于第I至第3輸出信號(hào)Qll至Q13在第2至第4輸出信號(hào)Q12至Q14的正邊沿處于高電平狀態(tài),第6至第8觸發(fā)器FF21至FF23在高電平輸出第6至第8輸出信號(hào)Q21至Q23。在另一方面,由于第4輸出信號(hào)Q14在第5輸出信號(hào)Q15的正邊沿處于低電平狀態(tài),第9觸發(fā)器FF24在低電平輸出第9輸出信號(hào)Q24。因此,諧波鎖定檢測(cè)器110的與門(mén)113在低電平輸出諧波鎖定信號(hào)HD,以顯示出現(xiàn)的諧波鎖定。圖14和圖15為當(dāng)自VCDL輸出的反饋時(shí)鐘信號(hào)FEB的延遲時(shí)間對(duì)應(yīng)于參考時(shí)鐘信號(hào)REF的兩個(gè)周期或三個(gè)周期時(shí),諧波鎖定檢測(cè)器110的操作時(shí)序圖。參考圖14,當(dāng)反饋時(shí)鐘信號(hào)FEB的延遲時(shí)間對(duì)應(yīng)于參考時(shí)鐘信號(hào)REF的兩個(gè)周期時(shí),第二采樣器112B的第7觸發(fā)器FF22根據(jù)第8延遲時(shí)鐘信號(hào)CK8輸出低電平信號(hào),其中第8延遲時(shí)鐘信號(hào)CK8為第一個(gè)偏離參考時(shí)鐘信號(hào)REF的一個(gè)周期范圍的信號(hào)。因此,諧波鎖定檢測(cè)器110的與門(mén)113在低電平輸出諧波鎖定信號(hào)HD,以顯示出現(xiàn)的諧波鎖定狀態(tài)。參考圖15,當(dāng)反饋時(shí)鐘信號(hào)FEB的延遲時(shí)間對(duì)應(yīng)于參考時(shí)鐘信號(hào)REF的三個(gè)周期時(shí),第二米樣器112B的第6觸發(fā)器FF21根據(jù)第6延遲時(shí)鐘信號(hào)CK6輸出低電平信號(hào)Q21,其中第6延遲時(shí)鐘信號(hào)CK6為第一個(gè)偏離參考時(shí)鐘信號(hào)REF的一個(gè)周期范圍的信號(hào)。因此, 諧波鎖定檢測(cè)器110的與門(mén)113在低電平輸出諧波鎖定信號(hào)HD,以顯示出現(xiàn)的諧波鎖定狀態(tài)。圖16為當(dāng)反饋時(shí)鐘信號(hào)FEB的延遲時(shí)間小于參考時(shí)鐘信號(hào)REF的一個(gè)周期時(shí),諧波鎖定檢測(cè)器的操作時(shí)序圖。參考圖16,由于延遲時(shí)鐘信號(hào)CKl至CK14的所有正邊沿均存在于參考時(shí)鐘信號(hào)REF的一個(gè)周期內(nèi),諧波鎖定檢測(cè)器110確定的是電流狀態(tài)處于正常鎖定狀態(tài),并且在高電平輸出諧波鎖定信號(hào)HD。然而,雖然延遲時(shí)鐘信號(hào)CKl至CK14的所有正邊沿均存在于參考時(shí)鐘信號(hào)REF的一個(gè)周期內(nèi),并且反饋時(shí)鐘信號(hào)FEB的延遲時(shí)間小于參考時(shí)鐘信號(hào)REF的一個(gè)周期,相位檢測(cè)器200可以產(chǎn)生假相位差信號(hào),例如,向上信號(hào)UP。在此情況下,由于DLL600在一方向中操作,以降低V⑶L500的延遲時(shí)間,可以出現(xiàn)固定鎖定狀態(tài)。這里,將描述出現(xiàn)固定鎖定狀態(tài)的情形。圖17為圖9所示的固定鎖定檢測(cè)器的電路圖。參考圖17,固定鎖定檢測(cè)器120包括正邊沿檢測(cè)單元121、第二與門(mén)AD12、第三與門(mén)AD13、以及第一或門(mén)0R11。正邊沿檢測(cè)單元121被配置以產(chǎn)生具有基于中間延遲時(shí)鐘信號(hào)CK5的正邊沿的預(yù)定寬度的正邊沿檢測(cè)信號(hào)RST_CK。第二與門(mén)AD12被配置以對(duì)向上信號(hào)UP和正邊沿檢測(cè)信號(hào)RST_CK執(zhí)行與運(yùn)算。第三與門(mén)AD13被配置以對(duì)向下信號(hào)DOWN和正邊沿檢測(cè)信號(hào)RST_CK執(zhí)行與運(yùn)算。第一或門(mén)ORll被配置以對(duì)第二與門(mén)AD12的輸出和第三與門(mén)AD13的輸出執(zhí)行或運(yùn)算。正邊沿檢測(cè)單元121包括第一反相器111、第一延遲DL11、以及第一與門(mén)AD11。第一反相器Ill被配置以反相中間延遲時(shí)鐘信號(hào)CK5的相位。第一延遲DLll被配置以延遲第一反相器Ill的輸出。第一與門(mén)ADll被配置以對(duì)第一延遲DLll和中間延遲時(shí)鐘信號(hào)CK5的輸出D_CK5_B執(zhí)行與運(yùn)算,并且輸出運(yùn)算結(jié)果作為正邊沿檢測(cè)信號(hào)RST_CK。預(yù)定寬度可以通過(guò)第一延遲DLlI來(lái)確定。在本發(fā)明的實(shí)施例中,第5延遲時(shí)鐘信號(hào)CK5被用作為中間延遲時(shí)鐘信號(hào),但是本發(fā)明不限于此。雖然使用具有大于第一延遲時(shí)鐘信號(hào)CKl的延遲時(shí)間且小于第14延遲時(shí)鐘信號(hào)CK14的延遲時(shí)間的其他延遲時(shí)鐘信號(hào)CK2至CK4以及CK6至CK13的任意一個(gè),可以獲得相同的效果。
圖18為圖8所示的相位檢測(cè)器的框圖。參考圖18,相位檢測(cè)器200包括第一觸發(fā)器FF1、第二觸發(fā)器FF2、向上信號(hào)輸出單元211、向下信號(hào)輸出單元212、以及復(fù)位控制單元213。第一觸發(fā)器FFl具有與電源供應(yīng)電壓VDD連接的數(shù)據(jù)輸入終端D ;與參考時(shí)鐘信號(hào)REF連接的時(shí)鐘終端CK ;以及輸出終端Q,被配置以產(chǎn)生向上信號(hào)UP作為輸出信號(hào)。第二觸發(fā)器FF2具有與電源供應(yīng)電壓VDD連接的數(shù)據(jù)輸入終端D ;與反饋時(shí)鐘信號(hào)FEB連接的時(shí)鐘終端CK ;以及輸出終端Q,被配置以產(chǎn)生向下信號(hào)DOWN。當(dāng)參考時(shí)鐘信號(hào)REF的相位超前于反饋時(shí)鐘信號(hào)FEB的相位時(shí),向上信號(hào)UP自第一觸發(fā)器FFl輸出;當(dāng)反饋時(shí)鐘信號(hào)FEB的相位超前于參考時(shí)鐘信號(hào)REF的相位時(shí),向下信號(hào)DOWN自第二觸發(fā)器FF2輸出。向上信號(hào)輸出單元211包括第一開(kāi)關(guān)TGl和第二開(kāi)關(guān)TG2。第一開(kāi)關(guān)TGl位于第一觸發(fā)器FFl的輸出終端Q與向上信號(hào)輸出終端之間,并且被配置以控制向上信號(hào)UP的輸出,以響應(yīng)諧波鎖定信號(hào)對(duì)HD和HD_B。第二開(kāi)關(guān)TG2位于電源供應(yīng)電壓VDD與向上信號(hào)輸出終端之間,并且被配置以控制電源供應(yīng)電壓VDD的輸出,以響應(yīng)諧波鎖定信號(hào)HD_B和 HD。第一開(kāi)關(guān)TGl和第二開(kāi)關(guān)TG2可以彼此互補(bǔ)地操作,以響應(yīng)諧波鎖定信號(hào)對(duì)HD和HD_B0向下信號(hào)輸出單元212包括第三開(kāi)關(guān)TG3和第四開(kāi)關(guān)TG4。第三開(kāi)關(guān)TG3位于第二觸發(fā)器FF2的輸出終端Q與向下信號(hào)輸出終端之間,并且被配置以控制向下信號(hào)DOWN的輸出,以響應(yīng)諧波鎖定信號(hào)對(duì)HD和HD_B。第四開(kāi)關(guān)TG4位于地GND與向下信號(hào)輸出終端之間,并且被配置以控制地GND與向下信號(hào)輸出終端之間的連接,以響應(yīng)諧波鎖定信號(hào)對(duì)HD_B和HD。第三開(kāi)關(guān)TG3和第四開(kāi)關(guān)TG4可以彼此互補(bǔ)地操作,以響應(yīng)諧波鎖定信號(hào)對(duì)HD和HD_B。復(fù)位控制單元213包括與門(mén)ADl和或門(mén)0R1。與門(mén)ADl被配置以對(duì)自第一觸發(fā)器FFl和第二觸發(fā)器FF2的輸出終端Q輸出的信號(hào)執(zhí)行與運(yùn)算,并且或門(mén)ORl被配置以對(duì)固定鎖定信號(hào)RST_C0NST和與門(mén)ADl的輸出執(zhí)行或運(yùn)算。當(dāng)VCDL500的延遲時(shí)間存在于可以檢測(cè)正常鎖定狀態(tài)的最大范圍內(nèi)時(shí),假鎖定防止電路100的諧波鎖定檢測(cè)器110在高電平向相位檢測(cè)器200提供諧波鎖定信號(hào)HD。因此,電源供應(yīng)電壓VDD被向上信號(hào)輸出單元211的第二開(kāi)關(guān)TG2封鎖并且不作為向上信號(hào)UP輸出,接地電壓GND被向下信號(hào)輸出單元212的第四開(kāi)關(guān)TG4封鎖并且不作為向下信號(hào)DOWN輸出。自第一觸發(fā)器FFl輸出的向上信號(hào)UP通過(guò)向上信號(hào)輸出單兀211的第一開(kāi)關(guān)TGl朝向電荷泵300輸出,并且自第二觸發(fā)器FF2輸出的向下信號(hào)DOWN通過(guò)向下信號(hào)輸出單元212的第三開(kāi)關(guān)TG3朝向電荷泵300輸出。當(dāng)諧波鎖定信號(hào)HD被置為低電平并且被提供至相位檢測(cè)器200時(shí),這意味著反饋時(shí)鐘信號(hào)FEB的延遲時(shí)間超過(guò)參考時(shí)鐘信號(hào)REF的一個(gè)周期或者出現(xiàn)諧波鎖定狀態(tài)。因此,相位檢測(cè)器200可以增加控制電壓Vctrl的電平,以降低延遲時(shí)間。對(duì)于此操作而言,向上信號(hào)輸出單元211通過(guò)第二開(kāi)關(guān)TG2輸出電源供應(yīng)電壓VDD作為向上信號(hào)UP,并且向下信號(hào)輸出單元212通過(guò)第四開(kāi)關(guān)TG4輸出接地電壓GND作為向下信號(hào)DOWN。因此,由于在VCDL500中參考時(shí)鐘信號(hào)REF的延遲時(shí)間急劇下降,可以防止諧波鎖定狀態(tài)。與此同時(shí),當(dāng)V⑶L500的延遲時(shí)間存在于假鎖定防止電路100的諧波鎖定檢測(cè)器110可以檢測(cè)正常鎖定狀態(tài)的最大范圍內(nèi)時(shí),在假鎖定防止電路100內(nèi)部的諧波鎖定檢測(cè)器Iio不向相位檢測(cè)器200提供激活的復(fù)位信號(hào)RST_CONST。因此,相位檢測(cè)器200的第一觸發(fā)器FFl和第二觸發(fā)器FF2僅基于向上信號(hào)UP和向下信號(hào)DOWN的運(yùn)算結(jié)果被復(fù)位控制單元213的輸出信號(hào)復(fù)位。然而,當(dāng)假鎖定防止電路100的諧波鎖定檢測(cè)器110向相位檢測(cè)器200提供固定鎖定信號(hào)RST_C0NST時(shí),第一觸發(fā)器FFl和第二觸發(fā)器FF2被復(fù)位控制單元213復(fù)位。緊接地,整個(gè)相位檢測(cè)器200被復(fù)位。圖19為當(dāng)V⑶L的延遲時(shí)間小于參考時(shí)鐘信號(hào)的O. 5周期并且參考時(shí)鐘信號(hào)和反饋時(shí)鐘信號(hào)被正確地比較時(shí),相位檢測(cè)器和固定鎖定檢測(cè)器的操作時(shí)序圖。參考圖19,由于反饋時(shí)鐘信號(hào)FEB的第(N_l)個(gè)正邊沿的相位超前于參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿的相位,相位檢測(cè)器200在對(duì)應(yīng)于相位差的周期期間將向下信號(hào)DOWN置為高電平,并且輸出與負(fù)邊沿同步的瞬時(shí)脈沖,在負(fù)邊沿處向下信號(hào)DOWN轉(zhuǎn)換為低電平,作為向上信號(hào)UP (圖未示)。這里,相位差顯示正常鎖定狀態(tài)增加的延遲量。根據(jù)本發(fā)明實(shí)施例中的DLL被設(shè)計(jì)為隨著控制電壓Vctrl的增加而降低V⑶L500的延遲時(shí)間。因此,正常信號(hào)為向下信號(hào)DOWN。當(dāng)向下信號(hào)DOWN從高電平轉(zhuǎn)換為低電平 時(shí),向上信號(hào)UP從低電平轉(zhuǎn)換為高電平,然后轉(zhuǎn)換為低電平一非常短的時(shí)間。此時(shí),向下信號(hào)DOWN從高電平轉(zhuǎn)換為低電平的時(shí)間與向上信號(hào)UP從高電平轉(zhuǎn)換為低電平的時(shí)間相一致。向上信號(hào)UP的高周期為復(fù)位相位檢測(cè)器200的觸發(fā)器所需的非常短的時(shí)間。由于所有采樣時(shí)鐘信號(hào)CKl至CK14均存在于參考時(shí)鐘信號(hào)REF的一個(gè)周期內(nèi),諧波鎖定檢測(cè)器110在高電平輸出諧波鎖定信號(hào)HD,以顯示電流狀態(tài)不是諧波鎖定狀態(tài)。固定鎖定檢測(cè)器120的正邊沿檢測(cè)單元121對(duì)通過(guò)反相和延遲中間延遲時(shí)鐘信號(hào)CK5所獲得的中間延遲時(shí)鐘信號(hào)CK5和信號(hào)D_CK5_B執(zhí)行與運(yùn)算,并且產(chǎn)生正邊沿檢測(cè)信號(hào)RST_CK。正邊沿檢測(cè)信號(hào)RST_CK在由V⑶L500延遲的時(shí)間內(nèi)產(chǎn)生。當(dāng)在正邊沿檢測(cè)信號(hào)RST_CK和向下信號(hào)DOWN同時(shí)出現(xiàn)高電平期間,固定鎖定檢測(cè)器120的或門(mén)ORl將固定鎖定信號(hào)RST_C0NT置為高電平。在本發(fā)明的實(shí)施例中,由于向下信號(hào)DOWN和正邊沿檢測(cè)信號(hào)RST_CK的高周期彼此不重疊,固定鎖定信號(hào)RST_C0NT保持低狀態(tài)。在此情況下,相位檢測(cè)器200被對(duì)向下信號(hào)DOWN和向上信號(hào)UP執(zhí)行的與運(yùn)算復(fù)位,其中第一觸發(fā)器FFl在參考時(shí)鐘信號(hào)REF的正邊沿處瞬時(shí)地產(chǎn)生。圖20為當(dāng)VCDL的延遲時(shí)間小于參考時(shí)鐘信號(hào)的0. 5周期并且參考時(shí)鐘信號(hào)與反饋時(shí)鐘信號(hào)被錯(cuò)誤地比較時(shí),相位檢測(cè)器和固定鎖定檢測(cè)器的操作時(shí)序圖。參考圖20,當(dāng)相位檢測(cè)器200因?yàn)槟硞€(gè)原因例如初始值錯(cuò)誤而比較參考時(shí)鐘信號(hào)REF的第(N-I)個(gè)正邊沿與反饋時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿時(shí),相位檢測(cè)器200確定的是其間的相位差對(duì)應(yīng)于一電平,以降低VCDL500的延遲時(shí)間,因?yàn)閰⒖紩r(shí)鐘脈沖REF的第(N-I)個(gè)正邊沿的相位超前于反饋時(shí)鐘脈沖FEB的第(N-I)個(gè)正邊沿的相位。因此,相位檢測(cè)器200產(chǎn)生異常向上信號(hào)Abnormal UP,以增加控制電壓Vctrl,并且DLL在一方向中操作,以降低參考時(shí)鐘信號(hào)REF的第(N-I)個(gè)正邊沿與反饋時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿之間的相位差,以響應(yīng)控制電壓Vctrl。異常向上信號(hào)Abnormal UP為高電平的周期是被認(rèn)為通過(guò)相位檢測(cè)器200降低的相位差的延遲時(shí)間。在過(guò)延遲時(shí)間之后,由反饋時(shí)鐘信號(hào)FEB的正邊沿產(chǎn)生異常向下信號(hào)Abnormal DOWN。這里,異常向上信號(hào)Abnormal UP是指假鎖定狀態(tài)中的向上信號(hào),并且在正常鎖定狀態(tài)中不產(chǎn)生。此外,異常向下信號(hào)Abnormal DOWN是指假鎖定狀態(tài)中的向下信號(hào),并且在下面的描述中具有相同的含義。當(dāng)根據(jù)本發(fā)明實(shí)施例中的固定鎖定檢測(cè)器120不是存在于傳統(tǒng)的DLL中時(shí),相位檢測(cè)器120再次比較參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿與反饋時(shí)鐘信號(hào)FEB的第N個(gè)正邊沿,DLL600在一方向中連續(xù)地操作,以降低V⑶L500的延遲時(shí)間,并且因此不脫離固定鎖定狀態(tài)。然而,當(dāng)提供根據(jù)本發(fā)明實(shí)施例中的固定鎖定檢測(cè)器120時(shí),固定鎖定檢測(cè)器120的正邊沿檢測(cè)單元121在V⑶L500的延遲時(shí)間內(nèi)產(chǎn)生正邊沿檢測(cè)信號(hào)RST_CK。固定鎖定檢測(cè)器120通過(guò)與運(yùn)算輸出在異常向上信號(hào)Abnormal UP與正邊沿檢測(cè)信號(hào)RST_CK的高電平狀態(tài)彼此重疊的周期中激活的固定鎖定信號(hào)RST_C0NT。固定鎖定信號(hào)RST_C0NT通過(guò)復(fù)位控制單元213的或門(mén)ORl復(fù)位相位檢測(cè)器200的第一觸發(fā)器FFl和第二觸發(fā)器FF2,以使異常向上信號(hào)Abnormal UP校正為正常向上信號(hào)Normal UP。
然后,由于被固定鎖定信號(hào)RST_C0NT復(fù)位的相位檢測(cè)器200比較反饋時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿與參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿,相位檢測(cè)器200產(chǎn)生正確的向下信號(hào)Corrected DOWN和正確的向上信號(hào)Corrected UP,以在一方向中操作DLL600,以增加V⑶L 500的延遲時(shí)間,并且DLL600返回至正常鎖定狀態(tài)。因此,雖然相位檢測(cè)器200因?yàn)槟硞€(gè)原因通過(guò)比較參考時(shí)鐘信號(hào)REF的第(N-I)個(gè)正邊沿與反饋時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿而產(chǎn)生異常向上信號(hào)Abnormal UP,相位檢測(cè)器200可以被由固定鎖定檢測(cè)器120產(chǎn)生的復(fù)位信號(hào)RST_C0NT復(fù)位,然后正確地比較參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿與反饋時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿。因此,固定鎖定狀態(tài)可以防止發(fā)生在DLL600中,并且參考時(shí)鐘信號(hào)REF和反饋時(shí)鐘信號(hào)FEB可以通過(guò)延遲參考時(shí)鐘信號(hào)REF —個(gè)周期來(lái)同步。圖21為當(dāng)參考時(shí)鐘信號(hào)和反饋時(shí)鐘信號(hào)在可以檢測(cè)正常鎖定狀態(tài)的最大范圍內(nèi)被正確地比較時(shí),相位檢測(cè)器和固定鎖定檢測(cè)器的操作時(shí)序圖。參考圖21,由于參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿的相位超前于反饋時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿的相位,相位檢測(cè)器200產(chǎn)生向上信號(hào)UP,并且在一方向中操作,以根據(jù)控制電壓Vctrl來(lái)降低VCDL500的延遲時(shí)間。向上信號(hào)UP的高周期對(duì)應(yīng)于V⑶L500降低的延遲量。固定鎖定檢測(cè)器120的正邊沿檢測(cè)單元121在V⑶L500的延遲時(shí)間內(nèi)產(chǎn)生正邊沿檢測(cè)信號(hào)RST_CK。當(dāng)相位檢測(cè)器200在諧波鎖定檢測(cè)器110可以檢測(cè)正常鎖定狀態(tài)的最大范圍內(nèi)正確地比較參考時(shí)鐘信號(hào)REF和反饋時(shí)鐘信號(hào)FEB時(shí),固定鎖定檢測(cè)器120不激活固定鎖定信號(hào)RST_C0NT,因?yàn)椴淮嬖谡呇貦z測(cè)信號(hào)RST_CK與向上信號(hào)UP的高電平狀態(tài)彼此相互重疊的周期。因此,相位檢測(cè)器200不是被固定鎖定信號(hào)RST_C0NT復(fù)位,而是在一方向中正常地操作,以降低參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB之間的相位差。圖22為當(dāng)參考時(shí)鐘信號(hào)和反饋時(shí)鐘信號(hào)在可以檢測(cè)正常鎖定狀態(tài)的最大范圍內(nèi)被錯(cuò)誤地比較時(shí),相位檢測(cè)器和固定鎖定檢測(cè)器的操作時(shí)序圖。參考圖22,由于在參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿與反饋時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿之間參考時(shí)鐘信號(hào)REF的相位超前于反饋時(shí)鐘信號(hào)FEB的相位一個(gè)周期,反饋時(shí)鐘信號(hào)FEB的延遲量必須降低,以同步參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB。然而,當(dāng)相位檢測(cè)器200因?yàn)槟硞€(gè)原因例如初始值錯(cuò)誤而比較參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿與反饋時(shí)鐘信號(hào)FEB的第(N-2)個(gè)正邊沿時(shí),相位檢測(cè)器200確定增加反饋時(shí)鐘信號(hào)FEB的延遲量,以同步參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB,因?yàn)樵诜答仌r(shí)鐘信號(hào)FEB的第(N-2)個(gè)正邊沿與參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿之間反饋時(shí)鐘信號(hào)FEB的相位超前于參考時(shí)鐘信號(hào)REF的相位一個(gè)周期。然后,相位檢測(cè)器200輸出異常向下信號(hào) Abnormal DOffN0在不存在根據(jù)本發(fā)明實(shí)施例中的固定鎖定檢測(cè)器120的傳統(tǒng)DLL中,相位檢測(cè)器200連續(xù)地比較參考時(shí)鐘信號(hào)REF的第(N+1)個(gè)正邊沿與反饋時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿,然后比較參考時(shí)鐘信號(hào)REF的第(N+2)個(gè)正邊沿與反饋時(shí)鐘信號(hào)FEB的第N個(gè)正邊沿。因此,DLL500不脫離固定鎖定狀態(tài)。當(dāng)提供根據(jù)本發(fā)明實(shí)施例中的固定鎖定檢測(cè)器120時(shí),固定鎖定檢測(cè)器120的正邊沿檢測(cè)單元121在V⑶L500的延遲時(shí)間內(nèi)產(chǎn)生正邊沿檢測(cè)信號(hào)R ST_CK。固定鎖定檢測(cè)器120對(duì)正邊沿檢測(cè)信號(hào)RST_CK和異常向下信號(hào)Abnormal DOWN執(zhí)行與運(yùn)算,并且輸出固定鎖定信號(hào)RST_C0NT,其中固定鎖定信號(hào)RST_C0NT為在異常向下信號(hào)Abnormal DOWN與正邊沿檢測(cè)信號(hào)RST_CK的高電平狀態(tài)彼此重疊的周期中激活。固定鎖定信號(hào)RST_C0NT通過(guò)復(fù)位控制單元213的或門(mén)ORl復(fù)位相位檢測(cè)器200的第一觸發(fā)器FFl和第二觸發(fā)器FF2,并且校正異常向下信號(hào)Abnormal DOWN為正常向下信號(hào)Normal DOffN0然后,由于被固定鎖定信號(hào)RST_C0NT復(fù)位的相位檢測(cè)器200比較反饋時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿與參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿,相位檢測(cè)器200產(chǎn)生正確的向下信號(hào)Corrected DOWN,以在一方向中操作DLL600,以降低VCDL500的延遲時(shí)間。因此,甚至當(dāng)相位檢測(cè)器200比較參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿與反饋時(shí)鐘信號(hào)FEB的第(N-2)個(gè)正邊沿時(shí),可以防止發(fā)生固定鎖定狀態(tài),并且參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB可以通過(guò)延遲參考時(shí)鐘信號(hào)REF —個(gè)周期來(lái)同步。根據(jù)本發(fā)明實(shí)施例中的DLL600可以下面兩種狀態(tài)的任意一個(gè)來(lái)實(shí)現(xiàn)。首先,當(dāng)假鎖定防止電路100在高電平輸出諧波鎖定信號(hào)HD和固定鎖定信號(hào)RST_CONT時(shí),相位檢測(cè)器200可以通過(guò)固定鎖定信號(hào)RST_C0NT復(fù)位,不僅當(dāng)如圖20所示比較參考時(shí)鐘信號(hào)REF的第(N-I)個(gè)正邊沿的相位與反饋時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿的相位時(shí),而且當(dāng)如圖22所示比較參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿的相位與反饋時(shí)鐘信號(hào)FEB的第(N-2)個(gè)正邊沿的相位時(shí)。由于相位檢測(cè)器200通過(guò)固定鎖定信號(hào)RST_C0NT復(fù)位,相位檢測(cè)器200可以正常地比較參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿與反饋時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿。即,相位檢測(cè)器200正確地比較參考時(shí)鐘信號(hào)REF的相位與反饋時(shí)鐘信號(hào)FEB的相位,以使DLL600處于正常鎖定狀態(tài)。其次,當(dāng)假鎖定防止電路100在高電平輸出諧波鎖定信號(hào)HD并且在低電平輸出固定鎖定信號(hào)RST_C0NT時(shí),DLL600根據(jù)相位檢測(cè)器200的操作處于正常鎖定狀態(tài),因?yàn)橄辔粰z測(cè)器200正確地比較參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB的相位。圖23為圖8所示的相位檢測(cè)器的狀態(tài)圖。參考圖23,根據(jù)本發(fā)明實(shí)施例中的相位檢測(cè)器200包括這樣的邏輯,即當(dāng)諧波鎖定信號(hào)HD為“O”(邏輯低電平)時(shí),向上信號(hào)UP變?yōu)椤癐” (邏輯高電平)并且向下信號(hào)變?yōu)椤癘”(邏輯低電平),不管DLL600處于什么狀態(tài)。因此,根據(jù)本發(fā)明實(shí)施例中的DLL 600可以在一方向中操作,以降低VCDL500的延遲時(shí)間,從而在諧波鎖定狀態(tài)中同步參考時(shí)鐘信號(hào)REF的相位與反饋時(shí)鐘信號(hào)FEB的相位。當(dāng)諧波鎖定信號(hào)HD為“ I ”并且參考時(shí)鐘信號(hào)REF的相位超前于反饋時(shí)鐘信號(hào)FEB的相位時(shí),向上信號(hào)UP變?yōu)椤?”,向下信號(hào)DOWN變?yōu)椤癘”。此外,當(dāng)諧波鎖定信號(hào)HD為“I”并且參考時(shí)鐘信號(hào)REF的相位滯后于反饋時(shí)鐘信號(hào)FEB的相位時(shí),向上信號(hào)UP變?yōu)椤?”,向下信號(hào)DOWN變?yōu)椤癐”。此外,當(dāng)諧波鎖定信號(hào)HD為“I”并且參考時(shí)鐘信號(hào)REF的相位與反饋時(shí)鐘信號(hào)FEB的相位一致時(shí),向上信號(hào)UP變?yōu)椤?”,向下信號(hào)DOWN也變?yōu)椤癘”。當(dāng)復(fù)位信號(hào)RST_C0NT在向上信號(hào)UP為“I”且向下信號(hào)DOWN為“O”或者向上信號(hào)UP為“O”且向下信號(hào)DOWN為“ I”的狀態(tài)中變?yōu)椤?I”時(shí),這表示相位檢測(cè)器200錯(cuò)誤地比較參考時(shí)鐘信號(hào)REF的相位與反饋時(shí)鐘信號(hào)FEB的相位。根據(jù)本發(fā)明實(shí)施例中的相位檢測(cè)器200包括這樣的邏輯,即當(dāng)相位檢測(cè)器200因?yàn)槟硞€(gè)原因而錯(cuò)誤地比較參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB以使DLL600處于固定鎖定狀態(tài)時(shí),可以通過(guò)固定鎖定信號(hào)RST_CONT來(lái)校正。 因此,當(dāng)復(fù)位信號(hào)RST_C0NT在向上信號(hào)UP為“I”且向下信號(hào)DOWN為“O”的狀態(tài)中變?yōu)椤癐”時(shí),向上信號(hào)UP被校正為“O”并且向下信號(hào)DOWN被校正為“I” ;當(dāng)復(fù)位信號(hào)RST_C0NT在向上信號(hào)UP為“O”且向下信號(hào)DOWN為“I”的狀態(tài)中變?yōu)椤癐”時(shí),向上信號(hào)UP被校正為“I”并且向下信號(hào)DOWN被校正為“O”。因此,參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB的相位可以彼此同步。鎖定狀態(tài)表示這樣的一個(gè)狀態(tài),即在向上信號(hào)UP和向下信號(hào)DOWN均為“O”的狀態(tài)中,諧波鎖定信號(hào)HD為“I”并且參考時(shí)鐘信號(hào)REF與反饋時(shí)鐘信號(hào)FEB之間的相位差保持為“O”。根據(jù)本發(fā)明實(shí)施例中的假鎖定防止電路100應(yīng)用于DLL600中的V⑶L500的延遲范圍VCDL_delay被設(shè)置為O < VCDL_delay < 2*T*N。這里,N表示VCDL500的延遲元件DLl至DLn的數(shù)量。因此,當(dāng)V⑶L500使用如圖8所示的14個(gè)延遲元件時(shí),V⑶L500的延遲范圍 VCDL_delay 被設(shè)置為 O < VCDL_delay < 28*T。再者,根據(jù)本發(fā)明實(shí)施例中的假鎖定防止電路100的諧波鎖定檢測(cè)器110和固定鎖定檢測(cè)器120使用由V⑶L500產(chǎn)生的第I至第14延遲時(shí)鐘信號(hào)CKl至CK14的正邊沿來(lái)檢測(cè)諧波鎖定狀態(tài)和固定鎖定狀態(tài)。因此,DLL600可以在不接收參考時(shí)鐘信號(hào)的占空比的效果的情況下操作。在本發(fā)明的實(shí)施例中,當(dāng)控制電壓Vctrl為電源供應(yīng)電壓VDD時(shí),V⑶L500具有最小延遲時(shí)間,并且當(dāng)控制電壓Vctrl根據(jù)向下信號(hào)DOWN而逐漸地降低時(shí),V⑶L500的延遲時(shí)間增加。然而,本發(fā)明不限于此結(jié)構(gòu)。例如,當(dāng)控制電壓Vctrl為接地電壓VSS時(shí),V⑶L500可以具有最小延遲時(shí)間,并且當(dāng)控制電壓Vctrl根據(jù)向上信號(hào)UP逐漸地增加時(shí),V⑶L500的延遲時(shí)間可以增加。當(dāng)控制電壓Vctrl為接地電壓VSS時(shí),具有最小延遲時(shí)間的V⑶L500的配置和操作可以通過(guò)熟悉本領(lǐng)域的技術(shù)人員從說(shuō)明書(shū)中很容易地理解,其中當(dāng)控制電壓Vctrl為電源供應(yīng)電壓VDD時(shí),V⑶L500具有最小延遲時(shí)間。因此,這里省略對(duì)其詳細(xì)的描述。在本發(fā)明的實(shí)施例中,已經(jīng)描述了 V⑶L500具有14個(gè)延遲元件并且包括與各自延遲元件對(duì)應(yīng)的14個(gè)延遲時(shí)鐘。然而,本發(fā)明不限于此,并且V⑶L500可以根據(jù)所應(yīng)用的系統(tǒng)具有不同數(shù)量的延遲元件。雖然本發(fā)明的首選實(shí)施例已經(jīng)作為解釋性目的而描述,熟悉本領(lǐng)域的技術(shù)人員可以理解地是,在不脫離所附權(quán)利要求所揭露的本發(fā)明的范圍和精神的情況下,可以對(duì)本發(fā) 明作出各種修改、添加及替換。
權(quán)利要求
1.一種假鎖定防止電路,其特征在于,該電路包括 參考時(shí)鐘信號(hào); 多個(gè)自參考時(shí)鐘信號(hào)延遲的時(shí)鐘信號(hào);以及 檢測(cè)器,被配置以檢測(cè)多個(gè)延遲時(shí)鐘信號(hào)的至少一部分偏離參考時(shí)鐘信號(hào)的一個(gè)周期, 其中,當(dāng)延遲時(shí)鐘信號(hào)的一個(gè)或多個(gè)過(guò)渡沿不存在于參考時(shí)鐘信號(hào)的一個(gè)周期內(nèi)時(shí),檢測(cè)器顯示出現(xiàn)假鎖定。
2.如權(quán)利要求I所述的假鎖定防止電路,其特征在于,所述檢測(cè)器包括 分配器,被配置以分割參考時(shí)鐘信號(hào); 第一采樣器,被配置以使用部分或全部的多個(gè)延遲時(shí)鐘信號(hào)來(lái)采樣分配器的輸出信號(hào); 第二采樣器,被配置以采樣第一采樣器的輸出信號(hào);以及 邏輯單元,被配置以對(duì)第二采樣器的輸出信號(hào)執(zhí)行邏輯運(yùn)算。
3.如權(quán)利要求2所述的假鎖定防止電路,其特征在于,所述第一采樣器和第二采樣器的每一個(gè)包括多個(gè)觸發(fā)器。
4.一種延遲鎖定回路(DLL),其通過(guò)延遲參考時(shí)鐘信號(hào)一預(yù)定的時(shí)間來(lái)同步參考時(shí)鐘信號(hào)與反饋時(shí)鐘信號(hào),其特征在于,所述DLL包括 假鎖定防止電路,被配置以分割參考時(shí)鐘信號(hào),使用多個(gè)延遲時(shí)鐘信號(hào)在多個(gè)時(shí)段采樣分割的時(shí)鐘信號(hào),對(duì)采樣結(jié)果執(zhí)行邏輯運(yùn)算,并且產(chǎn)生諧波鎖定信號(hào); 相位檢測(cè)器,被配置以產(chǎn)生向上信號(hào)和向下信號(hào),以便于當(dāng)激活并輸入諧波鎖定信號(hào)時(shí),使參考時(shí)鐘信號(hào)與反饋時(shí)鐘信號(hào)之間的相位差降低,并且被復(fù)位以便于當(dāng)激活并輸入固定鎖定信號(hào)時(shí)檢測(cè)參考時(shí)鐘信號(hào)與反饋時(shí)鐘信號(hào)之間的相位差; 電荷泵,被配置以流入或流出電流,以響應(yīng)向上信號(hào)或向下信號(hào); 低通濾波器,被配置以產(chǎn)生與電流對(duì)應(yīng)的控制電壓;以及 壓控延遲線(VOTL),被配置以產(chǎn)生多個(gè)延遲時(shí)鐘信號(hào),在該多個(gè)延遲時(shí)鐘信號(hào)中,延遲時(shí)間間隔根據(jù)控制電壓的變化增加或降低。
5.如權(quán)利要求4所述的DLL,其特征在于,當(dāng)參考時(shí)鐘信號(hào)的相位超前于反饋時(shí)鐘信號(hào)的相位一個(gè)周期或多于一個(gè)周期時(shí),相位檢測(cè)器產(chǎn)生信號(hào)以降低延遲時(shí)間間隔,并且當(dāng)參考時(shí)鐘信號(hào)的相位滯后于反饋時(shí)鐘信號(hào)的相位一個(gè)周期或少于一個(gè)周期時(shí),相位檢測(cè)器產(chǎn)生信號(hào)以增加延遲時(shí)間間隔。
6.如權(quán)利要求4所述的DLL,其特征在于,所述假鎖定防止電路進(jìn)一步包括固定鎖定檢測(cè)器,被配置以使用多個(gè)延遲時(shí)鐘信號(hào)的其中之一來(lái)產(chǎn)生正邊沿檢測(cè)信號(hào),并且通過(guò)對(duì)正邊沿檢測(cè)信號(hào)以及向上信號(hào)或向下信號(hào)執(zhí)行邏輯運(yùn)算來(lái)產(chǎn)生固定鎖定信號(hào)。
7.如權(quán)利要求4所述的DLL,其特征在于,所述假鎖定防止電路包括 第一假鎖定檢測(cè)器,被配置以使用多個(gè)延遲時(shí)鐘信號(hào)基于參考時(shí)鐘信號(hào)來(lái)采樣分割的時(shí)鐘信號(hào),并且執(zhí)行邏輯運(yùn)算;以及 第二假鎖定檢測(cè)器,被配置以使用所檢測(cè)的向上信號(hào)或向下信號(hào)以及多個(gè)延遲時(shí)鐘信號(hào)的一部分執(zhí)行不同的邏輯運(yùn)算。
8.如權(quán)利要求4所述的DLL,其特征在于,所述假鎖定防止電路檢測(cè)到反饋時(shí)鐘信號(hào)的延遲時(shí)間超過(guò)參考時(shí)鐘信號(hào)的一個(gè)周期。
9.如權(quán)利要求4所述的DLL,其特征在于,所述假鎖定防止電路包括 分配器,被配置以分割參考時(shí)鐘信號(hào); 第一采樣器,被配置以使用部分或全部的所述多個(gè)延遲時(shí)鐘信號(hào)來(lái)采樣分配器的輸出信號(hào); 第二采樣器,被配置以采樣第一采樣器的輸出信號(hào);以及 邏輯單元,被配置以對(duì)第二采樣器的輸出信號(hào)執(zhí)行邏輯運(yùn)算。
10.如權(quán)利要求4所述的DLL,其特征在于,當(dāng)檢測(cè)諧波鎖定狀態(tài)時(shí),所述相位檢測(cè)器連續(xù)地降低反饋時(shí)鐘信號(hào)的延遲時(shí)間直至DLL脫離諧波鎖定狀態(tài)。
11.如權(quán)利要求4所述的DLL,其特征在于,所述相位檢測(cè)器包括 第一觸發(fā)器,被配置以接收參考時(shí)鐘信號(hào); 第二觸發(fā)器,被配置以接收反饋時(shí)鐘信號(hào); 向上信號(hào)輸出單元,被配置以輸出向上信號(hào); 向下信號(hào)輸出單兀,被配置以輸出向下信號(hào); 復(fù)位控制單元,與第一觸發(fā)器和第二觸發(fā)器的復(fù)位終端相連接。
12.如權(quán)利要求11所述的DLL,其特征在于,所述向上信號(hào)輸出單元選擇與固定電壓連接的第一路徑和與第一觸發(fā)器的輸出終端連接的第二路徑的其中之一,以及 所述向下信號(hào)輸出單元選擇與另一固定電壓連接的第三路徑和與第二觸發(fā)器的輸出終端連接的第四路徑的其中之一。
13.如權(quán)利要求12所述的DLL,其特征在于,當(dāng)所述DLL處于諧波鎖定狀態(tài)時(shí)向上信號(hào)輸出單元選擇第一路徑,當(dāng)所述DLL不處于諧波鎖定狀態(tài)時(shí)向上信號(hào)輸出單元選擇第二路徑。
14.如權(quán)利要求12所述的DLL,其特征在于,當(dāng)所述DLL處于諧波鎖定狀態(tài)時(shí)向下信號(hào)輸出單元選擇第三路徑,當(dāng)所述DLL不處于諧波鎖定狀態(tài)時(shí)向下信號(hào)輸出單元選擇第四路徑。
15.如權(quán)利要求4所述的DLL,其特征在于,所述假鎖定防止電路包括假鎖定檢測(cè)器,被配置以選擇所檢測(cè)的向上或向下信號(hào)以及一個(gè)或多個(gè)所述多個(gè)延遲時(shí)鐘信號(hào),對(duì)所選擇的時(shí)鐘信號(hào)執(zhí)行邏輯運(yùn)算,并且產(chǎn)生特定的信號(hào)作為運(yùn)算結(jié)果,以顯示出現(xiàn)的諧波鎖定狀態(tài)。
16.如權(quán)利要求15所述的DLL,其特征在于,所述假鎖定檢測(cè)器根據(jù)特定的信號(hào)復(fù)位相位檢測(cè)器。
17.如權(quán)利要求15所述的DLL,其特征在于,所述特定的信號(hào)包括基于通過(guò)使用所選擇的時(shí)鐘信號(hào)產(chǎn)生的脈沖信號(hào)的信號(hào)以及延遲于所選擇的時(shí)鐘信號(hào)一預(yù)定的時(shí)間的時(shí)鐘信號(hào)。
18.如權(quán)利要求17所述的DLL,其特征在于,所述脈沖信號(hào)通過(guò)檢測(cè)所選擇的時(shí)鐘信號(hào)、延遲時(shí)鐘信號(hào)、以及自延遲時(shí)鐘信號(hào)選擇的時(shí)鐘信號(hào)的一個(gè)或多個(gè)過(guò)渡沿來(lái)產(chǎn)生。
19.一種假鎖定防止方法,其特征在于,該方法包括 (a)產(chǎn)生多個(gè)延遲于參考時(shí)鐘信號(hào)的時(shí)鐘信號(hào); (b)產(chǎn)生自參考時(shí)鐘信號(hào)分割的時(shí)鐘信號(hào); (C)使用延遲時(shí)鐘信號(hào)的至少一部分來(lái)采樣所分割的時(shí)鐘信號(hào),并且對(duì)采樣信號(hào)執(zhí)行邏輯運(yùn)算;以及 (d)僅有當(dāng)延遲時(shí)鐘信號(hào)的延遲時(shí)間的至少一部分等于或大于與參考時(shí)鐘信號(hào)的預(yù)定延遲時(shí)間時(shí),根據(jù)邏輯運(yùn)算結(jié)果降低延遲時(shí)鐘信號(hào)的延遲時(shí)間。
20.如權(quán)利要求19所述的假鎖定防止方法,其特征在于,所述預(yù)定的延遲時(shí)間對(duì)應(yīng)于參考時(shí)鐘信號(hào)的一個(gè)周期或者參考時(shí)鐘信號(hào)的一個(gè)周期的兩個(gè)或多個(gè)整數(shù)倍數(shù)。
21.一種假鎖定防止方法,其特征在于,該方法包括 (a)產(chǎn)生多個(gè)延遲于參考時(shí)鐘信號(hào)的延遲時(shí)鐘信號(hào); (b)選擇延遲時(shí)鐘信號(hào)的其中之一,并且通過(guò)比較所選擇的信號(hào)與參考時(shí)鐘信號(hào)的相位來(lái)計(jì)算相位差; (C)選擇另一個(gè)延遲時(shí)鐘信號(hào),并且檢測(cè)過(guò)渡沿; (d)對(duì)檢測(cè)結(jié)果和相位比較結(jié)果執(zhí)行邏輯運(yùn)算;以及 (e)根據(jù)邏輯運(yùn)算的結(jié)果復(fù)位相位比較。
22.如權(quán)利要求21所述的假鎖定防止方法,其特征在于,所述過(guò)渡沿的檢測(cè)結(jié)果包括短于參考時(shí)鐘信號(hào)的周期的脈沖信號(hào)。
23.如權(quán)利要求22所述的假鎖定防止方法,其特征在于,所述脈沖信號(hào)包括通過(guò)對(duì)在步驟(C)中選擇的時(shí)鐘信號(hào)執(zhí)行邏輯運(yùn)算所產(chǎn)生的信號(hào)以及延遲于在步驟(C)中選擇的時(shí)鐘信號(hào)的信號(hào)。
全文摘要
本發(fā)明涉及一種在延遲鎖定回路(DLL)中出現(xiàn)假鎖定時(shí)的假鎖定防止電路及用于使DLL脫離假鎖定例如諧波鎖定或固定鎖定的方法,以及使用所述電路及方法的DLL。所述假鎖定防止電路包括諧波鎖定檢測(cè)器,被配置以檢測(cè)諧波鎖定;以及固定鎖定檢測(cè)器,被配置以檢測(cè)固定鎖定。所述諧波鎖定檢測(cè)器包括多個(gè)觸發(fā)器,被配置以采樣多個(gè)延遲時(shí)鐘;以及邏輯單元。所述諧波鎖定檢測(cè)器比較參考時(shí)鐘信號(hào)與多個(gè)延遲時(shí)鐘信號(hào),并且檢測(cè)正邊沿是否偏離參考時(shí)鐘信號(hào)的一個(gè)周期。
文檔編號(hào)H03L7/08GK102811053SQ201210172769
公開(kāi)日2012年12月5日 申請(qǐng)日期2012年5月30日 優(yōu)先權(quán)日2011年5月31日
發(fā)明者文龍煥, 柳永秀, 沈載倫, 鄭哲洙, 金相鎬 申請(qǐng)人:硅工廠股份有限公司