技術(shù)編號(hào):7512285
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種延遲鎖定回路(DLL),尤其涉及一種用于當(dāng)使用參考時(shí)鐘信號(hào)產(chǎn)生多相位時(shí)鐘信號(hào)時(shí)防止假鎖定的技術(shù)。背景技術(shù)通常,DLL是指產(chǎn)生通過延遲線延遲參考時(shí)鐘信號(hào)REF所獲得的多相位時(shí)鐘信號(hào)的電路。圖I為說明傳統(tǒng)的DLL的配置的框圖。參考圖1,傳統(tǒng)的DLL30包括相位檢測(cè)器31、電荷泵32、低通濾波器33、壓控延遲線(V⑶L)34。所述相位檢測(cè)器31被配置以比較參考時(shí)鐘信號(hào)REF的第N個(gè)正邊沿與反饋 時(shí)鐘信號(hào)FEB的第(N-I)個(gè)正邊沿,并且輸出與其間的...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。