專利名稱:一種高sfdr折疊內(nèi)插模數(shù)轉(zhuǎn)換器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明屬集成電路技術(shù)領(lǐng)域,具體涉及一種采用級(jí)聯(lián)折疊內(nèi)插器間開關(guān)“偽隨機(jī) 亂序”的高SFDR折疊內(nèi)插模數(shù)轉(zhuǎn)換器。
背景技術(shù):
傳統(tǒng)的級(jí)聯(lián)折疊電路的折疊內(nèi)插模數(shù)轉(zhuǎn)換器如圖1所示,主要包括模擬信號(hào)輸入 端(1)、跟蹤保持電路(2 )、電壓驅(qū)動(dòng)電路(3 )、電阻串參考電壓產(chǎn)生電路(4 )、預(yù)放大電路 陣列(5)、N級(jí)級(jí)聯(lián)折疊電路(6)、內(nèi)插電路(7)、比較器電路(8)和編碼電路(9)。傳統(tǒng)的級(jí) 聯(lián)折疊內(nèi)插電路的折疊內(nèi)插模數(shù)轉(zhuǎn)換器如圖2所示,主要包括模擬信號(hào)輸入端(14)、跟蹤 保持電路(15)、電壓驅(qū)動(dòng)電路(16)、電阻串參考電壓產(chǎn)生電路(17)、預(yù)放大電路陣列(18)、 N級(jí)級(jí)聯(lián)折疊內(nèi)插電路(19)、比較器電路(20)和編碼電路(21)。折疊內(nèi)插模數(shù)轉(zhuǎn)換器中的模擬信號(hào)預(yù)處理過程可以等效為同一個(gè)模擬信號(hào)通過 若干折疊內(nèi)插信號(hào)通道,產(chǎn)生相鄰的過零點(diǎn)供后端編碼電路使用,由于各個(gè)通道間的失配, 相鄰過零點(diǎn)會(huì)產(chǎn)生一定的偏差造成量化非線性的產(chǎn)生,等效到整個(gè)模數(shù)轉(zhuǎn)換器的無雜散動(dòng) 態(tài)范圍的影響。理論分析如圖8所示的,(49) (50) (51)分別表示三個(gè)折疊系數(shù)為3的折 疊器的理想輸出,(52) (53)分別表示相加折疊的理想輸出和前兩個(gè)折疊器輸出的內(nèi)插的 理想輸出。(54)表示參考電壓的過零點(diǎn)。理想的輸出的過零點(diǎn)在其相應(yīng)的位置,沒有任何 偏移,但是實(shí)際電路中由于折疊內(nèi)插電路中差分輸入管的工藝偏差及尾電流失配導(dǎo)致增益 偏差(56)和失調(diào)電壓偏差(57)。如圖9所示,實(shí)際輸入曲線,其中(56)包含有增益偏差, (57)包含有失調(diào)電壓偏差,這些導(dǎo)致(58)實(shí)際相加折疊輸出過零點(diǎn)的偏移和(59)實(shí)際內(nèi) 插過零點(diǎn)的偏移。傳統(tǒng)普遍適用的解決方法是采用輸入已知的測試向量原折疊內(nèi)插信號(hào)路徑或者 是鏡像的折疊內(nèi)插信號(hào)路徑中,在輸出端采集相關(guān)信息通過檢測電路進(jìn)行反饋校正,這種 校正方法一方面需要打斷模數(shù)轉(zhuǎn)換器的正常工作周期,另一方面還要額外增加冗余功耗, 因此不適用于折疊內(nèi)插模數(shù)轉(zhuǎn)換器的實(shí)際應(yīng)用。
發(fā)明內(nèi)容
本發(fā)明的目的是提供一種可以平均化折疊內(nèi)插信號(hào)路徑之間的失配,提高折疊內(nèi) 插模數(shù)轉(zhuǎn)換器SFDR的折疊內(nèi)插模數(shù)轉(zhuǎn)換器。本發(fā)明提出了一種應(yīng)用折疊內(nèi)插電路級(jí)內(nèi)和折疊內(nèi)插電路級(jí)間開關(guān)的一種亂序 邏輯,等效為將模擬預(yù)處理部分分為多條模擬信號(hào)路徑,每次模擬信號(hào)的預(yù)處理過程都偽 隨機(jī)的循環(huán)選擇不同的折疊內(nèi)插信號(hào)路徑進(jìn)行,如此將各個(gè)信號(hào)路徑之間的偏差平均化, 有利于提高折疊內(nèi)插模數(shù)轉(zhuǎn)換器的無雜散動(dòng)態(tài)范圍(SFDR)。本發(fā)明提出的整體折疊內(nèi)插模數(shù)轉(zhuǎn)換器架構(gòu),包括模擬信號(hào)輸入端、跟蹤保持電 路、電壓驅(qū)動(dòng)電路、電阻串參考電壓產(chǎn)生電路、預(yù)放大電路、N級(jí)包含級(jí)間開關(guān)亂序操作的級(jí) 聯(lián)折疊內(nèi)插電路、比較器電路和編碼電路。其中模擬輸入信號(hào)在相同的時(shí)鐘相位下由跟蹤保持電路將信號(hào)采樣到固定的保持電容上; 保持信號(hào)與參考電壓電阻串產(chǎn)生的參考電平作為預(yù)放大電路的輸入信號(hào),預(yù)放大電路的輸 出為保持信號(hào)與參考電平之間的差值放大信號(hào);預(yù)放大電路的輸出信號(hào)通過級(jí)間開關(guān)選擇 一個(gè)第一級(jí)折疊電路信號(hào)路徑作為其輸入信號(hào),其中一些輸出信號(hào)直接成為比較器的輸入 信號(hào);第一級(jí)折疊電路的輸出信號(hào)通過級(jí)間開關(guān)對(duì)應(yīng)選擇一個(gè)第一級(jí)內(nèi)插電路信號(hào)路徑作 為其輸入信號(hào);第一級(jí)內(nèi)插電路的輸出信號(hào)通過級(jí)間開關(guān)選擇一個(gè)第二級(jí)折疊電路信號(hào)路 徑作為其輸入信號(hào),其中一些輸出信號(hào)直接成為比較器的輸入信號(hào);第二級(jí)折疊電路的輸 出信號(hào)通過級(jí)間開關(guān)對(duì)應(yīng)選擇一個(gè)第二級(jí)內(nèi)插電路信號(hào)路徑作為其輸入信號(hào);第二級(jí)內(nèi)插 電路的輸出信號(hào)通過級(jí)間開關(guān)選擇一個(gè)第三級(jí)折疊電路信號(hào)路徑作為其輸入信號(hào),其中一 些輸出信號(hào)直接成為比較器的輸入信號(hào);依此類推,第N-I級(jí)內(nèi)插電路的輸出信號(hào)通過級(jí) 間開關(guān)對(duì)應(yīng)選擇一個(gè)第N級(jí)折疊電路信號(hào)路徑作為其輸入信號(hào),其中一些輸出信號(hào)直接成 為比較器的輸入信號(hào);第N級(jí)折疊電路的輸出信號(hào)成為第N級(jí)內(nèi)插電路的輸入信號(hào),第N級(jí) 內(nèi)插電路的輸出信號(hào)作為比較器的輸入信號(hào);比較器的輸出信號(hào)經(jīng)過編碼電路的編碼后, 得到模數(shù)轉(zhuǎn)換器的二進(jìn)制輸出碼。對(duì)于N級(jí)級(jí)聯(lián)折疊內(nèi)插電路,每一級(jí)折疊內(nèi)插電路的折疊系數(shù)為F,內(nèi)插系數(shù)為F, 預(yù)放大電路個(gè)數(shù)為N,每一級(jí)折疊放大器個(gè)數(shù)為X,每一級(jí)內(nèi)插放大器個(gè)數(shù)為N。折疊內(nèi)插模數(shù)轉(zhuǎn)換器具有如下特點(diǎn)
(1)每級(jí)級(jí)聯(lián)折疊內(nèi)插電路包括位于該級(jí)折疊電路輸入端的m種狀態(tài)的正向偽隨機(jī) 亂序邏輯開關(guān),其中Nl<=x;
(2)每級(jí)級(jí)聯(lián)折疊內(nèi)插電路包括位于該級(jí)內(nèi)插電路輸入端的m種狀態(tài)的反向偽隨機(jī) 解亂序邏輯開關(guān);
(3)每級(jí)級(jí)聯(lián)折疊內(nèi)插電路包括折疊系數(shù)為F的折疊電路;
(4)每級(jí)級(jí)聯(lián)折疊內(nèi)插電路包括內(nèi)插系數(shù)為F的內(nèi)插電路。正向偽隨機(jī)亂序邏輯開關(guān)和反向偽隨機(jī)解亂序邏輯開關(guān)的連接方式如圖6所示。
圖1為傳統(tǒng)級(jí)聯(lián)折疊電路的折疊內(nèi)插模數(shù)轉(zhuǎn)換器架構(gòu)圖。圖2為傳統(tǒng)級(jí)聯(lián)折疊內(nèi)插電路的折疊內(nèi)插模數(shù)轉(zhuǎn)換器架構(gòu)圖。圖3為采用折疊內(nèi)插器級(jí)間開關(guān)“偽隨機(jī)亂序”的高SFDR折疊內(nèi)插模數(shù)轉(zhuǎn)換器架 構(gòu)圖。圖4為理想折疊輸出曲線和內(nèi)插輸出曲線。圖5為實(shí)際存在增益和失調(diào)電壓偏差時(shí)的折疊和內(nèi)插輸出曲線。圖6為折疊內(nèi)插級(jí)間偽隨機(jī)開關(guān)亂序連接示意圖。圖中標(biāo)號(hào)1為折疊內(nèi)插模數(shù)轉(zhuǎn)換器模擬信號(hào)輸入端,2為折疊內(nèi)插模數(shù)轉(zhuǎn)換器 跟蹤保持電路,3為折疊內(nèi)插模數(shù)轉(zhuǎn)換器電壓驅(qū)動(dòng)電路,4為折疊內(nèi)插模數(shù)轉(zhuǎn)換器電阻串 參考電壓產(chǎn)生電路,5為折疊內(nèi)插模數(shù)轉(zhuǎn)換器預(yù)放大電路陣列,6、10 12為折疊內(nèi)插模 數(shù)轉(zhuǎn)換器N級(jí)級(jí)聯(lián)折疊電路,7為折疊內(nèi)插模數(shù)轉(zhuǎn)換器內(nèi)插電路,8為折疊內(nèi)插模數(shù)轉(zhuǎn)換器 比較器電路,9為折疊內(nèi)插模數(shù)轉(zhuǎn)換器編碼電路,14為折疊內(nèi)插模數(shù)轉(zhuǎn)換器模擬信號(hào)輸入 端,15為折疊內(nèi)插模數(shù)轉(zhuǎn)換器跟蹤保持電路,16為折疊內(nèi)插模數(shù)轉(zhuǎn)換器電壓驅(qū)動(dòng)電路,17為折疊內(nèi)插模數(shù)轉(zhuǎn)換器電阻串參考電壓產(chǎn)生電路,18為折疊內(nèi)插模數(shù)轉(zhuǎn)換器預(yù)放大電路 陣列,19、22 27為折疊內(nèi)插模數(shù)轉(zhuǎn)換器N級(jí)級(jí)聯(lián)折疊內(nèi)插電路,20為折疊內(nèi)插模數(shù)轉(zhuǎn)換 器比較器電路,21為折疊內(nèi)插模數(shù)轉(zhuǎn)換器編碼電路,28為折疊內(nèi)插模數(shù)轉(zhuǎn)換器模擬信號(hào)輸 入端,29為折疊內(nèi)插模數(shù)轉(zhuǎn)換器跟蹤保持電路,30為折疊內(nèi)插模數(shù)轉(zhuǎn)換器電壓驅(qū)動(dòng)電路, 31-1為折疊內(nèi)插模數(shù)轉(zhuǎn)換器電阻串參考電壓產(chǎn)生電路,31-2為折疊內(nèi)插模數(shù)轉(zhuǎn)換器預(yù)放 大電路,32 34、37 48為折疊內(nèi)插模數(shù)轉(zhuǎn)換器帶級(jí)間開關(guān)亂序的N級(jí)級(jí)聯(lián)折疊內(nèi)插電 路,49 54為理想折疊內(nèi)插曲線,55 62為存在增益偏差和失調(diào)電壓偏差的實(shí)際折疊內(nèi) 插曲線,63、73為第H級(jí)和第H+1級(jí)折疊內(nèi)插電路N個(gè)順序輸入信號(hào),64為第H級(jí)折疊內(nèi)插 電路正向偽隨機(jī)亂序開關(guān),65為第H級(jí)折疊內(nèi)插電路正向m個(gè)狀態(tài)下正向偽隨機(jī)亂序開關(guān) 邏輯,66為第H級(jí)折疊內(nèi)插電路反向偽隨機(jī)亂序開關(guān),67為第H級(jí)折疊內(nèi)插電路正向m個(gè) 狀態(tài)下反向偽隨機(jī)解亂序開關(guān)邏輯,68為第H+1級(jí)折疊內(nèi)插電路,69、71為第H級(jí)折疊內(nèi)插 電路信號(hào)編號(hào),70為第H級(jí)折疊電路,72為第H級(jí)內(nèi)插電路。
具體實(shí)施例方式下面結(jié)合附圖對(duì)本發(fā)明折疊內(nèi)插器級(jí)間開關(guān)“偽隨機(jī)亂序”結(jié)構(gòu)進(jìn)行詳細(xì)說明。以下結(jié)合附圖進(jìn)一步描述本發(fā)明。針對(duì)于折疊內(nèi)插電路級(jí)間偽隨機(jī)亂序的循環(huán)邏輯,如圖6所示,該圖僅以一級(jí)折 疊系數(shù)為F,內(nèi)插系數(shù)也為F,前級(jí)輸入信號(hào)線為N,級(jí)內(nèi)變換狀態(tài)為m的實(shí)例來說明。圖6 中(63)表示的是前級(jí)輸入到第H級(jí)折疊內(nèi)插電路的N個(gè)信號(hào),分別標(biāo)示為第1 N (69); (64)表示第H級(jí)正向偽隨機(jī)亂序開關(guān)電路;(65)表示的是m種狀態(tài)下各個(gè)折疊器電路和 前端N個(gè)輸入信號(hào)之間的連接關(guān)系,其中折疊系數(shù)為F; (66)表示相應(yīng)的第H級(jí)內(nèi)插電路輸 入和第H級(jí)折疊電路輸出之間的反向偽隨機(jī)解亂序開關(guān);(67)是相對(duì)應(yīng)反向偽隨機(jī)解亂序 開關(guān)邏輯連接方式,其中內(nèi)插系數(shù)為F。針對(duì)于折疊電路信號(hào)路徑的正向偽隨機(jī)亂序選擇邏 輯,當(dāng)折疊系數(shù)為F時(shí),每個(gè)折疊器的輸入的個(gè)數(shù)為F ;當(dāng)亂序邏輯為m個(gè)狀態(tài)時(shí),每個(gè)折 疊器的每個(gè)輸入的對(duì)應(yīng)連接狀態(tài)數(shù)為m ;針對(duì)于第Z個(gè)折疊器的第J個(gè)輸入的m個(gè)狀態(tài) 分別是
權(quán)利要求
一種折疊內(nèi)插模數(shù)轉(zhuǎn)換器,其特征在于包括模擬信號(hào)輸入端、跟蹤保持電路、電壓驅(qū)動(dòng)電路、電阻串參考電壓產(chǎn)生電路、預(yù)放大電路、N級(jí)包含級(jí)間開關(guān)亂序操作的級(jí)聯(lián)折疊內(nèi)插電路、比較器電路和編碼電路;其中模擬輸入信號(hào)在相同的時(shí)鐘相位下由跟蹤保持電路將信號(hào)采樣到固定的保持電容上;保持信號(hào)與參考電壓電阻串產(chǎn)生的參考電平作為預(yù)放大電路的輸入信號(hào),預(yù)放大電路的輸出為保持信號(hào)與參考電平之間的差值放大信號(hào);預(yù)放大電路的輸出信號(hào)通過級(jí)間開關(guān)選擇一個(gè)第一級(jí)折疊電路信號(hào)路徑作為其輸入信號(hào),其中一些輸出信號(hào)直接成為比較器的輸入信號(hào);第一級(jí)折疊電路的輸出信號(hào)通過級(jí)間開關(guān)對(duì)應(yīng)選擇一個(gè)第一級(jí)內(nèi)插電路信號(hào)路徑作為其輸入信號(hào);第一級(jí)內(nèi)插電路的輸出信號(hào)通過級(jí)間開關(guān)選擇一個(gè)第二級(jí)折疊電路信號(hào)路徑作為其輸入信號(hào),其中一些輸出信號(hào)直接成為比較器的輸入信號(hào);第二級(jí)折疊電路的輸出信號(hào)通過級(jí)間開關(guān)對(duì)應(yīng)選擇一個(gè)第二級(jí)內(nèi)插電路信號(hào)路徑作為其輸入信號(hào);第二級(jí)內(nèi)插電路的輸出信號(hào)通過級(jí)間開關(guān)選擇一個(gè)第三級(jí)折疊電路信號(hào)路徑作為其輸入信號(hào),其中一些輸出信號(hào)直接成為比較器的輸入信號(hào);依此類推,第N 1級(jí)內(nèi)插電路的輸出信號(hào)通過級(jí)間開關(guān)對(duì)應(yīng)選擇一個(gè)第N級(jí)折疊電路信號(hào)路徑作為其輸入信號(hào),其中一些輸出信號(hào)直接成為比較器的輸入信號(hào);第N級(jí)折疊電路的輸出信號(hào)成為第N級(jí)內(nèi)插電路的輸入信號(hào),第N級(jí)內(nèi)插電路的輸出信號(hào)作為比較器的輸入信號(hào);比較器的輸出信號(hào)經(jīng)過編碼電路的編碼后,得到模數(shù)轉(zhuǎn)換器的二進(jìn)制輸出碼。
2.根據(jù)權(quán)利要求1所述的折疊內(nèi)插模數(shù)轉(zhuǎn)換器,其特征在于設(shè)對(duì)于N級(jí)級(jí)聯(lián)折疊內(nèi) 插電路,每一級(jí)折疊內(nèi)插電路的折疊系數(shù)為F,內(nèi)插系數(shù)為F,預(yù)放大電路個(gè)數(shù)為N,每一級(jí) 折疊放大器個(gè)數(shù)為X,每一級(jí)內(nèi)插放大器個(gè)數(shù)為N ;則(1)每級(jí)級(jí)聯(lián)折疊內(nèi)插電路包括位于該級(jí)折疊電路輸入端的m種狀態(tài)的正向偽隨機(jī) 亂序邏輯開關(guān),其中N1<=X;(2)每級(jí)級(jí)聯(lián)折疊內(nèi)插電路包括位于該級(jí)內(nèi)插電路輸入端的m種狀態(tài)的反向偽隨機(jī) 解亂序邏輯開關(guān);(3)每級(jí)級(jí)聯(lián)折疊內(nèi)插電路包括折疊系數(shù)為F的折疊電路;(4)每級(jí)級(jí)聯(lián)折疊內(nèi)插電路包括內(nèi)插系數(shù)為F的內(nèi)插電路;(5)正向偽隨機(jī)亂序邏輯開關(guān)和反向偽隨機(jī)解亂序邏輯開關(guān)按規(guī)則連接。
3.根據(jù)權(quán)利要求2所述的折疊內(nèi)插模數(shù)轉(zhuǎn)換器,其特征在于包括模擬信號(hào)輸入端 (28),跟蹤保持電路(29)、電壓驅(qū)動(dòng)電路(30)、電阻串參考電壓產(chǎn)生電路(31-1 )、預(yù)放大電 路(31-2)、N級(jí)包含級(jí)間開關(guān)亂序操作的級(jí)聯(lián)折疊內(nèi)插電路(32 34)、比較器電路(35)和 編碼電路(36);其中(1)模擬輸入信號(hào)(28)經(jīng)過跟蹤保持電路(29)得到保持信號(hào);(2)保持信號(hào)與參考電壓電阻串(31-1)產(chǎn)生的參考電平作為預(yù)放大電路(31-2)的輸 入信號(hào),預(yù)放大電路的輸出為保持信號(hào)與參考電平之間的差值放大信號(hào),預(yù)放大電路的輸 出信號(hào)為第一級(jí)折疊電路(38)的輸入信號(hào);其中,每隔X-I個(gè)輸出取一個(gè)輸出連接到比較 器(35),一共QCtl個(gè)輸出信號(hào)直接成為比較器(35)的輸入信號(hào);(3)第一級(jí)折疊電路(38)的輸入信號(hào)為預(yù)放大電路(31-2)的輸出信號(hào)經(jīng)過第一級(jí)正 向偽隨機(jī)亂序開關(guān)(37)選擇輸入,第一級(jí)折疊電路(38)的輸出信號(hào)經(jīng)過第一級(jí)反向偽隨 機(jī)解亂序開關(guān)(39)選擇作為第一級(jí)內(nèi)插電路(40)的輸入信號(hào),第一級(jí)的內(nèi)插電路(40)的輸出信號(hào)作為第二級(jí)折疊電路(42)的輸入信號(hào);其中,每隔X-I個(gè)輸出取一個(gè)輸出連接到 比較器(35),一共QC1個(gè)輸出信號(hào)直接成為比較器(35)的輸入信號(hào);(4)第二級(jí)折疊電路(42)的輸入信號(hào)為第一級(jí)內(nèi)插電路(40)的輸出信號(hào)經(jīng)過第二級(jí) 正向偽隨機(jī)亂序開關(guān)(41)選擇輸入,第二級(jí)折疊電路(42)的輸出信號(hào)經(jīng)過第二級(jí)反向偽 隨機(jī)解亂序開關(guān)(43)選擇作為第二級(jí)內(nèi)插電路(44)的輸入信號(hào),第二級(jí)的內(nèi)插電路(44) 的輸出信號(hào)作為第三級(jí)折疊電路的輸入信號(hào),其中,每隔X-I個(gè)輸出取一個(gè)輸出連接到比 較器(35),一共QC2個(gè)輸出信號(hào)直接成為比較器(35)的輸入信號(hào);(5)依此類推,第N-I級(jí)內(nèi)插電路的輸出信號(hào)經(jīng)過第N級(jí)正向偽隨機(jī)亂序開關(guān)(45)的 選擇作為為第N級(jí)折疊電路(46)的輸入信號(hào);其中,每隔X-I個(gè)輸出取一個(gè)輸出連接到比 較器(35),一共QCV1個(gè)輸出信號(hào)直接成為比較器(35)的輸入信號(hào);(6)第N級(jí)折疊電路(46)的輸出信號(hào)經(jīng)過第N級(jí)反向偽隨機(jī)解亂序開關(guān)(47)選擇成 為第N級(jí)內(nèi)插電路(48)的輸入信號(hào),第N級(jí)內(nèi)插電路(48)的輸出信號(hào)連接到比較器(35);(7)比較器(35)的輸出信號(hào)經(jīng)過編碼電路(36)的編碼后,得到模數(shù)轉(zhuǎn)換器的二進(jìn)制輸 出碼。
全文摘要
本發(fā)明提供一種采用級(jí)聯(lián)折疊內(nèi)插器級(jí)間開關(guān)“偽隨機(jī)亂序”的高SFDR的折疊內(nèi)插模數(shù)轉(zhuǎn)換器結(jié)構(gòu)。該折疊內(nèi)插模數(shù)轉(zhuǎn)換器包含具有折疊單元模擬預(yù)處理模塊或者內(nèi)插模擬預(yù)處理模塊;級(jí)聯(lián)折疊內(nèi)插器級(jí)間開關(guān)“偽隨機(jī)亂序”是用于模擬信號(hào)在預(yù)處理過程中偽隨機(jī)選擇折疊內(nèi)插信號(hào)路徑的一種邏輯序列,每級(jí)折疊內(nèi)插電路中包括兩組開關(guān)邏輯分別是正向亂序開關(guān)邏輯和對(duì)應(yīng)的反向解亂序開關(guān)邏輯。此外,開關(guān)亂序邏輯分級(jí)內(nèi)亂序邏輯和級(jí)間亂序組合邏輯。本發(fā)明提出的級(jí)聯(lián)折疊內(nèi)插電路級(jí)內(nèi)及級(jí)間開關(guān)亂序邏輯,將處理相鄰量化范圍的折疊器和內(nèi)插器間的輸入等效失調(diào)平均化,將失配引入的諧波分量平均到噪底中,提高了整個(gè)模數(shù)轉(zhuǎn)換器的無雜散動(dòng)態(tài)范圍(SFDR)。
文檔編號(hào)H03M1/12GK101980447SQ201010562719
公開日2011年2月23日 申請(qǐng)日期2010年11月29日 優(yōu)先權(quán)日2010年11月29日
發(fā)明者任俊彥, 葉凡, 王振宇, 王明碩, 陳遲曉, 顧蔚如 申請(qǐng)人:復(fù)旦大學(xué)