專利名稱:振蕩頻率控制電路的制作方法
技術領域:
本發(fā)明涉及振蕩器的振蕩頻率控制電路,特別是涉及如下的振蕩頻率控制電路 與輸出信號同步,校正自身的頻率,在沒有穩(wěn)定性高的基準信號時也可以在一定期間內穩(wěn) 定地進行保持,而且能夠以可改變來自外部的固定電壓的控制電壓來進行振蕩。
背景技術:
在下一代移動體通信以及地面數字廣播等的基站中,針對頻率基準信號的要求精 度逐漸變高。在廣播、通信領域的系統(tǒng)中,作為頻率基準信號,利用了銫頻率基準振蕩器、銣頻 率基準振蕩器、利用GPS信號的頻率同步型的基準振蕩器等。但是,這些振蕩器的價格一般較高,所以來自這些振蕩器的基準信號被分配而用 作裝置的基準信號源。分配的基準信號被用作通信系統(tǒng)的基準時鐘。具體而言,被用作PLL (Phase Locked Loop 鎖相環(huán))電路的相位比較的參考信 號、DSP(Digital Signal Processor 數字信號處理器)、FPGA(Field Programmable Gate Array 現(xiàn)場可編程門陣列)等的基準時鐘信號、DA(Digital/Analog 數字/模擬)轉換器、 AD (Analog/Digital 模擬/數字)轉換器的采樣時鐘。[以往的PLL電路圖6]接下來,參照圖6對以往的PLL電路進行說明。圖6是示出一般的PLL電路的結 構框圖。PLL電路如圖6所示,具備相位比較器(Phase Comparator) 32,將外部基準信 號(Fref)與1/N分頻的信號進行比較,輸出相位差信號;供給泵(Charge Pump) 33,以 脈沖寬度的電壓來輸出相位差;環(huán)路濾波器(Loop Filter) 34,對來自供給泵33的輸出 電壓進行平滑化;帶電壓控制功能的晶體振蕩器35(VCX0 =Voltage ControlIedCrystal 0sCillator)35,利用來自環(huán)路濾波器34的控制電壓來變更頻率而振蕩輸出所希望的頻率 (內部基準信號0utput Frequency (輸出頻率));以及分頻器(Divider) 36,將VCX035的 輸出(內部基準信號)分頻為1/N。另外,內部基準信號為NXFref的信號。PLL電路通過對內部的VCXO 35施加反饋控制以使從外部輸入的基準信號與內部 的VCXO 35的相位差成為恒定,從而得到與基準信號同步且與基準信號的頻率穩(wěn)定性相同 的振蕩器輸出。具體而言,相位比較器32對穩(wěn)定性高的外部基準信號與來自利用輸入電壓進行 頻率控制的VCXO 35的輸出信號的相位進行比較,進行向VCXO 35反饋對相位比較結果進 行平滑化而得到的直流電壓的PLL控制,從而進行高精度的信號生成。PLL電路廣泛使用于通信、廣播裝置等中。另外,作為與以往的振蕩器中的振蕩頻率控制電路相關的現(xiàn)有技術,有日本特開
42000-083003號公報(專利文獻1)和日本特開2003-179489號公報(專利文獻2)。在專利文獻1中,記載有如下的自由振蕩(Free run)頻率調整方式頻率計數器 進行與在對應于脈沖寬度的時間內所輸入的VCO(Voltage Controlled Oscillator 電壓 控制振蕩器)的輸出信號同步的計數動作,在鎖存電路中保持與VCO的振蕩頻率對應的計 數值,CPU在系數值從規(guī)定范圍內脫離的情況下改變VCO的施加電壓,以使自由振蕩頻率成 為規(guī)定范圍的方式進行調整。另外,在專利文獻2中,記載有如下的具有電壓控制振蕩器的自振蕩頻率的自動 調整功能的鎖相環(huán)電路微型計算機在相位比較器的輸出處于規(guī)定電平的期間對VCO的輸 出脈沖信號的脈沖進行計數,根據該計數值更新控制用的數據,將該數據通過DAC(Digital AnalogConverter 數字模擬轉換器)轉換為模擬信號并與來自LPF(Low PassFilter 低通 濾波器)的信號結合而作為VCO的頻率控制信號。專利文獻1 日本特開2000-083003號公報專利文獻2 日本特開2003-179489號公報
發(fā)明內容
但是,在上述以往的PLL電路中,在無基準信號的輸入時,無法進行相位比較,所 以向其它外部基準信號進行切換、或者以電壓控制振蕩器的自由振蕩(自振蕩)進行動作, 但在向預備系統(tǒng)的其它外部基準信號切換時,再次進行PLL控制,因此基準信號的偏差取 決于外部基準信號,所以不會成為問題,但在自振蕩時根據切換時的相位比較結果,頻率被 過渡地控制,存在貼近上限或下限的頻率而使頻率偏移變大這樣的問題點。即使在自振蕩時,作為短期性的問題解決方法,有時將溫度補償型的穩(wěn)定性高的 晶體振蕩器(VC-TCXO)用作電壓控制振蕩器。但是,在該情況下例如以士 0. 5ppm的頻率穩(wěn)定性進行動作,但由于隨著時間而發(fā) 生變化,所以無法滿足長期性能。例如,如果假設作為老化特性而存在每年士 Ippm左右的變動,則如果經過10年, 最大發(fā)生10. 5ppm的頻率偏差。如果將正在通信的載波輸出頻率設為800MHz,則與基準頻 率的頻率偏差同樣地,發(fā)生8. 4kHz的頻率偏移。作為系統(tǒng)無法容許這樣的頻率偏差。另外,在使用帶電壓控制功能的恒溫槽晶體振蕩器(VC-0CX0)的穩(wěn)定性高的系統(tǒng) 的情況下,也因老化特性而在長的期間中發(fā)生頻率偏差,所以每隔一定期間發(fā)生校正作業(yè), 存在校正作業(yè)麻煩這樣的問題點。另外,在專利文獻1、2中,對VCO的輸出進行計數、或者對相位比較器的輸出進行 計數來進行自振蕩頻率的調整,但并非直接檢測外部基準信號的異常而進行頻率調整,進 而無法充分應對時效變化。[VCX0的控制電壓特性圖7]另外,圖7示出VCXO的控制電壓特性。圖7是示出帶電壓控制功能的晶體振蕩器 的控制電壓特性例子。在圖7中,橫軸為控制電壓,縱軸為頻率偏差。在圖7的例子的VCXO中,如果控制電壓為0 4V,則可以動作,但如果為4V以上, 則無法動作。[自由振蕩特性圖8]
另外,圖8示出VCXO的自由振蕩(自振蕩)的情況下的特性。圖8是示出VCXO 的自由振蕩特性的圖。即使在VCXO的情況下,頻率偏差也隨著時間的經過而上升,所以適合的控制電壓 會變化。溫度補償型的晶體振蕩器也相同。[頻率特性圖9]接下來,圖9示出外部基準信號是銣等的穩(wěn)定性高的信號時的頻率特性。圖9是 示出外部基準信號是穩(wěn)定性高的信號的情況下的頻率特性的圖。如圖9所示,在外部基準信號是銣等的穩(wěn)定性高的信號時,即使經過了時間,也收 斂于在系統(tǒng)中容許的頻率偏差的范圍內。[切斷了外部基準信號時的頻率特性圖10]并且,圖10示出切斷了外部基準信號時的頻率特性。圖10是示出切斷了外部基 準信號時的頻率特性的圖。切斷了外部基準信號時的頻率特性如圖10所示,在連接斷開的時刻,頻率偏差大 幅上升,之后頻率偏差伴隨時間經過而逐漸上升,如果不進行定期校正,則會超過系統(tǒng)可以 容許的頻率范圍。另外,存在如下問題對于基站,還存在未必能夠得到外部基準信號的基站,在該 情況下,并非上述PLL電路,而是需要可以使振蕩器以固定電壓進行振蕩的其它結構的振 蕩器,必須根據基站而準備對應的振蕩控制電路。本發(fā)明是鑒于上述實情而完成的,目的在于提供一種振蕩頻率控制電路,校正自 身的頻率,即使在沒有輸入穩(wěn)定性高的基準信號而進行了自振蕩時也可以穩(wěn)定地保持振蕩 頻率,而且能夠以可改變來自外部的固定電壓的控制電壓來進行振蕩。用于解決上述以往例的問題的本發(fā)明提供一種振蕩頻率控制電路,具有電壓控 制振蕩器;分頻器,對來自電壓控制振蕩器的輸出進行分頻;相位比較器,將外部基準信號 與來自分頻器的輸出的相位進行比較,輸出相位差信號;環(huán)路濾波器,對來自相位比較器的 輸出進行平滑化并輸出;檢波電路,對外部基準信號進行檢波;脈沖生成電路,如果輸入了 脈沖生成的信息,則生成脈沖并輸出到環(huán)路濾波器;存儲器,存儲規(guī)定的電壓信息和與其對 應的脈沖生成的信息;控制電壓可變電路,進行變更固定電壓的調整;選擇開關,對相位比 較器與環(huán)路濾波器的連接進行接通/斷開;以及控制部,如果由檢波電路檢測出的外部基 準信號的電平在適合范圍內,則使選擇開關成為接通,如果電平在適合范圍外,則使選擇開 關成為斷開,在選擇來自控制電壓可變電路的控制電壓的情況下,將選擇該控制電壓的指 示輸出到脈沖發(fā)生電路,在沒有選擇控制電壓的情況下,將存儲在存儲器中的脈沖生成的 信息輸出到脈沖發(fā)生電路。另外,本發(fā)明提供一種振蕩頻率控制電路,具有電壓控制振蕩器;分頻器,對來 自電壓控制振蕩器的輸出進行分頻;相位比較器,將外部基準信號與來自分頻器的輸出的 相位進行比較,輸出相位差信號;環(huán)路濾波器,對來自相位比較器的輸出進行平滑化并輸 出;檢波電路,對外部基準信號進行檢波;脈沖生成電路,如果輸入了脈沖生成的信息,則 生成脈沖并輸出到環(huán)路濾波器;存儲器,存儲規(guī)定的電壓信息和與其對應的脈沖生成的信 息;控制電壓可變電路,進行變更固定電壓的調整;選擇開關,如果輸入了選擇從控制電壓 可變電路輸入的控制電壓的控制信號,則選擇該控制電壓并輸出到上述環(huán)路濾波器,在沒
6有選擇控制電壓的情況下,對相位比較器與環(huán)路濾波器的連接進行接通/斷開;以及控制 部,如果輸入了選擇來自控制電壓可變電路的控制電壓的指示,則將優(yōu)先地選擇該控制電 壓的控制信號輸出到選擇開關,在沒有輸入該指示的情況下,如果由檢波電路檢測出的外 部基準信號的電平在適合范圍內,則使選擇開關成為接通,如果電平在適合范圍外,則使選 擇開關成為斷開并將存儲在存儲器中的脈沖生成的信息輸出到脈沖發(fā)生電路。本發(fā)明提供一種振蕩頻率控制電路,具有電壓控制振蕩器;分頻器,對來自電壓 控制振蕩器的輸出進行分頻;相位比較器,將外部基準信號與來自上述分頻器的輸出的相 位進行比較,輸出相位差信號;環(huán)路濾波器,對來自相位比較器的輸出進行平滑化并輸出; 檢波電路,對外部基準信號進行檢波;脈沖生成電路,如果輸入了脈沖生成的信息,則生成 脈沖并輸出到環(huán)路濾波器;存儲器,存儲規(guī)定的電壓信息和與其對應的脈沖生成的信息; 控制電壓可變電路,進行變更固定電壓的調整;選擇開關,如果輸入了選擇從控制電壓可變 電路輸入的控制電壓的控制信號,則選擇該控制電壓并輸出到上述環(huán)路濾波器,如果輸入 了選擇外部基準信號的控制信號,則使相位比較器與環(huán)路濾波器的連接成為接通,如果輸 入了選擇來自脈沖生成電路的脈沖的控制信號,則使相位比較器與環(huán)路濾波器的連接成為 斷開;以及控制部,在由檢波電路檢測出的外部基準信號的電平在適合范圍內時,在輸出選 擇外部基準信號的控制信號而使選擇開關成為接通的狀態(tài)下,電平成為適合范圍外時,將 預先設定的選擇來自控制電壓可變電路的控制電壓的控制信號或者選擇來自脈沖生成電 路的脈沖的控制信號輸出到選擇開關。本發(fā)明的振蕩頻率控制電路在上述振蕩頻率控制電路中,控制電壓可變電路定期 地對固定電壓進行校正調整而向選擇開關輸出控制電壓。本發(fā)明的振蕩頻率控制電路在上述振蕩頻率控制電路中,將存儲在存儲器中的規(guī) 定的電壓信息在可以控制電壓控制振蕩器的控制電壓中設為中心控制電壓。本發(fā)明的振蕩頻率控制電路在上述振蕩頻率控制電路中,在存儲器中,代替存儲 規(guī)定的電壓信息和與其對應的脈沖生成的信息,而存儲時效變化特性表,其中該時效變化 特性表存儲針對時效變化的時間的適合的控制電壓和與其對應的脈沖生成的信息,控制部 在內部具備計時器來測量時間,在外部基準信號的電平在適合范圍外時,從存儲器的時效 變化特性表中檢索與所測量的時間對應的控制電壓,讀取與所檢索的控制電壓對應的脈沖 生成的信息,并輸出到脈沖生成電路。本發(fā)明的振蕩頻率控制電路在上述振蕩頻率控制電路中,設置電平檢測電路,該 電平檢測電路針對來自環(huán)路濾波器的輸出,檢測電壓電平,將最新的電壓信息輸出到控制 部,在存儲器中,代替存儲規(guī)定的電壓信息和與其對應的脈沖生成的信息,而存儲電壓/脈 沖生成的信息表,其中該電壓/脈沖生成的信息表存儲最新的電壓信息、以及多個電壓信 息和與其對應的脈沖生成的信息,控制部用從電平檢測電路輸入的最新的電壓信息來更新 存儲器的最新的電壓信息,在外部基準信號的電平在適合范圍外時,從存儲器的電壓/脈 沖生成的信息表中讀取與最新的電壓信息對應的脈沖生成的信息,并輸出到脈沖生成電 路。本發(fā)明的振蕩頻率控制電路在上述振蕩頻率控制電路中,代替電壓控制振蕩器, 而使用了帶電壓控制功能的晶體振蕩器、溫度補償型的晶體振蕩器或者帶電壓控制功能的 恒溫槽晶體振蕩器。
本發(fā)明的振蕩頻率控制電路在上述振蕩頻率控制電路中,脈沖發(fā)生電路是脈沖寬 度調制電路,從控制部輸出的脈沖生成的信息是脈沖寬度調制占空比(duty cycle)的信 肩、ο根據本發(fā)明,振蕩頻率控制電路具有電壓控制振蕩器;分頻器,對來自電壓控 制振蕩器的輸出進行分頻;相位比較器,將外部基準信號與來自分頻器的輸出的相位進行 比較,輸出相位差信號;環(huán)路濾波器,對來自相位比較器的輸出進行平滑化并輸出;檢波電 路,對外部基準信號進行檢波;脈沖生成電路,如果輸入了脈沖生成的信息,則生成脈沖并 輸出到環(huán)路濾波器;存儲器,存儲規(guī)定的電壓信息和與其對應的脈沖生成的信息;控制電 壓可變電路,進行變更固定電壓的調整;選擇開關,對相位比較器與環(huán)路濾波器的連接進行 接通/斷開;以及控制部,如果由檢波電路檢測出的外部基準信號的電平是適合范圍內,則 使選擇開關成為接通,如果電平在適合范圍外,則使選擇開關成為斷開,在選擇來自控制電 壓可變電路的控制電壓的情況下,將選擇該控制電壓的指示輸出到脈沖發(fā)生電路,在沒有 選擇控制電壓的情況下,將存儲在存儲器中的脈沖生成的信息輸出到脈沖發(fā)生電路,所以 具有如下效果校正自身的頻率,在沒有輸入穩(wěn)定性高的基準信號而進行了自振蕩時,能夠 設定是以可改變來自外部的固定電壓的控制電壓來進行振蕩、還是穩(wěn)定地保持來自脈沖生 成電路的脈沖所致的振蕩頻率。根據本發(fā)明,振蕩頻率控制電路具有電壓控制振蕩器;分頻器,對來自電壓控 制振蕩器的輸出進行分頻;相位比較器,將外部基準信號與來自分頻器的輸出的相位進行 比較,輸出相位差信號;環(huán)路濾波器,對來自相位比較器的輸出進行平滑化并輸出;檢波電 路,對外部基準信號進行檢波;脈沖生成電路,如果輸入了脈沖生成的信息,則生成脈沖并 輸出到環(huán)路濾波器;存儲器,存儲規(guī)定的電壓信息和與其對應的脈沖生成的信息;控制電 壓可變電路,進行變更固定電壓的調整;選擇開關,如果輸入了選擇從控制電壓可變電路輸 入的控制電壓的控制信號,則選擇該控制電壓并輸出到環(huán)路濾波器,在沒有選擇控制電壓 的情況下,對相位比較器與環(huán)路濾波器的連接進行接通/斷開;以及控制部,如果輸入了選 擇來自控制電壓可變電路的控制電壓的指示,則將優(yōu)先地選擇該控制電壓的控制信號輸出 到選擇開關,在沒有輸入該指示的情況下,如果由檢波電路檢測出的外部基準信號的電平 在適合范圍內,則使選擇開關成為接通,如果電平在適合范圍外,則使選擇開關成為斷開并 將存儲在存儲器中的脈沖生成的信息輸出到脈沖發(fā)生電路,所以具有如下效果校正自身 的頻率,即使在沒有輸入穩(wěn)定性高的基準信號而進行了自振蕩時也可以穩(wěn)定地保持振蕩頻 率,而且能夠以可改變來自外部的固定電壓的控制電壓來進行振蕩。根據本發(fā)明,振蕩頻率控制電路具有電壓控制振蕩器;分頻器,對來自電壓控制 振蕩器的輸出進行分頻;相位比較器,將外部基準信號與來自上述分頻器的輸出的相位進 行比較,輸出相位差信號;環(huán)路濾波器,對來自相位比較器的輸出進行平滑化并輸出;檢波 電路,對外部基準信號進行檢波;脈沖生成電路,如果輸入了脈沖生成的信息,則生成脈沖 并輸出到環(huán)路濾波器;存儲器,存儲規(guī)定的電壓信息和與其對應的脈沖生成的信息;控制 電壓可變電路,進行變更固定電壓的調整;選擇開關,如果輸入了選擇從控制電壓可變電 路輸入的控制電壓的控制信號,則選擇該控制電壓并輸出到上述環(huán)路濾波器,如果輸入了 選擇外部基準信號的控制信號,則使相位比較器與環(huán)路濾波器的連接成為接通,如果輸入 了選擇來自脈沖生成電路的脈沖的控制信號,則使相位比較器與環(huán)路濾波器的連接成為斷開;以及控制部,在由檢波電路檢測出的外部基準信號的電平在適合范圍內時,在輸出選擇 外部基準信號的控制信號而使選擇開關成為接通的狀態(tài)下,電平成為適合范圍外時,將預 先設定的選擇來自控制電壓可變電路的控制電壓的控制信號或者選擇來自脈沖生成電路 的脈沖的控制信號輸出到選擇開關,所以具有如下效果校正自身的頻率,在沒有輸入穩(wěn)定 性高的基準信號而進行了自振蕩時,能夠預先設定是以可改變來自外部的固定電壓的控制 電壓來進行振蕩、還是穩(wěn)定地保持來自脈沖生成電路的脈沖所致的振蕩頻率。
根據本發(fā)明,在上述振蕩頻率控制電路中,控制電壓可變電路定期地對固定電壓 進行校正調整而向選擇開關輸出控制電壓,所以具有可以使電壓控制振蕩器以穩(wěn)定的固定 電壓進行振蕩的效果。根據本發(fā)明,在上述振蕩頻率控制電路中,將存儲在存儲器中的規(guī)定的電壓信息 在可以控制電壓控制振蕩器的控制電壓中設為中心控制電壓,所以具有可以校正自身的頻 率并穩(wěn)定地保持振蕩頻率的效果。根據本發(fā)明,在上述振蕩頻率控制電路中,在存儲器中,代替存儲規(guī)定的電壓信息 和與其對應的脈沖生成的信息,而存儲時效變化特性表,其中該時效變化特性表存儲針對 時效變化的時間的適合的控制電壓和與其對應的脈沖生成的信息,控制部在內部具備計時 器來測量時間,在外部基準信號的電平在適合范圍外時,從存儲器的時效變化特性表中檢 索與所測量的時間對應的控制電壓,讀取與檢索出的控制電壓對應的脈沖生成的信息,并 輸出到脈沖生成電路,所以具有可以使頻率校正對應于時效變化的效果。根據本發(fā)明,在上述振蕩頻率控制電路中,設置電平檢測電路,該電平檢測電路針 對來自環(huán)路濾波器的輸出,檢測電壓電平而將最新的電壓信息輸出到控制部,在存儲器中, 代替存儲規(guī)定的電壓信息和與其對應的脈沖生成的信息,而存儲電壓/脈沖生成的信息 表,其中該電壓/脈沖生成的信息表存儲最新的電壓信息、以及多個電壓信息和與其對應 的脈沖生成的信息,控制部用從電平檢測電路輸入的最新的電壓信息來更新存儲器的最新 的電壓信息,在外部基準信號的電平在適合范圍外時,從存儲器的電壓/脈沖生成的信息 表中讀取與最新的電壓信息對應的脈沖生成的信息,并輸出到脈沖生成電路,所以具有如 下效果即使在沒有輸入基準信號而進行了自振蕩時,也可以接著此前的狀態(tài)而穩(wěn)定地保 持振蕩頻率。
圖1是本發(fā)明的實施方式的振蕩頻率控制電路的結構框圖。圖2是電壓/PWM占空比表的概要圖。圖3是示出校正時的特性的圖。圖4是示出時效變化/控制電壓特性的圖。圖5是時效變化特性表的概要圖。圖6是一般性PLL電路的結構框圖。圖7是示出帶電壓控制功能的晶體振蕩器的控制電壓特性例的圖。圖8是示出VCXO的自由振蕩特性的圖。圖9是示出外部基準信號是穩(wěn)定性高的信號的情況下的頻率特性的圖。圖10是示出切斷了外部基準信號時的頻率特性的圖。
9
附圖標記說明11 濾波器;12 相位比較器;13 選擇開關;14 環(huán)路濾波器;15 電壓控制振蕩 器;16 分頻器;17 檢波電路;18 放大器;20 =CPU ;21 存儲器;22 =PWM電路;23 電平檢 測電路;24 :AD轉換器;25 :AD轉換器;26 控制電壓可變電路;32 相位比較器;33 供給 泵;34 環(huán)路濾波器;35 =VCXO ;36 分頻器。
具體實施例方式[實施方式的概要]參照附圖,對本發(fā)明的實施方式進行說明。本發(fā)明的實施方式的振蕩頻率控制電路具有電壓控制振蕩器;分頻器,對來自 電壓控制振蕩器的輸出進行分頻;相位比較器,將外部基準信號與來自分頻器的輸出的相 位進行比較,輸出相位差信號;環(huán)路濾波器,對來自相位比較器的輸出進行平滑化并輸出; 檢波電路,對外部基準信號進行檢波;脈沖生成電路,如果輸入了脈沖生成的信息,則生成 脈沖并輸出到環(huán)路濾波器;存儲器,存儲規(guī)定的電壓信息和與其對應的脈沖生成的信息; 控制電壓可變電路,進行變更固定電壓的調整;選擇開關,如果輸入了選擇從控制電壓可變 電路輸入的控制電壓的控制信號,則選擇該控制電壓并輸出到環(huán)路濾波器,在沒有選擇控 制電壓的情況下,對相位比較器與環(huán)路濾波器的連接進行接通(ON)/斷開(OFF);控制部, 如果輸入了選擇來自控制電壓可變電路的控制電壓的指示,則將優(yōu)先地選擇該控制電壓的 控制信號輸出到選擇開關,在沒有輸入該指示的情況下,如果由檢波電路檢測出的外部基 準信號的電平是適合范圍內,則使選擇開關成為接通,如果電平是適合范圍外,則使選擇開 關成為斷開并將存儲在存儲器中的脈沖生成的信息輸出到脈沖發(fā)生電路,所述振蕩頻率控 制電路具有如下效果校正自身的頻率,即使在沒有輸入穩(wěn)定性高的基準信號而進行了自 振蕩時也可以穩(wěn)定地保持振蕩頻率,而且能夠以可改變來自外部的固定電壓的控制電壓來 進行振蕩。另外,本發(fā)明的實施方式的振蕩頻率控制電路具有電壓控制振蕩器;分頻器,對 來自電壓控制振蕩器的輸出進行分頻;相位比較器,將外部基準信號與來自上述分頻器的 輸出的相位進行比較,輸出相位差信號;環(huán)路濾波器,對來自相位比較器的輸出進行平滑 化并輸出;檢波電路,對外部基準信號進行檢波;脈沖生成電路,如果輸入了脈沖生成的信 息,則生成脈沖并輸出到環(huán)路濾波器;存儲器,存儲規(guī)定的電壓信息和與其對應的脈沖生成 的信息;控制電壓可變電路,進行變更固定電壓的調整;選擇開關,如果輸入了選擇從控制 電壓可變電路輸入的控制電壓的控制信號,則選擇該控制電壓并輸出到上述環(huán)路濾波器, 如果輸入了選擇外部基準信號的控制信號,則使相位比較器與環(huán)路濾波器的連接成為接 通,如果輸入了選擇來自脈沖生成電路的脈沖的控制信號,則使相位比較器與環(huán)路濾波器 的連接成為斷開;以及控制部,在由檢波電路檢測出的外部基準信號的電平是適合范圍內 時,在輸出選擇外部基準信號的控制信號而使選擇開關成為接通的狀態(tài)下,如果電平成為 適合范圍外,則將預先設定的選擇來自控制電壓可變電路的控制電壓的控制信號或者選擇 來自脈沖生成電路的脈沖的控制信號輸出到選擇開關,所以具有如下效果校正自身的頻 率,在沒有輸入穩(wěn)定性高的基準信號而進行了自振蕩時,能夠預先設定是以可改變來自外 部的固定電壓的控制電壓來進行振蕩、還是穩(wěn)定地保持來自脈沖生成電路的脈沖所致的振
10蕩頻率。另外,本發(fā)明的實施方式的振蕩頻率控制電路在上述振蕩頻率控制電路中,在存 儲器中存儲時效變化特性表,其中該時效變化特性表存儲針對時效變化的時間的適合的控 制電壓和與其對應的脈沖生成的信息,控制部在內部具備計時器而測量時間,在外部基準 信號的電平是適合范圍外時,從存儲器的時效變化特性表中檢索與所測量的時間對應的控 制電壓,讀取與檢索出的控制電壓對應的脈沖生成的信息,并輸出到脈沖生成電路,可以使 頻率校正對應于時效變化。另外,本發(fā)明的實施方式的振蕩頻率控制電路在上述振蕩頻率控制電路中,設置 針對來自環(huán)路濾波器的輸出來檢測電壓電平并將最新的電壓信息輸出到控制部的電平檢 測電路,在存儲器中存儲電壓/脈沖生成的信息表,其中該電壓/脈沖生成的信息表存儲最 新的電壓信息、以及多個電壓信息和與其對應的脈沖生成的信息,控制部用從電平檢測電 路輸入的最新的電壓信息來更新存儲器的最新的電壓信息,在外部基準信號的電平是適合 范圍外時,從存儲器的電壓/脈沖生成的信息表中讀取與最新的電壓信息對應的脈沖生成 的信息,并輸出到脈沖生成電路,即使在沒有輸入基準信號而進行了自振蕩時,也可以接著 此前的狀態(tài)而穩(wěn)定地保持振蕩頻率。[振蕩頻率控制電路圖1]參照圖1,對本發(fā)明的實施方式的振蕩頻率控制電路進行說明。圖1是本發(fā)明的實 施方式的振蕩頻率控制電路的結構框圖。本發(fā)明的實施方式的振蕩頻率控制電路(本電路)如圖1所示,包括濾波器11、 相位比較器12、選擇開關13、環(huán)路濾波器14、電壓控制振蕩器15、分頻器16、檢波電路 17、放大器 18、CPU(CentralProcessing Unit 中央處理單元)20、存儲器 21、PWM(Pulse WidthModulation 脈沖寬度調制)電路22、電平檢測電路23、AD轉換器24、AD轉換器25、 以及控制電壓可變電路26。[本電路的各部分]濾波器11例如是對IOMHz的外部基準信號進行頻帶限制的濾波器。雖然不是作 為基本結構而必須的,但具有去除外部基準信號的高頻分量的作用。相位比較器12將從濾波器11輸出的基準信號與由分頻器16分頻了的信號的相 位進行比較,輸出相位差信號。另外,相位比較器12在比較外部基準信號與分頻信號的相位而檢測出同步(鎖定 (lock))的情況下,向CPU20輸出鎖定檢測信號,在檢測出非同步(解鎖(unlock))的情況 下,向CPU20輸出解鎖檢測信號。選擇開關13根據來自CPU20的切換指示(切換控制信號)切換將來自控制電壓 可變電路26的固定電壓供給到環(huán)路濾波器14的固定電壓模式(A);使相位比較器12與環(huán) 路濾波器14的連接成為接通而供給外部基準信號的外部基準信號模式(B);以及使相位比 較器12與環(huán)路濾波器14的連接成為斷開而供給來自PWM電路22的電壓的內部電壓模式 (C)。S卩,選擇開關13從CPU20被輸入選擇固定電壓模式(A)、外部基準信號模式(B)、 或者內部電壓模式(C)的切換控制信號。CPU20通常輸出切換控制信號以成為外部基準信號模式(B),在沒有輸入外部基準信號的異常狀態(tài)下輸出選擇內部電壓模式(C)的切換控制信號。并且,雖然未圖示,但如果從輸入部向CPU20輸入了固定電壓模式(A)選擇的指 示,則CPU20輸出優(yōu)先地選擇為固定電壓模式(A)的切換控制信號。即,選擇開關13只要 沒有輸入固定電壓模式(A)的切換控制信號,就在外部基準信號模式(B)下動作,在異常狀 態(tài)下切換為內部電壓模式(C)。環(huán)路濾波器14是對來自相位比較器12的輸出電壓進行平滑化的濾波器,即,對輸 入到電壓控制振蕩器15的控制電壓進行平滑化。電壓控制振蕩器15通過來自環(huán)路濾波器14的控制電壓來變更頻率而振蕩輸出所 希望的頻率(內部基準信號)。另外,也可以代替電壓控制振蕩器(VCO)而使用帶電壓控制的晶體振蕩器 (VCXO)、VC-TCX0、帶電壓控制功能的恒溫槽晶體振蕩器(VC-OCXO)等。分頻器16將從電壓控制振蕩器15輸出的內部基準信號分頻為1/N。檢波電路17進行來自濾波器11的輸出信號的電平檢波。放大器18放大由檢波電路17檢波出的信號。CPU20如果被輸入來自輸入部的固定電壓模式(A)選擇的指示,則對選擇開關13 輸出固定電壓模式(A)選擇的切換控制信號,如果沒有從輸入部輸入該固定電壓模式(A) 選擇的指示,則在判定為以下說明的正常狀態(tài)的情況下,輸出外部基準信號模式(B)選擇 的切換控制信號,而且在判定為以下說明的異常狀態(tài)的情況下,輸出內部電壓模式(C)選 擇的切換控制信號。 CPU20輸入來自AD轉換器25的控制電壓信息,并作為最新的控制電壓信息而存儲 到存儲器21中。具體而言,CPU20始終從AD轉換器25輸入控制電壓信息,如果與上次輸 入的控制電壓信息沒有變更,則不進行存儲器21的更新,如果有變更,則更新存儲器21的 控制電壓信息。另外,CPU20輸入來自AD轉換器24的檢測出外部基準信號(外部REF)的電平, 判定是否在存儲在存儲器21中的適合范圍(第一閾值至第二閾值之間的范圍)內,如果是 在適合范圍內,則向選擇開關13輸出接通的指示(連接相位比較器12與環(huán)路濾波器14的 指示),如果是在適合范圍外,則向選擇開關13輸出斷開的指示(切斷相位比較器12與環(huán) 路濾波器14的指示)。另外,如果外部REF的檢測電平在適合范圍外,則CPU 20參照保存在存儲器21內 的電壓/PWM占空比表,向PWM電路22輸出依照PWM占空比的脈沖寬度的信息,其中,該PWM 占空比是基于當前(最新)的控制電壓的電壓信息的P麗占空比。存儲器21存儲有最新的控制電壓信息、相對于外部REF的檢測電平成為適合范圍 的基準的第一閾值及第二閾值、以及電壓/PWM占空比表??刂齐妷盒畔⒂呻娖綑z測電路23檢測,在成為變更的情況下在存儲器21中被更 新,并作為最新的值而被保持。[電壓/P麗占空比表圖2]此處,參照圖2對電壓/PWM占空比表進行說明。圖2是電壓/PWM占空比表的概 要圖。電壓/PWM占空比表如圖2所示,存儲有用于針對電壓信息來確定脈沖寬度的PWM
12占空比(%)。此處,關于電壓信息,為了維持來自環(huán)路濾波器14的控制電壓的值(控制電壓信 息),預先確定從PWM電路22向環(huán)路濾波器14輸出的脈沖的PWM占空比。因此,從電壓/PWM占空比表讀取與由電平檢測電路23檢測出的控制電壓信息對 應的PWM占空比,如果PWM電路22向環(huán)路濾波器14輸出與該PWM占空比對應的脈沖,則從 環(huán)路濾波器14向電壓控制振蕩器15輸出與以前同樣的控制電壓。PWM電路22對從CPU 20輸入的PWM占空比的數據進行脈沖寬度調制,向環(huán)路濾波 器14輸出所期望的脈沖信號。如果從CPU 20輸出電壓信息的數據,則也可以代替PWM電 路而使用DA (Digital/Analog 數字/模擬)轉換器。電平檢測電路23檢測從環(huán)路濾波器14輸出的直流電壓并作為控制電壓信息而輸 出到AD轉換器25。AD轉換器24將從放大器18輸出的外部REF的檢測電平從模擬信號變換成數字信 號并輸出到CPU 20。AD轉換器25將來自電平檢測電路23的控制電壓信息從模擬信號變換成數字信號 并輸入到CPU 20。另外,在本電路中,關于外部基準信號的輸入異常,CPU 20能夠根據從檢波電路 17以及放大器18輸出的外部REF的檢測電平來進行識別,所以不使用來自相位比較器12 的解鎖檢測信號。[本電路的動作]對本電路中的動作進行說明。在本電路中,如果從輸入部輸入了固定電壓模式㈧選擇的指示,則CPU20向選擇 開關13輸出固定電壓模式㈧選擇的切換控制信號,將來自控制電壓可變電路26的電壓 輸出到環(huán)路濾波器14。電壓控制振蕩器15經由環(huán)路濾波器14輸入來自控制電壓可變電路 26的電壓,根據所輸入的電壓來進行振蕩動作。另外,如果沒有從輸入部輸入固定電壓模式(A)選擇的指示,則CPU20在正常時向 選擇開關13輸出外部基準信號模式(B)選擇的切換控制信號,選擇開關13成為連接了相 位比較器12與環(huán)路濾波器14的狀態(tài)。然后,相位比較器12將外部基準信號與來自分頻器16的信號的相位差的信號經 由環(huán)路濾波器14而輸出到電壓控制振蕩器15,對電壓控制振蕩器15中的振蕩頻率進行控 制。此時,電平檢測電路23檢測最新的控制電壓,經由AD轉換器25輸出到CPU20,如果在 控制電壓信息中有變更,則CPU20在存儲器21中更新最新的控制電壓信息。然后,在本電路中,外部基準信號由檢波電路17檢波,并由放大器18放大,檢測出 外部REF的電平,并經由AD轉換器24輸出到CPU20。在CPU20中,判定所輸入的外部REF的檢測電平是否在適合范圍內。具體而言,如 果在存儲器21中存儲的表示適合范圍的第一閾值與第二閾值之間存在外部REF的檢測電 平的值,則判定為是適合范圍內,如果在第一閾值與第二閾值之間不存在外部REF的檢測 電平的值,則判定為是適合范圍外。判定結果,如果是適合范圍內,則CPU20作為正常狀態(tài)而將選擇開關13維持為連 接相位比較器12與環(huán)路濾波器14的接通狀態(tài)(外部基準信號模式),如果是適合范圍外,則CPU20作為異常狀態(tài)而將選擇開關13設為不連接相位比較器12與環(huán)路濾波器14的斷 開狀態(tài)(內部電壓模式),斷開相位比較器12與環(huán)路濾波器14的連接。而且,在異常狀態(tài)下,CPU20讀取存儲在存儲器21中的最新的控制電壓信息,從電 壓/PMW占空比表中讀取與該電壓信息對應的PMW占空比,將用于形成成為該PWM占空比的 脈沖的信息(數據)輸出到PWM電路22。PWM電路22按照從CPU20輸入的脈沖形成的信息來生成脈沖,經由環(huán)路濾波器14 向電壓控制振蕩器15輸出控制電壓。由此,在外部基準信號中發(fā)生了異常的情況下,特別是在沒有輸入外部基準信號 的情況(自振蕩的情況)下等,CPU20通過來自檢波電路17、放大器18的輸出直接檢測出 異常,切斷相位比較器12的輸出,從PWM電路22輸出與到目前為止控制電壓控制振蕩器15 的控制電壓同樣的脈沖。S卩,代替相位比較器12的輸出而使用來自PWM電路22的輸出,從而可以維持此前 的狀態(tài)而使電壓控制振蕩器15中的頻率振蕩變得適合。另外,根據本電路,可以用一臺該電路來應對得到外部基準信號的基站、沒有得到 外部基準信號的基站這雙方。并且,在是得到外部基準信號的基站的情況下,校正自身的頻率,即使在沒有輸入 穩(wěn)定性高的基準信號而進行了自振蕩時也可以穩(wěn)定地保持振蕩頻率,而且能夠以可改變來 自外部的固定電壓的控制電壓來進行振蕩。[本電路中的其它的模式選擇]另外,在上述本電路中,CPU20優(yōu)先地選擇固定電壓模式(A),但也可以設為在正 常狀態(tài)下以外部基準信號模式(B)進行選擇,在成為異常狀態(tài)的情況下,預先對CPU20或者 存儲器21設定選擇內部電壓模式(C)或者固定電壓模式(A)中的哪一個,在異常狀態(tài)下輸 出選擇所設定的某一個模式的切換控制信號。另外,在實施了上述其它的模式選擇的本電路中,校正自身的頻率,在沒有輸入穩(wěn) 定性高的基準信號而進行了自振蕩時,能夠預先設定是以可改變來自外部的固定電壓的控 制電壓來進行振蕩、還是穩(wěn)定地保持來自脈沖生成電路的脈沖所致的振蕩頻率。“其它的實施方式1”另外,在上述例中,根據由電平檢測電路23檢測出的最新的控制電壓信息來生成 從PWM電路22輸出的脈沖,但也可以存儲默認的電壓信息,并根據與該默認的電壓信息對 應的PWM占空比來輸出脈沖生成的信息。具體而言,在存儲器21中,在針對電壓控制振蕩器15的控制電壓方面,存儲其適 合范圍內的中心電壓值,與其對應的PWM占空比成為50%,所以如果電壓控制振蕩器14的 控制電壓在0 3. 3V下動作,則設定為3. 3/2V的控制電壓。另外,也可以存儲中心電壓值 以外的任意的電壓值而設定對應的控制電壓。如果使用默認的電壓信息,則可以不需要電平檢測電路23及AD轉換器25的部 件、存儲器21內的電壓/PMW占空比表。參照圖3對本電路中的校正進行說明。圖3是示出校正時的特性的圖。在本電路中,如圖3所示,如果在沒有輸入外部基準信號的狀態(tài)下經過了時間,則 頻率偏差逐漸上升或者下降。在圖中示出了上升。因此,如果在特定的定時輸入適合的基
14準信號,之后停止輸入基準信號,則頻率偏差通過自振蕩控制而返回到中心頻率從而進行 校正。在該校正中,使用針對電壓控制振蕩器15的控制電壓的控制范圍內的中心電壓 值來進行頻率控制。根據本電路,具有在校正時即使沒有連接特別的電路也可以進行校正作業(yè)的效^ ο[時效變化的電壓特性圖4]接下來,圖4示出本電路中的針對時效變化的最佳的控制電壓特性例子。圖4是 示出時效變化/控制電壓特性的圖。如圖4所示,在本電路中,隨著時間的經過,最佳的控制電壓變小(其中,作為頻率 偏差而示出了上升的情況)。[其它的實施方式2]進而,作為其它的實施方式(其它的實施方式2),將本電路設為與上述時效變化 對應的結構。參照圖5對該其它的實施方式2進行說明。圖5是時效變化特性表的概要圖。在本電路中,在存儲器21中存儲有電壓/PMW占空比表,但代替該表而利用圖5的 時效變化特性表。[時效變化特性表圖5]圖5的時效變化特性表在電壓信息與PWM占空比的關系中,進一步設置有時間的 因素。具體而言,針對時間的經過,設定有適合的電壓信息,進而與該電壓信息對應地設 定有PWM占空比而存儲成表。CPU 20在內部具備計時器,測定時間的經過。在其它的實施方式2中,在外部基準信號的檢測電平在適合范圍外時,CPU 20使 選擇開關13斷開,參照由內部的計時器測定的時間,從與該時間對應的電壓信息中檢索 PWM占空比,向PWM電路22輸出用于生成依據該PWM占空比的脈沖的信息,由PWM電路22 生成所期望的脈沖并經由環(huán)路濾波器14向電壓控制振蕩器15輸出控制電壓。由此,在其它的實施方式2中,CPU 20在外部基準信號的異常時利用按照與時效 變化對應的電壓信息、和與其對應的PWM占空比生成的脈沖,進行振蕩頻率的校正,所以具 有可以使頻率控制電路應對時效變化的效果。另外,也可以在其它的實施方式2中的電路結構中進行校正。在該情況下,CPU 20測量時間經過,在校正作業(yè)時參照時效變化特性表使用與時 間經過對應的電壓值來進行頻率控制。由此,具有可以使校正作業(yè)對應于頻率控制電路的 時效變化的效果。產業(yè)上的可利用性本發(fā)明適用于如下的振蕩頻率控制電路,S卩,校正自身的頻率,即使在沒有輸入穩(wěn) 定性高的基準信號而進行了自振蕩時也可以穩(wěn)定地保持振蕩頻率,而且能夠以可改變來自 外部的固定電壓的控制電壓來進行振蕩。
權利要求
一種振蕩頻率控制電路,其特征在于,具有電壓控制振蕩器;分頻器,對來自上述電壓控制振蕩器的輸出進行分頻;相位比較器,將外部基準信號與來自上述分頻器的輸出的相位進行比較,輸出相位差信號;環(huán)路濾波器,對來自上述相位比較器的輸出進行平滑化并輸出;檢波電路,對外部基準信號進行檢波;脈沖生成電路,如果輸入了脈沖生成的信息,則生成脈沖并輸出到上述環(huán)路濾波器;存儲器,存儲規(guī)定的電壓信息和與其對應的脈沖生成的信息;控制電壓可變電路,進行變更固定電壓的調整;選擇開關,對上述相位比較器與上述環(huán)路濾波器的連接進行接通/斷開;以及控制部,如果由上述檢波電路檢測出的外部基準信號的電平在適合范圍內,則使上述選擇開關成為接通,如果上述電平在適合范圍外,則使上述選擇開關成為斷開,在選擇來自上述控制電壓可變電路的控制電壓的情況下,將選擇該控制電壓的指示輸出到上述脈沖發(fā)生電路,在沒有選擇上述控制電壓的情況下,將存儲在上述存儲器中的脈沖生成的信息輸出到上述脈沖發(fā)生電路。
2.根據權利要求1所述的振蕩頻率控制電路,其特征在于,在選擇開關中,如果輸入了選擇從控制電壓可變電路輸入的控制電壓的控制信號,則 使相位比較器與環(huán)路濾波器的連接成為斷開而選擇該控制電壓并輸出到上述環(huán)路濾波器, 在沒有進行上述控制電壓的選擇的情況下,使上述相位比較器與上述環(huán)路濾波器的連接成 為接通,在控制部中,如果輸入了選擇來自上述控制電壓可變電路的控制電壓的指示,則將優(yōu) 先地選擇該控制電壓的控制信號輸出到上述選擇開關,在沒有進行上述指示的輸入的情況 下,如果由上述檢波電路檢測出的外部基準信號的電平在適合范圍內,則使上述選擇開關 成為接通,如果上述電平在適合范圍外,則使上述選擇開關成為斷開并將存儲在上述存儲 器中的脈沖生成的信息輸出到上述脈沖發(fā)生電路。
3.根據權利要求1所述的振蕩頻率控制電路,其特征在于,在選擇開關中,如果輸入了選擇從控制電壓可變電路輸入的控制電壓的控制信號,則 使相位比較器與環(huán)路濾波器的連接成為斷開而選擇該控制電壓并輸出到上述環(huán)路濾波器, 如果輸入了選擇外部基準信號的控制信號,則使上述相位比較器與上述環(huán)路濾波器的連接 成為接通,如果輸入了選擇來自脈沖生成電路的脈沖的控制信號,則使上述相位比較器與 上述環(huán)路濾波器的連接成為斷開,在控制部中,在由檢波電路檢測出的外部基準信號的電平在適合范圍內時,輸出選擇 上述外部基準信號的控制信號而使上述選擇開關成為接通,在該接通的狀態(tài)下,上述電平 成為適合范圍外時,將預先設定的選擇來自上述控制電壓可變電路的控制電壓的控制信號 或者選擇來自上述脈沖生成電路的脈沖的控制信號輸出到上述選擇開關。
4.根據權利要求1 3中的任意一項所述的振蕩頻率控制電路,其特征在于, 控制電壓可變電路定期地對固定電壓進行校正調整而向選擇開關輸出控制電壓。
5.根據權利要求1 4中的任意一項所述的振蕩頻率控制電路,其特征在于,將存儲在存儲器中的規(guī)定的電壓信息在能夠控制電壓控制振蕩器的控制電壓中設為 中心控制電壓。
6.根據權利要求1 4中的任意一項所述的振蕩頻率控制電路,其特征在于,在存儲器中,代替存儲規(guī)定的電壓信息和與其對應的脈沖生成的信息,而存儲時效變 化特性表,其中該時效變化特性表存儲針對時效變化的時間的適合的控制電壓和與其對應 的脈沖生成的信息,控制部在內部具備計時器來測量時間,在外部基準信號的電平在適合范圍外時,從上 述存儲器的時效變化特性表中檢索與測量出的時間對應的控制電壓,讀取與檢索出的控制 電壓對應的脈沖生成的信息,并輸出到脈沖生成電路。
7.根據權利要求1 4中的任意一項所述的振蕩頻率控制電路,其特征在于,設置電平檢測電路,該電平檢測電路針對來自環(huán)路濾波器的輸出,檢測電壓電平,將最 新的電壓信息輸出到控制部,在存儲器中,代替存儲規(guī)定的電壓信息和與其對應的脈沖生成的信息,而存儲電壓/ 脈沖生成的信息表,其中該電壓/脈沖生成的信息表存儲最新的電壓信息、以及多個電壓 信息和與其對應的脈沖生成的信息,控制部用從上述電平檢測電路輸入的最新的電壓信息來更新上述存儲器的最新的電 壓信息,在外部基準信號的電平在適合范圍外時,從上述存儲器的電壓/脈沖生成的信息 表中讀取與最新的電壓信息對應的脈沖生成的信息,并輸出到脈沖生成電路。
8.根據權利要求1 7中的任意一項所述的振蕩頻率控制電路,其特征在于,代替電壓控制振蕩器而使用了帶電壓控制功能的晶體振蕩器、溫度補償型的晶體振蕩 器或者帶電壓控制功能的恒溫槽晶體振蕩器。
9.根據權利要求1 8中的任意一項所述的振蕩頻率控制電路,其特征在于,脈沖發(fā)生電路是脈沖寬度調制電路,從控制部輸出的脈沖生成的信息是脈沖寬度調制 占空比的信息。
全文摘要
提供一種振蕩頻率控制電路,校正自身的頻率,在自振蕩時也穩(wěn)定地保持振蕩頻率,而且能夠以可改變來自外部的固定電壓的控制電壓來進行振蕩。具有電壓控制振蕩器(15);分頻器(16);相位比較器(12);環(huán)路濾波器(14);檢波電路(17);PWM電路(22);存儲器(21);控制電壓可變電路(26);選擇開關(13),對相位比較器(12)與環(huán)路濾波器(14)的連接進行接通/斷開,并且選擇輸出來自控制電壓可變電路(26)的控制電壓;和CPU(20),按照該控制電壓選擇的指示來優(yōu)先地選擇輸出該控制電壓,在沒有該指示的情況下如果由檢波電路(17)檢測出的外部基準信號的電平在適合范圍內,則使選擇開關(13)成為接通,如果電平在適合范圍外,則使選擇開關(13)成為斷開并將存儲在存儲器(21)中的脈沖生成的信息輸出到PWM電路(22)。
文檔編號H03L7/095GK101911496SQ20088012276
公開日2010年12月8日 申請日期2008年10月30日 優(yōu)先權日2007年12月25日
發(fā)明者大西直樹 申請人:日本電波工業(yè)株式會社