專利名稱:一種上電時序控制電路的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及電源控制技術(shù)領(lǐng)域,尤其是指一種上電時序控制電路。
背景技術(shù):
隨著電子電路的發(fā)展,供電結(jié)構(gòu)變得越來越復(fù)雜,在這種趨勢下,很多 電子電路都有上電時序要求,多路電源的時序控制也變的較為復(fù)雜,不僅要 求多路電源供電,而且在電子電路的各個電路模塊之間以及在同 一 集成電路 芯片本身的不同電源之間的上電時序都有 一 定的要求。
請參閱圖l所示,圖1為現(xiàn)有技術(shù)中一種多路電源的上電時序控制電路。
圖中電源模塊M1、 M2構(gòu)成兩路電源,所述電源模塊M1、 M2輸出電壓V1、 V2給負載。所述電源沖莫塊Ml的驅(qū)動電壓輸入端Vin與邏輯控制端SHDN之 間連接有由電阻Rl、 R2和電容C2構(gòu)成的第一延時電路,其中,所述電阻 Rl、 R2與電容C2組成的充放電回路的時間常數(shù)決定電源模塊Ml的啟動時 間。當電源模塊Ml的驅(qū)動電壓輸入端Vin有輸入電壓時,電容C2充電,此 時邏輯控制端SHDN為低電平,電源模塊M1不啟動。當電容C2充電完畢, 邏輯控制端SHDN電壓為R2/(R1+R2 ),電源模塊Ml啟動,電壓輸出端Vout 輸出電壓VI。可以通過改變電阻Rl、 R2與電容C2的值,實現(xiàn)對電源模塊 Ml上電時間的控制。所述電源模塊M2的驅(qū)動電壓輸入端Vin與邏輯控制端 SHDN之間連接有由電阻R3、 R4和電容C5構(gòu)成的第二延時電路。所述電路 模塊M2的延時電路原理與電源模塊Ml的延時電路原理相同,由于上電時序 的要求,所述第 一延時電路和第二延時電路的充放電的時間常數(shù)有所不同。 所述第一延時電路和第二延時電路利用所述電源模塊Ml、 M2的輸入電壓產(chǎn) 生一定的延時信號輸入到電源模塊M1、 M2的邏輯控制端SHDN,邏輯控制 端SHDN控制電源模塊M1、 M2在某一時間點輸出電壓。所述第一延時電路 和第二延時電路延時的長短根據(jù)對電源模塊Ml和M2的輸出電壓VI、 V2的 時序要求確定。
然而,在實際生產(chǎn)過程中,由于元器件的誤差、PCB布線的影響,很難準確控制上電時序,尤其是進行多個電路模塊的電源上電時序的控制時。這 樣,就很可能產(chǎn)生一定比例的產(chǎn)品時序不滿足要求的情形。例如,V2延遲
VI上電的時間很難控制一致的情況,即有的V2延遲VI 2毫秒上電時間,有 的V2延遲V1 3毫秒上電時間的情況。還有就是由于電容容量的減小會導(dǎo)致 上述技術(shù)方案提供的上電時序控制電路隨著時間推移產(chǎn)生時序紊亂的情況, 即有的V2比VI后上電,有的V2比VI先上電的情況。因此上述技術(shù)方案提 供的上電時序控制電路存在可控性差的問題。
現(xiàn)有技術(shù)還提供了一種多路電源的上電時序控制電路,請參閱圖2所示, 圖中VI為在后上電供電電源的輸入電壓,在該供電電源電路中串聯(lián)一 MOS 場效應(yīng)管,Vl輸出后,MOS場效應(yīng)管處于截止狀態(tài)。同時,Vl通過電壓轉(zhuǎn) 換模塊轉(zhuǎn)化為V2,電壓V2比電壓VI先直接給負載供電,在電壓轉(zhuǎn)換模塊 的輸出端和MOS場效應(yīng)管的柵極之間還連接有由電阻Rl和電容C1組成的 上電時間常數(shù)調(diào)節(jié)電路和由電阻R2、電阻R3和電阻R4以及三極管Ql、三 極管Q2組成的驅(qū)動電路,驅(qū)動電路和MOS場效應(yīng)管的柵極之間還串聯(lián)有電 平變換電路。所述上電時間常數(shù)電路的輸入端與電壓轉(zhuǎn)換模塊的輸出端相連 接,上電時間常數(shù)電路的輸出端與驅(qū)動電路的輸入端相連接,驅(qū)動電路的輸 出端與電平變換電路的一端相連接,電平變換電路的另一端與MOS場效應(yīng)管 的柵極相連接,V2通過上電時間常數(shù)電路和驅(qū)動電路控制MOS場效應(yīng)管的 導(dǎo)通,進而控制VI的上電時間,形成VI為在后上電供電電源,保證了 V2 先于V1上電的要求。該上電時序控制電路的主要缺點是電路結(jié)構(gòu)復(fù)雜,成本 較高,不利于批量生產(chǎn)和應(yīng)用。
實用新型內(nèi)容
有鑒于此,本實用新型提供了一種上電時序控制電路,克服現(xiàn)有技術(shù)中 上電時序控制電路可控性差、成本高等問題,達到可控性好,成本低目的。 本實用新型是通過以下技術(shù)方案實現(xiàn)的
一種上電時序控制電路,包括多個電源模塊組成的多路輸出電源,在后 上電的電源模塊的驅(qū)動電壓輸入端與控制引腳之間設(shè)置有第 一延時控制電 路,所述第一延時控制電路的控制端與在先上電的電源模塊的電壓輸出端相連接,所述第一延時控制電路用于在在先上電的電源模塊的輸出電壓控制下, 控制在后上電的電源模塊的電壓輸出。
所述第一延時控制電路包括電阻(R1),電阻(R2),電容(C1)和三 極管(Ql),所述電阻(Rl ) —端與在先上電的電源模塊的電源輸出端相連接, 另一端與三極管(Ql)的基極相連接,所述電容(Cl) 一端與三極管(Ql) 的基極相連接,另一端與三極管(Ql)的發(fā)射極相連接,所述電阻(R2) — 端與在后上電的電源模塊的控制引腳相連接,另一端與在后上電的電源模塊 的驅(qū)動電壓輸入端相連接。所述三極管(Ql)的集電極與在后上電的電源模 塊的控制引腳相連接,基極與電阻(Rl)的一端相連接,發(fā)射極接地。
所述第一延時控制電路包括電阻(R1),電阻(R2),電容(C1)和三 極管(Q1),所述電阻(R1)—端與在先上電的電源模塊的電源輸出端相連接, 另一端與三極管(Ql)的基極相連接,所述電容(Cl) 一端與三極管(Ql) 的基極相連接,另一端接地,所述電阻(R2) —端與在后上電的電源模塊的 控制引腳相連接,另一端接地,所述三極管(Ql)的發(fā)射極與在后上電的電 源模塊的控制引腳相連接,集電極與在后上電的電源模塊的驅(qū)動電壓輸入端 相連接。
所述在先上電的電源模塊的驅(qū)動電壓輸入端與控制引腳之間設(shè)置有第二 延時控制電路,所述第二延時控制電路包括電阻(R3)和電容(C2),所述 電阻(R3) —端與在先上電的電源模塊的控制引腳相連接,另一端接地,所 述電容(C2) —端與在先上電的電源模塊的驅(qū)動電壓輸入端相連接,另一端 與在先上電的電源模塊的控制? 1腳相連接。
所述在先上電的電源模塊和/或在后上電的電源模塊為直流-直流的集成 電路。
與現(xiàn)有技術(shù)相比,本實用新型提供的上電時序控制電路通過在在后上電 的電源模塊的驅(qū)動電壓輸入端與控制引腳之間設(shè)置有第一延時控制電路,所 述第一延時控制電路的控制端與在先上電的電源模塊的電源輸出端相連接, 所述第一延時控制電路用于在在先上電的電源模塊的輸出電壓控制下,控制 在后上電的電源模塊的電壓輸出,達到可控性好的目的;同時本實用新型提供的上電時序控制電路結(jié)構(gòu)簡單,成本低。
圖1為現(xiàn)有技術(shù)中一種上電時序控制電路的原理圖; 圖2為現(xiàn)有技術(shù)中一種上電時序控制電路的原理圖; 圖3為本實用新型提供的一種上電時序控制電路的原理圖; 圖4為本實用新型提供的 一種上電時序控制電路的原理圖; 圖5為本實用新型提供的一種上電時序控制電路的原理圖。
具體實施方式
本實用新型提供了一種多個電源模塊同時向負載提供多路電源時的上電 時序控制電路。
為使本實用新型的目的、技術(shù)方案以及效果更明白,
以下結(jié)合附圖以及 具體實施例作進一步詳細的描述。
請參閱圖3所示,圖3為本實用新型提供的一種上電時序的控制電路原 理圖。圖中電源模塊M1、 M2構(gòu)成兩路電源,所述電源模塊M1、 M2的輸出 端輸出電壓V1、 V2給負載。
本實施例以電源模塊Ml為在先上電的電源模塊,電源模塊M2為在后上 電的電源模塊為例說明。
在后上電的電源模塊M2的驅(qū)動電壓輸入端Vin與控制引腳弁EN之間設(shè) 置有第 一延時控制電路,所述第 一延時控制電路還與在先上電的電源模塊Ml 的電壓輸出端相連接,所述第一延時控制電路用于在在先上電的電源模塊的 輸出電壓控制下,控制在后上電的電源模塊的電壓輸出,使得由在先上電的 電源模塊M1的輸出電壓Vl對第一延時控制電路進行控制,進而控制在后上 電的電源模塊M2的上電時間,而非由在后上電的電源模塊M2的驅(qū)動電壓輸 入端Vin的輸入電壓來對第一延時控制電路的延遲時間進行控制,通過這樣 的設(shè)置確保在后上電的電源模塊M2的上電時間一定延遲于在先上電的電源 模塊Ml上電,實現(xiàn)可控性好的要求。
下面對本實施新型的實施例作進一步說明。
請參閱圖4所示,圖4為本實用新型提供的一種上電時序的控制電路的 原理圖,圖為適用于電源模塊M2的控制引腳弁EN低電壓有效的情況。本實施例也是以電源模塊M1為在先上電的電源模塊,電源模塊M2為在
后上電的電源模塊為例進行說明。
圖中電阻R1、電阻R2,電容Cl,三極管Ql構(gòu)成第一延時控制電路, 所述電阻Rl —端與電源模塊Ml的電壓輸出端相連接,另一端與三極管Ql 的基極相連接,所述電容C1 一端與三極管Ql的基極相連接,另一端與三極 管Ql的發(fā)射極相連接,所述電阻R2 —端與電源模塊M2的控制引腳弁EN相 連接,另 一端與電源模塊M2的驅(qū)動電壓輸入端Vin相連接。所述三極管Ql 的集電極與電源模塊M2的控制引腳相連接,基極與電阻R1的一端相連接, 發(fā)射極接地。所述電阻Rl和電容Cl組成的充放電回路的時間常數(shù)決定電源 模塊M2的上電時間。
對于電源模塊M2,當電源模塊M2的驅(qū)動電壓輸入端Vin有輸入電壓時, 控制《1腳存EN為高電平,電源模塊M2的電壓輸出端Vout不輸出電壓V2,電 源模塊Ml的輸出端Vout輸出電壓VI通電到第一延時控制電路時,電容Cl 開始充電,電源模塊M2的控制引腳弁EN的電壓依然為高,當電容C1充電至 三極管Q1的導(dǎo)通電壓時,三極管Q1導(dǎo)通,電源模塊M2的控制引腳弁EN電 壓變低,電源模塊M2的電壓輸出端Vout輸出電壓V2至負載。
對電源模塊Ml來說,如果需要輸出端Vout的輸出電壓VI延遲于電源 模塊M1的驅(qū)動電壓輸入端Vin輸入電壓延遲上電,則在電源模塊M1的控制 引腳弁EN和驅(qū)動電壓輸入端Vin之間串聯(lián)有電容C2,所述電容C2 —端與電 源模塊M1的驅(qū)動電壓輸入端Vin相連接,另一端與電源模塊M1的控制引腳 #EN相連接。所述電源模塊Ml的控制51腳弁EN和地線之間還串聯(lián)有電阻R3, 所述電阻R3—端與電源模塊M1的控制引腳弁EN相連接,另一端接地。所述 電阻R3和電容C2構(gòu)成第二延時控制電路。通過調(diào)節(jié)電阻R3和電容C2的大 小可以實現(xiàn)VI延遲于驅(qū)動電壓輸入端Vin輸入電壓上電的具體要求時間。
當電源模塊M1的驅(qū)動電壓輸入端Vin有輸入電壓時,所述電容C2充電 時,電源模塊M1的控制引腳弁EN的電壓為高,電源模塊M1不啟動。當C2 充電至存EN的門樣電壓,電源模塊M1啟動,電源模塊M1的電壓輸出端Vout 輸出電壓VI給負載。
如不要求電源模塊Ml的輸出電壓VI延遲于電源模塊Ml的驅(qū)動電壓輸入端Vin輸入電壓上電,則不安裝電容C2。電源模塊M1的控制引腳弁EN的 電壓為低有效時,電阻R3—端與電源模塊M1的控制引腳弁EN相連接,另一 端接地。電源模塊M1的控制引腳弁EN的電壓為高有效時,電阻R3—端與電 源模塊M1的控制引腳弁EN相連接,另一端與電源模塊M1的驅(qū)動電壓輸入端 Vin相連接。當電源模塊Ml驅(qū)動電壓輸入端Vin通電后,輸出端Vout即輸出 電壓VI給負載。
下面對本實施新型的提供的另 一種上電時序控制電路進行說明。
請參閱圖5所示,圖5為本實用新型提供的另一種上電時序的控制電路 的原理圖,它適用于電源模塊M2的控制引腳弁EN為高電壓有效的情況。
本實施例也是以電源模塊M1為在先上電的電源模塊,電源模塊M2為在 后上電的電源模塊為例進行說明。
圖中電阻R1、電阻R2,電容C1,三極管Ql構(gòu)成第一延時控制電路。 所述電阻Rl —端與電源才莫塊Ml的電壓輸出端Vout相連接,另一端與三極 管Ql的基極相連接。所述電容C1 一端與三極管Ql的基極相連接,另一端 接地。所述電阻R2 —端與電源模塊M2的控制引腳弁EN相連接,另 一端接地。 所述三極管Ql的發(fā)射極與電源模塊M2的控制引腳弁EN相連接,集電極與電 源模塊M2的驅(qū)動電壓輸入端Vin相連接,基極與電阻Rl的一端相連接。
當電源模塊M2的驅(qū)動電壓輸入端Vin有電壓輸入時,控制引腳弁EN的 電壓為低,電壓輸出端Vout不輸出電壓V2,電源模塊Ml的輸出端Vout輸 出電壓VI到第一延時控制電路時,電容C1開始充電,弁EN的電壓依然為低。 當電容C1充電至三極管Ql的導(dǎo)通電壓時,三極管Q1導(dǎo)通,弁EN的電壓變 高,電源模塊M2的電壓輸出端Vout輸出電壓V2給負載。通過調(diào)節(jié)電阻R1、 電阻R2和電容Cl的值的大小,可以調(diào)節(jié)V2延遲于VI輸出至負載的延遲時 間的大小。
同樣,對電源模塊Ml來說,如果需要輸出電壓VI延遲于電源模塊Ml 的驅(qū)動電壓輸入端Vin的輸入電壓上電,則在電源模塊Ml的控制引腳弁EN 和驅(qū)動電壓輸入端Vin之間串聯(lián)有電阻R3,所述電阻R3 —端與電源模塊Ml 的驅(qū)動電壓輸入端Vin相連接,另一端與電源模塊Ml的控制引腳弁EN相連 接。所述電源模塊M1的控制引腳弁EN和地線之間還串聯(lián)有電容C2,所述電容C2 —端與電源模塊Ml的控制引腳弁EN相連接,另一端接地。所述電阻 R3和電容C2構(gòu)成第二延時控制電路。通過調(diào)節(jié)電阻R3和電容C2的大小可 以實現(xiàn)VI延遲于Vin延遲上電的具體要求時間。
當電源模塊M1的驅(qū)動電壓輸入端Vin有輸入電壓時,所述電容C2充電 時,電源模塊M1的控制引腳弁EN的電壓為低,電源模塊M1不啟動。當C2 充電至弁EN的門檻電壓,電源模塊M1啟動,電源才莫塊M1的電壓輸出端Vout 輸出電壓Vl給負載。
如果電源模塊M1的輸出電壓VI不要求延遲于電源模塊M1的驅(qū)動電壓 輸入端Vin的輸入電壓上電,則電容C2不需要安裝。電源模塊M1的控制引 腳弁EN的電壓為低有效時,電阻R3 —端與電源才莫塊Ml的控制引腳弁EN相連 接,另一端接地。電源模塊M1的控制引腳弁EN的電壓為高有效時,電阻R3 一端與電源模塊M1的控制引腳弁EN相連接,另一端與電源模塊M1的驅(qū)動電 壓輸入端Vin相連接。當電源模塊Ml的驅(qū)動電壓輸入端Vin通電后,輸出端 Vout即輸出電壓VI給負載。
以上僅列舉了兩個電源模塊同時向負載提供電源時的上電時序控制電 路,當然,所述電源模塊也可以是兩個以上,對于兩個以上的電源模塊同時 向負載提供多路電源的情況與本實施例提供的原理相同,在此不再贅述。
綜上所述,本實用新型實施例提供的技術(shù)方案,通過在在后上電的電源 模塊M2的驅(qū)動電壓輸入端Vin與控制? 1腳弁EN之間設(shè)置第 一延時控制電路,所 述第 一延時控制電路的控制端與在先上電的電源;漠塊M1的電源輸出端Vl相 連接,所述第一延時控制電路用于在在先上電的電源模塊M1的輸出電壓V1控 制下,控制在后上電的電源模塊M2的電壓輸出,使得由在先上電的電源模塊 Ml的輸出電壓V1對第 一延時控制電路的時間進行控制,進而控制在后上電的 電源模塊M2的電壓輸出。在后上電的電源模塊M2的上電時間 一定在在先上電 的電源模塊M1的上電時間之后,避免出現(xiàn)在后上電的電源模塊M2提前在先上 電的電源模塊M1上電的情況,達到可控性好目的。
同時,本實用新型提供的技術(shù)方案中提供的上電時序控制電路,結(jié)構(gòu)簡 單,采用元器件少而且價格低廉,大大節(jié)約了成本,利于批量成產(chǎn)和應(yīng)用。
以上對本實用新型實施例所提供的 一種上電時序的控制電路進行了詳細介紹,對于本領(lǐng)域的一般技術(shù)人員,依據(jù)本實用新型實施例的思想,在具體 實施方式及應(yīng)用范圍上均會有改變之處,綜上所述,本說明書內(nèi)容不應(yīng)理解 為對本實用新型的限制。
權(quán)利要求1、一種上電時序控制電路,包括多個電源模塊組成的多路輸出電源,其特征在于在后上電的電源模塊的驅(qū)動電壓輸入端與控制引腳之間設(shè)置有第一延時控制電路,所述第一延時控制電路的控制端與在先上電的電源模塊的電壓輸出端相連接,所述第一延時控制電路用于在在先上電的電源模塊的輸出電壓控制下,控制在后上電的電源模塊的電壓輸出。
2、 根據(jù)權(quán)利要求1所述的上電時序控制電路,其特征在于,所述第一延 時控制電路包括電阻(R1),電阻(R2),電容(Cl )和三極管(Ql ),所 述電阻(Rl) —端與在先上電的電源模塊的電源輸出端相連接,另一端與三 極管(Ql)的基極相連接,所述電容(Cl) 一端與三極管(Ql)的基極相連 接,另一端與三極管(Ql)的發(fā)射極相連接,所述電阻(R2) —端與在后上 電的電源模塊的控制引腳相連接,另一端與在后上電的電源模塊的驅(qū)動電壓 輸入端相連接。所述三極管(Ql)的集電極與在后上電的電源模塊的控制引 腳相連接,基極與電阻(Rl)的一端相連接,發(fā)射極接地。
3、 根據(jù)權(quán)利要求1所述的上電時序控制電路,其特征在于,所述第一延 時控制電路包括電阻(R1),電阻(R2),電容(Cl)和三極管(Ql),所 述電阻(Rl) —端與在先上電的電源模塊的電源輸出端相連接,另一端與三 極管(Ql)的基極相連接,所述電容(Cl) 一端與三極管(Ql)的基極相連 接,另一端接地,所述電阻(R2) —端與在后上電的電源模塊的控制引腳相 連接,另一端接地,所述三極管(Ql)的發(fā)射極與在后上電的電源模塊的控 制引腳相連接,集電極與在后上電的電源模塊的驅(qū)動電壓輸入端相連接。
4、 根據(jù)權(quán)利要求1所述的上電時序控制電路,其特征在于,所述在先上 電的電源模塊的驅(qū)動電壓輸入端與控制引腳之間設(shè)置有第二延時控制電路, 所述第二延時控制電路包括電阻(R3)和電容(C2),所述電阻(R3) — 端與在先上電的電源模塊的控制引腳相連接,另一端接地,所述電容(C2) 一端與在先上電的電源模塊的驅(qū)動電壓輸入端相連接,另一端與在先上電的 電源模塊的控制引腳相連接。
5、 根據(jù)權(quán)利要求1至4任一項所述的上電時序控制電路,其特征在于, 所述在先上電的電源模塊和/或在后上電的電源模塊為直流-直流的集成電路。
專利摘要本實用新型公開了一種上電時序控制電路,通過在在后上電的電源模塊的驅(qū)動電壓輸入端與控制引腳之間設(shè)置有第一延時控制電路,所述第一延時控制電路的控制端與在先上電的電源模塊的電源輸出端相連接,所述第一延時控制電路用于在在先上電的電源模塊的輸出電壓控制下,控制在后上電的電源模塊的電壓輸出,達到可控性好的目的;同時本實用新型提供的上電時序控制電路結(jié)構(gòu)簡單,成本低。
文檔編號H03K17/296GK201222720SQ200820126660
公開日2009年4月15日 申請日期2008年7月8日 優(yōu)先權(quán)日2008年7月8日
發(fā)明者胡江輝 申請人:深圳市同洲電子股份有限公司