1.一種電源提供電路,其特征在于,所述電源提供電路的編程控制端與被供電設(shè)備的電源公共端相連,所述電源提供電路向被供電設(shè)備的供電端輸出電壓為所述被供電設(shè)備供電,所述電源提供電路通過(guò)電源公共端接收來(lái)自所述被供電設(shè)備的補(bǔ)償信息,利用所述補(bǔ)償信息對(duì)參考電壓進(jìn)行補(bǔ)償,并基于補(bǔ)償后的參考電壓校準(zhǔn)提供給所述被供電設(shè)備的供電端的電壓,其中所述補(bǔ)償信息是由所述被供電設(shè)備根據(jù)供電端電壓與目標(biāo)電壓的差異得到的。
2.如權(quán)利要求1所述的電源提供電路,其特征在于,其包括:誤差放大器EA、比較器PWMC、振蕩器OSC、邏輯電路、功率開(kāi)關(guān)、電壓平均模塊AVG、電壓補(bǔ)償電路和加法器,所述功率開(kāi)關(guān)分別與輸入電源端、接地端、開(kāi)關(guān)輸出端和邏輯電路的輸出端相連,所述AVG的輸入端與開(kāi)關(guān)輸出端相連并平均所述開(kāi)關(guān)輸出端的電壓輸出反饋電壓,所述電壓補(bǔ)償電路的輸入端分別與編程控制端、開(kāi)關(guān)輸出端相連,所述電壓補(bǔ)償電路輸出補(bǔ)償電壓至加法器,所述加法器將所述補(bǔ)償電壓與參考電壓相加產(chǎn)生輸出電壓VA至EA,所述EA比較VA與AVG輸出的反饋電壓輸出誤差放大信號(hào)EAO,所述EAO經(jīng)比較器PWMC輸出脈寬調(diào)制信號(hào)PWMO至邏輯電路控制所述功率開(kāi)關(guān)。
3.如權(quán)利要求2所述的電源提供電路,其特征在于,所述電壓補(bǔ)償電路包括:第一電流采樣電路ISEN1、可編程電阻RPROG和乘法器,所述RPROG根據(jù)編程控制端的補(bǔ)償信息調(diào)節(jié)輸出的電阻Res,所述ISEN1的輸入端與開(kāi)關(guān)輸出端相連并平均所述開(kāi)關(guān)輸出端的電流輸出平均電流信號(hào)IS,所述乘法器將所述平均電流信號(hào)IS與RPROG輸出的電阻Res相乘輸出補(bǔ)償電壓VCOM至加法器,所述補(bǔ)償電壓VCOM的值隨補(bǔ)償信息的變化而變化。
4.如權(quán)利要求1所述的電源提供電路,其特征在于,其包括:誤差放大器EA、比較器PWMC、振蕩器OSC、邏輯電路、功率開(kāi)關(guān)、電壓補(bǔ)償電路和加法器,所述電壓補(bǔ)償電路與編程控制端相連并輸出補(bǔ)償電壓至加法器,所述加法器將所述補(bǔ)償電壓與參考電壓相加產(chǎn)生輸出電壓VA至EA,所述EA比較 VA與反饋信號(hào)端的反饋電壓輸出誤差放大信號(hào)EAO,所述反饋信號(hào)端的反饋電壓為所述被供電設(shè)備的供電端電壓,所述EAO經(jīng)比較器PWMC輸出脈寬調(diào)制信號(hào)PWMO至邏輯電路控制所述功率開(kāi)關(guān)。
5.如權(quán)利要求4所述的電源提供電路,其特征在于,所述電壓補(bǔ)償電路包括:電流提供電路CurGen、可編程電阻RPROG和乘法器,所述編程控制端分別與RPROG和CurGen的輸入端相連,所述RPROG根據(jù)編程控制端的補(bǔ)償信息調(diào)節(jié)輸出的電阻Res,所述CurGen根據(jù)獲取的采樣電流輸出平均電流信號(hào)IS,所述乘法器將CurGen輸出的平均電流信號(hào)IS與RPROG輸出的電阻Res相乘輸出補(bǔ)償電壓VCOM至加法器,所述補(bǔ)償電壓VCOM的值隨補(bǔ)償信息的變化而變化。
6.如權(quán)利要求5所述的電源提供電路,其特征在于,所述CurGen的采樣電流為內(nèi)部第二電流采樣電路ISEN2采樣功率開(kāi)關(guān)的電流進(jìn)行平均得到,或者,所述CurGen的采樣電流為對(duì)編程控制端傳輸?shù)碾娏鲾?shù)據(jù)進(jìn)行處理得到的電流。
7.如權(quán)利要求2或4所述的電源提供電路,其特征在于,所述電源提供電路進(jìn)一步包括:相位補(bǔ)償電路,所述相位補(bǔ)償電路的第一端與EA的輸出端相連,所述相位補(bǔ)償電路的第二端接地。
8.如權(quán)利要求7所述的電源提供電路,其特征在于,所述相位補(bǔ)償電路包括:相位補(bǔ)償電阻R6和電容C6,所述R6的第一端作為所述相位補(bǔ)償電路的第一端與EA的輸出端相連,所述R6的第二端與所述C6的第一端相連,所述C6的第二端作為所述相位補(bǔ)償電路的第二端接地。
9.如權(quán)利要求2或4所述的電源提供電路,其特征在于,所述功率開(kāi)關(guān)包括第一開(kāi)關(guān)MPX1和第二開(kāi)關(guān)MNX1,所述第一開(kāi)關(guān)的第一端與輸入電源端相連,所述第二開(kāi)關(guān)的第一端與地端相連,所述第一開(kāi)關(guān)和第二開(kāi)關(guān)的第三端相連并連接于開(kāi)關(guān)輸出端,所述第一開(kāi)關(guān)的第二端與邏輯電路的第一輸出端相連,所述第二開(kāi)關(guān)的第二端與邏輯電路的第二輸出端相連。
10.如權(quán)利要求9所述的電源提供電路,其特征在于,所述地端接地,所述輸入電源端與第一電容C1的第一端相連,所述C1的第二端接地,所述開(kāi)關(guān)輸出端與電感L1的第一端相連,所述L1的第二端分別與被供電設(shè)備的供電端和第二電容C2的第一端相連,所述C2的第二端接地。
11.一種被供電設(shè)備,其特征在于,包括:被供電芯片、電源公共端和若干個(gè)供電端,所述被供電芯片通過(guò)所述供電端從相應(yīng)的電源提供電路獲取電源,并根據(jù)供電端電壓與目標(biāo)電壓的差異輸出補(bǔ)償信息通過(guò)電源公共端發(fā)送至所述相應(yīng)的電源提供電路。
12.如權(quán)利要求11所述的被供電設(shè)備,其特征在于,所述被供電芯片包括:模數(shù)轉(zhuǎn)換器ADC、數(shù)字處理電路Digital和被供電電路Load,所述Digital通過(guò)Comm端向電源提供電路發(fā)送將補(bǔ)償電阻設(shè)置為零的信號(hào),并通過(guò)控制信號(hào)Ctrl通知ADC采樣被供電電壓VS,所述ADC將采樣到的VS與目標(biāo)電壓比較輸出補(bǔ)償電壓至Digital,所述Digital根據(jù)補(bǔ)償電壓以及采樣電流確定補(bǔ)償電阻并通過(guò)Comm端輸出至電源提供電路。
13.如權(quán)利要求12所述的被供電設(shè)備,其特征在于,所述被供電芯片進(jìn)一步包括:電流采樣電阻R7和第三電流采樣電路ISEN3,所述ISEN3的兩個(gè)輸入端分別連接至R7的兩端,所述ISEN3將獲得的采樣電流輸出至Digital,所述R7的第一端作為被供電設(shè)備的供電端,所述R7的第二端分別與Load和ADC相連。
14.一種電源管理系統(tǒng),其特征在于,包括若干個(gè)如權(quán)利要求1至10任一所述的電源提供電路以及如權(quán)利要求11至13任一所述的被供電設(shè)備。