一種剩余電流保護電路的制作方法
【專利摘要】本實用新型涉及一種剩余電流保護電路,包括浪涌吸收電路、三相整流電路、脫扣器、可控硅驅動電路、降壓穩(wěn)壓電路、試驗電路、零序電流互感器;還包括電流設定與信號放大電路、閾值比較電路、延時設定電路;所述電流設定與信號放大電路與零序電流互感器二次側連接,所述電流設定與信號放大電路、閾值比較電路、延時設定電路依次連接,所述延時設定電路的信號輸出端連接所述可控硅驅動電路,本設計電路打破常規(guī),完全利用常規(guī)的電子器件搭建新的漏電保護平臺,該保護電路以模擬電路為主設計,在電路的穩(wěn)定性與可靠性上勝過專用芯片為主的保護電路,并且成本更低,性能上更優(yōu)越。
【專利說明】一種剩余電流保護電路
【技術領域】
[0001]本實用新型設計一種保護電路,具體是一種剩余電流保護電路,屬于低壓電路保護【技術領域】。
【背景技術】
[0002]—種剩余電流保護電路是防止人身觸電、電氣火災及電氣設備損壞的一種有效的防護措施,中國的剩余電流保護器是從70年代中期開始發(fā)展,并首先在農村低壓電網中推廣應用的,經過80年代到90年代的不斷完善和發(fā)展已形成一個品種完善、規(guī)格齊全,符合IEC國際標準的剩余電流保護器的產品系列。在低壓電網的安全保護中,尤其是農村低壓電網的安全保護中發(fā)揮了重要的作用。
[0003]剩余電流保護電路按照動作方式可以分為電磁式剩余電流保護電路和電子式剩余電流保護電路,其中電子式剩余電流保護電路按照其動作時間可以分為一般型電子式剩余電流保護電路和延時型電子式剩余電流保護電路。延時型電子式剩余電流保護電路專門設計的對某一剩余動作電流值能達到一個預定的極限不動作時間的的剩余電流保護器。延時型剩余電流保護器主要作為主干線或分支線的保護裝置,可以與終端線路的保護裝置配合,達到選擇性保護的要求。
[0004]現實應用中通常采用以M54123、M54133和M54134或者單片機為主的電路形式,以中國專利號CN202260390U為例,其公開了一種可靠性高的延時型剩余電流保護器,包括外殼、進線端、出線端、空氣開關,還有輸入保護電路、漏電檢測電路、脫扣控制電路,保護電路經電源電路與漏電檢測電路相連,漏電檢測電路經脫扣觸發(fā)延時電路與脫扣控制電路相連。所說的電源電路由熔斷器(F1-F3)、整流二極管(D1-D13)、限流電阻(R1、R7)、電容(C2、C3、C10)和穩(wěn)壓管(VZl)組成。所說的脫扣觸發(fā)延時電路由二極管(D15-D16)、電阻(R4、R5)和集成電路(IC2)組成。但是該集成電路芯片集成度高出現問題很難查找,需要全部替換,而且工作溫度范圍比較窄,影響產品使用范圍。
實用新型內容
[0005]本實用新型所要解決的技術問題是區(qū)別于現有技術中國內低壓電器行業(yè)中漏電檢測保護電路普遍采用以專用芯片M54123、M54133和M54134為主的電路形式,從而提供一種以常規(guī)的電子器件搭建新的漏電保護平臺,該保護電路以模擬電路為主設計,在電路的穩(wěn)定性與可靠性上勝過以專用芯片為主的保護電路,并且成本更低,性能上更優(yōu)越。
[0006]為解決上述技術問題,本實用新型是通過以下技術方案實現的:
[0007]一種剩余電流保護電路,包括:
[0008]浪涌吸收電路,輸入端分別連接三根相線;
[0009]三相整流電路,其輸入端與所述浪涌吸收電路輸出端相連接,其輸出端與脫扣器連接;
[0010]脫扣器,與可控硅驅動電路和降壓穩(wěn)壓電路依次連接,所述降壓穩(wěn)壓電路輸出工作電壓;
[0011]零序電流互感器,設置在三相電源上;
[0012]還包括電流設定與信號放大電路,閾值比較電路,延時設定電路;所述電流設定與信號放大電路與零序電流互感器二次側連接,所述電流設定與信號放大電路、閾值比較電路、延時設定電路依次連接,所述閾值比較電路和延時設定電路的輸入端還分別與所述降壓穩(wěn)壓電路輸出端連接,所述延時設定電路的信號輸出端連接所述可控硅驅動電路。
[0013]所述延時設定電路設置有滑動開關,并通過所述滑動開關選擇三個不同的電阻,使與其串聯的電容可選擇不同的放電時間,以達到延時可控的目的。
[0014]所述電容為鉭電容。
[0015]所述電流設定與信號放大電路中的二極管D10、電阻R18、電容C5并聯后連接到所述零序電流互感器的二次側,所述二次側一端接地,運算放大器UlB的正向輸入端通過依次串聯的電阻R24、電容C7、電阻R20連接到所述零序電流互感器的二次側,電容C7和電阻R24的中間點接地,所述運算放大器UlB的反向輸入端通過電阻R17連接到電阻20和電容C7之間,所述運算放大器UlB的輸出端連接二極管Dll的陽極,二極管Dll的陰極構成所述電流設定與信號放大電路的輸出端,串聯的電阻R15、R16與電容C4并聯在所述運算放大器UlB的反向輸入端和輸出端兩端,運算放大器UlC的正向輸入端通過電阻R32連接在電阻Rl7與電阻R20之間,運算放大器UlC的輸出端連接到二極管Dll的陽極,運算放大器UlC的輸出端還通過并聯的電阻R39和電容C12連接到其反向輸入端上,電阻R35、R40、R41并聯且一端分別與滑動開關SI的一端連接,另一端并聯點接地并通過電阻R36連接到所述運算放大器UlC的反向輸入端,所述滑動開關SI另一端連接到所述零序電流互感器的二次側。
[0016]所述閾值比較電路中電阻R30 —端為所述閾值比較電路的輸入端,所述電阻R30另一端與運算放大器UlD的反向輸入端相連,電阻R37與電容(:11并聯后一端連在電阻1?30和運算放大器UID的反向輸入端之間,另一端接地,運算放大器UlD的正向輸入端通過電阻R21連接到所述降壓穩(wěn)壓電路輸出端,電阻R38、R42串聯后與電容ClO并聯并且通過并聯點接地,其另一并聯點接在電阻R21與運算放大器WD的正向輸入端之間,運算放大器UlD的輸出端通過電阻R31構成所述閾值比較電路的輸出端,運算放大器UlD的輸出端還通過電阻R25連接到運算放大器WD的正向輸入端。
[0017]所述延時設定電路中有電阻R29與二極管D12并聯,其并聯點構成所述延時設定電路的輸入端,所述二極管D12的陽極與電阻R31連接,電阻R26、R27、R28并聯并與滑動開關S2連接后并聯在電阻R29兩端,電容C9的正極和二極管D12的陰極相連接,其負極通過串聯的電阻R34、R19連接到所述降壓穩(wěn)壓電路輸出端,運算放大器UlA的正向輸入端連接在電阻R19、R34之間,運算放大器UlA的反向輸入端連接到電阻R29與二極管D12的并聯點,運算放大器UlA的負極接地,運算放大器UlA的正極連接到所述降壓穩(wěn)壓電路輸出端,運算放大器UlA的輸出端為所述延時設定電路的輸出端,運算放大器UlA的輸出端還通過電阻R23連接到其正向輸入端上。
[0018]還包括報警輸出電路,所述報警輸出電路由電阻R33、三極管Q3組成的,所述三極管Q3的基極通過電阻R33連接到所述運算放大器UlA的輸出端,所述三極管Q3的發(fā)射極接地,所述三極管Q3的集電極外接警報器。[0019]所述可控硅驅動電路為雙可控硅驅動電路,電容Cl 一端與三相整流電路中D1、D2、D3的陰極連接,另一端與脫扣器連接,電阻R2、R43串聯后與電容Cl并聯,可控硅Tl的陽極與可控硅T2的陰極串聯連接后與電阻R2、R43并聯,可控硅Tl與可控硅T2的中間點與電阻R2、R43的中間點連接,可控硅T2的控制極通過電阻R8連接到可控硅Tl、T2中間點,所述控制極還通過電阻R3、二極管D5連接到所述降壓穩(wěn)壓電路,可控硅Tl的控制極與并聯的電容C3和電阻R12連接并通過其連接到可控硅Tl的陰極,可控硅Tl的控制極還通過電阻R22連接到延時設定電路的信號輸出端。
[0020]還包括試驗電路,一端連接與所述三相整流電路連接,另一端與零序電流互感器的一次側連接,所述試驗電路包括依次串聯的試驗開關、電阻R13、R14。
[0021]本實用新型的上述技術方案相比現有技術具有以下優(yōu)點:
[0022](I)本實用新型所述的一種剩余電流保護電路,還包括電流設定與信號放大電路,閾值比較電路,延時設定電路;所述電流設定與信號放大電路與零序電流互感器二次側連接,所述電流設定與信號放大電路、閾值比較電路、延時設定電路依次連接,所述延時設定電路的信號輸出端連接所述可控硅驅動電路,所述降壓穩(wěn)壓電路與所述閾值比較電路連接,本設計電路打破常規(guī),完全利用常規(guī)的電子器件搭建新的漏電保護平臺,該保護電路以模擬電路為主設計,在電路的穩(wěn)定性與可靠性上勝過以專用芯片為主的保護電路,并且成本更低,性能上更優(yōu)越。
[0023](2)本實用新型所述的一種剩余電流保護電路,所述延時設定電路設置有滑動開關,并通過所述滑動開關選擇三個不同的電阻,使與其串聯的電容可選擇不同的放電時間,以達到延時可控的目的,替換了現有技術中以一個電阻配三個不同鉭電解電容的形式,節(jié)約成本。
[0024](3)本實用新型所述的一種剩余電流保護電路,所設計的雙可控硅驅動電路比單可控硅驅動電路更可靠,電路更穩(wěn)定,解決了單可控硅驅動電路浪涌不過的技術問題。所設計的降壓穩(wěn)壓電路,具有更低的電路啟動工作電壓,該電路可靠性、穩(wěn)定性高,工作電壓范圍廣,采用更少的元器件進行串聯降壓、低成本、低功耗,所設計的正負半周信號放大電路,電路可靠性高,有較強的抗干擾性,實現了低信號的完整放大,為后續(xù)電路的處理提供了穩(wěn)定保障,所設計的閾值比較電路,具有較高的抗干擾能力,實現了信號的處理與輸出。
[0025](4)本實用新型所述的一種剩余電流保護電路,本發(fā)明的器件工作溫度為_40°C?+105°C,比現有技術擴大了工作范圍,使用范圍更廣,條件更寬,所設計的報警輸出電路,可與具有光電耦合器輸入的報警模塊連接,簡單可靠,實用性強。
【專利附圖】
【附圖說明】
[0026]為了使本實用新型的內容更容易被清楚的理解,下面結合附圖,對本實用新型作進一步詳細的說明,其中,
[0027]圖1是本實用新型所述一種剩余電流保護電路的流程框圖;
[0028]圖2是本實用新型所述一種剩余電流保護電路的電路圖。
【具體實施方式】
[0029]下面提供本實用新型所述的一種剩余電流保護電路的具體實施例。[0030]實施例1
[0031]本實用新型所述的一種剩余電流保護電路的結構如圖1所示,其包括浪涌吸收電路,輸入端分別連接三根相線;三相整流電路,其輸入端與所述浪涌吸收電路輸出端相連接,其輸出端與脫扣器連接;脫扣器,與可控硅驅動電路和降壓穩(wěn)壓電路依次連接,所述降壓穩(wěn)壓電路輸出工作電壓;零序電流互感器,設置在三相電源上;
[0032]還包括電流設定與信號放大電路,閾值比較電路,延時設定電路;所述電流設定與信號放大電路與零序電流互感器二次側連接,所述電流設定與信號放大電路、閾值比較電路、延時設定電路依次連接,所述閾值比較電路和延時設定電路的輸入端還分別與所述降壓穩(wěn)壓電路輸出端連接,所述延時設定電路的信號輸出端連接所述可控硅驅動電路。
[0033]所述延時設定電路設置有滑動開關,并通過所述滑動開關選擇三個不同的電阻,使與其串聯的電容可選擇不同的放電時間,以達到延時可控的目的,所述電容優(yōu)選的為鉭電容。
[0034]實施例2
[0035]在上述實施例1的基礎上,本實施例中的剩余電流保護電路中的電流設定與信號放大電路的具體結構如下:,如圖2所示,所述電流設定與信號放大電路中的二極管D10、電阻R18、電容C5并聯后連接到所述零序電流互感器的二次側,所述二次側一端接地,運算放大器UlB的正向輸入端5通過依次串聯的電阻R24、電容C7、電阻R20連接到所述零序電流互感器的二次側,電容C7和電阻R24的中間點接地,所述運算放大器UlB的反向輸入端6通過電阻R17連接到電阻20和電容C7之間,所述運算放大器UlB的輸出端7通過連接二極管D11,二極管Dll構成所述電流設定與信號放大電路的輸出端,串聯的電阻R15、R16與電容C4并聯在所述運算放大器UlB的反向輸入端6和輸出端7兩端,運算放大器UlC的正向輸入端10通過電阻R32連接在電阻R17與電阻R20之間,運算放大器UlC的輸出端8連接到二極管Dll的陽極,運算放大器UlC的輸出端8還通過并聯的電阻R39和電容C12連接到反向輸入端上,電阻R35、R40、R41并聯且一端與滑動開關SI連接,另一端并聯點接地并通過電阻R36連接到所述運算放大器UlC的反向輸入端9,所述滑動開關SI另一端連接到所述零序電流互感器的二次側。
[0036]實施例3
[0037]本實施例中的剩余電流保護電路在上述實施例1或2的基礎上,使用了一種具體的閾值比較電路,如圖2所示,所述閾值比較電路中電阻R30 —端為所述閾值比較電路的輸入端,所述電阻R30另一端與運算放大器UlD的反向輸入端13相連,電阻R37與電容Cll并聯后一端連在電阻R30和反向輸入端之間,另一端接地,運算放大器UlD的正向輸入端12通過電阻R21連接到所述降壓穩(wěn)壓電路輸出端,所述降壓穩(wěn)壓電路輸出電壓為12V,電阻R38、R42串聯后與電容ClO并聯并且通過并聯點接地,其另一并聯點接在電阻R21與運算放大器WD的正向輸入端之間,運算放大器UlD的輸出端14通過電阻R31構成所述閾值比較電路的輸出端,運算放大器UlD的輸出端14還通過電阻R25連接到其正向輸入端。
[0038]本實施例中的所述延時設定電路中有電阻R29與二極管D12并聯,其并聯點構成所述延時設定電路的輸入端,所述二極管D12的陽極與電阻R31連接,電阻R26、R27、R28并聯并與滑動開關S2連接后并聯在電阻R29兩端,電容C9的正極和二極管D12的陰極相連接,電容C9優(yōu)選的為鉭電容,通過滑動開關S2在電阻R26、R27、R28之間選擇來使電容C9有不同的充電時間,達到可以調節(jié)延時時間的目的,電容C9的負極連接到電源負極,運算放大器UlA的正向輸入端3連接在電阻R19、R34之間,運算放大器UlA的反向輸入端2連接到電阻R29與二極管D12的并聯點,運算放大器UlA的負極11接地,運算放大器UlA的正極4連接到所述降壓穩(wěn)壓電路輸出端,運算放大器UlA的輸出端I為所述延時設定電路的輸出端,運算放大器UlA的輸出端I還通過電阻R23連接到所述其正向輸入端3上。
[0039]實施例4
[0040]本實施例所述的剩余電流保護電路,還包括報警輸出電路,如圖2所示,所述報警輸出電路由電阻R33、三極管Q3組成的,所述三極管Q3的基極通過電阻R33連接到所述運算放大器UlA的輸出端,所述三極管Q3的發(fā)射極接地,所述三極管Q3的集電極外接警報器。
[0041]本實施例中,所述可控硅驅動電路優(yōu)選的為雙可控硅驅動電路,電容Cl 一端與三相整流電路中D1、D2、D3的陰極連接,另一端與脫扣器連接,電阻R2、R43串聯后與電容Cl并聯,可控硅Tl的陽極與可控硅T2的陰極串聯連接后與電阻R2、R43并聯,可控硅Tl與可控硅T2的中間點與電阻R2、R43的中間點連接,可控硅T2的控制極通過電阻R8連接到可控硅Tl、T2中間點,所述控制極還通過電阻R3、二極管D5連接到所述降壓穩(wěn)壓電路,可控硅Tl的控制極與并聯的電容C3和電阻R12連接并通過其連接到可控硅Tl的陰極,可控硅Tl的控制極還通過電阻R22連接到延時設定電路的信號輸出端。
[0042]還包括試驗電路,一端連接與所述三相整流電路連接,另一端與零序電流互感器的一次側連接,所述試驗電路包括依次串聯的試驗開關、電阻R13、R14。
[0043]本實用新型的剩余電流保護電路的工作原理如下:
[0044]所述電流設定與信號放大電路,利用滑動開關SI和電阻R35、R40、R41進行電流設定,電阻R15、R16、R17、R24與運算放大器UlB組成反相放大器,電容C4起到濾波作用,電阻R32、R36、R39與運算放大器UlC組成正相放大器,電容C2起到濾波作用,將互感器二次偵_漏電小信號成功放大,然后將放大的信號輸出到所述閾值比較電路。
[0045]所述的閾值比較電路,用電阻R21分壓,提供基準信號,電阻R38、R42和電容ClO為后續(xù)濾波電路,所述電流設定與信號放大電路提供的放大信號經過電阻R30分壓為運算放大器UlD提供比較信號,電阻R37和電容Cll起濾波作用,實現信號的處理與比較,再將處理的信號輸出到所述延時設定電路。
[0046]所述的延時設定電路,在正常工作,沒有漏電信號時,前級比較器輸出高電平,通過二極管D12給電容C9充電,此時運算放大器UlA的輸入端2電壓信號高于輸入端3的基準電壓信號(有電源信號經電阻R19、R34提供),此時,比較器輸出低電平,無信號輸出;當電路中出現漏電信號,所述閾值比較電路輸出低電平,此時電容C9開始放電,并由滑動開關S2選擇電阻R26或R27或R28,實現電容不同的放電時間,以達到延時可控的目的。當運算放大器UlA的輸入端2電壓信號低于輸入端3的基準電壓信號時,比較器輸出高電平,輸出Tripout信號到所述可控硅驅動電路,電路正常工作時,所述可控硅驅動電路通過電阻R2分壓經過D5通過電阻R3分壓得到的電壓相互限制使得可控硅T2平時不導通,雙可控硅可可承受較高的浪涌電壓;當Tripout觸發(fā)信號過來時,可控硅Tl導通,此時可控硅T2也隨之導通,進而控制脫扣器斷開。
[0047]顯然,上述實施例僅僅是為清楚地說明所作的舉例,而并非對實施方式的限定。對于所屬領域的普通技術人員來說,在上述說明的基礎上還可以做出其它不同形式的變化或變動。這里無需也無法對所有的實施方式予以窮舉。而由此所引伸出的顯而易見的變化或變動仍處于本實用新型的保護范圍之中。
【權利要求】
1.一種剩余電流保護電路,包括: 浪涌吸收電路,輸入端分別連接三根相線; 三相整流電路,其輸入端與所述浪涌吸收電路輸出端相連接,其輸出端與脫扣器連接; 脫扣器,與可控硅驅動電路和降壓穩(wěn)壓電路依次連接,所述降壓穩(wěn)壓電路輸出工作電壓; 零序電流互感器,設置在三相電源上; 其特征在于, 還包括電流設定與信號放大電路,閾值比較電路,延時設定電路;所述電流設定與信號放大電路與零序電流互感器二次側連接,所述電流設定與信號放大電路、閾值比較電路、延時設定電路依次連接,所述閾值比較電路和延時設定電路的輸入端還分別與所述降壓穩(wěn)壓電路輸出端連接,所述延時設定電路的信號輸出端連接所述可控硅驅動電路。
2.根據權利要求1所述的一種剩余電流保護電路,其特征在于,所述延時設定電路設置有滑動開關,并通過所述滑動開關選擇三個不同的電阻,使與其串聯的電容可選擇不同的放電時間,以達到延時可控的目的。
3.根據權利要求2所述的一種剩余電流保護電路,其特征在于,所述電容為鉭電容。
4.根據權利要求1或2或3任一項所述的一種剩余電流保護電路,其特征在于,所述電流設定與信號放大電路中的二極管D10、電阻R18、電容C5并聯后連接到所述零序電流互感器的二次側,所述二次側一端接地,運算放大器UlB的正向輸入端通過依次串聯的電阻R24、電容C7、電阻R20連接到所述零序電流互感器的二次側,電容C7和電阻R24的中間點接地,所述運算放大器UlB的反向輸入端通過電阻R17連接到電阻20和電容C7之間,所述運算放大器UlB的輸出端連接二極管Dll的陽極,二極管Dll的陰極構成所述電流設定與信號放大電路的輸出端,串聯的電阻R15、R16與電容C4并聯在所述運算放大器UlB的反向輸入端和輸出端兩端,運算放大器UlC的正向輸入端通過電阻R32連接在電阻R17與電阻R20之間,運算放大器UlC的輸出端連接到二極管Dll的陽極,運算放大器UlC的輸出端還通過并聯的電阻R39和電容C12連接到其反向輸入端上,電阻R35、R40、R41并聯且一端分別與滑動開關SI的一端連接,另一端并聯點接地并通過電阻R36連接到所述運算放大器UlC的反向輸入端,所述滑動開關SI另一端連接到所述零序電流互感器的二次側。
5.根據權利要求4所述的一種剩余電流保護電路,其特征在于,所述閾值比較電路中電阻R30 —端為所述閾值比較電路的輸入端,所述電阻R30另一端與運算放大器UlD的反向輸入端相連,電阻R37與電容Cll并聯后一端連在電阻R30和運算放大器WD的反向輸入端之間,另一端接地,運算放大器UlD的正向輸入端通過電阻R21連接到所述降壓穩(wěn)壓電路輸出端,電阻R38、R42串聯后與電容ClO并聯并且通過并聯點接地,其另一并聯點接在電阻R21與運算放大器WD的正向輸入端之間,運算放大器UlD的輸出端通過電阻R31構成所述閾值比較電路的輸出端,運算放大器UlD的輸出端還通過電阻R25連接到運算放大器UID的正向輸入端。
6.根據權利要求5所述的一種剩余電流保護電路,其特征在于,所述延時設定電路中有電阻R29與二極管D12并聯,其并聯點構成所述延時設定電路的輸入端,所述二極管D12的陽極與電阻R31連接,電阻R26、R27、R28并聯并與滑動開關S2連接后并聯在電阻R29兩端,電容C9的正極和二極管D12的陰極相連接,其負極通過串聯的電阻R34、R19連接到所述降壓穩(wěn)壓電路輸出端,運算放大器UlA的正向輸入端連接在電阻R19、R34之間,運算放大器UlA的反向輸入端連接到電阻R29與二極管D12的并聯點,運算放大器UlA的負極接地,運算放大器UlA的正極連接到所述降壓穩(wěn)壓電路輸出端,運算放大器UlA的輸出端為所述延時設定電路的輸出端,運算放大器UlA的輸出端還通過電阻R23連接到其正向輸入端上。
7.根據權利要求6所述的一種剩余電流保護電路,其特征在于,還包括報警輸出電路,所述報警輸出電路由電阻R33、三極管Q3組成的,所述三極管Q3的基極通過電阻R33連接到所述運算放大器UlA的輸出端,所述三極管Q3的發(fā)射極接地,所述三極管Q3的集電極外接警報器。
8.根據權利要求7所述的一種剩余電流保護電路,其特征在于,所述可控硅驅動電路為雙可控硅驅動電路,電容Cl 一端與三相整流電路中D1、D2、D3的陰極連接,另一端與脫扣器連接,電阻R2、R43串聯后與電容Cl并聯,可控硅Tl的陽極與可控硅T2的陰極串聯連接后與電阻R2、R43并聯,可控硅T1與可控硅T2的中間點與電阻R2、R43的中間點連接,可控硅T2的控制極通過電阻R8連接到可控硅Tl、T2中間點,所述控制極還通過電阻R3、二極管D5連接到所述降壓穩(wěn)壓電路,可控硅Tl的控制極與并聯的電容C3和電阻R12連接并通過其連接到可控硅Tl的陰極,可控硅Tl的控制極還通過電阻R22連接到延時設定電路的信號輸出端。
9.根據權利要求8所述的一種剩余電流保護電路,其特征在于,還包括試驗電路,一端連接與所述三相整流電路連接,另一端與零序電流互感器的一次側連接,所述試驗電路包括依次串聯的試驗開關、電阻R13、R14。
【文檔編號】H02H3/32GK203377585SQ201320527809
【公開日】2014年1月1日 申請日期:2013年8月28日 優(yōu)先權日:2013年8月28日
【發(fā)明者】李建模 申請人:德力西電氣有限公司